DE2432352B2 - MNOS-Halbleiterspeicherelement - Google Patents
MNOS-HalbleiterspeicherelementInfo
- Publication number
- DE2432352B2 DE2432352B2 DE2432352A DE2432352A DE2432352B2 DE 2432352 B2 DE2432352 B2 DE 2432352B2 DE 2432352 A DE2432352 A DE 2432352A DE 2432352 A DE2432352 A DE 2432352A DE 2432352 B2 DE2432352 B2 DE 2432352B2
- Authority
- DE
- Germany
- Prior art keywords
- source
- substrate
- layer
- voltage
- memory element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims description 20
- 239000012535 impurity Substances 0.000 claims description 45
- 239000000758 substrate Substances 0.000 claims description 39
- 238000009792 diffusion process Methods 0.000 claims description 22
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 14
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 10
- 229910052710 silicon Inorganic materials 0.000 description 10
- 239000010703 silicon Substances 0.000 description 10
- 229910052581 Si3N4 Inorganic materials 0.000 description 9
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 9
- 230000015556 catabolic process Effects 0.000 description 8
- 235000012239 silicon dioxide Nutrition 0.000 description 7
- 239000000377 silicon dioxide Substances 0.000 description 7
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 239000002800 charge carrier Substances 0.000 description 2
- 238000012217 deletion Methods 0.000 description 2
- 230000037430 deletion Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- BWSQKOKULIALEW-UHFFFAOYSA-N 2-[2-[4-fluoro-3-(trifluoromethyl)phenyl]-3-[2-(piperidin-3-ylamino)pyrimidin-4-yl]imidazol-4-yl]acetonitrile Chemical compound FC1=C(C=C(C=C1)C=1N(C(=CN=1)CC#N)C1=NC(=NC=C1)NC1CNCCC1)C(F)(F)F BWSQKOKULIALEW-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- YBQVBAAUGCVJOD-UHFFFAOYSA-N [O-2].[Ta+5].[O-2].[Al+3] Chemical compound [O-2].[Ta+5].[O-2].[Al+3] YBQVBAAUGCVJOD-UHFFFAOYSA-N 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000002784 hot electron Substances 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 239000003870 refractory metal Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/69—IGFETs having charge trapping gate insulators, e.g. MNOS transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0466—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Description
Die Erfindung betrifft ein MNOS-Halbleiterspeicherelement mit einem Halbleitersubstrat von einem
gegebenen Leitungstyp mit einer Störstellenkonzentration, die unter 10" Atomen/cm3 liegt, und mit Source-
und Drainbereichen, die im Abstand voneinander in einer Außenfläche des Substrates ausgebildet sind und
mit dem Substrat PN-Übergänge bilden, wie es aus RCA Review, September 1970, S. 467 bis 478 bekannt ist.
Ein derartiges MNOS-Speicherelement hat einen zweischichtigen Aufbau aus einer dünnen Siliciumnitridschicht
und einer dünnen Siliciumdioxidschicht als Gateisolierschicht, wobei die gespeicherte binäre
Information durch die elektrische Ladungsmenge bestimmt ist, die an der Grenzfläche zwischen der
Siliciumdioxidschicht und der Siliciumnitridschicht oder in der Siliciumnitridschicht in der Nähe der Grenzfläche
eingefangen ist Die gespeicherte Ladungsmenge kann jedoch als Information nicht durch eine direkte Messung
bestimmt werden. Die gespeicherte Information wird vielmehr durch ein Durchschalten und Sperren des
Transistors ausgelesen, wobei als Vergleichsspannung eine Spannung zwischen den Schwellenspannungen
verwandt wird, die sich mit der gespeicherten Ladungsmenge ändern.
Bei einem P-Kanal transistor entspricht beispielsweise
die binäre Information den beiden folgenden Schwellenspannungen: »0« eine niedrigbemessene Schwellenspannung,
d. h. der absolute Wert der Schwellenspannung ist kleiner als der der Vergleichsspannung; »1«
eine hochbemessene Schwellenspannung, d. h. der absolute Wert der Schwellenspannung ist größer als der
der Vergleichsspannung.
Das Einschreiben des Speicherzustandes »1:< wird dadurch erreicht, daß an das Gate des Transistors eine
Spannung, die unter der Spannung an Source, Drain und Substrat des Transistors liegt, d. h. eine negative
Spannung gegenüber Source, Drain und Substrat gelegt wird.
Das Einschreiben des Speicherzustandes »0« erfolgt auf eine der beiden folgenden Weisen. Die erste
Möglichkeit besteht darin, an das Gate des Transistors eine positive Spannung oder eine Spannung anzulegen,
die über der Source, Drain und Substrat liegenden Spannung liegt Die zweite Möglichkeit besteht darin,
an Source und Drain des Transistors eine Spannung s anzulegen, die kleiner als die an Gate und Substrat
liegende Spannung ist, die zusammengeschaltet sind. Bei
der zweiten Möglichkeit tritt ein Lawinendurchbruch an den P+N-Übergängen zwischen den Source- und
Drainbereichen und dem Substrat infolge der an Source
ίο und Drain des Transistors liegenden Spannung auf, so
daß heiße Elektronen erzeugt werden, die in diesen Teil des Gatebereiches injiziert werden, wobei das Einschreiben
des Zustandes »0« mittels eines Lawinendurchbruchs erfolgt Das hat dieselbe Wirkung, als wenn
an das Gate des Transistors eine Spannung angelegt würde, die über der an Source, Drain und Substrat
liegenden Spannung liegt Die Zustände »0« und »1« werden ohne jede Spannungsversorgung von einer
Energiequelle aufrechterhalten, so daß diese Informationen in diesem Sinne von Natur aus energieversorgungsunabhängig
sind. Eine eingeschriebene Information wird dadurch ausgelesen, daß nach dem Schreiben
des Speicherzustandes »0« eine solche Spannung angelegt wird, die eine den Speicherzustand »1«
η repräsentierende Spannung nicht in eine den Zustand
»0« repräsentierende Spannung ändert und umgekehrt
oben erläuterten zwei Möglichkeiten des Einschreibens des Speicherzustandes »0« anhand eines Beispiels
jo erläutert
Es sei angenommen, daß das Speicherelement von einem MNOS-Transistor gebildet wird, der aus einem
N-Siliciumsubstrat mit einer Störstellenkonzentration von etwa 1 χ 1015Cm-3, aus P+-Source- und Drainbereichen,
die auf einer Seite des Substrates ausgebildet sind und eine Störstellenkonzentration von etwa
1 χ 1020 cm-3 aufweisen, einer doppellagigen Gate-Isolierschicht
zwischen den Source- und Drainbereichen aus einer dünnen Siliciumdioxidschicht mit einer Dicke
von etwa 2 nm und aus einer dünnen Siliciumnitridschicht mit einer Dicke von etwa 50 nm, die auf der
genannten Seite des Substrates zwischen den Source- und Drainbereichen ausgebildet ist, und einer beispielsweise
aus Aluminium gebildeten Gate-Elektrode besteht
Wenn ein Spannungsimpuls mit einer Impulsbreite von 10 \is und einer Größe von —35 V, bezogen auf
Source, Drain und Substrat, die zusammengeschaltet sind, an das Gate angelegt wird, wird eine Schwellenspannung
von etwa — 7 V erhalten und wird der Speicherzustand »1« eingeschrieben. Wenn in diesem
Zustand ein Spannungsimpuls mit einer Größe von +35 V und einer Impulsbreite von 10 ps an das Gate
angelegt wird, wird eine Schwellenspannung von etwa +2 Verhalten.
Das Einschreiben des Speicherzustandes »0« mittels eines Lawinendurchbruches erfolgt in der folgenden
Weise. Wenn ein Spannungsimpuls mit einer Impulsbreite von 10 μ5 und einer Größe von —45 V, bezogen
auf Gate und Substrat des Speicherelementes im Zustand »1«, dessen Schwellenspannung bei etwa —7 V
liegt, an Source und Drain angelegt wird, ändert sich die Schwellenspannung des Speicherelementes auf etwa
+ 2 V und wird eine Löschung erreicht. Das Einschreiben des Speicherzustandes »0« mittels eines Law.nendurchbruches
hängt nicht von der Impulsbreite des angelegten Spannungsimpulses ab. Selbst wenn der
Spannungsimpuls eine Impulsbreite von beispielsweise
500 ns hat, kann der Zustand »0« eingeschrieben
werden.
Bei dem oben beschriebenen Speicherelement erfolgt das Einschreiben der Zustände »0« und
>. 1« dadurch, daß an das Substrat ein unipolarer Spannungsimpuls s
angelegt wird. Selbst wenn das Speicherelement und die
zugeordneten Schaltkreise im selben Substrat integriert ausgebildet sind, sind keine speziellen Einrichtungen
erforderlich, um die Schaltungselemente vom Substrat elektrisch zu trennen, was einen erheblichen Vorteil
darstellt.
Trotz des oben genannten Vorteils hat ein MNOS-Speicherelement
den Nachteil, daß eine hohe Einschreibspannung für den Speicherzustand »0« erforderlich
ist Um diesen Nachteil zu beseitigen, ist es bei dem
oben beschriebenen Ausführungsbeispiel eines Speicherelementes notwendig, die Länge des Kanales so
klein wie möglich zu machen, die Source- und Drainbereiche tief auszubilden und die Dicke der
Siliciumnitridschicht herabzusetzen. Um diesen Erfordernissen soweit wie möglich zu genügen, wurde bereits
ein Transistor mit einer Kanallänge von etwa 4 μίτι und
einer dünnen Gateschicht aus Siliciumnitrid mit einer Dicke von 20 nm entwickelt Wenn bei einer Schwellenspannung
im Speicherzustand »1« bei etwa —3,2 V eine Schreibspannung für den Zustand»0« mittels eines
Lawinenbruches von —25 V angelegt wird, ändert sich die Schwellenspannung auf + 2 V, so daß das Schreiben
des Zustandes »0«, d. h. ein Löschen erfolgt Es ist in diesem Falle möglich, die Einschreibspannung für den
Zustand »0« relativ klein zu halten. Die im Zustand »1« auftretende Schwellenspannung, d.h. ihr absoluter
Wert, ist jedoch merklich geringer, so daß der Unterschied zwischen der Schwellenspannung im
Zustand »1« und im Zustand »0« gering ist Es ist daher sehr schwierig, eine Auslesespannung festzulegen.
Die der Erfindung zugrundeliegende Aufgabe besteht daher darin, bei einem MNOS-Halbleiterspeicherelement
der eingangs genannten Art bei dem das Einschreiben des Speicherzustandes »0« mittels eines
Lawinendurchbruches erfolgt, die zum Einschreiben des Zustandes »0« erforderliche Einschreibspannung herabzusetzen,
ohne daß der Unterschied in der Schwellenspannung im Zustand »1« und im Zustand »0« zu klein
wird.
Das wird bei dem erfindungsgemäßen MNOS-HaIbleiterspeicherelement
durch eine Störstellendiffusionsschicht erreicht, die wenigstens einen der Übergänge
zwischen den Source- und Drainbereichen und dem Substrat umgibt, vom gleichen Leitungstyp wie das
Substrat ist und eine Störstellenkonzentration von mehr als 1017 Atomen/cm3 im Bereich der maximalen Störstellenkonzentration
und eine Breite von weniger als 1 μπι aufweist.
Vorzugsweise umgibt die Störstellendiffusionsschicht alle Übergänge zwischen den Source- und Drainbereichen
und dem Substrat.
Wenn bei dem erfindungsgemäßen Halbleiterspeicherelement an die Source- und Drainbereiche eine
negative Spannung angelegt wird, bildet sich eine Verarmungsschicht hauptsächlich auf der Seite der
Schicht mit hoher Störstellenkonzentration und erfolgt anschließend ein Lawinendurchbruch, wodurch eine
Injektion von hochenergetischen Elektronen in die Gateschicht auf der Schicht mit hoher Störstellenkonzentration
hervorgerufen wird, und damit ein Einschreiben des Zustanden »0« mittels eines Lawinendurchbruchs
erfolgt.
Der Bereich hoher Störstellenkonzentration wird mit Hilfe eines Diffusionsverfahrens so ausgebildet, daß die
Störstellenkonzentration bei aber 1017 Atomen/cm3
liegt Dieser Bereich hoher Störstellenkonzentration hat eine Störstellenverteilung, bei der die Störstellenkonzentration
auf das Innere des Substrates hin abnimmt Aus diesem Grunde tritt einen Lawinendurchbruch an
der Oberfläche der Schicht hoher Störstellenkonzentration auf, an der die Störstellenkonzentration am
höchsten ist Als Folge davon werden elektrische Ladungen leicht in der Gateisolierschicht eingefangen,
die mit der Oberfläche der Schicht hoher Störstellenkonzentration in Berührung steht, was eine Verringerung
der Einschreibspannung möglich macht
Zwar ist es aus der DE-OS 18 11 492 bekannt, bei
einejn MOS-Feldeffekttransistor eine Störstellendiffusionsschicht
hoher Störstellenkonzentration an einem der PN-Übergänge vorzusehen, die einen Durchbruch
zwischen den Source- und Drainbereichen vermeiden und die Kapazität des Drainbereiches herabsetzen solL
Die Störstellendiffusionsschicht hoher Störstellenkonzentration ist dabei notwendigerweise an einen
PN-Übergang vorgesehen, der im Betrieb in Vorwärtsrichtung vorgespannt wird.
Im folgenden werden anhand der Zeichnung bevorzugte Ausführungsbeispiele des erfindungsgemäßen
MNOS-Speicherelementes näher beschrieben.
F i g. 1 zeigt ein Ausführungsbeispiel des erfindungsgemäßen Halbleiterspeicherelementes in einer Schnittansicht
Fig.2 zeigt in einer grafischen Darstellung einen
Vergleich der elektrischen Eigenschaften eines Ausführungsbeispiels des erfindungsgemäßen Speicherelementes
und eines bekannten Speicherelementes.
Fig.3 und 4 zeigen in Schnittansichten weitere Ausführungsbeispiele des erfindungsgemäßen Speicherelementes.
Bei dem in F i g. 1 dargestellten ersten Ausführungsbeispiel des erfindungsgemäßen Speicherelementes sind
die Source- und Drainbereiche 11 und 12 in einem bestimmten Abstand auf einer Seite eines Soliciumsubstrates
10 vorgesehen, das eine Störstellenkonzentration von weniger als 1015 Atomen/cm3 aufweist Zwischen
diesen Bereichen 11 und 12 kann sich an der Substratobertläche ein Kanal ergeben. Die Source- und
Drainbereiche U und 12 sind vom P+-Leitungstyp mit einer hohen Störstellenkonzentration. Zwei Diffusionsschichten 13 vom N+-Leitungstyp weisen eine Breite
von weniger als 1 μπι und eine Störstellenkonzentration
von mehr als 1017 Atomen/cm3 auf und sind so
ausgebildet, daß sie den Sourcebereich 11 und den Drainbereich 12 umgeben, wie es in F i g. 1 dargestellt
ist Zwischen der Diffusionsschicht 13 und dem Sourcebereich sowie zwischen der Diffusionsschicht 13
und dem Drainbereich befinden sich P+ N+-Übergänge.
Eine erste dünne Isolierschicht 14 ist auf der Substratoberfläche zwischen dem Sourcebereich 11 und
dem Drainbereich 12 ausgebildet Die Isolierschicht 14 weist eine Dicke auf, die den Elektronendurchgang zur
Oberfläche oder in die Nähe der Oberfläche infolge des Tunneleffektes während des Einschreibens gestattet
Auf der ersten Isolierschicht 14 ist eine zweite dünne Isolierschicht 15 ausgebildet Die zweite Isolierschicht
15 bildet zusammen mit der ersten Isolierschicht 14 eine Gateschicht 16. Das Material und die Dicke dieser
Gateschicht 16 sind so gewählt, daß die zur Oberfläche der ersten Schicht 14 gelangenden Elektronen eingefangen
werden können· Eine Sourceelektrode 17, eine
Drainelektrode 18 und eine Gateelektrode 19 sind auf dem Sourcebereich 11, dem Drainbereich 12 und der
Gateschicht 16 jeweils unter Verwendung von Aluminium ausgebildet
Jedes Element eines in dieser Weise aufgebauten ;
Halbleiterspeichers kann, wie folgt, ausgebildet sein
Das Halbleitersubstrat 10 ist ein Siliciumsubstrai: mi·
einer Störstellenkonzentration von 10u Atomen/cm3
und einem spezifischen Widerstand von 200 Ω ■ cm. Die Diffusionsschichten 13 werden dadurch ausgebildet, daß m
Phosphor in das Substrat durch eine Diffusionsmaske eindiffundiert wird, die bei der Ausbildung der Source-
und Drainbereich verwandt wird. Dann werden durch Eindiffundieren von Bor in die Diffusionsschichten 13
die Source- und Drainbereiche 11 und 12 gebildet. Wenn
Störatome, wie Bor und Phosphor, mit unterschiedlichen Diffusionskoeffizienten verwandt werden, können
die Bereiche U und 12 und die Diffusionsschicht 13 gleichzeitig mit Hilfe einer Simultandiffusion ausgebildet
werden. Die Source- und Drainbereiche 11 und 12 haben eine Tiefe von etwas 0,6 μιη und die Diffusitonsschicht
13 mit hoher Störstellenkonzentration hat eine Dicke von 0,6 μιη und eine Störstellenkonzentration
von 3x10" Atomen/cm3 im Bereich der maximalen
Störstellenkonzentration. Der Bereich der maximalen Störstellenkonzentration in der Diffusionsschicht 13
wird gewöhnlich entsprechend der oben beschriebenen Herstellungsweise in der Nähe der PN-Übergiinge
ausgebildet Der Abstand zwischen dem Sourcebereich 11 und dem Drainbereich 12, d. h. die Länge des Kanales, m
betragt 6,8 μιη. Die erste Isolierschicht 14 kann bei
diesem AusfQhrungsbeispiel eine Dicke von 1,65 nm haben und mit Hilfe einer thermischen Oxidatton von
Silicium gebildet sein. Die zweite Isolierschicht 15 kann eine Starke von 40 nm haben und durch eine Reaktion r,
von SiHCI3 mit NH3 bei 9000C die Siliciumnitrid ergibt,
gebildet sein.
Im folgenden wird die Arbeitsweise des oben beschriebenen Ausführungsbeispiels des erfindungsgemäßen
Halbleiterspeicherelementes beschrieben.
Um den Speicherzustand »0« mittels eines Lawinendurchbruches
einzuschreiben, wird zunächst ein bezüglich des Siliciumsubstrates 10 und der Gateelektrode 19
negativer Spannungsimpuls an Source und Drain gelegt Der Spannungsimpuls hat eine Größe, die ausreicht um
einen Lawinendurchbruch zwischen dem Siliciumsubstrat 10 und dem Sourcebereich U sowie zwischen dem
Siliciumsubstrat 10 und dem Drainbereich 12 hervorzurufen. Der Spannungsimpuls kann beispielsweise eine
Größe von —35 V und eine Breite von 10 us haben. Wenn ein derartiger Spannungsimpuls an Source und
Drain angelegt wird, so wird ein Lawinendurchbruch hervorgerufen, so daß Ladungsträger, d. h. Elektronen
und Löcher, mit hohlen Energien größtenteils in der Schicht 13 hoher Störstellenkonzentration erzeugt
werden. Da an der Gateelektrode 19 ein positives Potential liegt und die Siliciumdioxidschicht 14 eine
Dicke hat die kleiner als die Länge ist Ober die der Tunneleffekt wirkt werden die Elektronen unter den
Ladungsträgern durch die erste Isolierschicht 14 in die μ Gateschicht 16 geleitet und am Obergang oder in der
Nähe des Oberganges zwischen der ersten Isolierschicht 14 und der zweiten Isolierschicht 15 eingefangen,
wodurch der Speicherzustand »0« eingeschrieben wird. Die eingefangenen Elektronen können in horizontaler
Richtung in der Gateschicht infolge der Isoliereigenschaft der Schichten 14 und 15 nicht bewegt werden
und sind lediglich Ober der Schicht 13 hoher Störstellenkonzentration verteilt. Die zu diesem Zeitpunkt
bestehende Schwellenspannung beträgt 2 V.
Im folgenden wird das Einschreiben des Speicherzustandes
»1« erläutert.
Bei mit dem Siliciumsubstrat 10 zusammengeschalteten Source- und Drainbereichen 11 und 12 wird ein
Spannungsimpuls mit einer Größe von beispielsweise —30 V, bezogen auf diese Bereiche und das Siliciumsubstrat
und mit einer Impulsbreite von 5 \s.s an das Gate 19 gelegt um die in der Gateschicht 16 während des
Einschreibens des Zustandes »0« eingefangenen Elektronen durch die Siliciumdioxidschicht 14 in das
Siliciumsubstrat 10 wandern zu lassen, wodurch der Zustand »1« eingeschrieben wird. Zu diesem Zeitpunkt
beträgt die Schwellenspannung —6 V.
Während des Auslesens wird der Zustand »0« odcr
»1« in Abhängigkeit davon bestimmt, ob ein Source-Drain-Strom fließt oder nicht.
F i g. 2 zeigt einen Vergleich der Charakteristik des
oben beschriebenen Ausführungsbeispiels des erfindungsgemäßen Halbleiterspeicherelemientes und eines
herkömmlichen MNOS-Speicherelementes ohne Diffusionsschicht
hoher Störstellenkonzentration. Das herkömmliche Speicherelement, das für diesen Vergleich
herangezogen wird, ähnelt dem Ausführungsbeispiel des erfindungsgemäßen Speicherelementes mit der Ausnahme,
daß die zweite Isolierschicht eine Dicke von 50,5 nm und die erste Isolierschicht eine Dicke von 1,68 nm
aufweist
In der grafischen Darstellung von Fig.2 sind die
Schwellenspannung in Volt auf der Ordinate und die Einschreibspannung in Volt auf der Abszisse aufgetragen.
Die Charakteristik des Ausführungsbeispiels des erfindungsgemäßen Speicherelementes ist durch die
Linie A und die schwarzen Punkte dargestellt während die Linie B und die hellen Punkten die Charakteristik
des herkömmlichen Speicherelementes zeigen. Aus der grafischen Darstellung von F i g. 2 ergibt sich, daß die
Einschreibspannung für den Speicherzustand »0« um etwa 10 V kleiner als bei einem herkömmlichen
Speicherelement ist.
Bei dem oben beschriebenen Ausführungsbeispiel des erfindungsgemäßen Speicherelementes sind zwei Diffusionsschichten
hoher Störstellenkonzentration so ausgebildet daß sie den Sourcebereich und den Drainbereich
umgeben. Die Diffusionsschicht kann jedoch auch so ausgebildet sein, daß sie entweder dien Source- oder
den Drainbereich umgibt. Ein Beispiel dafür wird im folgenden anhand von F i g. 3 erläutert
Bei dem in F i g. 3 dargestellten Ausführungsbeispiel
des erfindungsgemäßen Halbleiterspeicherelementes ist eine Schicht 13 mit hoher Störstellenkonzentration,
einer Breite von 0,6 μΐπ und einer Störstellenkonzentration
von 1018 Atomen/cm3 auf einer Seite eines Siliciumsubstrates 10 ausgebildet Um den Sourcebereich
11 ist jedoch wie im Falle eines herkömmlichen Speicherelementes keine Schicht hoher Störstellenkonzentration
vorgesehen. Der übrige Aufbau ist im wesentlichen gleich dem des in F i g. 1 dargestellten
Ausfuhrungsbeispiels.
Bei dem in Fig.3 dargestellten Halbleiterspeicherelementes
werden Elektronen nur in dem Teil der Gateschicht 16 eingefangen, die sich oberhalb des
Bereiches der Schicht 13 hoher Störstellenkonzentration befindet Der sich ergebende Unterschied zwischen
den Schwellenspannungen wird kleiner als bei einem Speicherelement mit zwei Schichten hoher Störstellenkonzentration,
allerdings kann das Einschreiben des
Zustande*. »0« bereits dadurch erfolgen, daß nur an den
Drainbereich eine negative Spannung angelegt wird.
Die erste und die zweite Isolierschicht, die die Guteschicht bilden, müssen nicht notwendigerweise
überall die gleiche Dicke haben, sondern können beispielsweise so ausgebildet sein, wie es in Γ i g. 4
dargestellt ist.
Bei dem in Fig.4 dargestellten Halbleiterspeicherelement
weist die erste Isolierschicht 14 einen dickeren Bereich I4a und einen dünneren Bereich 146 und einen
Übergang zwischen dem dicken und dem dünnen Bereich auf, der sich nahezu in der Mitte des sich
zwischen Source- und Drainbereich 11 und 12 ergebenden Kanales befindet. Der dicke Bereich 14a hat
eine Stärke von etwa 100 nm auf der Seite des Drainbereiches, während der dünne Bereich 146 eine
Stärke von etwa 1,65 nm auf der Seite des Sourcebereiches aufweist. Die Siliciumdioxidschicht 14 weist daher
eine Stufe auf. In ähnlicher Weise weisen die Siliciumnitridschicht 15 und die Gateelektrode 19 eine
Stufe auf, obwohl sie eine einheitliche Stärke haben.
Das Einschreiben der Zustände »0« und »1« erfolgt bei dem in Fig.4 dargestellten Halbleiterspeicherelement
in derselben Weise wie bei dem in F i g. 1 dargestellten Ausführungsbeispiel. Die Schwellenspannung
im Zustand »0« wird durch den dicken Bereich 14a der ersten Isolierschicht 14 bestimmt und beträgt etwa
—2 V, wenn das Substrat eine Störstellenkonzentration von etwa 1015 Atomen/cm3 aufweist. Da sich diese
Schwellenspannung selbst beim Einschreiben des Zustandes »1« und beim Einschreiben des Zustandes
»0« nicht ändert, kann beim Einschreiben des Zustandes »0« mittels eines Lawinendurchbruches ein negativer
Spannungsimpuls nur an den Bereich, der sich neben dem dünnen Bereich der Siliciumdioxidschicht befindet,
d. h. an den Sourcebereich 11 angelegt werden.
Die Source- und Drainbereiche und der Bereich hoher Störstellenkonzentration können nach der
Ausbildung der Gateisolierschicht und der Gateelektrode gebildet werden. In diesem Fall kann die Gateelektrode
unter Verwendung von polykristallinem Silicium oder einem hochschmelzenden Metall, wie Molybdän,
Wolfram usw., anstelle von Aluminium gebildet werden. Dabei wird die Gateelektrode als Maske verwandt,
durch die Störatome eindiffundiert werden können, um die Source- und Drainbereiche und die Diffusionsschicht
hoher Störstellenkonzentration zu bilden. Wenn Störatome in dieser Weise nach der Ausbildung der
Gateelektrode eindiffundiert werden, kann der Flächenbereich der Überlappungsbereiche zwischen dem
Sourcebereich und dem Gatebereich und zwischen dem Drainbereich und dem Gatebereich kleiner gemacht
werden, wodurch das Halbleiterspeicherelement als Ganzes kleiner wird.
Das oben beschriebene Halbleiterspeicherelement kann nicht nur in Form eines P-Kanaltyps, sondern auch
in Form eines N-Kanaltyps ausgebildet sein. Anstelle der Siliciumnitridschicht kann eine Aluminiumoxidschicht
odei eine dünne Schicht aus einer Tantaloxid-Aluminiumoxid-Mischung
verwandt werden, falls diese Schicht in der Lage ist. Elektronen einzufangen.
Claims (2)
1. MNOS-Halbleiterspeicherelement mit einem
Halbleitersubstrat von einem gegebenen Leitungstyp mit einer Störstellenkonzentration, die unter
1015 Atomen/cm3 liegt, und mit Source- und Drainbereichen,
die im Abstand voneinander in einer Außenfläche des Substrats ausgebildet sind und mit
dem Substrat PN-Übergänge bilden, gekennzeichnet
durch eine Störstellendiffusionsschicht (13), die wenigstens einen der Übergänge
zwischen den Source- und Drainbereichen (11, 12) und dem Substrat (10) umgibt, vom gleichen
Leitungstyp wie das Substrat (10) ist und eine Störstellenkonzentration von mehr als 1017 Atomen/cm3
im Bereich der maximalen Störstellenkonzentration und eine Breite von weniger als 1 μπι
aufweist
2. MNOS-Halbleiterspeicherelement nach Anspruch i, dadurch gekennzeichnet, daß die Störstellendiffusionsschicht
(13) alle Übergänge zwischen den Source- und Drainbereichen (U, 12) und dem Substrat (10) umgibt.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP48075283A JPS5024084A (de) | 1973-07-05 | 1973-07-05 |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2432352A1 DE2432352A1 (de) | 1975-01-30 |
DE2432352B2 true DE2432352B2 (de) | 1981-06-11 |
DE2432352C3 DE2432352C3 (de) | 1982-02-11 |
Family
ID=13571733
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2432352A Expired DE2432352C3 (de) | 1973-07-05 | 1974-07-05 | MNOS-Halbleiterspeicherelement |
Country Status (6)
Country | Link |
---|---|
US (1) | US4019198A (de) |
JP (1) | JPS5024084A (de) |
CA (1) | CA1025555A (de) |
DE (1) | DE2432352C3 (de) |
FR (1) | FR2236247B1 (de) |
GB (1) | GB1429604A (de) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4123771A (en) * | 1973-09-21 | 1978-10-31 | Tokyo Shibaura Electric Co., Ltd. | Nonvolatile semiconductor memory |
JPS5532032B2 (de) * | 1975-02-20 | 1980-08-22 | ||
JPS5222480A (en) * | 1975-08-14 | 1977-02-19 | Nippon Telegr & Teleph Corp <Ntt> | Insulating gate field effect transistor |
GB1540450A (en) * | 1975-10-29 | 1979-02-14 | Intel Corp | Self-aligning double polycrystalline silicon etching process |
FR2380639A2 (fr) * | 1976-09-29 | 1978-09-08 | Siemens Ag | Transistor a effet de champ de memorisation a canal n |
DE2723738C2 (de) * | 1977-05-26 | 1984-11-08 | Deutsche Itt Industries Gmbh, 7800 Freiburg | Halbleiterspeicherzelle für das nichtflüchtige Speichern elektrischer Ladung und Verfahren zu deren Programmierung |
US4163985A (en) * | 1977-09-30 | 1979-08-07 | The United States Of America As Represented By The Secretary Of The Air Force | Nonvolatile punch through memory cell with buried n+ region in channel |
US4611308A (en) * | 1978-06-29 | 1986-09-09 | Westinghouse Electric Corp. | Drain triggered N-channel non-volatile memory |
US4250206A (en) * | 1978-12-11 | 1981-02-10 | Texas Instruments Incorporated | Method of making non-volatile semiconductor memory elements |
US4353083A (en) * | 1978-11-27 | 1982-10-05 | Ncr Corporation | Low voltage nonvolatile memory device |
WO1980001122A1 (en) * | 1978-11-27 | 1980-05-29 | Ncr Co | Semiconductor memory device |
DE3065360D1 (en) * | 1979-06-18 | 1983-11-24 | Fujitsu Ltd | Semiconductor non-volatile memory device |
DE2947350A1 (de) * | 1979-11-23 | 1981-05-27 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum herstellen von mnos-speichertransistoren mit sehr kurzer kanallaenge in silizium-gate-technologie |
US5016215A (en) * | 1987-09-30 | 1991-05-14 | Texas Instruments Incorporated | High speed EPROM with reverse polarity voltages applied to source and drain regions during reading and writing |
US4970567A (en) * | 1987-11-23 | 1990-11-13 | Santa Barbara Research Center | Method and apparatus for detecting infrared radiation |
JPH05110114A (ja) * | 1991-10-17 | 1993-04-30 | Rohm Co Ltd | 不揮発性半導体記憶素子 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1153428A (en) * | 1965-06-18 | 1969-05-29 | Philips Nv | Improvements in Semiconductor Devices. |
CA813537A (en) * | 1967-10-17 | 1969-05-20 | Joseph H. Scott, Jr. | Semiconductor memory device |
GB1224335A (en) * | 1967-11-28 | 1971-03-10 | North American Rockwell | N-channel field effect transistor |
JPS4939873B1 (de) * | 1969-10-15 | 1974-10-29 | ||
US3755721A (en) * | 1970-06-15 | 1973-08-28 | Intel Corp | Floating gate solid state storage device and method for charging and discharging same |
US3756876A (en) * | 1970-10-27 | 1973-09-04 | Cogar Corp | Fabrication process for field effect and bipolar transistor devices |
US3719866A (en) * | 1970-12-03 | 1973-03-06 | Ncr | Semiconductor memory device |
US3806773A (en) * | 1971-07-17 | 1974-04-23 | Sony Corp | Field effect transistor having back-to-back diodes connected to the gate electrode and having a protective layer between the source and the diodes to prevent thyristor action |
US3740732A (en) * | 1971-08-12 | 1973-06-19 | Texas Instruments Inc | Dynamic data storage cell |
JPS5139834B2 (de) * | 1971-11-09 | 1976-10-29 | ||
US3881180A (en) * | 1971-11-30 | 1975-04-29 | Texas Instruments Inc | Non-volatile memory cell |
US3800411A (en) * | 1972-05-22 | 1974-04-02 | Litton Systems Inc | Method of forming a stable mnos igfet |
US3868187A (en) * | 1972-08-31 | 1975-02-25 | Tokyo Shibaura Electric Co | Avalanche injection type mos memory |
USB299480I5 (de) * | 1972-10-20 | |||
US3883372A (en) * | 1973-07-11 | 1975-05-13 | Westinghouse Electric Corp | Method of making a planar graded channel MOS transistor |
US3909320A (en) * | 1973-12-26 | 1975-09-30 | Signetics Corp | Method for forming MOS structure using double diffusion |
-
1973
- 1973-07-05 JP JP48075283A patent/JPS5024084A/ja active Pending
-
1974
- 1974-07-03 CA CA203,927A patent/CA1025555A/en not_active Expired
- 1974-07-03 US US05/485,703 patent/US4019198A/en not_active Expired - Lifetime
- 1974-07-03 GB GB2944774A patent/GB1429604A/en not_active Expired
- 1974-07-05 DE DE2432352A patent/DE2432352C3/de not_active Expired
- 1974-07-05 FR FR7423466A patent/FR2236247B1/fr not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS5024084A (de) | 1975-03-14 |
DE2432352A1 (de) | 1975-01-30 |
GB1429604A (en) | 1976-03-24 |
FR2236247B1 (de) | 1980-04-18 |
US4019198A (en) | 1977-04-19 |
CA1025555A (en) | 1978-01-31 |
DE2432352C3 (de) | 1982-02-11 |
FR2236247A1 (de) | 1975-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3029125C2 (de) | Halbleiterspeicher | |
DE4020007C2 (de) | Nichtflüchtiger Speicher | |
DE2810597C2 (de) | Elektrische Bauelementstruktur mit einer mehrschichtigen Isolierschicht | |
DE2159192A1 (de) | Feldeffektspeichertransistor mit isolierter Gate Elektrode | |
DE2409472C3 (de) | Elektrisch löschbares Halbleiterspeicherelement mit einem Doppelgate-Isolierschicht-FET | |
DE2432352C3 (de) | MNOS-Halbleiterspeicherelement | |
DE3009719C2 (de) | ||
DE2559360A1 (de) | Halbleiterbauteil mit integrierten schaltkreisen | |
DE69320582T2 (de) | Verfahren zur Herstellung eines integrierten Schaltkreises mit einem nichtflüchtigen Speicherelement | |
DE2356275C2 (de) | Halbleiterspeicherelement mit einem Doppelgate-Isolierschicht- FET | |
DE3029539A1 (de) | Nichtfluechtige, programmierbare integrierte halbleiterspeicherzelle | |
DE3031748A1 (de) | Elektrisch loeschbares und wiederholt programmierbares speicherelement zum dauerhaften speichern | |
DE2816795A1 (de) | Verfahren zur herstellung eines substrats fuer einen cmos-schaltkreis und nach einem solchen verfahren hergestellter schaltkreis | |
DE3236469C2 (de) | ||
DE2201028C3 (de) | Verfahren zum Betrieb eines Feldeffekttransistors und Feldeffekttransistor zur Ausübung dieses Verfahrens | |
DE2614698C2 (de) | Halbleiterspeicher | |
DE3244488A1 (de) | Elektrisch programmierbarer permanenter speicher | |
DE2363089C3 (de) | Speicherzelle mit Feldeffekttransistoren | |
DE2937952C2 (de) | Nichtflüchtige Speicheranordnung | |
DE3134233A1 (de) | Dynamische cmos-speicherzelle und verfahren zu deren herstellung | |
DE7141390U (de) | Halbleiteranordnung insbesondere feldeffekttransistor mit diffundierten schutzbereichen und/oder isolierenden torbereichen | |
DE3330026A1 (de) | Integrierte rs-flipflop-schaltung | |
DE2734354A1 (de) | Speicherelement | |
DE2540350B2 (de) | Halbleiterschaltung mit einer Matrix aus Isolierschicht-Feldeffekttransistoren | |
EP0892991B1 (de) | Halbleiterbauelement mit einstellbarer, auf einem tunnelstromgesteuerten lawinendurchbruch basierende stromverstärkung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) | ||
8320 | Willingness to grant licences declared (paragraph 23) | ||
8327 | Change in the person/name/address of the patent owner |
Owner name: KABUSHIKI KAISHA TOSHIBA, KAWASAKI, KANAGAWA, JP |
|
8328 | Change in the person/name/address of the agent |
Free format text: ASSMANN, E., DIPL.-CHEM. DR.RER.NAT. ZUMSTEIN, F., DIPL.-CHEM. DR.RER.NAT., PAT.-ANW., 8000 MUENCHEN |