DE19724276A1 - Wafer-Einbrenntestschaltung für Halbleiterspeichergerät - Google Patents
Wafer-Einbrenntestschaltung für HalbleiterspeichergerätInfo
- Publication number
- DE19724276A1 DE19724276A1 DE19724276A DE19724276A DE19724276A1 DE 19724276 A1 DE19724276 A1 DE 19724276A1 DE 19724276 A DE19724276 A DE 19724276A DE 19724276 A DE19724276 A DE 19724276A DE 19724276 A1 DE19724276 A1 DE 19724276A1
- Authority
- DE
- Germany
- Prior art keywords
- word line
- voltage
- signal
- low
- sub
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012360 testing method Methods 0.000 title claims description 18
- 239000004065 semiconductor Substances 0.000 title claims description 8
- 230000000295 complement effect Effects 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 4
- 239000011159 matrix material Substances 0.000 claims description 3
- 238000010998 test method Methods 0.000 claims description 2
- 210000004027 cell Anatomy 0.000 description 25
- 238000004519 manufacturing process Methods 0.000 description 9
- 230000007547 defect Effects 0.000 description 7
- 239000002184 metal Substances 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 238000003491 array Methods 0.000 description 3
- 230000007774 longterm Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 101000617541 Danio rerio Presenilin-2 Proteins 0.000 description 1
- 241000196324 Embryophyta Species 0.000 description 1
- 101150086396 PRE1 gene Proteins 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 210000003608 fece Anatomy 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000011835 investigation Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 210000000352 storage cell Anatomy 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/025—Detection or location of defective auxiliary circuits, e.g. defective refresh counters in signal lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/006—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation at wafer scale level, i.e. wafer scale integration [WSI]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Dram (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Semiconductor Memories (AREA)
Description
Die vorliegende Erfindung betrifft eine Wafer-Testschaltung
eines Halbleiterspeichergeräts, und insbesondere eine der
artige Wafer-Einbrenntestschaltung und ein Verfahren zu des
sen Steuerung, welche kleine Fehler des Halbleitergeräts durch
ein starkes elektrisches Feld aussondern, wodurch die Lang
zeitverläßlichkeit sichergestellt wird.
Im allgemeinen führt ein Halbleiterhersteller einen Einbrenn
test durch, um eine Untersuchung bezüglich Fehlern durchzufüh
ren, die bei den Herstellungsvorgängen erzeugt wurden, bevor
die Erzeugnisse an einen Benutzer geliefert werden, wodurch
die Verläßlichkeit des Halbleitergeräts sichergestellt wird.
Ein typischer Einbrenntest wird im Gehäuseherstellungszustand
nach einem Herstellungsverfahren durchgeführt. Wenn daher in
dem endgültigen Einbrenntestschritt festgestellt wird, daß in
dem Wafer ein Defekt vorhanden ist, sollte der ausgefallene
Abschnitt des Wafers weggeworfen werden, obwohl das Erzeugnis
über zahlreiche Schritte vom ersten Wafer-Herstellungsschritt
bis zum letzten Zusammenbauschritt hergestellt wurde. Daher
ist dieses Testverfahren wenig effizient.
Es hat daher zahlreiche Versuche gegeben, ein nicht ordnungs
gemäßes Erzeugnis auszusondern. Beispielsweise wird der Ein
brenntest bei dem Wafer-Herstellungsschritt durchgeführt.
Im Falle eines dynamischen Speichers mit wahlfreiem Zugriff
(DRAM) auf dem Gebiet der Speichergeräte stellen die meisten
Einbrennfehler einen sogenannten Einzelbitausfall dar, dessen
Ermittlung viel Zeit erfordert. Der Einzelbitausfall hängt
direkt mit einem Kriechstrom der unvollständigen Speicherzel
le zusammen. Der Kriechstrom stammt von unzureichenden Eigen
schaften des Übertragungs-Gase-Oxids, des Dielektrikums des
Kondensators, und der Speicherknotenverbindung. Die konventio
nelle Wafer-Einbrennanordnung (WBI-Anordnung) wird verschie
den durchgeführt, entsprechend der Wortleitungsanordnung des
Speichergeräts. Darüber hinaus ist jede Knotenbelastung ent
sprechend der WBI-Operation ebenfalls unterschiedlich. Daher
kann das Aussondern nicht exakt durchgeführt werden.
Fig. 2 erläutert die WBI-Anordnung, die bei einer Speicher
zellen-Array-Anordnung eines Unterwortleitungstreibers ein
setzbar ist.
Ein Dekoder für "LOW" (niedrigen Pegel) betätigt eine Wort
leitung einer Zelle im Normalbetrieb, um hierdurch eine ge
wünschte Zelle durch Dekodieren einer Adresse auszuwählen.
Der Wortleitungstreiber besteht aus Transistoren 101 bis 106.
Der Betrieb des Transistors wird getrennt für den Normalfall
und den Belastungsfall beschrieben. Das Wafer-Einbrennfrei
schaltsignal WBI wird ein Signal auf dem Pegel "LOW" im Falle
des Normalbetriebs. Ein Vordekodierungssignal ⌀PRE1 "LOW"
wird ein Signal auf dem Pegel "LOW". Ein Vordekodierungssig
nal "LOW" ist ein invertiertes Signal des Vordeko
dierungssignals ⌀PRE2. Wenn sich der Transistor in der
Wafer-Einbrennbetriebsart befindet, wird das Wafer-Einbrenn
freischaltsignal WBI ein Signal auf dem Pegel "HIGH" (hoher
Pegel), um hierdurch den Transistor 105 einzuschalten. Wei
terhin wird die Wortleitungsbelastungsspannung Vstress über
den Pfad zum Entladen der Wortleitung WL angelegt, so daß
die Belastung auf die Speicherzelle einwirkt. Eine derartige
Betätigungsschaltung kann Oxidationsdefekte des Übertragungs
transistors infolge der Wortleitungsbelastung aussondern,
kann jedoch keine Belastung auf die Bitleitungen ausüben.
Wenn sämtliche Wortleitungen freigeschaltet sind, werden
dieselben Daten in die Zelle eingeschrieben, die an die ent
sprechende Wortleitung angeschlossen ist. Daher wird diesel
be Spannung an die Bitleitungen angelegt, so daß die mikro
skopischen Defekte nicht durch das starke Feld zerstört wer
den können, und daher die Langzeitverläßlichkeit nicht sicher
gestellt werden kann.
Ein Vorteil der Erfindung besteht in der Bereitstellung ei
ner Wafer-Einbrenntestschaltung und eines zugehörigen Steuer
verfahrens, welche am Anfang kleine Defekte einer Speicher
zelle aussondern, wodurch die Langzeitverläßlichkeit sicher
gestellt wird.
Ein weiterer Vorteil der Erfindung besteht in der Bereitstel
lung einer Wafer-Einbrenntestschaltung und eines zugehörigen
Steuerverfahrens, welche eine Belastung über eine Bitleitung
und ebenso über eine Wortleitung anlegen können.
Ein weiterer Vorteil der Erfindung besteht in der Bereitstel
lung einer Wafer-Einbrenntestschaltung, welche die Herstel
lungskosten eines Speicherchips verringern kann.
Die Erfindung wird nachstehend anhand zeichnerisch dargestell
ter Ausführungsbeispiele näher erläutert, aus welchen weitere
Vorteile und Merkmale hervorgehen. Gleiche oder entsprechende
Bezugszeichen bezeichnen gleiche oder entsprechende Teile in
der Beschreibung und den Zeichnungen. Es zeigt:
Fig. 2 den Aufbau einer konventionellen Wafer-Einbrenntest
schaltung;
Fig. 1 den Aufbau einer Wafer-Einbrenntestschaltung gemäß
der Erfindung;
Fig. 3 die Wafer-Einbrenntestschaltung und ein Speicherzel
len-Array gemäß der Erfindung; und
Fig. 4 schematisch eine äußere Anschlußfläche zum Liefern
einer erhöhten Spannung und einer Massespannung, so
wie ein Speicherzellen-Array gemäß der Erfindung.
Die Fig. 1 und 3 zeigen Anordnungen, die dazu vorgesehen sind,
schwache Bits mittels Durchführung eines Einbrenntests im
Wafer-Zustand auszusondern. Die schematische Anordnung eines
Speichergeräts ist in Fig. 4 gezeigt. Eine Anordnung einer
Wafer-Einbrenntestschaltung, die gemäß der vorliegenden Erfin
dung ausgebildet ist, wird unter Bezugnahme auf Fig. 1 be
schrieben. Weiterhin wird unter Bezugnahme auf Fig. 3 eine
Schaltungsanordnung geschildert, die dazu dient, eine erhöhte
Spannung und eine Massespannung an ein Speicherzellen-Array
zu liefern, gemäß einer bevorzugten Ausführungsform der Erfin
dung.
Wie aus Fig. 4 hervorgeht, ist der gesamte Chip als LOC-An
ordnung (lead on chip; Leitungen auf dem Chip) ausgebildet.
Vier Gruppen B1 bis B4, die mehrere Unterspeicherzellen-Arrays
(MCA) aufweisen, die aus den zeilen- und spaltenweise matrix
förmig angeordneten Speicherzellen bestehen, sind an vier
Ecken des Chips angeordnet. Die Anschlußflächen befinden sich
im Zentrum des Chips. Die Peripherieschaltungen jeder Posi
tion werden hier nicht beschrieben, sondern nachstehend werden
nur jene Teile geschildert, welche sich auf WBI beziehen.
Es ist schwierig, eine Anordnung zu verwirklichen, welche ei
ne Blankverdrahtungsanordnung verwendet, bei welcher Metalle
und Polysilizium-Gates verwendet werden, wenn eine hohe Inte
grationsdichte gefordert ist. Mit wachsender Integrations
dichte werden die Zellen kleiner, wodurch der Metallabstand
verringert wird, so daß Polysilizium und Metall in dem Blank
verdrahtungsbereich nicht verbunden werden können. Um dieses
Problem zu lösen, wird eine Unterwortleitungstreiberanordnung
(SWD-Anordnung) eingesetzt. Diese Anordnung erfordert eine
Metall-Leitung für jeweils 4 WL oder 8 WL, und ist daher gün
stig zur Vergrößerung der Metallabstände. Daher läßt sich die
Erfindung bei einem Speichergerät mit einem SWD-Aufbau ein
setzen, statt bei dem konventionellen WBI-Aufbau.
VSS-C und VSS-T von Fig. 1 werden als Massespannungsquelle
VSS von SWD im Falle des Normalbetriebs verwendet, und ent
laden die Wortleitung im Falle der Sperrung der WL. Hierbei
sollte sorgfältig darauf geachtet werden, daß VSS-C und VSS-T
jeweils eine halbe SWD-Anordnung steuern. Im Falle des Nor
malbetriebs wird dieselbe Spannung VSS an die Wortleitungen
WL-C und WL-T von jeder äußeren Spannungsversorgungsanschluß
fläche VSS und STRESS über ein Schaltteil SW angelegt. Bei
der Spannung VSS in der Wafer-Einbrennbetriebsart empfängt
ein Signal ein Massespannungssignal VSS(OV) und empfängt das
andere Signal die erhöhte Spannung, welche dazu ausreichend
ist, den Herstellungsfehler auszusondern, über das Schalt
teil SW. An diese Spannungsquellen werden eine äußere Masse
spannungsquelle VSS und eine äußere Spannungserhöhungsquelle
unter Verwendung der beiden Anschlußflächen VSS und STRESS
angelegt. Das Unterspeicherzellen-Array MCA von Fig. 4 ist
im einzelnen in Fig. 3 dargestellt. Fig. 3 zeigt das Unter
speicherzellen-Array MCA und den Unterwortleitungstreiber SWD
zum Treiben der Wortleitungen. Das MCA weist einen Speicher
knoten zum Speichern von WL und Daten auf; ein Bitleitungs
paar BL/, welches zum Speichern von Daten auf dem Speicher
knoten oder zum Zugriff auf diese Daten verwendet wird; und
einen MOS-Transistor, der durch den Strom gesteuert wird, wel
cher an WL angelegt wird. Bei dem MOS-Transistor sind die
Source- und Drain-Anschlüsse jeweils an den Speicherknoten
und das Bitleitungspaar BL/ angeschlossen. Die wie voran
stehend geschildert aufgebaute Speicherzelle ist als der so
genannte Ein-Transistor-Ein-Kondensator-Typ bekannt. Weiter
hin stellt ein Meßverstärker SA, der an den Knoten des Bit
leitungspaars BL/ angeschlossen ist, die Schaltung zum Ver
stärken der Spannungen zum Speichern oder Auslesen von Daten
in den bzw. aus dem Speicherknoten dar. SWD wird durch ein
Signal MWEi gesteuert, welches entsprechend der Vorkodie
rungsoperation des Adressenvordekodierungssignals "LOW" ge
trieben wird, und durch Signale PX0(), PX1(), PX2(),
PX3/), die durch ein Adressensignal mit Ausnahme einer
Adresse getrieben werden, die zur Erzeugung des Signals MWEi
erforderlich ist. SWD stellt die VSS-Spannungsleitung dar,
die zum Sperren der ausgewählten Wortleitung verwendet wird,
und der nicht-ausgewählten Wortleitung während des Normal
betriebs. Die VSS-Spannungsleitung wird durch VSS-C und VSS-T
durch jeden SWD-Bereich gebildet. Hierbei wird im Falle des
Normalbetriebs das Adressenvordekodierungssignal MWEi "LOW"
ausgewählt, wenn VSS-C und VSS-T 0 V betragen, und auf jeden
Knoten S0, S1, S2 und S3 des SWD-Bereichs vorgeladen (VSS-Vtn).
Dann wird eines dieser Signale PX0, PX1, PX2 und PX3
durch das Adressensignal "LOW" ausgewählt, welches nicht in
Beziehung zum Signal MWEi steht, um hierdurch die Wortleitung
zu aktivieren.
Beim Eintritt in die WBI-Testbetriebsart, wie sie in den
Fig. 1 und 3 dargestellt ist, wird das Adressensignal "LOW"
gesperrt. In dem Zustand, in welchem MWEi bis MWEi und PX0
bis PX3 Signale auf dem Pegel "LOW" werden, und bis ,
die invertierten Signale von PX0 bis PX3, auf dem Pegel
"HIGH" liegen, werden VSS-T und VSS-C abwechselnd als VSS
oder die erhöhte Spannung angelegt. Wenn die VSS-C die VSS
darstellt, und die VSS-T die erhöhte Spannung, wird nur ei
ne Wortleitung freigeschaltet, welche an die wahre Zelle
(die an angeschlossen ist) unter den Speicher-Arrays an
geschlossen ist. Wenn andererseits VSS-C die erhöhte Span
nung darstellt, und VSS-T die Massespannung VSS, so wird nur
eine Wortleitung freigeschaltet, welche an die komplementäre
Zelle (die angeschlossen ist) unter den Speicherzellen
Arrays angeschlossen ist. Die VSS-Spannungsleitung des Be
reichs des Unterwortleitungstreibers SWD hält die Wortleitung
zum Treiben des Übertragungstransistors der Zelle, welche an
dieselben Bitleitungen BL und BL angeschlossen ist, auf VSS.
Die VSS-Beziehung zwischen der Speicherzelle und dem Unter
wortleitungstreiber-SWD-Bereich ist so ausgebildet, daß im
Falle eines WBI-Tests entweder eine Wortleitung, die an die
wahre Zelle angeschlossen ist, oder nur eine Wortleitung,
die an die komplementäre Zelle angeschlossen ist, getrieben
wird, so daß die Speicherknotendaten, die an BL angeschlos
sen sind, immer dieselben Daten sind, und die Daten des Spei
cherknotens, der an angeschlossen ist, ebenfalls diesel
ben Daten darstellen. Wenn die Wortleitung der wahren Zelle
und die Wortleitung der komplementären Zelle gleichzeitig
aktiviert werden, sind daher die Daten verschieden, die an
das Bitleitungspaar BL/ angelegt werden. Daher wird die
Belastung nicht an den Herstellungsfehler zwischen der Bit
leitung BL und der komplementären Bitleitung im Falle
von WBI angelegt. Daher ist die Aussonderungsfunktion wäh
rend des WBI-Tests nicht verfügbar. Darüber hinaus werden
verschiedene Herstellungsfehler, beispielsweise in bezug auf
das Bitleitungspaar BL/ und den Speicherknoten, oder das
Bitleitungspaar BL/ und die Wortleitung WL, nicht ausge
sondert.
Charakteristisch für die vorliegende Erfindung ist daher, daß
ein Speichergerät mit SWD-Anordnung zur Verfügung gestellt
wird, welches eine VSS-Spannungsleitung, welche an den SWD-Bereich angeschlossen ist, mit der Wortleitung der Zelle ver
bindet, welche an dieselbe Bitleitung BL angeschlossen ist,
und weiterhin die andere VSS-Spannungsleitung an die Wort
leitung jener Zelle anschließt, die mit der anderen Bitlei
tung verbunden ist.
Wie voranstehend geschildert, kann die Wafer-Einbrennschal
tung gemäß der vorliegenden Ausführungsform der Erfindung
anfangs einen kleinen Defekt des Halbleitergeräts aussondern,
wodurch die Langzeitverläßlichkeit gesichert wird. Weiterhin
ist die Erfindung in der Hinsicht vorteilhaft, daß die Be
lastung durch die Bitleitung und ebenso durch die Wortleitung
angelegt wird. Darüber hinaus kann die Erfindung die Herstel
lungskosten des Speicherchips verringern.
Es wird darauf hingewiesen, daß die vorliegende Erfindung
nicht auf die hier beschriebene besondere Ausführungsform
beschränkt ist, die hier als beste Art und Weise zur Ausfüh
rung der vorliegenden Erfindung geschildert wurde, sondern
sich Wesen und Umfang der vorliegenden Erfindung aus der Ge
samtheit der vorliegenden Anmeldeunterlagen ergeben und von
den beigefügten Patentansprüchen umfaßt sein sollen.
Claims (6)
1. Wafer-Einbrenntestschaltung eines Halbleiterspeichergeräts,
bei welchem mehrere Speicherzellen in einer Zeilen/Spalten-Matrix
angeordnet sind, und welche aufweist:
einen Unterwortleitungstreiber, der an erste und zweite Wortleitungsgruppen angeschlossen ist, die jeweils mit wahren Zellen und komplementären Zellen verbunden sind, welche die Speicherzellen bilden, und auf eine vordeko dierte Adresse "LOW" reagieren; und
erste und zweite Spannungsleitungen, die jeweils durch eine Schaltoperation des Unterwortleitungstreibers Span nung an die entsprechende erste bzw. zweite Stromversor gungsleitungsgruppe liefern,
wobei Massespannung an die ersten und zweiten Spannungs leitungen während des Normalbetriebs angelegt wird, und die Massespannung und die erhöhte Spannung abwechselnd an die erste und zweite Spannungsleitungen während der Wafer-Testbetriebsoperation angelegt wird.
einen Unterwortleitungstreiber, der an erste und zweite Wortleitungsgruppen angeschlossen ist, die jeweils mit wahren Zellen und komplementären Zellen verbunden sind, welche die Speicherzellen bilden, und auf eine vordeko dierte Adresse "LOW" reagieren; und
erste und zweite Spannungsleitungen, die jeweils durch eine Schaltoperation des Unterwortleitungstreibers Span nung an die entsprechende erste bzw. zweite Stromversor gungsleitungsgruppe liefern,
wobei Massespannung an die ersten und zweiten Spannungs leitungen während des Normalbetriebs angelegt wird, und die Massespannung und die erhöhte Spannung abwechselnd an die erste und zweite Spannungsleitungen während der Wafer-Testbetriebsoperation angelegt wird.
2. Schaltung nach Anspruch 1, welche weiter einen Schaltungs
transistor zwischen den ersten und zweiten Spannungslei
tungen und eine äußere Anschlußfläche aufweist, um ein
Wafer-Einbrenntestsignal zu erzeugen.
3. Schaltung nach Anspruch 1, dadurch gekennzeichnet, daß
der Unterwortleitungstreiber aufweist:
eine erste Transistorgruppe, die zwischen den ersten und zweiten Spannungsleitungen und die ersten und zweiten Wortleitungsgruppen geschaltet ist, und auf ein Steuer signal in Kombination mit dem Adressensignal "LOW" rea giert; und
ein Treibersignalspeicherteil, welches an die Anschluß klemmen angeschlossen ist, durch welche die ersten und zweiten Wortleitungen und die vordekodierten Adressensig nale "LOW" angelegt werden, und welches eine Vorladungs spannung zum Steuern der ersten und zweiten Wortleitungs gruppen speichert.
eine erste Transistorgruppe, die zwischen den ersten und zweiten Spannungsleitungen und die ersten und zweiten Wortleitungsgruppen geschaltet ist, und auf ein Steuer signal in Kombination mit dem Adressensignal "LOW" rea giert; und
ein Treibersignalspeicherteil, welches an die Anschluß klemmen angeschlossen ist, durch welche die ersten und zweiten Wortleitungen und die vordekodierten Adressensig nale "LOW" angelegt werden, und welches eine Vorladungs spannung zum Steuern der ersten und zweiten Wortleitungs gruppen speichert.
4. Schaltung nach Anspruch 3, dadurch gekennzeichnet, daß
das Treibersignalspeicherteil aufweist:
eine zweite Transistorgruppe, die an eine Anschlußklemme angeschlossen ist, an welche das vordekodierte Adressen signal "LOW" angelegt wird, und zwischen die erste und zweite Wortleitungsgruppe geschaltet i:st, und durch ein komplementäres Steuersignal gesteuert wird, welches das invertierte Signal des Steuersignals darstellt
eine dritte Transistorgruppe, die jeweils an die Anschluß klemme angeschlossen ist, an welche das komplementäre Steuersignal angelegt wird, und zwischen die erste und zweite Wortleitungsgruppe geschaltet ist; und
eine vierte Transistorgruppe, die an die Gate-Anschluß klemme der dritten Transistorgruppe angeschlossen ist, und zwischen die Klemme, an welche das vordekodierte Adressensignal "LOW" angelegt wird, und die eine Gate-Anschlußklemme aufweist, die an die Versorgungsspannung angeschlossen ist.
eine zweite Transistorgruppe, die an eine Anschlußklemme angeschlossen ist, an welche das vordekodierte Adressen signal "LOW" angelegt wird, und zwischen die erste und zweite Wortleitungsgruppe geschaltet i:st, und durch ein komplementäres Steuersignal gesteuert wird, welches das invertierte Signal des Steuersignals darstellt
eine dritte Transistorgruppe, die jeweils an die Anschluß klemme angeschlossen ist, an welche das komplementäre Steuersignal angelegt wird, und zwischen die erste und zweite Wortleitungsgruppe geschaltet ist; und
eine vierte Transistorgruppe, die an die Gate-Anschluß klemme der dritten Transistorgruppe angeschlossen ist, und zwischen die Klemme, an welche das vordekodierte Adressensignal "LOW" angelegt wird, und die eine Gate-Anschlußklemme aufweist, die an die Versorgungsspannung angeschlossen ist.
5. Schaltung nach Anspruch 4, dadurch gekennzeichnet, daß
die erste bis vierte Transistorgruppe jeweils NMOS-Tran
sistoren enthalten.
6. Wafer-Einbrenntestverfahren für ein Halbleiterspeicher
gerät, bei welchem mehrere Speicherzellen in Zeilen und
Spalten einer Matrix angeordnet sind;
erste und zweite Wortleitungsgruppen jeweils an wahre Zellen und komplementäre Zellen angeschlossen sind, wel che die Speicherzelle bilden;
ein Unterwortleitungstreiber an die ersten und zweiten Wortleitungsgruppen angeschlossen ist, und auf eine vor dekodierte Adresse "LOW" reagiert; und
erste und zweite Spannungsleitungen jeweils Spannungen an die ersten und zweiten Wortleitungsgruppen liefern, entsprechend einer Schaltoperation des Unterwortleitungs treibers, wobei das Verfahren folgende Schritte umfaßt:
Liefern von Massespannung an die ersten und zweiten Span nungsleitungen über die Anschlußfläche, die dort ange schlossen ist, im Normalbetrieb; und
abwechselndes Liefern von Massespannung und einer erhöh ten Spannung an die ersten und zweiten Spannungsleitungen über die Anschlußfläche.
erste und zweite Wortleitungsgruppen jeweils an wahre Zellen und komplementäre Zellen angeschlossen sind, wel che die Speicherzelle bilden;
ein Unterwortleitungstreiber an die ersten und zweiten Wortleitungsgruppen angeschlossen ist, und auf eine vor dekodierte Adresse "LOW" reagiert; und
erste und zweite Spannungsleitungen jeweils Spannungen an die ersten und zweiten Wortleitungsgruppen liefern, entsprechend einer Schaltoperation des Unterwortleitungs treibers, wobei das Verfahren folgende Schritte umfaßt:
Liefern von Massespannung an die ersten und zweiten Span nungsleitungen über die Anschlußfläche, die dort ange schlossen ist, im Normalbetrieb; und
abwechselndes Liefern von Massespannung und einer erhöh ten Spannung an die ersten und zweiten Spannungsleitungen über die Anschlußfläche.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960041714A KR100206710B1 (ko) | 1996-09-23 | 1996-09-23 | 반도체 메모리 장치의 웨이퍼 번인 테스트 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE19724276A1 true DE19724276A1 (de) | 1998-04-02 |
DE19724276C2 DE19724276C2 (de) | 2003-04-10 |
Family
ID=19474912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19724276A Expired - Fee Related DE19724276C2 (de) | 1996-09-23 | 1997-06-09 | Schaltkreis und Verfahren für einen Wafereinbrenntest für eine Halbleiterspeichervorrichtung |
Country Status (6)
Country | Link |
---|---|
US (2) | US6026038A (de) |
JP (1) | JP3652846B2 (de) |
KR (1) | KR100206710B1 (de) |
DE (1) | DE19724276C2 (de) |
GB (1) | GB2317456B (de) |
TW (1) | TW322580B (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10135065B4 (de) * | 2000-07-24 | 2010-01-28 | Elpida Memory, Inc. | Halbleiterspeichervorrichtung und Verfahren für den Zugriff auf eine Speicherzelle |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4153091B2 (ja) * | 1998-07-10 | 2008-09-17 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
US6327682B1 (en) * | 1999-03-22 | 2001-12-04 | Taiwan Semiconductor Manufacturing Company | Wafer burn-in design for DRAM and FeRAM devices |
JP3844912B2 (ja) * | 1999-06-10 | 2006-11-15 | 富士通株式会社 | 半導体記憶装置の試験方法及び試験装置と半導体記憶装置 |
JP2001014892A (ja) | 1999-06-25 | 2001-01-19 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP2001184897A (ja) * | 1999-12-27 | 2001-07-06 | Oki Electric Ind Co Ltd | ロウアドレスデコードライン回路 |
TW432574B (en) * | 2000-01-19 | 2001-05-01 | Yang Wen Kun | Wafer level burn in device and method |
KR100390738B1 (ko) * | 2000-06-07 | 2003-07-12 | 가부시끼가이샤 도시바 | 반도체 메모리 집적 회로 |
KR100464946B1 (ko) * | 2000-12-30 | 2005-01-05 | 주식회사 하이닉스반도체 | 번-인 테스트 방법 |
US6455336B1 (en) | 2001-08-27 | 2002-09-24 | International Business Machines Corporation | Power reduction method and design technique for burn-in |
KR100442960B1 (ko) * | 2001-12-21 | 2004-08-04 | 주식회사 하이닉스반도체 | 반도체 메모리 테스트 장치 |
DE10204125A1 (de) * | 2002-02-01 | 2003-08-07 | Bosch Gmbh Robert | Verfahren zur Programmierung und/oder Funktionsprüfung von einer elektronischen Schaltung |
US6800495B2 (en) * | 2002-09-20 | 2004-10-05 | Cypress Semiconductor Corporation | Lot-optimized wafer level burn-in |
DE10350356B3 (de) * | 2003-10-29 | 2005-02-17 | Infineon Technologies Ag | Integrierte Schaltung, Testsystem und Verfahren zum Auslesen eines Fehlerdatums aus der integrierten Schaltung |
US7106644B2 (en) * | 2003-12-01 | 2006-09-12 | Elite Semiconductor Memory Technology, Inc. | Memory device and method for burn-in test |
GB0426005D0 (en) * | 2004-11-26 | 2004-12-29 | Koninkl Philips Electronics Nv | Sram test method and sram test arrangement |
JP2007157282A (ja) * | 2005-12-07 | 2007-06-21 | Elpida Memory Inc | ウェハ・バーンイン・テスト方法、ウェハ・バーンイン・テスト装置及び半導体記憶装置 |
US20080263415A1 (en) * | 2007-04-17 | 2008-10-23 | Bernhard Ruf | Integrated Circuit, Memory Module, Method of Operating an Integrated Circuit, Method of Fabricating an Integrated Circuit, Computer Program Product, and Computing System |
US7679978B1 (en) * | 2007-07-11 | 2010-03-16 | Sun Microsystems, Inc. | Scheme for screening weak memory cell |
KR101311713B1 (ko) * | 2007-07-31 | 2013-09-26 | 삼성전자주식회사 | 메모리 코어, 이를 포함하는 반도체 메모리 장치 |
KR100845810B1 (ko) * | 2007-08-14 | 2008-07-14 | 주식회사 하이닉스반도체 | 웨이퍼 번인 테스트 회로 |
US20090296506A1 (en) * | 2008-05-28 | 2009-12-03 | Macronix International Co., Ltd. | Sense amplifier and data sensing method thereof |
KR20100125099A (ko) * | 2009-05-20 | 2010-11-30 | 삼성전자주식회사 | 반도체 장치 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0770620B2 (ja) * | 1990-12-26 | 1995-07-31 | 株式会社東芝 | 半導体記憶装置 |
JP2848117B2 (ja) * | 1992-05-27 | 1999-01-20 | 日本電気株式会社 | 半導体記憶回路 |
KR950014099B1 (ko) * | 1992-06-12 | 1995-11-21 | 가부시기가이샤 도시바 | 반도체 기억장치 |
JPH06203597A (ja) * | 1992-09-25 | 1994-07-22 | Nec Corp | ダイナミックram |
DE4345246C2 (de) * | 1992-11-04 | 1997-02-20 | Mitsubishi Electric Corp | Integrierte Halbleiterschaltungseinrichtung |
KR0135735B1 (ko) * | 1992-11-04 | 1998-05-15 | 기다오까 다까시 | 소음발생을 억제하는 개량된 출력 드라이버 회로 및 번인테스트를 위한 개량된 반도체 집적회로 장치 |
KR0122100B1 (ko) * | 1994-03-10 | 1997-11-26 | 김광호 | 스트레스회로를 가지는 반도체집적회로 및 그 스트레스전압공급방법 |
KR0119887B1 (ko) * | 1994-06-08 | 1997-10-30 | 김광호 | 반도체 메모리장치의 웨이퍼 번-인 테스트 회로 |
US5555212A (en) * | 1994-09-19 | 1996-09-10 | Kabushiki Kaisha Toshiba | Method and apparatus for redundancy word line replacement in a semiconductor memory device |
KR0135108B1 (ko) * | 1994-12-13 | 1998-04-25 | 김광호 | 스트레스 테스트 회로를 포함하는 반도체 메모리 장치 |
KR970003270A (ko) * | 1995-06-23 | 1997-01-28 | 김광호 | 반도체메모리소자의 테스트를 위한 고속 기록회로 |
KR0172344B1 (ko) * | 1995-09-15 | 1999-03-30 | 김광호 | 웨이퍼 번인 테스트회로 및 그 방법 |
DE19620630A1 (de) * | 1996-05-22 | 1997-11-27 | Aeg Mobile Communication | Handfunksprechgerät |
JP3938229B2 (ja) * | 1997-10-13 | 2007-06-27 | 沖電気工業株式会社 | 半導体記憶装置 |
-
1996
- 1996-09-23 KR KR1019960041714A patent/KR100206710B1/ko not_active IP Right Cessation
-
1997
- 1997-05-06 TW TW086106020A patent/TW322580B/zh not_active IP Right Cessation
- 1997-06-09 DE DE19724276A patent/DE19724276C2/de not_active Expired - Fee Related
- 1997-06-30 GB GB9713697A patent/GB2317456B/en not_active Expired - Fee Related
- 1997-09-23 US US08/935,613 patent/US6026038A/en not_active Expired - Lifetime
- 1997-09-24 JP JP25851297A patent/JP3652846B2/ja not_active Expired - Fee Related
-
1999
- 1999-12-08 US US09/457,909 patent/US6266286B1/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10135065B4 (de) * | 2000-07-24 | 2010-01-28 | Elpida Memory, Inc. | Halbleiterspeichervorrichtung und Verfahren für den Zugriff auf eine Speicherzelle |
Also Published As
Publication number | Publication date |
---|---|
KR19980022536A (ko) | 1998-07-06 |
JP3652846B2 (ja) | 2005-05-25 |
GB9713697D0 (en) | 1997-09-03 |
GB2317456B (en) | 1998-12-23 |
KR100206710B1 (ko) | 1999-07-01 |
US6026038A (en) | 2000-02-15 |
TW322580B (en) | 1997-12-11 |
GB2317456A (en) | 1998-03-25 |
JPH10106296A (ja) | 1998-04-24 |
US6266286B1 (en) | 2001-07-24 |
DE19724276C2 (de) | 2003-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE19724276A1 (de) | Wafer-Einbrenntestschaltung für Halbleiterspeichergerät | |
DE19513789C2 (de) | Redundanter Blockdekoder für eine Halbleiterspeichervorrichtung | |
DE69320416T2 (de) | Halbleiter-Speichergerät mit Spannungstressprüfmodus | |
DE3751002T2 (de) | Halbleiterspeicher. | |
DE69325152T2 (de) | Nichtflüchtige Halbleiterspeicheranordnung | |
DE69221809T2 (de) | Elektrisch löschbare und programmierbare Festwertspeicherschaltung vom Typ NAND-Zell mit Redundanz | |
DE3639169C2 (de) | ||
DE69030283T2 (de) | Halbleitervorrichtung und Verfahren zu deren Einbrennen | |
DE4022157C2 (de) | ||
DE69326710T2 (de) | Halbleiteranordnung mit Kurzschlussschaltkreis für einen Spannungsstresstest | |
DE4206344C2 (de) | Integrierter Halbleiterspeicherbaustein, der eine Prüfschaltung verwendet | |
DE69317964T2 (de) | Dynamischer RAM mit Spannungsstressanlegeschaltung | |
DE69411532T2 (de) | Verfahren zur Programmierung von Redundanzregistern in einer Zeilenredundanzschaltung für einen Halbleiterspeicherbaustein | |
DE19520630A1 (de) | Scheibeneinbrenn-Testschaltkreis für eine Halbleiterspeichervorrichtung | |
DE69221005T2 (de) | Dynamische RAM-Einrichtung mit einem Selektor für mehrere Wortleitungen, der bei einem Einbrenntest verwendet wird | |
DE4003673C2 (de) | ||
DE69129060T2 (de) | Halbleitergerät mit Spannungsbelastungskontaktfläche | |
DE4317887A1 (de) | Dynamische Speichervorrichtung für wahlfreien Zugriff mit Selbst-Refresh-Funktion | |
DE69129492T2 (de) | Halbleiterspeicher | |
DE69120000T2 (de) | Halbleiterspeichergerät mit Redundanzschaltung | |
DE2650574A1 (de) | Speicher | |
DE69532376T2 (de) | Schaltung und Verfahren zum Zugriff auf Speicherzellen einer Speicheranordnung | |
DE69126912T2 (de) | Halbleiteranordnung und ihre Prüfungsverfahren | |
DE19832960A1 (de) | Halbleiterspeichervorrichtung mit Einbrenntestfunktion | |
DE102008022218B4 (de) | Verfahren und Schaltung zum Belasten von Zwischenverbindungen auf oberer Ebene bei Halbleiterbauelementen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8304 | Grant after examination procedure | ||
8364 | No opposition during term of opposition | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |
Effective date: 20150101 |