CN219717884U - 测试机板卡的供电电路及测试机板卡 - Google Patents
测试机板卡的供电电路及测试机板卡 Download PDFInfo
- Publication number
- CN219717884U CN219717884U CN202321298404.4U CN202321298404U CN219717884U CN 219717884 U CN219717884 U CN 219717884U CN 202321298404 U CN202321298404 U CN 202321298404U CN 219717884 U CN219717884 U CN 219717884U
- Authority
- CN
- China
- Prior art keywords
- circuit
- power supply
- controller
- discharge
- discharge circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 48
- 239000003990 capacitor Substances 0.000 claims description 12
- 230000005856 abnormality Effects 0.000 claims description 9
- 230000001939 inductive effect Effects 0.000 claims description 4
- 230000002159 abnormal effect Effects 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 17
- 238000005516 engineering process Methods 0.000 description 2
- 208000033999 Device damage Diseases 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
一种测试机板卡的供电电路及测试机板卡,该供电电路包括控制器、供电开关电路、缓启动电路以及泄放电路,所述控制器、供电开关电路以及负载电路依次连接构成供电回路,所述控制器、泄放电路、缓启动电路依次连接构成泄放回路;在供电电源输入端开始供电时,所述控制器上电并对所述缓启动电路充电以控制所述供电开关电路缓导通;在所述负载电路出现异常或所述供电电源输入端停止供电时,所述控制器控制所述供电开关电路断开,所述缓启动电路通过所述泄放回路放电,降低上电冲击电流,提高关断速度,并保证测试机板卡负载电路的安全、稳定运行,解决了现有技术中存在的测试机板卡的供电电路缺少必要的输入保护功能的问题。
Description
技术领域
本实用新型涉及供电保护技术领域,尤其涉及一种测试机板卡的供电电路及测试机板卡。
背景技术
测试机是检测芯片功能和性能的专用设备。测试机对芯片施加输入信号,采集被检测芯片的输出信号与预期值进行比较,判断芯片在不同工作条件下功能和性能的有效性。当前,大部分测试机板卡的供电电路缺少必要的输入保护功能,例如用于减小上电冲击电流的缓启动功能,用于在电源供电发生异常时的快速关断功能,以及在快速上下电测试时电流的快速泄放功能等,导致在执行测试时,由于缺少电源输入保护功能导致上电时冲击电流过大,或供电出现异常时无法及时下电,造成负载电路的损坏,提高了测试机板卡的使用成本。
实用新型内容
有鉴于此,有必要提供一种测试机板卡的供电电路及测试机板卡,以解决现有技术中存在的测试机板卡的供电电路缺少必要的输入保护功能的问题。
第一个方面,在本实施例中提供了一种测试机板卡的供电电路,包括控制器、供电开关电路、缓启动电路以及泄放电路,所述控制器、供电开关电路以及负载电路依次连接构成供电回路,所述控制器、泄放电路、缓启动电路依次连接构成泄放回路;
在供电电源输入端开始供电时,所述控制器上电并对所述缓启动电路充电以控制所述供电开关电路缓导通;
在所述负载电路出现异常或所述供电电源输入端停止供电时,所述控制器控制所述供电开关电路断开,所述缓启动电路通过所述泄放回路放电。
在其中一些实施例中,所述泄放电路包括第一泄放电路,所述控制器、第一泄放电路、缓启动电路依次连接构成第一泄放回路;
在所述供电开关电路断开时,所述缓启动电路通过所述第一泄放电路放电。
在其中一些实施例中,所述第一泄放电路包括二极管D1、电阻R2,所述二极管D1的正极连接所述控制器和所述电阻R2的一端,所述二极管D1的负极连接所述缓启动电路和所述电阻R2的另一端。
在其中一些实施例中,所述泄放电路包括第二泄放电路,所述第二泄放电路与供电电源输出端连接,所述控制器、第二泄放电路、供电电源输出端依次连接构成第二泄放回路;
在所述供电开关电路断开时,所述控制器控制所述第二泄放回路导通,与所述供电电源输出端连接的所述负载电路通过所述第二泄放电路放电。
在其中一些实施例中,所述第二泄放电路包括三极管Q3和电阻R3、R4,所述电阻R3的一端连接所述三极管Q3的控制端,所述电阻R3的另一端连接所述控制器;所述三极管Q3的第一端连接所述电阻R4的一端,所述三极管Q3的第二端接地;所述电阻R4的另一端连接所述供电电源输出端。
在其中一些实施例中,所述测试机板卡的供电电路还包括与所述供电电源输出端连接的续流电路,
在所述供电开关电路断开时,所述续流电路用于将感性负载电流接入所述供电电源输出端,并通过所述第二泄放回路泄放。
在其中一些实施例中,所述供电开关电路包括串联在所述供电电源输入端与供电电源输出端之间的NMOS管Q1、Q2,所述NMOS管Q1的漏极连接所述供电电源输入端,所述NMOS管Q2的漏极连接所述供电电源输出端,所述NMOS管Q1的源极连接所述NMOS管Q2的源极。
在其中一些实施例中,所述NMOS管Q1的栅极、所述NMOS管Q2的栅极连接所述控制器的控制信号输出端,当所述供电电源输入端开始供电时,所述控制信号为高电平状态。
在其中一些实施例中,所述缓启动电路包括电容C1,所述电容C1的一端连接所述泄放电路,所述电容C1的另一端接地。
第二个方面,在本实施例中提供了一种测试机板卡,包括如第一个方面所述的测试机板卡的供电电路。
本实用新型的测试机板卡的供电电路,通过将控制器、泄放电路和缓启动电路依次连接构成泄放回路,通过控制器对缓启动电路充电以控制供电开关电路缓导通,降低上电冲击电流,避免供电电源输入端出现电压跌落现象;在控制器控制供电开关电路断开时,通过泄放回路对缓启动电路放电,提高关断速度,并保证测试机板卡负载电路的安全、稳定运行,解决了现有技术中存在的测试机板卡的供电电路缺少必要的输入保护功能的问题。
附图说明
图1是本申请一些实施例的测试机板卡的供电电路的结构示意图;
图2是本申请一些实施例的第一泄放电路与控制器、缓启动电路的连接示意图;
图3是本申请一些实施例的第二泄放电路与控制器、供电开关电路的连接示意图;
图4是本申请一些实施例的第二泄放电路的电路连接图;
图5是本申请一些实施例的测试机板卡的供电电路的结构示意图;
图6是本申请一些实施例的供电开关电路的电路连接图;
图7是本申请一些实施例的测试机板卡的供电电路的电路连接图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
需要说明的是,当组件被称为“固定于”另一个组件,它可以直接在另一个组件上或者也可以存在居中的组件。当一个组件被认为是“连接”另一个组件,它可以是直接连接到另一个组件或者可能同时存在居中组件。当一个组件被认为是“设置于”另一个组件,它可以是直接设置在另一个组件上或者可能同时存在居中组件。本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的。“第一”、“第二”仅为了元件名称的区分,并不表示顺序。
除非另有定义,本文所使用的所有的技术和科学术语与属于本实用新型的技术领域的技术人员通常理解的含义相同。本文中在本实用新型的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本实用新型。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
为使本实用新型的上述目的、特征和优点能够更加明显易懂,下面结合附图对本实用新型的具体实施方式作详细的说明。其中,本实用新型实施例结合示意图进行详细描述,在详述本实用新型实施例时,为便于说明,表示器件局部结构的图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本实用新型保护的范围。
下面结合附图,对本实用新型的实施例提供的测试机板卡的供电电路作进一步的详细说明。
请参阅图1所示,为本申请一些实施例的测试机板卡的供电电路的结构示意图。该测试机板卡的供电电路包括控制器11、供电开关电路12、缓启动电路15以及泄放电路13,控制器11、供电开关电路12以及负载电路依次连接构成供电回路,控制器11、泄放电路13、缓启动电路15依次连接构成泄放回路。在供电电源输入端Vin开始供电时,控制器11上电并对缓启动电路15充电以控制供电开关电路12缓导通;在负载电路出现异常或供电电源输入端Vin停止供电时,控制器11控制供电开关电路12断开,缓启动电路15通过泄放回路放电。
供电开关电路12连接在供电电源输入端Vin与供电电源输出端Vout之间,控制供电电源输入端Vin向负载电路供电。供电电源输入端Vin还和控制器11连接,向控制器11供电。控制器11可以是测试机板卡的控制芯片或供电模块的控制芯片,可以根据负载电路的工作状态控制该供电开关电路12的导通或断开。
当供电电源输入端Vin开始供电时,控制器11上电,并向供电开关电路12发送控制信号Vctr,控制供电开关电路12导通;同时,控制器11还通过该控制信号Vctr,经过泄放电路13向缓启动电路15充电,使控制信号Vctr的电压缓慢上升,从而控制供电开关电路12缓导通。
当负载电路出现异常,或当供电电源输入端Vin停止供电时,控制器11通过控制信号Vctr控制供电开关电路12断开,即供电电源输出端Vout与供电电源输入端Vin断开连接。此时缓启动电路15的充电电荷通过泄放电路13和控制器11的内部电路接地快速泄放,使控制信号Vctr的电压快速降低。
本实施例的测试机板卡的供电电路,通过将控制器、泄放电路和缓启动电路依次连接构成泄放回路,通过控制器对缓启动电路充电以控制供电开关电路缓导通,降低上电冲击电流,避免供电电源输入端出现电压跌落现象;在控制器控制供电开关电路断开时,通过泄放回路对缓启动电路放电,提高关断速度,并保证测试机板卡负载电路的安全、稳定运行,解决了现有技术中存在的测试机板卡的供电电路缺少必要的输入保护功能的问题。
在一些实施例中,泄放电路包括第一泄放电路,控制器、第一泄放电路、缓启动电路依次连接构成第一泄放回路;在供电开关电路断开时,缓启动电路通过第一泄放电路放电。
第一泄放电路用于在供电开关电路断开时泄放缓启动电路的充电电荷,此时控制器将控制信号Vctr电压拉低,低于缓启动电路的充电电压,因此缓启动电路的电流经第一泄放电路流向控制器的控制信号端,并经过控制器的内部电路,由控制信号端流向接地端,完成电流泄放。
在一些实施例中,图2是本申请一些实施例的第一泄放电路与控制器、缓启动电路的连接示意图。如图2所示,第一泄放电路包括二极管D1、电阻R2,二极管D1的正极连接控制器和电阻R2的一端,二极管D1的负极连接缓启动电路和电阻R2的另一端。
当供电电源输入端Vin开始供电时,控制器11输出高电平控制信号Vctr,通过二极管D1向缓启动电路15充电,电阻R2被二极管D1旁路,使缓启动电路15逐渐建立充电电压,同时控制信号Vctr控制供电开关电路缓慢导通,达到缓启动的目的。
当负载电路出现异常,或当供电电源输入端停止供电时,控制器11将控制信号Vctr的电平拉低,此时由于缓启动电路15的电压高于控制信号Vctr的电压,二极管D1反向截止,缓启动电路15的充电电荷经电阻R2到达控制器11的控制信号Vctr输出端,然后再通过控制器11的内部路径到达GND,达到快速下电的目的。
在一些实施例中,图3是本申请一些实施例的第二泄放电路与控制器、供电开关电路的连接示意图。如图3所示,泄放电路13包括第二泄放电路132,第二泄放电路132与供电电源输出端Vout连接,控制器11、第二泄放电路132、供电电源输出端Vout依次连接构成第二泄放回路。在供电开关电路12断开时,控制器11控制第二泄放回路导通,与供电电源输出端Vout连接的负载电路通过第二泄放电路132放电。
当供电电源输入端Vin开始供电时,控制器11输出高电平控制信号Vctr,控制第二泄放电路132断开,供电电源输出端Vout与地之间不导通;当负载电路出现异常,或当供电电源输入端停止供电时,控制器11将控制信号Vctr的电平拉低,第二泄放电路132导通,供电电源输出端Vout与地连通,负载电路的电荷经过供电电源输出端Vout和第二泄放电路132快速泄放到GND,提供了负载电流的快速泄放通路。在测试机板卡进行快速上下电时,负载电流的快速泄放可以有效避免短路、负载器件损坏等故障,提高测试机板卡运行的安全性和稳定性。
在一些实施例中,图4是本申请一些实施例的第二泄放电路的电路连接图。如图4所示,第二泄放电路132包括三极管Q3和电阻R3、R4,电阻R3的一端连接三极管Q3的控制端,电阻R3的另一端连接控制器;三极管Q3的第一端连接电阻R4的一端,三极管Q3的第二端接地;电阻R4的另一端连接供电电源输出端Vout。
当供电电源输入端Vin开始供电时,控制信号Vctr为高电平,三极管Q3关断,供电电源输出端Vout与地之间不导通。当负载电路出现异常,或当供电电源输入端停止供电时,控制信号Vctr为低电平,三极管Q3导通,供电电源输出端Vout与地连通,负载电路的电荷经过供电电源输出端Vout和三极管Q3快速泄放到GND,提供了负载电流的快速泄放通路。电阻R4和电阻R3起分压作用。
在一些实施例中,图5是本申请一些实施例的测试机板卡的供电电路的结构示意图。测试机板卡的供电电路包括控制器11、供电开关电路12、缓启动电路15、泄放电路13,其中泄放电路13包括第一泄放电路131和第二泄放电路132。如图5所示,测试机板卡的供电电路还包括与供电电源输出端Vout连接的续流电路17,在供电开关电路12断开时,续流电路17用于将感性负载电流接入供电电源输出端Vout,并通过第二泄放回路132泄放。
续流电路17可以包括二极管,该二极管的正极接地,负极连接供电电源输出端Vout。在测试机板卡上有感性负载的情况下,当负载电路出现异常,或当供电电源输入端停止供电时,控制器11通过控制信号Vctr关断供电开关电路12,此时负载电路会产生反向电动势,进而产生反向的感应电流。该反向的感应电流经过续流电路17的二极管接入供电电源输出端Vout,并通过第二泄放回路132泄放。当供电电源正常供电时,由于二极管的反向截止功能该续流通路17断开。该续流通路17提供了反向感应电流的泄放通路,消除反向电动势,提高了测试机板卡负载电路的运行安全性和稳定性。
在一些实施例中,图6是本申请一些实施例的供电开关电路的电路连接图。如图6所示,供电开关电路包括串联在供电电源输入端Vin与供电电源输出端Vout之间的NMOS管Q1、Q2,NMOS管Q1的漏极连接供电电源输入端Vin,NMOS管Q2的漏极连接供电电源输出端Vout,NMOS管Q1的源极连接NMOS管Q2的源极。
当NMOS管的栅极与源极之间的电压差Vgs大于导通阈值电压的情况下,NMOS管导通。本实施例中,两个NMOS管Q1、Q2的源极互相连接,电压相同。当栅极电压缓慢上升导致栅极源极电压差Vgs缓慢上升时,NMOS管Q1、Q2可同步缓慢导通,实现供电开关电路的缓启动。
进一步地,如图6所示,NMOS管Q1的栅极、NMOS管Q2的栅极连接控制器的控制信号输出端Vctr,当供电电源输入端Vin开始供电时,控制信号Vctr为高电平状态。
当供电电源输入端Vin开始供电时,控制信号Vctr输出高电平。在缓启动电路的作用下,控制信号Vctr的电压缓慢升高,使栅极源极电压差Vgs缓慢上升,NMOS管Q1、Q2同步缓慢导通,实现供电开关电路的缓启动。
在一些实施例中,图7是本申请一些实施例的测试机板卡的供电电路的电路连接图。如图7所示,缓启动电路15包括电容C1,电容C1的一端连接泄放电路13,电容C1的另一端接地。
当供电电源输入端Vin开始供电时,控制器11上电,并通过GATE管脚向供电开关电路12发送高电平控制信号Vctr,控制供电开关电路12导通;同时,控制器11还通过该控制信号Vctr,经过泄放电路13中的二极管D1向电容C1充电,使控制信号Vctr的电压缓慢上升,从而控制供电开关电路12缓导通。
当负载电路出现异常,或当供电电源输入端Vin停止供电时,控制器11通过拉低控制信号Vctr的电平控制供电开关电路12断开。此时电容C1的充电电荷通过泄放电路13的电阻R2进入控制器11的GATE管脚,经过控制器11的内部电路接地快速泄放,使控制信号Vctr的电压快速降低。另外,在控制信号Vctr的电平被拉低后,三极管Q3导通,电容C1的充电电荷还可以通过三极管Q3泄放,负载电流也可以通过电阻R4、三极管Q3的泄放通路泄放。
本实施例中,控制器11为电源控制IC,GATE管脚用于输出控制信号Vctr,VCC管脚为供电管脚,连接供电电源输入端Vin;SNS管脚用于对供电电压进行采样,确定负载电路是否工作正常;OV管脚用于过压保护,在OV管脚的电压大于过压阈值的情况下,控制器11断开供电开关电路12;UV管脚用于欠压保护,在UV管脚的电压小于欠压阈值的情况下,控制器11断开供电开关电路12;电阻R5、R6、R7、R8为分压电阻,用于设置过压保护和欠压保护的电压阈值。即本实施例的测试机板卡的供电电路除了通过缓启动电路15实现缓启动功能、通过泄放电路13和续流电路17实现电流的快速泄放功能以外,还通过控制器11实现输入过压、欠压保护功能。
在本申请的一些实施例中,还提供了一种测试机板卡,包括上述实施例的测试机板卡的供电电路。
测试机板卡的供电电路用于对测试机板卡供电,并在供电电源输入端开始供电时控制测试机板卡的供电缓启动,降低上电冲击电流,避免供电电源输入端出现电压跌落;当负载电路出现异常,或当供电电源输入端停止供电时,快速关断供电电路,并快速泄放负载电流,保证了测试机板卡的安全、稳定运行。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种测试机板卡的供电电路,其特征在于,包括控制器、供电开关电路、缓启动电路以及泄放电路,所述控制器、供电开关电路以及负载电路依次连接构成供电回路,所述控制器、泄放电路、缓启动电路依次连接构成泄放回路;
在供电电源输入端开始供电时,所述控制器上电并对所述缓启动电路充电以控制所述供电开关电路缓导通;
在所述负载电路出现异常或所述供电电源输入端停止供电时,所述控制器控制所述供电开关电路断开,所述缓启动电路通过所述泄放回路放电。
2.根据权利要求1所述的供电电路,其特征在于,所述泄放电路包括第一泄放电路,所述控制器、第一泄放电路、缓启动电路依次连接构成第一泄放回路;
在所述供电开关电路断开时,所述缓启动电路通过所述第一泄放电路放电。
3.根据权利要求2所述的供电电路,其特征在于,所述第一泄放电路包括二极管D1、电阻R2,所述二极管D1的正极连接所述控制器和所述电阻R2的一端,所述二极管D1的负极连接所述缓启动电路和所述电阻R2的另一端。
4.根据权利要求1所述的供电电路,其特征在于,所述泄放电路包括第二泄放电路,所述第二泄放电路与供电电源输出端连接,所述控制器、第二泄放电路、供电电源输出端依次连接构成第二泄放回路;
在所述供电开关电路断开时,所述控制器控制所述第二泄放回路导通,与所述供电电源输出端连接的所述负载电路通过所述第二泄放电路放电。
5.根据权利要求4所述的供电电路,其特征在于,所述第二泄放电路包括三极管Q3和电阻R3、R4,所述电阻R3的一端连接所述三极管Q3的控制端,所述电阻R3的另一端连接所述控制器;所述三极管Q3的第一端连接所述电阻R4的一端,所述三极管Q3的第二端接地;所述电阻R4的另一端连接所述供电电源输出端。
6.根据权利要求4所述的供电电路,其特征在于,还包括与所述供电电源输出端连接的续流电路,
在所述供电开关电路断开时,所述续流电路用于将感性负载电流接入所述供电电源输出端,并通过所述第二泄放回路泄放。
7.根据权利要求1所述的供电电路,其特征在于,所述供电开关电路包括串联在所述供电电源输入端与供电电源输出端之间的NMOS管Q1、Q2,所述NMOS管Q1的漏极连接所述供电电源输入端,所述NMOS管Q2的漏极连接所述供电电源输出端,所述NMOS管Q1的源极连接所述NMOS管Q2的源极。
8.根据权利要求7所述的供电电路,其特征在于,所述NMOS管Q1的栅极、所述NMOS管Q2的栅极连接所述控制器的控制信号输出端,当所述供电电源输入端开始供电时,所述控制信号为高电平状态。
9.根据权利要求1所述的供电电路,其特征在于,所述缓启动电路包括电容C1,所述电容C1的一端连接所述泄放电路,所述电容C1的另一端接地。
10.一种测试机板卡,其特征在于,包括如权利要求1~9任一所述的测试机板卡的供电电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321298404.4U CN219717884U (zh) | 2023-05-25 | 2023-05-25 | 测试机板卡的供电电路及测试机板卡 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202321298404.4U CN219717884U (zh) | 2023-05-25 | 2023-05-25 | 测试机板卡的供电电路及测试机板卡 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219717884U true CN219717884U (zh) | 2023-09-19 |
Family
ID=87979045
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202321298404.4U Active CN219717884U (zh) | 2023-05-25 | 2023-05-25 | 测试机板卡的供电电路及测试机板卡 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219717884U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2025107796A1 (zh) * | 2023-11-24 | 2025-05-30 | 苏州旭创科技有限公司 | 一种带开关功能的缓启动电路 |
-
2023
- 2023-05-25 CN CN202321298404.4U patent/CN219717884U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2025107796A1 (zh) * | 2023-11-24 | 2025-05-30 | 苏州旭创科技有限公司 | 一种带开关功能的缓启动电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102315632B (zh) | 抑制igbt过电流的驱动电路 | |
CN103490374B (zh) | 一种量产测试设备及其短路过流保护电路 | |
CN101895281B (zh) | 一种开关电源的新型mos管驱动电路 | |
CN101930219B (zh) | 一种放电控制电路及计算机 | |
CN219717884U (zh) | 测试机板卡的供电电路及测试机板卡 | |
CN104218531A (zh) | 短路保护电路及其短路保护方法 | |
CN113541454B (zh) | 开关电源控制电路、开关电源的控制方法及装置 | |
CN109473742B (zh) | 电池短路双重保护电路 | |
CN204304965U (zh) | 一种igbt推挽驱动电路 | |
CN219204076U (zh) | 高边驱动输出电路 | |
CN102955550B (zh) | 一种机架式服务器系统 | |
US20210376648A1 (en) | Output protector for charger | |
CN116388136B (zh) | 一种浪涌电流限制电路及芯片 | |
CN112332821A (zh) | 一种mosfet无源隔离防直通快关驱动电路 | |
CN117375419A (zh) | 一种预充电模块和ldo分开上电电路和芯片 | |
CN218888127U (zh) | 一种基于辅助电源的充电器防浪涌电路 | |
CN108768356B (zh) | 一种上电自锁控制电路和电源 | |
CN111200355B (zh) | 上电缓冲电路 | |
CN113296028B (zh) | 直流负载故障检测电路及具有其的家电设备 | |
CN113541249B (zh) | 基于预驱动模块实现充电路径控制的电路装置及电子设备 | |
CN116417979A (zh) | 一种浪涌电流保护电路以及服务器 | |
CN109164746A (zh) | 一种下电时序控制电路及电源电路 | |
CN112653115A (zh) | 防反接、过欠压保护与隔离开关机多模块并联输入电路 | |
CN208079034U (zh) | 一种具有短路保护功能改进型驱动电路结构 | |
CN218771305U (zh) | 一种带有过压保护功能的防反接电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20241226 Address after: No. 1 and 2, Floors 1-5, Building 5, No.2 Heshun Road, High tech Zone, Chengdu City, Sichuan Province, China (self assigned number) Patentee after: Changmai Semiconductor (Chengdu) Co.,Ltd. Country or region after: China Address before: No. 410 Jucai Road, Binjiang District, Hangzhou City, Zhejiang Province Patentee before: HANGZHOU CHANGCHUAN TECHNOLOGY Co.,Ltd. Country or region before: China |