CN1270250C - 提高串行存储设备的可靠性和可伸缩性的方法及装置 - Google Patents
提高串行存储设备的可靠性和可伸缩性的方法及装置 Download PDFInfo
- Publication number
- CN1270250C CN1270250C CNB031500277A CN03150027A CN1270250C CN 1270250 C CN1270250 C CN 1270250C CN B031500277 A CNB031500277 A CN B031500277A CN 03150027 A CN03150027 A CN 03150027A CN 1270250 C CN1270250 C CN 1270250C
- Authority
- CN
- China
- Prior art keywords
- port
- bridge
- controller
- serial
- memory device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L67/00—Network arrangements or protocols for supporting network services or applications
- H04L67/01—Protocols
- H04L67/10—Protocols in which an application is distributed across nodes in the network
- H04L67/1097—Protocols in which an application is distributed across nodes in the network for distributed storage of data in networks, e.g. transport arrangements for network file system [NFS], storage area networks [SAN] or network attached storage [NAS]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/329—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the application layer [OSI layer 7]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明提供了方法、系统和设备,可以在多个控制器和多个串行存储设备之间提供互连访问。串行存储设备与数据通信桥之间存在着有效的串行连接。桥与多个控制器有效地连接着。多个控制器与一组串行存储设备之间存在着并发的、有目标的连接。在本发明的一个实施例中,InfiniBand技术进一步提高了具有多个S-ATA存储设备的数据通信系统的可伸缩性和可靠性。数据通信系统的可靠性之所以得到提高,是因为如果一个控制器发生故障,别的控制器仍然可以继续访问多个串行存储设备。
Description
技术领域
广义而言,本发明涉及处理器和存储设备之间的通信;具体而言,则涉及这样一种方法及装置,它们可以在多个控制器与多个串行存储设备及串行存储设备组之间提供同时的连接。
技术背景
并行ATA互连,自从80年代开始使用以来,一直是桌面计算机和移动计算机的主导的内部存储互连技术。并行ATA用于将存储设备,如硬盘、DVD驱动器和CD驱动器等,与主板连接起来。并行ATA的相对简单、高性能和低成本使得主流桌面计算机和便携式个人计算机市场所要求的较高的性价比得以实现。
然而,并行ATA也有若干局限性,使它无法继续提高其性能。例如,在不久的将来,使用技术领先的工艺过程所生产的集成电路将无法有效支持5V的信号电压。此外,并行ATA具有26个信号,需要40针的连接器,并使用笨重的80针带状电缆在机架内进行连接。针数如此之高,对于芯片设计是很成问题的,而且给主板上的布线造成困难。较宽的带状电缆阻碍了机架内的空气流动,使得热控设计更加困难。对于笔记本计算机、较小尺寸因子(small form factor)桌面计算机、服务器和网络存储而言,这些问题变得特别严重。而且,并行ATA盘驱动器由于其信号接头和电源接头的限制,只能用于电缆连接的场合,而不利于热插拔。
串行ATA(Serial advanced technology attachment,S-ATA)意在取代当前的并行ATA。串行ATA的设计是为了解决并行ATA的很多局限性,而同时保证100%的软件兼容性。这极有利于向串行ATA的过渡,因为不需要对当前的驱动程序和操作系统作任何改变。串行ATA使得在整个行业可以采用更薄的电缆、更少的针数,消耗更少的电能,获得更高的性能,并具有热插拔的能力。
串行ATA(S-ATA)意在成为桌面盘驱动器市场的主导接口。由于其低成本和热插拔设备的能力,它对于服务器和廉价盘冗余阵列(RAID)的应用场合也是极有价值的。
然而,人们发现,S-ATA也存在几个显著问题。问题主要在于S-ATA是一种点对点技术。点对点技术意味着同一时间只能有一个控制器与一个给定的驱动器相连。此外,S-ATA要求每个驱动器只能有一个接口端口。这样一来,如果控制器发生故障,则盘驱动器就无法访问了。由于这些不足之处,运用S-ATA技术来建造能够访问多个盘驱动器的较大系统的努力受挫。因此,最好能够建立巨大的数据网络互连系统,它使用基于通道的交换结构体系,该交换结构体系具有很高的可伸缩性和性能。另一个目标是要克服S-ATA的缺点,从而形成一个具有极大吞吐量和高水平功能相当可靠的高速的数据传输环境。
可见,我们需要一个其可伸缩性和可靠性都大为提高的数据通信系统,它能为多个控制器提供同时地和相互独立地访问多个串行存储设备的能力。
同时可以看到,我们也需要这样的设备,它能够提供多个控制器到多个串行存储设备的互连访问,这种互连访问不但可以提供从多个控制器到多个串行存储设备的通路,也可以成为增加S-ATA端口数的互连机制。
发明概述
为了克服现有技术的上述局限性,以及其它在阅读和理解本说明书的过程中将会变得更为明显的局限性,本发明揭示了一种方法及装置,可以提供多个控制器对多个存储设备的互连访问,从而提高了使用串行ATA存储设备时的可靠性和可伸缩性。
本发明通过提供多个控制器对多个存储设备的互连访问,来提高使用串行ATA存储设备时的可靠性和可伸缩性,从而解决了前述问题。
根据本发明的原理,其方法包括:提供多个存储控制器,提供多个串行存储设备,并将多个存储控制器与多个串行存储设备连接起来,以使多个存储控制器可以访问多个串行存储设备中的任何一个。
根据本发明的原理,其系统包括:多个存储控制器,多个串行存储器,以及至少一个数据通信桥,它将多个存储控制器与多个串行存储设备连接起来,并使得多个存储控制器可以访问多个串行存储设备中的任何一个。
根据本发明的原理,其装置包括一个存储系统桥,它在多个控制器和多个串行存储设备之间提供了并发的、有目标的连接。
本发明所具有的这些以及若干其它新颖的优点和特征,在本说明书附带的、并构成本说明书一部分的权利要求书中,将加以特别说明。然而,为了更好地理解本发明、它的优点以及使用它所能获得的好处,则应当参阅构成本说明书另一部分的附图,并参阅附随的说明材料,在该说明材料中,对符合本发明的装置的具体范例作了图解说明和描述。
附图说明
现在请参阅附图,其中在整个本说明书中相同的标号代表相应的部分:
图1是用来描绘控制器和盘驱动器之间的、典型的串行数据通信链路的框图;
图2的框图用来描绘,当驱动器与一个控制器连接时,另一个控制器无法再与之连接;
图3描绘的系统,是根据本发明的一个实施例,为至少两个控制器提供对多个串行存储设备的访问的系统;
图4描绘了根据本发明的一个实施例,为多个控制器提供对多个串行存储设备的访问的系统,该系统同时显示出多个控制器端口和多个串行存储设备端口;
图5描绘了根据本发明的一个实施例、具有多个控制器端口和多个串行存储设备端口的桥,它提供了诸控制器端口和设备端口之间的同时性通信;
图6描绘了根据本发明的一个实施例的数据通信系统,它提供了多个控制器对多个串行存储设备的访问,并显示出多个控制器端口和多个串行存储设备端口,该系统同时具有交换器,可以进一步扩展控制器对存储设备的访问;
图7的是根据本发明的一个数据通信桥的框图。
图8是根据本发明的另一个数据通信系统的框图。以及
图9是一流程图,它描绘了根据本发明的一个实施例、提高数据通信系统的可伸缩性的一种方法。
具体实施方式
在以下对发明的示例性实施例的描述中,将参考构成本说明书一部分的附图,这些附图以图解的形式描绘了本发明可以采取的具体实现形式。应当了解的是,当进行结构性改变时,也可以利用其它实现形式,而不脱离本发明的范围。
本发明提供了这样的方法和装置,它们可以提供多个控制器对多个存储设备的互连访问,从而提高使用串行ATA存储设备时的可靠性和可伸缩性。在本发明的一个实施例中,外围设备和CPU通过包交换结构相连。设备之间的通信和设备的运行是异步进行的,但是本发明并不局限于异步运行。
为了提高通信速度、可靠性和可伸缩性,本发明可以包含包交换结构,如InfiniBand交换结构(InfiniBandswitch fabric)。InfiniBand技术是高速的、封包的、串行输入/输出体系结构,在其中,计算单元与外围设备由一个交换网络连接起来,该交换网络又称为交换结构。InfiniBand技术是由一个联盟推广的,该联盟由一批行业领袖们(包括IBM)所领导。InfiniBand是为了解决目前的数据传输技术所面临的某些问题而推出的,它将极大地提高下一代计算机硬件的性能、可靠性和可伸缩性。运用交换结构体系将使得多个节点通过交换器而实现高速互连。
图1的框图100描绘了控制器和盘驱动器之间的、典型的串行数据通信链路。在图1中,盘驱动器150是通过一个串行数据通信链路140,而与控制器110相连的。图中显示,串行数据通信链路140连接到盘驱动器150上唯一的串行端口175。串行数据通信要求每个驱动器上有一个接口端口175。图1清楚地显示出一个显著的缺点,即盘驱动器150只能与一个单独的控制器110通信,而排除了其它请求数据的设备。
图2的框图200描绘了,当盘驱动器与某个控制器相连时,另一个控制器无法与之相连。在图2中,盘驱动器250与控制器210通过串行数据通信链路240相连,而串行数据通信链路240与盘驱动器250上唯一的串行端口275相连。
串行数据通信要求每个驱动器具有一个单独的接口端口275。在图2中,一个控制器210无法与盘驱动器250建立连接,这由断开的连接链路245显示出来,而另一个控制器210则与唯一的端口275相连。图2清楚地显示出一个严重的缺点,即盘驱动器250只能与一个控制器相连。
图3是一个根据本发明的数据通信系统300的框图。图3显示,数据通信系统300包括两个控制器310,它们通过数据通信链路320而与数据通信桥330而进行着有效的连接。数据通信链路320的一个例子是控制器数据通信链路,如InfiniBank链路。InfiniBank链路可以很容易地应用于一系列传输媒介,它提供了几乎无限的网络扩展性,并可以直接支持铜线、光纤和印刷电路的布线结构。
在图3中,多个串行存储设备350,通过串行数据通信链路340,而与数据通信桥330有效地相连。串行数据通信链路340可以是S-ATA链路。数据通信系统300允许两个控制器310访问一组串行存储设备350中的数据。通过数据通信桥330至少实现了两个控制器同时访问单端口设备的能力。
图4是符合本发明的另一个数据通信系统400的框图。图4显示,数据通信系统400包括多个控制器410,它们通过数据通信链路420,而与数据通信桥430有效地相连。数据通信链路420的一个例子是控制器数据通信链路,如InfiniBank链路。InfiniBank链路消除了PCI和PCI-X总线所固有的数据传输瓶颈,并提供了更快和更可靠的高速数据网络互连。
在图4中,控制器数据通信链路通过控制器数据通信端口460,有效地将控制器410与数据通信桥430连接起来。控制器数据通信端口460可以是InfiniBand端口。图4显示,多个单端口的串行存储设备450通过串行数据通信链路440,有效地与数据通信桥430相连。串行数据通信链路440可以是S-ATA链路。串行数据通信链路通过串行数据通信端口470,有效地将存储设备与数据通信桥430相连。串行数据通信端口470可以是S-ATA端口。数据通信桥430允许多个控制器410访问一组单端口存储设备450中的数据。通过数据通信桥430至少实现了单端口存储设备与多个控制器的连接。
图5是根据本发明的一个数据通信桥的框图500。在图5中,数据通信桥510包括两个数据通信端口540和550,这两个端口具体为Infiniband端口,它们分别与两个目标通道适配器(TCA)块520和530连接。InfiniBandTCA在InfiniBand结构体系中代表目标功能块,它能把诸如S-ATA等I/O端口连接到InfiniBand结构体系中。TCA块520与局部总线560相连,而TCA块530与局部总线570相连。同时,局部总线560和570还与两个4端口的S-ATA块580相连。每个S-ATA块都包括S-ATA应用层、传输层、链路层和物理层。每个S-ATA块580都与局部总线560和570这二者相连。每个S-ATA块有4个S-ATA端口590,通过这些端口可以与S-ATA设备进行通信。InfiniBand端口540可以通过TCA块520、局部总线560和一个S-ATA块580访问任何一个S-ATA端口590。同样地,InfiniBand端口550可以通过TCA块530、局部总线570和一个S-ATA块580访问任何一个S-ATA端口590。
不仅如此,该数据通信桥结构体系,由于具有两个TCA、两个内部局部总线和若干个4端口的S-ATA块,而可以随时进行两个同时性的通信过程。例如,当一个InfiniBand端口540正在与某个S-ATA端口590连接,并发送驱动器命令时,另一个InfiniBand端口550可以与任何其它的S-ATA端口连接,并在两个端口之间传输数据。每个InfiniBand端口到任何一个S-ATA端口的通路都是专用的。唯一的限制是,在任何给定时刻,一个S-ATA端口最多只能与一个InfiniBand端口连接。如果两个InfiniBand端口同时与同一个S-ATA端口通信,则其中一个必须等待另一个首先完成。
图5一般性地显示出,数据通信桥510分别通过第一个局部总线560和第二个局部总线570,而具有两个数据通信通路。局部总线560和570可以同时执行相同的数据通信功能,如上行通信,即控制器向存储设备发出的信息读请求或信息写请求;或下行通信,即从存储设备到控制器的信息传输。
局部总线560和570也可以同时执行不同的数据通信功能。例如,第一局部总线560可以进行上行通信,与此同时,第二局部总线570则进行下行通信,或者反过来也可以。数据通信桥510通过串行存储设备通信端口590和多个控制器数据通信端口540和550,而提供了与每个存储设备的串行有效数据连接。
通过将每个控制器与数据通信桥510的一个控制器数据通信端口540或550相连,多个控制器就可以同时地和相互独立地访问该组存储设备。如果一个控制器发生故障,另一个控制器仍然可以继续访问存储设备。只要增加与数据通信桥510有效连接着的存储设备和控制器的数量,系统即获得扩展。
图6是根据本发明的另一个数据通信系统600的框图。在图6中,数据通信系统600包括多个控制器610,它们通过多个交换器666以及多个控制器数据通信链路620而有效地连接起来。交换器666可以是包交换结构交换器,如InfiniBand交换器,而数据通信链路620可以是包交换结构,如InfiniBand。
如前所述,InfiniBand交换结构提供了一种数据传输连接,它可以同时操纵若干条信息,并将每条信息传送出去,就好象全部网络资源都在为该条信息服务一样。InfiniBand可以很容易地用于一系列传输媒介,并提供了几乎无限的网络扩展性,还可以直接支持铜线、光纤和印刷电路布线结构。
交换器666使得更多的控制器610可以访问存储设备650。多个交换器666通过数据通信链路620,而与多个数据通信桥630相连;连接交换器666和数据通信桥630的数据通信链路620,可以与连接控制器610和交换器666的控制器数据通信链路620相同。
数据通信桥630通过串行数据通信链路640,与形成多个存储设备组的多个存储设备650有效地连接着,该串行数据通信链路可以是S-ATA链路。通过将每个控制器610与交换器666的一个端口有效地连接,数据通信系统的规模就获得极大的提高。交换器666再与多个桥630连接,而桥630则通过串行链路640与多个存储设备650有效地连接。
本发明所带来的一个优点是,多个控制器610可以同时地和相互独立地访问一组存储设备650。如果一个控制器610发生故障,其它控制器610仍然可以继续访问存储设备650。
使用交换器666来扩大存储设备650和控制器610的数量,而这些存储设备和控制器借助于本发明而进行着有效的连接,这样,系统就具有了无限的可扩展性。数据访问网络的可靠性也得到提高,因为单个控制器或存储设备的故障不再会造成整个系统的崩溃。
图7是根据本发明的一个数据通信桥的框图700。在图7中,数据通信桥710包括一对数据通信端口740和750,在本例中,端口具体为InfiniBand端口。这两个InfiniBand端口分别与目标通道适配器(TCA)块720和730相连接。如前所述,InfiniBand代表InfiniBand体系结构中的目标功能,并允许I/O端口,如S-ATA等,连接到InfiniBand体系结构。TCA块720连接到局部总线760,而TCA块730连接到局部总线770。
图7还显示出,桥如何可以具有最少的交换功能,如一个9端口IB交换器715,它提供了端口745和755。因此,我们看到,桥710能够以低成本而提供有限的可伸缩性。
局部总线760和770还与两个4端口的S-ATA块780相连。每个S-ATA块都包含S-ATA应用层、传输层、链路层和物理层。每个S-ATA块780都与局部总线760和770这二者相连。每个S-ATA块有4个S-ATA端口790,它们可以与S-ATA设备进行通信。
InfiniBand端口740可以通过TCA块720、局部总线760和一个S-ATA块780访问任何一个S-ATA端口。同样的,InfiniBand端口750可以通过TCA块730、局部总线770和一个S-ATA块780访问任何一个S-ATA端口790。不仅如此,InfiniBand端口740和750可以通过端口745和755进行连接。
图8是根据本发明的另一个数据通信系统800的框图。在图8中,系统800利用了一个具有IB交换器820的桥。因而,如图8所示,控制器810和812都可以通过IB-至-串行ATA桥/IB交换器820和IB-至-串行ATA桥830而与存储设备840、842、844或846相连。
图9是一流程图,它描绘了根据本发明的一个实施例、用来提高数据通信系统的可伸缩性和可靠性的方法。存储系统具有多个控制器910。该存储系统也具有多个串行存储设备920。多个存储控制器和多个串行存储设备相互连接,以使多个存储控制器可以访问多个串行存储设备中的任何一个930。多个存储控制器是通过一个交换结构体系与多个串行存储设备相连的。多个存储控制器和多个串行存储设备之间的交换结构体系,提供了二者之间的有目标连接。可以对交换结构体系进行修改,以便指导和协调控制器和串行存储设备之间的通信。通过将InfiniBand技术应用到与系统相关的链路、端口、总线和交换器,可以对系统作进一步改善。使用InfiniBand,多个设备可以由单一的处理器来管理,并级连起来,以形成一个高速数据通信网络。InfiniBand允许每个端口连接到另外的交换器,这样就可以配置多个外围设备,它们协同工作,以传送数据通信包。
InfiniBand以4倍、8倍、甚至16倍的倍数,提高了端口和交换器的可访问性。这就是说,可以使用的同时性连接的数量大为增加,因而,系统的可伸缩性也大为提高。
使用InfiniBand,系统就具有了不限数量的、不同的通信通路,来进行数据传输和数据请求。即使在控制器的使用负荷很高的情况下,系统也能够继续指导和协调通信,并防止数据请求或传输的失败。
数据访问网络的可靠性也得到提高,因为单个控制器或单个存储设备的故障不再能够使整个系统崩溃。本发明提供了一种方法和装置,可以提高数据通信系统的可伸缩性和可靠性。本发明提供了一个数据通信系统,该系统具有一个桥,可用来实现多个控制器和多个串行存储设备之间的同时性通信。本发明提供了具有多个交换器的数据通信,可以进一步提高系统的可靠性和可伸缩性。运用InfiniBand技术,将再一次地改善数据通信系统。
对本发明的示例性实施例的以上描述只是为了描绘和说明的目的,并未打算穷尽其所有实现形式,也不意味着本发明的实现形式只限于上述具体形式。因此,很多修改和改变都是可能的。我们认为,本发明的范围不受上述详细说明的限制,而受本说明书附带的权利要求书的限制。
Claims (31)
1.一种改善数据通信系统的方法,该方法包括:
提供多个存储控制器;
提供多个串行存储设备,每个所述存储设备被配置有串行高级技术附加装置SATA端口;以及
提供至少一个数据通信桥,包括(a)第一端口,用于与所述存储控制器耦合,(b)第二端口,用于与所述存储设备的SATA端口耦合,(c)一个或多个内部总线,(d)多个目标通道适配器,用于将所述一个或多个内部总线与第一端口相关联,(e)多个SATA适配器,用于将所述一个或多个内部总线与第二端口相关联,以及其中所述一个或多个内部总线用于将任意所述目标通道适配器与所述任意SATA适配器相关联。
2.如权利要求1所述的方法,其中所述多个存储控制器和多个串行存储设备之间包括交换结构体系,并且所述交换结构体系在多个存储控制器和多个串行存储设备之间提供有目标的连接。
3.如权利要求2所述的方法,其中所述交换结构体系包括包交换结构桥,它处于多个存储控制器和多个串行存储设备之间。
4.如权利要求3所述的方法,它进一步包括提供具有多个串行通信端口的包交换结构桥,这些端口将多个存储设备与包交换结构桥连接起来。
5.如权利要求2所述的方法,它进一步包括,通过控制从控制器到存储设备的连接,来协调多个控制器的多向数据通信。
6.如权利要求1所述的方法,其中所述多个存储控制器和多个串行存储设备之间的连接,进一步包括提供双总线结构,以便使每个控制器可以访问一条局部总线,从而在控制器和多个串行存储设备之间提供相互独立的通信通道。
7.如权利要求6中所述的方法,其中所述提供双总线结构,进一步包括提供与双总线结构连接在一起的两个包交换结构端口,这两个包交换结构端口提供了控制器与多个串行存储设备之间的同时性通信。
8.如权利要求6所述的方法,其中所述多个存储控制器和多个串行存储设备之间的连接,进一步包括在任一给定时刻,只允许一个控制器访问某给定串行存储设备。
9.一种数据通信系统包括:
多个存储控制器;
多个串行存储设备,每个所述存储设备被配置有串行高级技术附加装置SATA端口;以及
至少一个数据通信桥,包括(a)第一端口,用于与所述存储控制器耦合,(b)第二端口,用于与所述存储设备的SATA端口耦合,(c)一个或多个内部总线,(d)多个目标通道适配器,用于将所述一个或多个内部总线与第一端口相关联,(e)多个SATA适配器,用于将所述一个或多个内部总线与第二端口相关联,以及其中所述一个或多个内部总线用于将任意所述目标通道适配器与所述任意SATA适配器相关联。
10.如权利要求9所述的系统,其中所述桥包括一个交换结构体系,它在多个存储控制器和多个串行存储设备之间提供了有目标的连接。
11.如权利要求10所述的系统,其中所述多个串行存储设备是S-ATA存储设备。
12.如权利要求10所述的系统,其中所述交换结构体系包括控制器端口,它们连接到一条控制器端口总线。
13.如权利要求12所述的系统,其中所述控制器端口是包交换结构端口,而控制器端口总线是包交换结构总线。
14.如权利要求9所述的系统,其中所述桥由多个串行通信端口组成,这些端口将多个存储设备与桥连接起来。
15.如权利要求14所述的系统,其中所述串行通信端口与串行通信总线连接起来。
16.如权利要求10所述的系统,其中所述桥进一步包括一个双总线结构,它使得每个控制器可以访问一条局部总线,从而在控制器和多个串行存储设备之间提供了相互独立的通信通道。
17.如权利要求16中所述的系统,其中所述桥进一步包括提供两个包交换结构端口,它们与双总线结构相连,并通过双总线结构,在控制器和多个串行存储设备之间提供同时性的通信。
18.如权利要求16所述的系统,其中,所述桥在任一给定时刻只允许一个控制器访问某一给定串行存储设备。
19.如权利要求9所述的系统,其中所述系统进一步包括至少一个控制器数据通信交换器。
20.如权利要求19所述的系统,其中所述控制器数据通信交换器包括多个进入控制器数据通信端口和多个外出控制器数据通信端口。
21.如权利要求20所述的系统,其中所述控制器数据通信交换器,通过控制器和桥之间的连接,而协调和指导二者之间的通信。
22.如权利要求21所述的系统,其中所述控制器数据通信交换器是包交换结构。
23.一种存储系统桥,所述桥在多个控制器和多个串行存储设备之间提供了并发的、有目标的连接,所述存储系统桥包括(a)第一端口,用于与所述存储控制器耦合,(b)第二端口,用于与所述存储设备的SATA端口耦合,(c)一个或多个内部总线,(d)多个目标通道适配器,用于将所述一个或多个内部总线与第一端口相关联,(e)多个SATA适配器,用于将所述一个或多个内部总线与第二端口相关联,以及其中所述一个或多个内部总线用于将任意所述目标通道适配器与所述任意SATA适配器相关联。
24.如权利要求23所述的桥,该桥包括多个控制器端口,可以将控制器与桥连接起来。
25.如权利要求24所述的桥,其中所述控制器端口与控制器端口总线连接起来。
26.如权利要求25所述的桥,其中所述控制器端口是包交换结构端口,而控制器端口总线是包交换结构总线。
27.如权利要求23所述的桥,该桥包括多个串行通信端口,它们将多个串行存储设备与桥连接起来。
28.如权利要求27所述的桥,其中所述串行通信端口连接到串行通信总线。
29.如权利要求23所述的桥,其中所述桥进一步包括一个双总线结构,使得每一个控制器可以访问一条局部总线,以便在控制器和多个串行存储设备之间提供相互独立的通信通道。
30.如权利要求29所述的桥,其中所述桥进一步包括提供两个包交换结构端口,这两个包交换结构端口与双总线结构相连,它们通过双总线结构,提供控制器和多个串行存储设备之间的同时性通信。
31.如权利要求29所述的桥,其中所述桥在任一给定时刻,只允许一个控制器访问某一给定串行存储设备。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/211,109 US6928509B2 (en) | 2002-08-01 | 2002-08-01 | Method and apparatus for enhancing reliability and scalability of serial storage devices |
US10/211,109 | 2002-08-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1477531A CN1477531A (zh) | 2004-02-25 |
CN1270250C true CN1270250C (zh) | 2006-08-16 |
Family
ID=31187509
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB031500277A Expired - Fee Related CN1270250C (zh) | 2002-08-01 | 2003-07-29 | 提高串行存储设备的可靠性和可伸缩性的方法及装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6928509B2 (zh) |
CN (1) | CN1270250C (zh) |
TW (1) | TWI259448B (zh) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7346135B1 (en) | 2002-02-13 | 2008-03-18 | Marvell International, Ltd. | Compensation for residual frequency offset, phase noise and sampling phase offset in wireless networks |
US6931457B2 (en) * | 2002-07-24 | 2005-08-16 | Intel Corporation | Method, system, and program for controlling multiple storage devices |
US7263153B2 (en) | 2002-10-09 | 2007-08-28 | Marvell International, Ltd. | Clock offset compensator |
US7319705B1 (en) | 2002-10-22 | 2008-01-15 | Marvell International Ltd. | Programmable pre-emphasis circuit for serial ATA |
US20040100944A1 (en) * | 2002-11-27 | 2004-05-27 | Scott Richmond | Serial ATA frame structure routing circuitry and protocols |
US6978337B1 (en) * | 2002-12-02 | 2005-12-20 | Marvell International Ltd. | Serial ATA controller having failover function |
US7246192B1 (en) | 2003-01-10 | 2007-07-17 | Marvell International Ltd. | Serial/parallel ATA controller and converter |
US20080028157A1 (en) * | 2003-01-13 | 2008-01-31 | Steinmetz Joseph H | Global shared memory switch |
US7634614B2 (en) * | 2003-01-13 | 2009-12-15 | Sierra Logic | Integrated-circuit implementation of a storage-shelf router and a path controller card for combined use in high-availability mass-storage-device shelves and that support virtual disk formatting |
US20040162926A1 (en) * | 2003-02-14 | 2004-08-19 | Itzhak Levy | Serial advanced technology attachment interface |
US7360010B2 (en) | 2003-04-14 | 2008-04-15 | Copan Systems, Inc. | Method and apparatus for storage command and data router |
US8930583B1 (en) | 2003-09-18 | 2015-01-06 | Marvell Israel (M.I.S.L) Ltd. | Method and apparatus for controlling data transfer in a serial-ATA system |
US20050102468A1 (en) * | 2003-11-06 | 2005-05-12 | Delaney William P. | Methods and systems for coupling multiple initiators to SATA storage devices |
US7406619B2 (en) * | 2004-03-25 | 2008-07-29 | Adaptec, Inc. | Cache synchronization in a RAID subsystem using serial attached SCSI and/or serial ATA |
US7958292B2 (en) | 2004-06-23 | 2011-06-07 | Marvell World Trade Ltd. | Disk drive system on chip with integrated buffer memory and support for host memory access |
US7447833B2 (en) * | 2005-06-29 | 2008-11-04 | Emc Corporation | Techniques for providing communications in a data storage system using a single IC for both storage device communications and peer-to-peer communications |
US7447834B2 (en) * | 2005-06-29 | 2008-11-04 | Emc Corproation | Managing serial attached small computer systems interface communications |
US20080123677A1 (en) * | 2006-08-31 | 2008-05-29 | Honeywell International Inc. | System management bus port switch |
CN100552645C (zh) * | 2007-05-28 | 2009-10-21 | 创见资讯股份有限公司 | 非易失性存储器装置与数据的存取电路及其方法 |
CN101577716B (zh) * | 2009-06-10 | 2012-05-23 | 中国科学院计算技术研究所 | 基于InfiniBand网络的分布式存储方法和系统 |
US8402196B2 (en) * | 2010-03-04 | 2013-03-19 | Xyratex Technology Limited | Storage assembly, a physical expander and a method |
US9020344B2 (en) * | 2010-03-24 | 2015-04-28 | Zephyr Photonics | Unified switching fabric architecture |
US10055279B2 (en) * | 2014-04-02 | 2018-08-21 | Hitachi, Ltd. | Semiconductor integrated circuit for communication, storage apparatus, and method for managing failure in storage apparatus |
US20160358115A1 (en) * | 2015-06-04 | 2016-12-08 | Mattersight Corporation | Quality assurance analytics systems and methods |
US10275302B2 (en) | 2015-12-18 | 2019-04-30 | Microsoft Technology Licensing, Llc | System reliability by prioritizing recovery of objects |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5530960A (en) | 1991-12-17 | 1996-06-25 | Dell Usa, L.P. | Disk drive controller accepting first commands for accessing composite drives and second commands for individual diagnostic drive control wherein commands are transparent to each other |
US5761739A (en) | 1993-06-08 | 1998-06-02 | International Business Machines Corporation | Methods and systems for creating a storage dump within a coupling facility of a multisystem enviroment |
US5530963A (en) * | 1993-12-16 | 1996-06-25 | International Business Machines Corporation | Method and system for maintaining routing between mobile workstations and selected network workstation using routing table within each router device in the network |
US5727184A (en) | 1994-06-27 | 1998-03-10 | Cirrus Logic, Inc. | Method and apparatus for interfacing between peripherals of multiple formats and a single system bus |
US5611056A (en) | 1994-08-31 | 1997-03-11 | Unisys Corporation | Method for controlling the expansion of connections to a SCSI bus |
US5566345A (en) | 1994-08-31 | 1996-10-15 | Ostrowski; Carl L. | SCSI bus capacity expansion controller using gating circuits to arbitrate DMA requests from a plurality of disk drives |
US5606672A (en) | 1995-01-27 | 1997-02-25 | Intel Corporation | Method and apparatus for multiplexing signals from a bus bridge to an ISA bus interface and an ATA bus interface |
US5583995A (en) | 1995-01-30 | 1996-12-10 | Mrj, Inc. | Apparatus and method for data storage and retrieval using bandwidth allocation |
US5542065A (en) | 1995-02-10 | 1996-07-30 | Hewlett-Packard Company | Methods for using non-contiguously reserved storage space for data migration in a redundant hierarchic data storage system |
US5784390A (en) | 1995-06-19 | 1998-07-21 | Seagate Technology, Inc. | Fast AtA-compatible drive interface with error detection and/or error correction |
US5727181A (en) | 1996-02-14 | 1998-03-10 | International Business Machines Corporation | Array management system with volume transform filter |
US6073218A (en) | 1996-12-23 | 2000-06-06 | Lsi Logic Corp. | Methods and apparatus for coordinating shared multiple raid controller access to common storage devices |
US5933427A (en) | 1997-01-31 | 1999-08-03 | Edgepoint Networks, Inc. | Switch system employing a N:M switch circuit for routing packets among devices in a data communication network |
US5949979A (en) | 1997-02-12 | 1999-09-07 | Apple Computer, Inc. | Method and apparatus for dynamic addition of buses to a computer system |
US5905855A (en) * | 1997-02-28 | 1999-05-18 | Transmeta Corporation | Method and apparatus for correcting errors in computer systems |
US5944838A (en) | 1997-03-31 | 1999-08-31 | Lsi Logic Corporation | Method for fast queue restart after redundant I/O path failover |
JP2912299B2 (ja) | 1997-06-10 | 1999-06-28 | 四国日本電気ソフトウェア株式会社 | ディスクアレイ制御装置 |
US5953352A (en) | 1997-06-23 | 1999-09-14 | Micron Electronics, Inc. | Method of checking data integrity for a raid 1 system |
US6205500B1 (en) | 1997-09-24 | 2001-03-20 | Compaq Computer Corp. | System and method for electrically isolating a device from higher voltage devices |
US6138176A (en) | 1997-11-14 | 2000-10-24 | 3Ware | Disk array controller with automated processor which routes I/O data according to addresses and commands received from disk drive controllers |
US5941972A (en) * | 1997-12-31 | 1999-08-24 | Crossroads Systems, Inc. | Storage router and method for providing virtual local storage |
JP3263362B2 (ja) | 1998-06-05 | 2002-03-04 | 三菱電機株式会社 | データ処理装置 |
US6173351B1 (en) | 1998-06-15 | 2001-01-09 | Sun Microsystems, Inc. | Multi-processor system bridge |
US6148414A (en) | 1998-09-24 | 2000-11-14 | Seek Systems, Inc. | Methods and systems for implementing shared disk array management functions |
US6223242B1 (en) | 1998-09-28 | 2001-04-24 | Sifera, Inc. | Linearly expandable self-routing crossbar switch |
US6199137B1 (en) | 1999-01-05 | 2001-03-06 | Lucent Technolgies, Inc. | Method and device for controlling data flow through an IO controller |
US6219753B1 (en) | 1999-06-04 | 2001-04-17 | International Business Machines Corporation | Fiber channel topological structure and method including structure and method for raid devices and controllers |
US6775719B1 (en) * | 2000-09-28 | 2004-08-10 | Intel Corporation | Host-fabric adapter and method of connecting a host system to a channel-based switched fabric in a data network |
US6594712B1 (en) * | 2000-10-20 | 2003-07-15 | Banderacom, Inc. | Inifiniband channel adapter for performing direct DMA between PCI bus and inifiniband link |
US6658521B1 (en) * | 2000-12-22 | 2003-12-02 | International Business Machines Corporation | Method and apparatus for address translation on PCI bus over infiniband network |
US6854045B2 (en) * | 2001-06-29 | 2005-02-08 | Intel Corporation | Hardware emulation of parallel ATA drives with serial ATA interface |
US7073022B2 (en) * | 2002-05-23 | 2006-07-04 | International Business Machines Corporation | Serial interface for a data storage array |
US6807600B2 (en) * | 2002-07-24 | 2004-10-19 | Intel Corporation | Method, system, and program for memory based data transfer |
US20040162926A1 (en) * | 2003-02-14 | 2004-08-19 | Itzhak Levy | Serial advanced technology attachment interface |
-
2002
- 2002-08-01 US US10/211,109 patent/US6928509B2/en not_active Expired - Lifetime
-
2003
- 2003-07-29 TW TW092120722A patent/TWI259448B/zh not_active IP Right Cessation
- 2003-07-29 CN CNB031500277A patent/CN1270250C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20040024950A1 (en) | 2004-02-05 |
US6928509B2 (en) | 2005-08-09 |
CN1477531A (zh) | 2004-02-25 |
TWI259448B (en) | 2006-08-01 |
TW200405283A (en) | 2004-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1270250C (zh) | 提高串行存储设备的可靠性和可伸缩性的方法及装置 | |
US7353321B2 (en) | Integrated-circuit implementation of a storage-shelf router and a path controller card for combined use in high-availability mass-storage-device shelves that may be incorporated within disk arrays | |
US8321650B2 (en) | Alignment-unit-based virtual formatting methods and devices employing the methods | |
JP5250030B2 (ja) | 効率的な待ち行列管理のための方法およびシステム | |
US8281084B2 (en) | Method and interface for access to memory within a first electronic device by a second electronic device | |
US20080016275A1 (en) | Allocation-unit-based virtual formatting methods and devices employing allocation-unit-based virtual formatting methods | |
CN1624674A (zh) | Pci express链路的动态重新配置 | |
CN101036129A (zh) | 用于存储器系统性能监视的存储器集线器和方法 | |
WO2012099434A2 (en) | Sas-based semiconductor storage device memory disk unit | |
CN1589428A (zh) | 信息和应用服务器的高速信息处理和海量存储系统及方法 | |
WO2006016862A1 (en) | Integrated-circuit implementation of a storage-shelf router and a path controller card for combined use in high-availability mass-storage-device shelves that may be incorporated within disk arrays and a storage-shelf-interface tunneling method and system | |
US20160021031A1 (en) | Global shared memory switch | |
CN115994107B (zh) | 存储设备的存取加速系统 | |
CN100437457C (zh) | 数据存储系统和数据存储控制装置 | |
CN103176925A (zh) | 接口装置的数据流量分析管理装置、系统与方法 | |
CN1828574A (zh) | 使用串行连接总线的计算机系统及多cpu互连方法 | |
EP2239665A1 (en) | Distributed flash memory storage manager systems | |
EP2296085B1 (en) | Data storage system and capacity changing method | |
CN100351766C (zh) | 一种磁盘阵列系统 | |
CN101290556A (zh) | 磁盘阵列共享装置 | |
CN1288571C (zh) | 利用高速数据总线的高密度服务器块 | |
CN1908849A (zh) | 一种基于Opteron处理器的服务器系统 | |
CN100351827C (zh) | 引脚共用系统 | |
CN109753247A (zh) | 一种大容量存储系统 | |
CN1641618A (zh) | 阵列式数据存储装置连接切换控制系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |