CN1238728C - 检测电路板的方法 - Google Patents
检测电路板的方法 Download PDFInfo
- Publication number
- CN1238728C CN1238728C CN 02101543 CN02101543A CN1238728C CN 1238728 C CN1238728 C CN 1238728C CN 02101543 CN02101543 CN 02101543 CN 02101543 A CN02101543 A CN 02101543A CN 1238728 C CN1238728 C CN 1238728C
- Authority
- CN
- China
- Prior art keywords
- test data
- new
- test
- circuit
- old
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims abstract description 16
- 238000012360 testing method Methods 0.000 claims abstract description 72
- 230000005540 biological transmission Effects 0.000 claims description 11
- 230000001934 delay Effects 0.000 claims 1
- 238000007689 inspection Methods 0.000 description 4
- 230000000052 comparative effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本发明系一种检测电路板的方法,该方法系在一电脑中设有一测试软体,该软体中设有一资料库,该资料库中包括有至少一个对照表,使该电脑针对新、旧版的电路板,进行电气特性的比对测试时,可利用该测试软体,依据该对照表内所设定的复数个栏位,分别搜集各该新、旧版电路板的测试数据,并将其分别存储在该对照表内相匹配的栏位中,接着,再对该对照表中对应栏位的测试数据进行对比,并将所获得的比对结果,分别存至该对照表的对应栏位中,最后,再透过该电脑的输出元件,将各该测试数据及比对结果输出。
Description
技术领域
本发明系一种检测电路板的方法,尤指一种在一电脑中设有一测试软体,藉由该测试软体的资料库,搜集被测试的新、旧电路板之测试数据,并进行比对,用以将该等测试数据及比对结果,由该电脑的输出单元输出的方法。
发明背景
由于在电路板的电路传输讯号时,依照各电路长度,其传输速度会有不同,此种讯号传输速度的差异,即一般所谓的传输延迟,该传输延迟系会影响该电路板的整体运作,故,当一电路被设计完成后,必须依赖电路设计人员的经验,检查该电路板上和电路的传输延迟,是否符合规格要求,然后,藉由人工方式进行判断检查,并无法有效控制品质。
又,若该电路板要安装一新电子元件,或者该电路板上原先所设计完全的电路不敷使用时,必须要进行若干电路修改,以令该新电子元件可被安装在该电路板上,及令该电路板上的各个电子元件可正常作动,此时,该电路板上的电路已有若干不同,则必须再由电路设计人员重新检查一次电路的传输延迟检查,尤其是,原本安装在该电路板上的电子元件的相关电路,是否因安装了新电子元件后,造成原电子元件及相关电路的传输延迟改变,此时,各个电子元件的传输延迟检查系相当烦琐,且浪费人力及时间。
发明内容
有鉴于人工方式进行判断检查,无法有效控制品质及浪费人力时间的缺点,本发明提供一种检测电路板的方法。
该方法系在一电脑中设有一测试软体,该软体中设有一资料库,该资料库中设有至少一个对照表,使该电脑对新、旧版电路板,进行该电气特进行比对测试时,乃利用该测试软体,依据该对照表所设定的复数个栏位,分别搜集该新、旧电路板上所输出的测试数据,并储存到该对照表中相匹配的栏位,接着,再对该等栏位中的测试数据,进行比对,并将所获得的比对结果分别储存在该对照表的对应栏位中,接着,该电脑的输出元件,再将各该测试数据及比对结果输出。
采用本发明的方法,可通过测试数据及比对结果观察两电路板的差异,而不必再依赖路设计人员的经验进行判断,即可减少人为的疏失,有效地控制变更电子元件及电路的电路板品质。
附图说明:
图1为本发明进行测试的流程图;
图2为本发明资料库的示意图;
图3为本发明对照表的示意图。
具体实施方式
为便于对本发明的目的、形状、构造装置特征及其功效,做更进行一步的认识与了解,兹举实施例配合图示,详细说明如下:
本发明系一种检测电路板的方法,请参阅图1、图2及图3所示,该方法系在一电脑中设有一测试软体,该软体中设有一资料库,该资料库中包括有至少一个对照表,使该电脑针对新、旧版电路板,进行电气特性的比对测试,可利用该测试软体,依据该对照表内所设定的复数个栏位,分别搜集各该新、旧版电路板的测试数据,并将其分别储存在该对照表内相匹配的栏位中,接着,再对该对照表中对应栏位的测试数据,进行比对,并将所获得的比对结果,分别储存至该对照表的对应栏位中,最后,再透过该电脑的输出元件,将各该测试数据及比对结果输出。
在本发明中,该等对照表乃根据二个新旧版本的电路板上,未变更设计的各个电子元件建立,该等对照表中系包括复数个特性分类、匹配该等特性分类的新版测试数据栏位、匹配该等特性分类的旧版测试数据栏位及复数个比对结果栏位,其中各该特性分类系各该电子元件所匹配的电路,依照欲进行测试的电气特性(如:传输延迟)的测试条件(如:电路长度)所建立,各该新版测试数据栏位系用以储存该新版电路板依据该等特性分类,进行测试后所获得的新版测试数据,而各该旧版测试数据栏位系用以储存该旧版电路板依据该等特性分类,进行测试后所获得的旧版测试数据,该等比对结果栏位系用以储存同一特性分类的新、旧版测试数据,进行比对后所获得的比对结果;
使该电脑针对该二电路板,进行电气特性比对测试时,系利用该测试软体,依据各该对照表中的各该特性分类,搜集符合各该特性分类的测试数据,并储存在匹配的各该新、旧测试数据栏位中,接着,对各特性分类的各该新、旧版测试数据进行比对,并将所获得的比对结果,分别储存在匹配的各该比对结果栏位中;接着,由该电脑的输出元件(如:显示器)将各该特性分类、新版测试数据、旧版测试数据及比对结果显示出来。
如此,将可由各该测试数据及比对结果观察该二电路板的差异,而不必再依赖路设计人员的经验进行判断,即可减少人为的疏失,有效地控制变更电子元件及电路的电路板品质。
在本发明中,各该电路板的电路可利用一电路模拟软体,将其上电路呈现在该显示器上,该电路模拟软体并可模拟该等电子元件的作动,使该等电子元件动作时所产生的讯号,经过其匹配的电路时,系可利用该测试软体分别依据各该特性分类,搜集符合各该特性分类的测试数据。
在本发明中,各该电路板可安装在一电路板测试治具上,该电路板测试治具乃针对该电路板上各该电子元件及其匹配电路,分别设有一测试模组,以藉由该模组令该等电子元件之作动,该电路板测试治具并透过复数个排线与该电脑相接,以令该等电子元件作动时所产生的讯号,经过其匹配的电路时,系可利用该测试软体分别依据各该特性分类,搜集符合各该特性分类的测试数据。
在本发明的一较佳实施例中,为测试新旧版电路板上的传输延迟的电气特性,各该特性分类系可为各该电子元件所匹配电路,依照该电路上不同线段长度所建立,该等新版测试数据则为该新版电路的各该电子元件产生讯号时,该讯号在各该电子元件所匹配电路的该等线段上传输的延迟时间;该等旧版测试数据则为该旧版电路板的各该电子元件产生讯号时,该讯号在各该电子元件所匹配电路的该等线段上传输的延迟时间。
按以上所述,仅为本发明最佳的一具体实施例,惟本发明的构造特征并不局限于此,任何熟悉该项技艺者在本发明领域内,可轻易思及的变化或修饰,皆可涵盖在本案的专利范围。
Claims (5)
1.一种检测电路板的方法,其特征在于:该方法系在一电脑中设有一测试软体,该软体中设有一资料库,该资料库中包括有至少一个对照表,所述对照表乃根据电路板进行讯号输出时,各个电子元件与其匹配电路所产生的电气特性所建立,使该电脑乃对之新、旧版电路板,依照下列步骤,进行电气特性比对测试:
首先,利用该测试软体,依据该对照表内所预设的复数个栏位,分别搜集各该新、旧版电路板的测试数据,并将其分别存储在该对照表内相匹配的栏位中;
接着,对各该对照表中对应栏位的测试数据,进行比对,并将获得的比对结果,分别储存至该对照表的对应栏位;
接着,该电脑的输出元件,将各该测试数据及比对结果输出。
2.如权利要求1所述的检测电路板的方法,其特征在于:所述对照表乃根据二个新旧版本的电路板上,未变更设计的各个电子元件建立,所述对照表中的各该栏位包括:
复数个特性分类,各该特性分类系各该电子元件所匹配的电路,依照欲进行测试的电气特性的测试条件所建立;
匹配所述特性分类的新版测试数据栏位,各该新版测试数据栏位系用以储存该新版电路板依据所述特性分类,进行测试后所获得的新版测试数据;
匹配所述特性分类的旧版测试数据栏位,各该旧版测试数据栏位系用以储存该旧版电路板依据所述特性分类,进行测试后所获得的旧版测试数据;
复数个比对结果栏位,所述比对结果栏位系用以储存同一特性分类的新、旧版测试数据,进行比对后所获得的比对结果;
使该电脑针对该新、旧版电路板,进行电气特性比对测试时,系依照下列步骤,进行电气特性比对测试:
首先,利用该测试软体,依据各该对照表中的各该特性分类,搜集符合各该特性分类的测试数据,并储存在匹配的各该新、旧测试数据栏位中;
接着,对各特性分类的各该新、旧版测试数据进行比对,并将所获得的比对结果,分别储存在匹配的各该比对结果栏位中;
接着,由该电脑的输出元件将各该特性分类、新版测试数据、旧版测试数据及比对结果显示出来,该输出元件为显示器。
3.如权利要求1所述的检测电路板的方法,其特征在于:上述输出元件为显示器,该新、旧版电路板的电路可利用一电路模拟软体,将其上电路呈现在该显示器上,该电路模拟软体并可模拟所述电子元件的动作,使所述电子元件动作时所产生的讯号,经过其匹配的电路时,可利用该测试软体分别依据各该特性分类,搜集符合各该特性分类的测试数据。
4.如权利要求1所述的检测电路板的方法,其特征在于:该新、旧版电路板可安装在一电路板测试治具上,该电路板测试治具乃针对该新、旧版电路板上各该电子元件及其匹配电路,分别设有一测试模组,以藉由该测试模组令所述电子元件的动作,该电路板测试治具并透过复数个排线与该电脑相接,以令所述电子元件动作时所产生的讯号,经过其匹配的电路时,系可利用该测试软体分别依据各该特性分类,搜集符合各该特性分类的测试数据。
5.如权利要求1所述的检测电路板的方法,其特征在于:为测试新、旧版电路板上的传输延迟的电气特性,各该特性分类系可为各该电子元件所匹配电路,依照该电路上不同线段长度所建立,所述新版测试数据则为该新版电路的各该电子元件产生讯号时,该讯号在各该电子元件所匹配电路的所述线段上传输的延迟时间;所述旧版测试数据则为该旧版电路板的各该电子元件产生讯号时,该讯号在各该电子元件所匹配电路的所述线段上传输的延迟时间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 02101543 CN1238728C (zh) | 2002-01-09 | 2002-01-09 | 检测电路板的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 02101543 CN1238728C (zh) | 2002-01-09 | 2002-01-09 | 检测电路板的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1432817A CN1432817A (zh) | 2003-07-30 |
CN1238728C true CN1238728C (zh) | 2006-01-25 |
Family
ID=27627333
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 02101543 Expired - Fee Related CN1238728C (zh) | 2002-01-09 | 2002-01-09 | 检测电路板的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1238728C (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1900731B (zh) * | 2006-07-27 | 2011-08-10 | 华为技术有限公司 | 逻辑模块测试系统和测试方法 |
CN101334445B (zh) * | 2007-06-28 | 2010-12-01 | 英业达股份有限公司 | 辅助故障检测系统及方法 |
CN101937222B (zh) * | 2010-08-17 | 2012-04-25 | 北京交大资产经营有限公司 | 板级测试系统 |
CN103529041B (zh) * | 2013-10-31 | 2015-07-29 | 广州华工机动车检测技术有限公司 | 基于图像特征的电路板新旧程度判定方法和系统 |
CN103543400A (zh) * | 2013-10-31 | 2014-01-29 | 广州华工机动车检测技术有限公司 | 基于电学检验的电路板新旧程度的判定方法和系统 |
-
2002
- 2002-01-09 CN CN 02101543 patent/CN1238728C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1432817A (zh) | 2003-07-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7559045B2 (en) | Database-aided circuit design system and method therefor | |
US6920612B2 (en) | Systems and methods for providing dedicated help services in a graphical user interface-based computer application | |
US6791336B2 (en) | Apparatus and method for validating wiring diagrams and creating wirelists | |
CN1256733C (zh) | 用于将逻辑集成电路的逻辑功能测试数据映射为物理表述的集成电路测试软件系统 | |
CN106487462A (zh) | 一种插入损耗测试方法与系统 | |
US12216558B2 (en) | Test and measurement system for analyzing devices under test | |
CN1238728C (zh) | 检测电路板的方法 | |
CN104112031A (zh) | 检测电路板上芯片电源引脚布线的方法和装置 | |
US20030065498A1 (en) | Software tool for generation of scattering parameter models of N-port lumped element circuits for use in spice simulators | |
US7657853B2 (en) | Verification apparatus, design verification method, and computer aided design apparatus | |
CN101196957A (zh) | 检查支持装置和方法 | |
CN101196953A (zh) | 用于设计印刷电路板的cad装置、方法和计算机产品 | |
US20070018653A1 (en) | Apparatus and method for testing system board | |
CN101196959A (zh) | 检查支持装置和方法 | |
Lin et al. | A visual inspection system for surface mounted devices on printed circuit board | |
US7395519B2 (en) | Electronic-circuit analysis program, method, and apparatus for waveform analysis | |
JP4188119B2 (ja) | 伝送波形解析装置 | |
CN1610485A (zh) | 印刷电路板布局图出图前的测试点的检查方法 | |
CN107808058A (zh) | 一种芯片可靠性设计的方法及装置 | |
CN2706771Y (zh) | 电路板自动测试装置 | |
US6789239B2 (en) | Program conversion system | |
US20050125752A1 (en) | Method, apparatus and computer program product for implementing automated detection excess aggressor shape capacitance coupling in printed circuit board layouts | |
WO2002097657A1 (en) | Method and apparatus for simulating electronic circuits having conductor or dielectric losses | |
TWI464433B (zh) | 印刷電路板信號線分類排查系統及方法 | |
CN101957886B (zh) | 电子零件应变比值分析系统及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20060125 Termination date: 20110109 |