[go: up one dir, main page]

CN118430424A - 发光显示装置 - Google Patents

发光显示装置 Download PDF

Info

Publication number
CN118430424A
CN118430424A CN202410134477.2A CN202410134477A CN118430424A CN 118430424 A CN118430424 A CN 118430424A CN 202410134477 A CN202410134477 A CN 202410134477A CN 118430424 A CN118430424 A CN 118430424A
Authority
CN
China
Prior art keywords
scan
region
clock
odd
stage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410134477.2A
Other languages
English (en)
Inventor
J.金
金奉焕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN118430424A publication Critical patent/CN118430424A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0686Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

公开了一种发光显示装置,在该发光显示装置中,奇数扫描级交替接收奇数第一扫描时钟和奇数第二扫描时钟,并且偶数扫描级接收偶数扫描时钟,在以比第二区域高的频率驱动第一区域的多频模式下,奇数第一扫描时钟被提供给第二区域的起始处的第n+5扫描级,偶数扫描时钟被提供给第一区域的结束处的第n+4扫描级,奇数第二扫描时钟被提供给第一区域的第n+3扫描级,并且在多频模式下,在刷新第一区域和刷新跳过第二区域的驱动帧期间,奇数第一扫描时钟不具有与第n+4第一扫描线的扫描脉冲对应的第i+2时钟脉冲。

Description

发光显示装置
相关申请的交叉引用
本申请要求于2023年1月31日在韩国提交的韩国专利申请第10-2023-0012435号的优先权利益,出于所有目的,通过引用将其整体并入本文,如同在本文中完整阐述。
技术领域
本发明涉及一种发光显示装置。
背景技术
随着信息社会的发展,对用于显示图像的显示装置的需求以各种形式增加,近年来,诸如发光显示装置和液晶显示装置的各种平板显示装置已被使用。
在这些平板显示装置中,配备有发光二极管(其是一种自发光元件)的发光显示装置近来被广泛使用。
近来,随着发光显示装置的面积变得更大,应用了多频驱动,在多频驱动中,对显示区域进行划分并且以不同的频率驱动被划分的区域。
在这点上,在从高频驱动区域变化到低频驱动区域的多频驱动中,在频率改变的时刻跳过控制向采样晶体管输出扫描信号的扫描时钟的脉冲,该采样晶体管向驱动晶体管施加数据电压。
在这种情况下,对于位于高频驱动区域的边界附近的水平线,扫描时钟的脉冲变短,并且数据电压未被正常充入到驱动晶体管的栅极。
因此,高频驱动区域的这种水平线以增加的亮度显示,这可能导致图像质量劣化的问题。
发明内容
本发明的一个优点是提供一种发光显示装置,其能够改善在多频驱动期间位于高频驱动区域的边界附近的水平线的异常亮度改变,以提高图像质量。
本发明的附加特征和优点将在下面的描述中阐述,并且部分将从描述中显而易见,或者可以通过本发明的实践来获悉。将通过在本发明的书面描述和权利要求以及附图中具体指出的结构来实现和获得本发明的这些和其他优点。
为了实现这些和其他优点,并且根据本发明的目的,如本文所实施和广泛描述的,一种发光显示装置包括:显示面板,在该显示面板中,限定有布置多个像素的显示区域,该显示区域包括第一区域和第二区域;多条第一扫描线,分别向设置在第一区域和第二区域中的每一个中的像素发送第一扫描信号;以及第一栅极驱动部,包括分别连接到多条第一扫描线的多个扫描级,其中,第一区域和第二区域沿着多条第一扫描线的扫描方向布置,其中,多个扫描级中的每一个接收前一扫描级的第一扫描信号的输出,多个扫描级中的奇数扫描级交替地接收奇数第一扫描时钟和奇数第二扫描时钟,多个扫描级中的偶数扫描级接收偶数扫描时钟,其中,在以比第二区域高的频率驱动第一区域的多频模式下,奇数第一扫描时钟被提供给与第二区域的起始处的第n+5第一扫描线连接的第n+5扫描级,偶数扫描时钟被提供给与第一区域的结束处的第n+4第一扫描线连接的第n+4扫描级并且奇数第二扫描时钟被提供给第一区域的与第n+3第一扫描线连接的第n+3扫描级,并且其中,在多频模式下,在第一区域被刷新并且第二区域的刷新被跳过的驱动帧期间,奇数第一扫描时钟被配置为使得奇数第一扫描时钟的与第n+4第一扫描线的第一扫描信号的扫描脉冲对应的第i+2时钟脉冲被省略。
在另一方面中,一种发光显示装置包括:显示面板,在该显示面板中,限定有布置多个像素的显示区域,该显示区域包括第一区域和第二区域;第n+3第一扫描线和第n+4第一扫描线,各自布置在第一区域中并连接到对应像素;第n+5第一扫描线,布置在第二区域中并连接到对应像素;以及第n+3扫描级、第n+4扫描级和第n+5扫描级,分别连接到第n+3第一扫描线、第n+4第一扫描线和第n+5第一扫描线并输出第一扫描信号,其中,第n+3扫描级、第n+4扫描级和第n+5扫描级中的每一个接收前一扫描级的第一扫描信号,第n+3扫描级和第n+5扫描级分别接收奇数第一扫描时钟和奇数第二扫描时钟,第n+4扫描级接收偶数扫描时钟,并且其中,在以比第二区域高的频率驱动第一区域的多频模式下,在第一区域被刷新并且第二区域的刷新被跳过的驱动帧期间,奇数第一扫描时钟被配置为使得奇数第一扫描时钟的与第n+4第一扫描线的第一扫描信号的扫描脉冲对应的第i+2时钟脉冲被省略。
应当理解,前述一般描述和以下详细描述都是示例性和说明性的,并且旨在提供对所要求保护的本发明的进一步说明。
附图说明
本公开包括附图以提供对本公开的进一步理解,并且附图被并入本说明书中并构成本说明书的一部分,附图示出本公开的实施例,并且与说明书一起用于解释本公开的原理。在附图中:
图1是示意性地示出根据本发明的实施例的发光显示装置的图;
图2是示出根据本发明的实施例的发光显示装置的栅极驱动部的配置的图;
图3是示意性地示出根据本发明的实施例的像素的示例的电路图;
图4是示意性地示出驱动图3的像素的驱动信号的示例的时序图;
图5是示意性地示出根据本发明的实施例的显示面板的剖面结构的示例的剖视图;
图6是示意性地示出根据本发明的实施例的发光显示装置的显示面板和第一扫描驱动部的图;
图7是示意性地示出根据本发明的实施例的第一扫描驱动部的配置的示例的电路图;
图8是示意性地示出根据本发明的实施例的多频模式驱动中的第一区域和第二区域的刷新工作和跳过工作的图;
图9是示出根据本发明的实施例的在多频模式下的刷新/跳过驱动帧中用于第一区域和第二区域中的每一个的第一扫描信号的输出打开/关闭工作的时序图;以及
图10是示出根据比较例的在多频模式下的刷新/跳过驱动帧中用于第一区域和第二区域中的每一个的第一扫描信号的输出打开/关闭工作的时序图。
具体实施方式
参考下面结合附图详细描述的实施例,本发明的优点和特征以及实现它们的方法将变的显然。然而,本发明不限于下面公开的实施例,而是可以以各种不同的形式实现,并且仅这些实施例使本发明是完整的。提供本发明是以向本公开的领域的技术人员充分告知本发明的范围,并且本发明可以由权利要求的范围来限定。
附图中公开的用于说明本发明的实施例的形状、尺寸、比例、角度、数量等是说明性的,并且本发明不限于所示的事项。在整个说明书中,相同的附图标记表示相同的部件。
此外,在描述本发明时,如果确定相关已知技术的详细描述不必要地模糊了本发明的主题,则可以省略其详细描述。当在本发明中使用“包含”、“包括”、“具有”、“组成”等时,可以添加其他部分,除非使用“仅”。当部件以单数表述时,也包括包含复数的情况,除非描述了具体的陈述。
在解释部件时,即使没有单独的明确描述,其也会被解释为包括裕度范围。
在描述位置关系的情况下,例如,当两个部分的位置关系被描述为“上”、“上方”、“上面”、“下”、“旁边”、“下方”等时,一个或多个其他部分可以位于在这两个部分之间,除非使用“正好”或“直接”。
在描述时间关系的情况下,例如,当时间先后被描述为“之后”、“随后”、“之前”等时,可以包括不连续的情况,除非使用“直接”或“紧接”。
在描述本发明的部件时,可以使用诸如第一、第二等术语。这些术语仅用于将这些部件与其他部件区分开,并且部件的本质、顺序、次序或数量不受这些术语的限制。
本发明的各个实施例的各个特征可以部分地或全部地彼此连接或组合,并且可以在技术上互连和不同地驱动,并且各个实施例可以彼此独立地实现,或者可以通过相关关系一起实现。
在下文中,参照附图详细描述本发明的实施例。同时,在下面的实施例中,相同和相似的附图标记被分配给相同和相似的部件,并且可以省略其详细描述。
图1是示意性地示出根据本发明的实施例的发光显示装置的图。图2是示出根据本发明的实施例的发光显示装置的栅极驱动部的配置的图。图3是示意性地示出根据本发明的实施例的像素的示例的电路图。图4是示意性地示出驱动图3的像素的驱动信号的示例的时序图。
参照图1和图2,根据本实施例的发光显示装置10是屏幕(即显示区域AA)被划分(或分离)并且可以以不同的频率驱动被划分的区域A1和A2的多频驱动发光装置。
该发光显示装置10可以包括:包括多个像素P的显示面板(或柔性显示面板)100、控制器200、向多个像素P中的每一个供应栅极信号的栅极驱动部300、向多个像素P中的每一个供应数据信号的数据驱动部400以及供应用于驱动多个像素P中的每一个的电力的电源部500。
显示面板100可以包括像素P沿着多条水平线(或行线)和多条垂直线(或列线)以矩阵形式布置的显示区域AA,以及在显示区域AA外侧并围绕显示区域AA的非显示区域NA。例如,栅极驱动部300可以设置在非显示区域NA中,但不限于此。
可以使用多频驱动方法来驱动显示面板100。在这点上,例如,显示区域AA可以被划分(或分离)成可以以不同的频率(或刷新率)驱动的多个(或N(2以上的自然数)个)区域,例如,第一区域A1和第二区域A2。
可以以相同的频率驱动或者以不同的频率驱动第一区域A1和第二区域A2。例如,在正常(或一般)模式(或相同频率模式)下,可以以相同的频率驱动第一区域A1和第二区域A2,并且在多频模式(或频率分离模式)下,可以以不同的频率单独地驱动第一区域A1和第二区域A2。
可以沿着显示面板100的扫描方向布置(或设置)第一区域A1和第二区域A2。例如,本实施例中的显示面板100的扫描方向可以是附图中从顶部到底部的垂直方向,并且显示区域AA可以被划分为沿着扫描方向首先扫描(或驱动)的水平线所在的第一区域A1以及在第一区域A1之后扫描的水平线所在的第二区域A2。
同时,第一区域A1和第二区域A2的位置可以不是固定的,并且可以根据需要进行调整。例如,可以增加第一区域A1的尺寸(或长度),并且可以相应地减小第二区域A2的尺寸。相反,第一区域A1的尺寸可以减小,第二区域A2的尺寸可以相应地增大。
如前所述,在多频驱动模式下,可以以不同的频率驱动第一区域A1和第二区域A2。例如,可以以相对高的频率驱动第一区域A1,并且可以以相对低的频率驱动第二区域A2。相反,可以以低频驱动第一区域A1,可以以高频驱动第二区域A2。
在多频模式下,可以用设定为与高频对应的数量的帧来驱动显示面板100。在这种情况下,高频驱动区域(例如,第一区域A1)可以每一帧都执行图像刷新工作。低频驱动区域(例如,第二区域A2)可以在与低频对应的帧中的每一帧中执行图像刷新工作,并且在剩余的帧中的每一帧中,第二区域A2可以执行跳过(或省略)图像刷新的跳过工作,而不进行图像刷新工作。这里,在执行跳过工作的帧中可以按原样显示以前的图像。
同时,在该实施例中,当在沿着扫描方向从高频驱动变为低频驱动的多频模式下驱动时,其被配置为向设置在高频第一区域A1与低频第二区域A2之间的边界AB附近的第一区域A1的水平线提供正常扫描信号。因此,能够向布置在位于频率改变的边界AB附近的第一区域A1的水平线上的像素P充入正常数据电压,从而能够呈现正常亮度。因此,能够防止由于数据电压的异常充入引起的异常亮度变化而导致的图像质量劣化。具体的配置和其驱动方法将在后面描述。
在显示面板100中,多条栅极线GL和多条数据线DL可以彼此交叉,并且多个像素P中的每一个可以连接到对应的栅极线GL和数据线DL。具体地,一个像素P可以通过栅极线GL从栅极驱动部300接收栅极信号,通过数据线DL从数据驱动部400接收数据信号,并且从电源部500接收高电位驱动电压EVDD和低电位驱动电压EVSS。
这里,栅极线GL可以供应扫描信号SC和发光控制信号(或用于发光控制的扫描信号)EM,并且数据线DL可以供应数据电压Vdata。此外,根据各个实施例,栅极线GL可以包括供应扫描信号SC的多条扫描线SCL和供应发光控制信号EM的发光控制信号线EL。此外,多个像素P还可以包括用于接收偏置电压Vobs和初始化电压Var和Vini的电源线VL。
此外,如图3所示,每个像素P可以包括发光二极管(或发光元件)OD和控制发光二极管OD的驱动的像素电路。
像素电路可以包括多个开关元件、驱动元件和电容器。这里,开关元件和驱动元件可以由薄膜晶体管形成。在像素电路中,驱动元件可以根据数据电压Vdata控制供应给发光二极管OD的电流量,以调节发光二极管OD的发光量。此外,多个开关元件可以通过接收经由多条扫描线SCL供应的扫描信号SC和经由发光控制线EL供应的发光控制信号EM来使像素电路工作。
显示面板100可以配置为非透光显示面板或透光显示面板。透光显示面板可以应用于图像显示在屏幕上并且背景中的实际物体是可见的透明显示装置。
像素P可以被划分成红色像素、绿色像素和蓝色像素以实现全彩。像素P还可以包括白色像素。
触摸传感器可以设置在显示面板100上。可以使用单独的触摸传感器来感测触摸输入,或者可以通过像素P来感测触摸输入。触摸传感器可以作为盒上型传感器或附加型传感器设置在显示面板100的屏幕上,或者可以实现为内置到显示面板100中的盒内型传感器。
控制器200可以处理从发光显示装置10外部的主机系统输入的图像数据RGB,以适合显示面板100的尺寸和分辨率,并将其供应给数据驱动部400。控制器200可以使用从外部输入的同步信号,例如,点时钟信号CLK、数据使能信号DE、水平同步信号Hsync和垂直同步信号Vsync,来产生栅极控制信号GCS和数据控制信号DCS。控制器200可以将产生的栅极控制信号GCS和数据控制信号DCS分别供应给栅极驱动部300和数据驱动部400,以控制栅极驱动部300和数据驱动部400。
控制器200可以配置为与通过根据安装有控制器200的装置而与例如微处理器、移动处理器、应用处理器等的各种处理器组合。
从控制器200输出的栅极控制信号GCS的电压电平可以通过电平移位器(未示出)转换成栅极导通电压(或栅极低电压)VGL或VEL和栅极截止电压(或栅极高电压)VGH或VEH,然后被供应给栅极驱动部300。电平移位器可以将栅极控制信号GCS的低电平电压转换成栅极低电压VGL,并且将栅极控制信号GCS的高电平电压转换成栅极高电压VGH。栅极控制信号GCS可以包括起始脉冲和栅极时钟(或移位时钟)。
栅极驱动部300可以根据来自控制器200的栅极控制信号GCS向栅极线GL供应栅极信号。栅极驱动部300可以以面板内栅极(GIP)结构设置在显示面板100的一侧或两侧的非显示区域NA中。
栅极驱动部300可以在控制器200的控制下依次向多条栅极线GL输出栅极信号。栅极驱动部300可以通过使用移位寄存器对栅极信号进行移位来依次向栅极线GL供应栅极信号。
如上所述,栅极信号可以包括扫描信号SC和发光控制信号EM。扫描信号SC可以包括在栅极导通电压VGL(或栅极截止电压)与栅极截止电压VGH(或栅极导通电压)之间摆动的扫描脉冲。发光控制信号EM可以包括在栅极导通电压VEL与栅极截止电压VEH之间摆动的发光控制信号脉冲。
扫描脉冲可以与数据电压Vdata同步,并选择写入数据的水平线的像素P。发光控制信号EM可以限定像素P的发光时间。
栅极驱动部300可以包括发光控制信号驱动部310和至少一个扫描驱动部320。
发光控制信号驱动部310可以响应于来自控制器200的起始脉冲和对应的栅极时钟(或发光时钟)输出发光控制信号脉冲,并且可以根据栅极时钟依次对发光控制信号脉冲进行移位。
至少一个扫描驱动部320可以响应于来自控制器200的起始脉冲和对应的栅极时钟(或扫描时钟)而输出扫描脉冲,并且可以根据栅极时钟时序对扫描脉冲进行移位。
在下文中,进一步参照图2更详细地描述本实施例的栅极驱动部300。
扫描驱动部320可以由第一扫描驱动部321、第二扫描驱动部322、第三扫描驱动部323至第四扫描驱动部324构成。此外,第二扫描驱动部322可以包括奇数第二扫描驱动部322_O和偶数第二扫描驱动部322_E。
栅极驱动部300可以具有对称配置在显示区域AA的两侧的移位寄存器。此外,在显示区域AA一侧的移位寄存器可以被配置为包括第二扫描驱动部322_O和322_E、第四扫描驱动部324和发光控制信号驱动部310,并且在显示区域AA另一侧的移位寄存器可以被配置为包括第一扫描驱动部321、第二扫描驱动部322_O和322_E以及第三扫描驱动部323。然而,栅极驱动部300的配置不限于此,并且根据实施例,可以不同地布置发光控制信号驱动部310以及第一扫描驱动部321、第二扫描驱动部322、第三扫描驱动部323和第四扫描驱动部324。
移位寄存器的级STG(1)至STG(N)可以分别包括第一扫描信号发生器SSC1(1)至SSC1(N)、第二扫描信号发生器SSC2_O(1)至SSC2_O(N)和SSC2_E(1)至SSC2_E(N)、第三扫描信号发生器SSC3(1)至SSC3(N)、第四扫描信号发生器SSC4(1)至SSC4(N)以及发光控制信号发生器SEM(1)至SEM(N)。
例如,第一扫描信号发生器SSC1(1)至SSC1(N)可以通过显示面板100的第一扫描线输出第一扫描信号SC1(1)至SC1(N)。第二扫描信号发生器SSC2(1)至SSC2(N)可以通过显示面板100的第二扫描线输出第二扫描信号SC2(1)至SC2(N)。第三扫描信号发生器SSC3(1)至SSC3(N)可以通过显示面板100的第三扫描线输出第三扫描信号SC3(1)至SC3(N)。第四扫描信号发生器SSC4(1)至SSC4(N)可以通过显示面板100的第四扫描线输出第四扫描信号SC4(1)至SC4(N)。发光控制信号发生器SEM(1)至SEM(N)可以通过显示面板100的发光控制线EL输出发光控制信号EM(1)至EM(N)。
第一扫描信号SC1(1)至SC1(N)可以各自用作驱动包括在像素电路中的A晶体管(例如,采样晶体管(或补偿晶体管)等)的信号。第二扫描信号SC2(1)至SC2(N)可以各自用作驱动包括在像素电路中的B晶体管(例如,数据供应晶体管等)的信号。第三扫描信号SC3(1)至SC3(N)可以各自用作驱动包括在像素电路中的C晶体管(例如,偏置晶体管等)的信号。第四扫描信号SC4(1)至SC4(N)可以各自用作驱动包括在像素电路中的D晶体管(例如,初始化晶体管等)的信号。发光控制信号EM(1)至EM(N)可以各自用作驱动包括在像素电路中的E晶体管(例如,发光控制晶体管等)的信号。例如,当使用发光控制信号EM(1)至EM(N)中的对应的一个发光控制信号来控制像素的发光控制晶体管时,发光元件的发光时间可以改变。
参照图2,偏置电压总线VobsL、第一初始化电压总线VarL和第二初始化电压总线ViniL可以设置在栅极驱动部300与显示区域AA之间。
偏置电压总线VobsL、第一初始化电压总线VarL和第二初始化电压总线ViniL可以分别从电源部500向像素电路供应偏置电压Vobs、第一初始化电压Var和第二初始化电压Vini。
在附图中,偏置电压总线VobsL、第一初始化电压总线VarL和第二初始化电压总线ViniL中的每一个被示出为仅位于一侧,即,显示区域AA的左侧或右侧,但不限于此,并且可以位于两侧,并且即使位于一侧,该位置也不限于左侧或右侧。
参照图2,一个或多个光学区域OA1和OA2可以设置在显示区域AA中。
例如,一个或多个光学区域OA1和OA2可以布置为与诸如相机(或图像传感器)的摄影装置和/或诸如接近传感器或照度传感器的检测传感器的一个或多个光学电子装置重叠。针对光学电子装置的工作,一个或多个光学区域OA1和OA2可以具有形成在其中的透光结构并且具有高于特定水平的透射率。换句话说,一个或多个光学区域OA1和OA2中的每单位面积的像素P的数量可以小于显示区域AA中除光学区域OA1和OA2之外的一般区域中的每单位面积的像素P的数量。也就是说,一个或多个光学区域OA1和OA2的分辨率可以低于显示区域AA中的一般区域的分辨率。
再次参照图1,数据驱动部400可以根据从控制器200供应的数据控制信号DCS将图像数据RGB转换成数据电压Vdata,并通过数据线DL将转换后的数据电压Vdata供应给对应的像素P。
在图1中,数据驱动部400被示出为以单个形式布置在显示面板100的一侧,但是数据驱动部400的数量和位置不限于此。
换句话说,数据驱动部400可以由多个集成电路(IC)形成,并且可以布置为在显示面板100的一侧被划分成多个单元。
电源部500可以使用DC-DC转换器来产生驱动显示面板100的像素阵列和显示面板100的驱动部所需的直流(DC)功率。DC-DC转换器可以包括电荷泵、调节器、降压转换器、升压转换器等。电源部500可以从主机系统接收电源电压作为用于驱动发光显示装置10的驱动电压,并产生DC电压,诸如,栅极导通电压VGL和VEL、栅极截止电压VGH和VEH、高电位驱动电压EVDD和低电位驱动电压EVSS。栅极导通电压VGL和VEL以及栅极截止电压VGH和VEH可以被供应给电平移位器(未示出)和栅极驱动部300。高电位驱动电压EVDD和低电位驱动电压EVSS可以被共同供应给像素P。
参照图3,描述像素P中的像素电路。
图3示出作为用于说明的示例的像素电路,并且像素电路不受限制,只要其结构可以接收发光控制信号EM(n)并控制发光二极管OD的发光即可。例如,像素电路可以包括附加扫描信号和接收附加扫描信号的开关薄膜晶体管,以及被施加附加初始化电压的开关薄膜晶体管,并且可以以各种方式建立开关元件的连接关系和电容器的连接位置。在下文中,为了便于说明,描述具有图3的像素电路结构的显示装置10。
参照图3,多个像素P中的每一个可以包括具有驱动晶体管DT的像素电路和连接到像素电路的发光二极管OD。
像素电路可以控制流向发光二极管OD的驱动电流(或发光电流)以驱动发光二极管OD。像素电路可以包括驱动晶体管DT、第一晶体管T1至第七晶体管T7和电容器Cst。晶体管DT和T1至T7中的每一个可以包括第一电极、第二电极和栅极。第一电极和第二电极中的一个可以是源极,并且第一电极和第二电极中的另一个可以是漏极。
晶体管DT和T1至T7中的每一个可以是P型薄膜晶体管或N型薄膜晶体管。在图3的实施例中,第一晶体管T1和第七晶体管T7是N型薄膜晶体管,其余晶体管DT和T2至T6是P型薄膜晶体管。然而,本发明不限于此,并且根据实施例,晶体管DT和T1至T7的全部或部分可以是P型薄膜晶体管或N型薄膜晶体管。另外,N型薄膜晶体管可以是氧化物薄膜晶体管,P型薄膜晶体管可以是多晶硅薄膜晶体管。
在下文中,通过示例的方式说明配置有N型薄膜晶体管的第一晶体管T1和第七晶体管T7,以及配置有P型薄膜晶体管的剩余晶体管DT和T2至T6。因此,第一晶体管T1和第七晶体管T7通过接收高电压而导通,其余晶体管DT和T2至T6通过接收低电压而导通。
根据一个示例,第一晶体管T1可以用作采样晶体管,第二晶体管T2可以用作数据供应晶体管,第三晶体管T3和第四晶体管T4可以用作发光控制晶体管,第五晶体管T5可以用作偏置晶体管,第六晶体管T6和第七晶体管T7可以用作初始化晶体管。
发光二极管OD可以包括阳极和阴极。发光二极管OD的阳极可以连接到第五节点N5,并且发光二极管OD的阴极可以连接到供应低电位驱动电压EVSS的线。
驱动晶体管DT可以包括连接到第二节点N2的第一电极、连接到第三节点N3的第二电极和连接到第一节点N1的栅极。驱动晶体管DT可以基于第一节点N1的电压(或稍后描述的存储在电容器Cst中的数据电压)向发光二极管OD提供驱动电流(Id)。
第一晶体管T1可以包括连接到第一节点N1的第一电极、连接到第三节点N3的第二电极以及接收第一扫描信号SC1(n)的栅极。第一晶体管T1可以响应于第一扫描信号SC1(n)而导通,并且在第一节点N1与第三节点N3之间形成二极管连接,以对驱动晶体管DT的阈值电压(Vth)进行采样,并且还将数据电压Vdata采样(施加)到驱动晶体管DT的栅极。第一晶体管T1可以是采样晶体管。
电容器Cst可以连接在第一节点N1与第四节点N4之间。电容器Cst可以存储或保持提供给其的高电位驱动电压EVDD。
第二晶体管T2可以包括连接到数据线DL(或接收数据电压Vdata)的第一电极、连接到第二节点N2的第二电极和接收第二扫描信号SC2(n)的栅极。第二晶体管T2可以响应于第二扫描信号SC2(n)而导通,并将数据电压Vdata发送到第二节点N2。第二晶体管T2可以是数据供应晶体管。
第三晶体管T3和第四晶体管T4(或者第一发光控制晶体管和第二发光控制晶体管)可以连接在供应高电位驱动电压EVDD的线与发光二极管OD之间,并且形成供驱动晶体管DT产生的驱动电流(Id)移动通过的电流移动路径。
第三晶体管T3可以包括连接到第四节点N4以接收高电位驱动电压EVDD的第一电极、连接到第二节点N2的第二电极和接收发光控制信号EM(n)的栅极。
第四晶体管T4可以包括连接到第三节点N3的第一电极、连接到第五节点N5(或发光二极管OD的阳极)的第二电极以及接收发光控制信号EM(n)的栅极。
第三晶体管T3和第四晶体管T4可以响应于发光控制信号EM(n)而导通,并且在这种情况下,可以向发光二极管OD提供驱动电流(Id),并且发光二极管OD可以以与驱动电流(Id)对应的亮度发光。
第五晶体管T5可以包括接收偏置电压Vobs的第一电极、连接到第二节点N2的第二电极和接收第三扫描信号SC3(n)的栅极。第五晶体管T5可以是偏置晶体管。
第六晶体管T6可以包括接收第一初始化电压Var的第一电极、连接到第五节点N5的第二电极和接收第三扫描信号SC3(n)的栅极。
第六晶体管T6可以在发光二极管OD发光之前(或发光二极管OD发光之后)响应于第三扫描信号SC3(n)而导通,并且可以使用第一初始化电压Var对发光二极管OD的阳极进行初始化。在这一点上,发光二极管OD可以具有在阳极与阴极之间形成的寄生电容器。当发光二极管OD发光时,寄生电容器可以被充电,使得发光二极管OD的阳极可以具有一定的电压。因此,通过经由第六晶体管T6向发光二极管OD的阳极施加第一初始化电压Var,可以对发光二极管OD中累积的电荷量进行初始化。
在该实施例中,第五晶体管T5和第六晶体管T6的栅极可以被配置为共同接收第三扫描信号SC3(n)。然而,本发明不一定限于此,第五晶体管T5和第六晶体管T6的栅极可以被配置为通过接收单独的扫描信号来独立控制。
第七晶体管T7可以包括接收第二初始化电压Vini的第一电极、连接到第一节点N1的第二电极和接收第四扫描信号SC4(n)的栅极。
第七晶体管T7可以响应于第四扫描信号SC4(n)而导通,并且可以使用第二初始化电压Vini来对驱动晶体管DT的栅极进行初始化。由于存储在电容器Cst中的高电位驱动电压EVDD,不必要的电荷可能保留在驱动晶体管DT的栅极中。因此,通过经由第七晶体管T7向驱动晶体管DT的栅极施加第二初始化电压Vini,可以对剩余电荷量进行初始化。
进一步参照图4描述上述像素电路和发光二极管OD的工作。
在执行图像刷新的帧中,像素P可以以至少一个偏置时段Tobs1和Tobs2、初始化时段Ti、采样时段Ts1和Ts2以及发光时段Ton工作,但是这是一个实施例,本发明不一定限定于该顺序。
至少一个偏置时段Tobs1和Tobs2可以是执行施加偏置电压Vobs的导通偏置应力(OBS)工作的时段。在偏置时段Tobs1和Tobs2中,发光控制信号EM(n)具有高电压,并且第三晶体管T3和第四晶体管T4截止。第一扫描信号SC1(n)和第四扫描信号SC4(n)具有低电压,并且第一晶体管T1和第七晶体管T7截止。第二扫描信号SC2具有高电压,并且第二晶体管T2截止。
第三扫描信号SC3(n)被输入为低电压,并且第五晶体管T5和第六晶体管T6导通。当第五晶体管T5导通时,偏置电压Vobs被施加到与第二节点N2连接的驱动晶体管DT的第一电极。
这里,偏置电压Vobs被供应给作为驱动晶体管DT的漏极的第三节点N3,使得在发光时段Ton中,作为发光二极管OD的阳极的第五节点N5的电压的充入时间或充入延迟可以减少。驱动晶体管DT保持较强的饱和状态。
例如,随着偏置电压Vobs增加,作为驱动晶体管DT的漏极的第三节点N3的电压可以增加,并且驱动晶体管DT的栅极-源极电压或漏极-源极电压可以减小。因此,优选偏置电压Vobs至少大于数据电压Vdata。
此时,经过驱动晶体管DT的漏极-源极电流(Id)的幅度可以减小,并且在正偏置应力情况下,驱动晶体管DT的应力可以减小,从而解决了第三节点N3的电压的充入延迟。换句话说,在对驱动晶体管DT的阈值电压(Vth)进行采样之前执行导通偏置应力(OBS)工作可以减轻驱动晶体管DT的滞后。
初始化时段Ti可以是用于初始化驱动晶体管DT的栅极的电压的时段。
第一扫描信号SC1(n)具有低电压,第二扫描信号SC2(n)至第四扫描信号SC4(n)和发光控制信号EM(n)具有高电压,并且第七晶体管T7导通。第一晶体管T1至第六晶体管T6截止。当第七晶体管T7导通时,与第一节点N1连接的驱动晶体管DT的栅极被初始化为第二初始化电压Vini。
采样时段Ts1和Ts2可以是对驱动晶体管DT的阈值电压(Vth)进行采样并对数据电压Vdata进行采样(或写入)的时段。
在对阈值电压(Vth)进行采样的第一采样时段Ts1中,第一扫描信号SC1(n)、第二扫描信号SC2(n)、第三扫描信号SC3(n)和发光控制信号EM(n)具有高电压,第四扫描信号SC4(n)具有低电压。因此,第二晶体管T2至第七晶体管T7截止,第一晶体管T1保持导通。第一晶体管T1形成第一节点N1与第三节点N3之间的二极管连接,因此可以对驱动晶体管DT的阈值电压(Vth)进行采样。
同时,在第一采样时段Ts1之后的第二采样时段Ts2中,第二扫描信号SC2(n)被转换成低电压。因此,第二晶体管T2导通,使得数据电压Vdata可以被采样(即,写入)到驱动晶体管DT的栅极并被充电。
发光时段Ton可以是采样阈值电压(Vth)偏移并且发光二极管OD利用与写入数据电压Vdata对应的驱动电流(Id)发光的时段。
发光控制信号EM(n)具有低电压,并且第三晶体管T3和第四晶体管T4导通。
当第三晶体管T3导通时,供应给第四节点N4的高电位驱动电压EVDD通过第三晶体管T3被施加到驱动晶体管DT的与第二节点N2连接的第一电极。经由第四晶体管T4从驱动晶体管DT供应给发光二极管OD的驱动电流(Id)变得独立于驱动晶体管DT的阈值电压(Vth)的值,从而补偿驱动晶体管DT的阈值电压(Vth)并进行工作。
同时,在该实施例中,例如,位于奇数水平线和偶数水平线上的像素P可以被配置为至少共用第一扫描信号SC1(n),其中,奇数水平线和偶数水平线是显示面板100中的两条相邻的水平线。换句话说,传输第一扫描信号SC1(n)的各条扫描线SCL可以被配置为连接到显示面板100中的两条相邻的水平线。可选地,可以与显示面板100的每条水平线对应输出第一扫描信号SC1(n)。
此外,类似于第一扫描信号SC1(n),第二扫描信号SC2(n)和第四扫描信号SC4(n)中的至少一个可以被配置为共同施加于显示面板100的两条相邻的水平线。
在下文中,进一步参照图5描述本实施例的显示面板100的剖面结构的示例。图5是示意性地示出根据本发明的实施例的显示面板的剖面结构的示例的剖视图。
在图5中,为了便于说明,在显示区域AA中的像素P中示出两个薄膜晶体管TFT1和TFT2。这里,位于相对较低的位置且靠近基板101的薄膜晶体管TFT1被称为第一薄膜晶体管TFT1,第一薄膜晶体管TFT1可以是多晶硅薄膜晶体管。位于相对较高的位置且远离基板101的薄膜晶体管TFT2被称为第二薄膜晶体管TFT2,第二薄膜晶体管TFT2可以是氧化物薄膜晶体管。
同时,在本实施例中,以第一薄膜晶体管TFT1是驱动晶体管(图3的DT)的情况为例。此外,以第二薄膜晶体管TFT2是作为开关薄膜晶体管的第一晶体管至第七晶体管(图3的T1至T7)(更具体地,连接到电容器Cst的晶体管)中的一个的情况为例。为了便于说明,第一薄膜晶体管TFT1被示出为连接到发光二极管OD。
例如,基板101可以由薄玻璃基板(或玻璃膜)或塑料基板(或塑料膜)形成,以实现显示面板100的柔性特性,但不限于此。
第一薄膜晶体管TFT1可以包括设置在基板101上的第一半导体层105、与第一半导体层105重叠的第一栅极115(第一绝缘层110插设在其间)以及位于第一栅极115上方的第四绝缘层145上的第一源极151和第一漏极152。这里,第一半导体层105可以由多晶硅形成,但不限于此。
第一半导体层105可以包括中央沟道区以及两侧的源极区和漏极区。第一源极151和第一漏极152可以通过形成在位于第一源极151和第一漏极152下方的绝缘层110、120、125、135和145中的第一接触孔156和第二接触孔157连接到第一半导体层105的源极区和漏极区。
第二绝缘层120可以形成在第一薄膜晶体管TFT1的第一栅极115上。
第一层间绝缘层125可以形成在第二绝缘层120上。第二薄膜晶体管TFT2可以形成在第一层间绝缘层125上。
第二薄膜晶体管TFT2可以包括在第一层间绝缘层125上的第二半导体层130、与第二半导体层130重叠的第二栅极140(第三绝缘层135插设在其之间)、以及位于第二栅极140上方的第四绝缘层145上的第二源极153和第二漏极154。这里,第二半导体层130可以由氧化物半导体形成,但不限于此。
第二半导体层130可以包括中央沟道区以及两侧的源极区和漏极区。第二源极153和第二漏极154可以通过形成在位于第二源极153和第二漏极154下方的绝缘层135和145中的第三接触孔158和第四接触孔159连接到第二半导体层130的源极区和漏极区。
第二层间绝缘层(或第一平坦化层)160可以形成在第二薄膜晶体管TFT2上。
这里,第一绝缘层110、第二绝缘层120、第三绝缘层135和第四绝缘层145可以由诸如氮化硅或氧化硅的无机绝缘材料制成,但不限于此。
此外,第一层间绝缘层125和第二层间绝缘层160可以由诸如光丙烯酸或苯并环丁烯的有机绝缘材料制成,但不限于此。
连接电极162可以形成在第二层间绝缘层160上。连接电极162可以通过形成在第二层间绝缘层160中的接触孔161连接到第一漏极152。
第三层间绝缘层(或第二平坦化层)163可以形成在连接电极162上。第三层间绝缘层163可以由诸如光丙烯酸或苯并环丁烯的有机绝缘材料制成,但不限于此。
发光二极管OD和堤层165可以形成在第三层间绝缘层163上。
发光二极管OD可以包括阳极(或第一电极)171、发光层172和阴极(或第二电极)173。
阳极171可以通过形成在第三层间绝缘层163中的接触孔164连接到连接电极162。
堤层165可以沿着像素P的边界设置,并且可以形成为覆盖阳极171的边缘。发光层172可以形成在通过堤层165的开口暴露的阳极171上。
阴极173可以形成在发光层172上,并且可以被施加有低电位驱动电压(图1和图3的EVSS)。
封装层180可以形成在阴极173上。封装层180可以包括至少一个无机封装层和至少一个有机封装层,但不限于此。在本发明中,将依次层叠第一封装层181、第二封装层182和第三封装层183的封装层180的结构作为示例进行描述。
第一封装层181可以形成在其上形成有阴极173的基板101上。第三封装层183可以形成在其上形成有第二封装层182的基板101上,并且可以被配置为与第一封装层181一起包围第二封装层182的顶表面、底表面和侧表面。第一封装层181和第三封装层183可以最小化或防止外部水分或氧气渗透到发光二极管OD中。第一封装层181和第三封装层183可以由诸如氮化硅、氧化硅、氮氧化硅或氧化铝的能够低温沉积的无机绝缘材料形成。
第二封装层182可以用作用于减轻由于显示装置(图1的10)的弯曲导致的层间应力的缓冲器,并且可以使层间台阶变平。第二封装层182可以使用例如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂、聚乙烯或碳氧化硅(SiOC)的非光敏有机绝缘材料或者例如光丙烯酸的光敏有机绝缘材料,形成在其上形成有第一封装层181的基板101上,但不限于此。当通过喷墨方法形成第二封装层182时,可以在非显示区域NA中形成堰部DAM,以防止液体形式的第二封装层182扩展到基板101的边缘。堰部DAM可以设置为比第二封装层182更靠近基板101的边缘。堰部DAM可以防止第二封装层182扩展到基板101的最外侧的设置有导电焊盘的焊盘区域中。
堰部DAM被设计为防止第二封装层182的扩展,但是如果在工艺期间第二封装层182被形成为超过堰部DAM的高度,则作为有机层的第二封装层182可能暴露于外部,因此水分等可能易于渗透到发光元件中。为了防止这种情况,可以形成至少10个以上的堰部DAM。
堰部DAM可以与第一层间绝缘层125、第二层间绝缘层160和第三层间绝缘层163同时形成。当形成第一层间绝缘层125时,可以一起形成堰部DAM的下层,并且当形成第二层间绝缘层160和第三层间绝缘层163时,一起形成堰部DAM的上层,使得堰部DAM可以形成为三层层叠结构。作为另一示例,堰部DAM可以由第一层间绝缘层125、第二层间绝缘层160和第三层间绝缘层163中的一个或两个形成。
因此,堰部DAM可以由与第一层间绝缘层125、第二层间绝缘层160和第三层间绝缘层163相同的材料形成,但不限于此。
堰部DAM可以形成为与低电位驱动电源线VSS重叠。例如,低电位驱动电源线VSS可以形成在非显示区域NA中的堰部DAM所在的区域的下层。
低电位驱动电源线VSS和以面板内栅极(GIP)结构配置的栅极驱动部300可以形成为围绕显示面板100的外围,并且低电位驱动电源线VSS可以位于栅极驱动部300的外侧。此外,低电位驱动电源线VSS可以连接到阴极173以供应低电位驱动电压(图3的EVSS)。栅极驱动部300被简单地示出在平面图和剖面图中,但是可以具有与显示区域AA中的第一薄膜晶体管TFT1和/或第二薄膜晶体管TFT2相同的结构。
触摸层190可以设置在封装层180上。在触摸层190中,触摸缓冲层191可以位于包括触摸电极连接线192和194以及触摸电极195和196的触摸传感器金属与发光二极管OD的阴极173之间。
触摸缓冲层191可以防止在设置在触摸缓冲层191上的触摸传感器金属的制造工艺期间使用的化学溶液(例如,显影剂、蚀刻剂等)或来自外部的水分渗透到包含有机材料的发光层172中。因此,触摸缓冲层191可以防止对易受化学溶液或水分影响的发光层172的损害。
根据基于互电容的触摸传感器结构,触摸电极195和196可以设置在触摸缓冲层191上,并且触摸电极195和196可以设置为彼此交叉。
触摸电极连接线192和194可以电连接触摸电极195和196。触摸电极连接线192和194以及触摸电极195和196可以位于不同的层并且触摸绝缘层193插设在它们之间。
触摸电极连接线192和194的至少一部分可以布置为与堤层165重叠,从而防止孔径比的降低。
同时,触摸电极195和196可以通过触摸电极连接线192的一部分电连接到触摸驱动电路(未示出),其中,触摸电极连接线192沿着封装层180的顶表面和侧表面以及堰部DAM的顶表面和侧表面延伸并连接到触摸焊盘198。
触摸电极连接线192的该一部分可以从触摸驱动电路接收触摸驱动信号并将其发送到触摸电极195和196,并且可以将来自触摸电极195和196的触摸感测信号发送到触摸驱动电路。
触摸保护层197可以设置在触摸电极195和196上。在附图中,触摸保护层197被示出为设置在触摸电极195和196上,但不限于此,并且触摸保护层197可以在堰部DAM之前或之后延伸,以设置在触摸电极连接线192上。
此外,滤色器(未示出)可以设置在封装层180上方。滤色器可以位于触摸层190上,或者位于封装层180与触摸层190之间。
在下文中,当在根据本发明的实施例的多频模式下驱动时,例如,当在沿着扫描方向从高频驱动改变为低频驱动的多频模式下驱动时,能够向位于作为高频驱动区域的第一区域A1的边界AB附近的水平线(或扫描线)提供正常扫描信号的驱动结构和方法被详细描述。
图6是示意性地示出根据本发明的实施例的发光显示装置的显示面板和第一扫描驱动部的图。图7是示意性地示出根据本发明的实施例的第一扫描驱动部的配置的示例的电路图。图8是示意性地示出根据本发明的实施例的多频模式驱动中的第一区域和第二区域的刷新工作和跳过工作的图。
参照图6和图7,本实施例的显示面板100的显示区域AA可以包括当在多频模式下驱动时可以以分离的频率单独驱动的第一区域A1和第二区域A2。
可以沿着扫描方向布置第一区域A1和第二区域A2。例如,第一区域A1可以被限定在显示区域AA的上部作为在先扫描区域,第二区域A2可以被限定在显示区域AA的下部作为在后扫描区域。
同时,在该实施例中,为了便于说明,以第一区域A1与第二区域A2之间的边界AB被设定在显示区域AA的连接到第n+4第一扫描线SCL1(n+4)的水平线(例如,第2n+7水平线和第2n+8水平线)与显示区域AA的连接到第n+5第一扫描线SCL1(n+5)的水平线(例如,第2n+9水平线和第2n+10水平线)之间的情况为例。
在第一区域A1和第二区域A2中的每一个中,多个像素P可以沿着每条水平线布置。如上所述,对于每个像素P的结构,可以参考图3。在图6中,位于第2n-1水平线至第2n+10水平线上的像素P分别用P(2n-1)至P(2n+10)表示。
同时,在该实施例中,以作为两条相邻水平线的奇数水平线和偶数水平线(例如,第2n-1水平线和第2n水平线)共用第一扫描信号SC1(n)的情况为例。换句话说,以奇数水平线和偶数水平线(例如,第2n-1水平线和第2n水平线)共同连接到对应的第n第一扫描线SCL1(n)的情况为例。
如上所述,显示面板100的非显示区域NA可以包括向第一扫描线SCL1依次输出第一扫描信号SC1的第一扫描驱动部321。
第一扫描驱动部321可以包括与布置在显示区域AA中的多条第一扫描线SCL1分别对应并输出各个第一扫描信号SC1的多个扫描级(或多个第一扫描级)SS。例如,参照图6,第n扫描级SS(n)至第n+5扫描级SS(n+5)分别连接到第n第一扫描线SCL1(n)至第n+5第一扫描线SCL1(n+5)并分别输出第n第一扫描信号SC1(n)至第n+5第一扫描信号SC1(n+5)。
每个扫描级SS可以接收之前的扫描级SS的输出信号,例如,之前的第一扫描信号SC1。响应于向其输入的对应的扫描时钟SCLK,每个扫描级SS可以将之前的第一扫描信号SC1移位扫描时钟SCLK的脉冲宽度并将其输出。
相对于与每个扫描级SS对应的扫描时钟SCLK,例如,奇数扫描时钟SCLK_O1或SCLK_O2可以被输入到奇数扫描极(例如,SS(n+1)、SS(n+3)和SS(n+5))。相位(或时序)与奇数扫描时钟SCLK_O1和SCLK_O2不同的偶数扫描时钟SCLK_E可以被输入到偶数扫描级(例如,SS(n)、SS(n+2)和SS(n+4))。
在该实施例中,可以使用两个奇数扫描时钟SCLK_O1和SCLK_O2。例如,可以使用具有相同相位(或时序)的时钟脉冲的奇数第一扫描时钟SCLK_O1和奇数第二扫描时钟SCLK_O2。
在这点上,对于奇数级SS(n+1)、SS(n+3)和SS(n+5),可以交替地输入奇数第一扫描时钟SCLK_O1和奇数第二扫描时钟SCLK_O2。例如,奇数第一扫描时钟SCLK_O1可以被输入到第n-+-1扫描级SS(n+1),奇数第二扫描时钟SCLK_O2可以被输入到第n+3扫描级SS(n+3),奇数第一扫描时钟SCLK_O1可以被输入到第n+5扫描级SS(n+5)。
用于发送奇数第一扫描时钟SCLK_O1和奇数第二扫描时钟SCLK_O2以及偶数扫描时钟SCLK_E的奇数第一扫描时钟线CL_O1和奇数第二扫描时钟线CL_O2以及偶数扫描时钟线CL_E可以形成在显示面板100的非显示区域NA中。
参照图7描述如上所述的输出第一扫描信号SC1的扫描级SS的配置。在图7中,为了便于说明,以偶数扫描时钟SCLK_E被输入为移位时钟的第n级SS(n)的配置为例。
参照图7,例如,第一扫描驱动部321的每个级SS(n)可以包括输出对应的扫描信号SC1(n)的输出部OC和控制输出部OC的输出工作的控制部CCP。
在这点上,例如,输出部OC可以包括上拉晶体管(或Q晶体管)T11、下拉晶体管(或QB晶体管)T12、Q电容器(CB)和QB电容器(CQB)。
例如,控制部CCP可以包括传输晶体管TA、第八晶体管(或第一晶体管)T13、第九晶体管(或第二晶体管)T14、第十晶体管(或第三晶体管)T15、第十一晶体管(或第四晶体管)T16和导通电容器C1。
这里,级SS(n)的晶体管T11至T16和TA中的每一个可以是P型晶体管或N型晶体管。在图7的实施例中,为了便于说明,以级SS(n)的晶体管T11至T16和TA都是P型晶体管为例。然而,本发明不限于此,晶体管T11至T16和TA的全部或部分可以是P型晶体管或N型晶体管。此外,级SS(n)的晶体管T11至T16和TA中的每一个可以是氧化物晶体管或多晶硅晶体管。例如,在使用N型晶体管的情况下,N型晶体管可以是氧化物晶体管,并且在使用P型晶体管的情况下,P型晶体管可以是多晶硅晶体管,但不限于此。
同时,图7中的第一扫描驱动部321的级SS(n)的电路结构可以应用为第二扫描驱动部至第四扫描驱动部(图2的322至324)和发光控制驱动部(图2的310)的级的电路结构,但不限于此。可选地,第二扫描驱动器至第四扫描驱动器和发光控制驱动部中的至少一个的级的电路结构可以具有与第一扫描驱动部321的级SS(n)的电路结构不同的结构。
控制部OC的上拉晶体管T11可以响应于与上拉晶体管T11的栅极连接的Q节点的信号而上拉级SS(n)的输出端子(或输出节点)NO,并且下拉晶体管T12可以响应于与下拉晶体管T12的栅极连接的QB节点的信号下拉输出端子NO。
例如,上拉晶体管T11的第一电极(或漏极)可以接收栅极低电压VGL,并且上拉晶体管T11的第二电极(或源极)可以连接到扫描级SS(n)的输出端子NO。下拉晶体管T12的第一电极可以连接到输出端子NO,并且下拉晶体管T12的第二电极可以接收栅极高电压VGH。
传输晶体管TA可以响应于栅极低电压VGL将Q2节点的电荷转移到Q节点。例如,传输晶体管TA的栅极可以被施加有栅极低电压VGL,传输晶体管TA的第一电极可以连接到Q节点,并且传输晶体管TA的第二电极可以连接到Q2节点。
第八晶体管T13可以响应于对应的扫描时钟SCLK_E向Q2节点提供作为前一扫描级的输出信号的前一第一扫描信号SC(n-1)。例如,第八晶体管T13的栅极可以接收对应的扫描时钟SCLK_E,第八晶体管T13的第一电极可以连接到Q2节点,并且第八晶体管T13的第二电极可以接收第一扫描信号SC(n-1)。
第九晶体管T14可以响应于前一第一扫描信号SC(n-1)将栅极高电压VGH发送到Q1节点。例如,第九晶体管T14的栅极可以接收第一扫描信号SC(n-1),第九晶体管T14的第一电极可以连接到Q1节点,并且第九晶体管T14的第二电极可以接收栅极高电压VGH。
第十晶体管T15可以响应于Q1节点的电压向QB节点提供扫描时钟SCLK_E。例如,第十晶体管T15的栅极可以连接到Q1节点,第十晶体管T15的第一电极可以接收扫描时钟SCLK_E,并且第十晶体管T15的第二电极可以连接到QB节点。
第十一晶体管T16可以响应于Q2节点的电压将栅极高电压VGH发送到QB节点。例如,第十一晶体管T16的栅极可以连接到Q2节点,第十一晶体管T16的第一电极可以连接到QB节点,并且第十一晶体管T16的第二电极可以接收栅极高电压VGH。
Q电容器CB可以耦合在Q节点与输出端子NO之间,QB电容器CQB可以耦合在QB节点与栅极高电压VGH之间,并且导通电容器C1可以耦合在扫描时钟SCLK_E与Q1节点之间。
如上所述配置的扫描级SS(n)可以根据对应的扫描时钟SCLK_E对前一第一扫描信号SC1进行移位,并将其输出到对应的第一扫描线SCL1(n)。
参照图8描述本实施例的多频模式驱动。在图8中,为了便于说明,以作为第一区域A1的驱动频率的第一频率f1是例如120Hz的高频并且作为第二区域A2的驱动频率的第二频率f2是例如60Hz的低频的情况为例。
在这种情况下,可以根据作为高频区域的第一区域A1的第一频率f1来设定显示面板100的驱动帧(或帧)F的数量。例如,可以设定显示面板100的驱动帧(或帧)F的数量。对应于120Hz的第一频率f1,可以针对显示面板100每秒设置120个驱动帧F。
在这种情况下,例如,第一区域A1在每个驱动帧F被供应有数据电压,使得显示的图像可以被刷新(或更新)。在这点上,例如,在第一驱动帧F(1)至第四驱动帧F(4)中的每一个中,第一区域A1可以执行图像刷新工作。因此,可以在每一帧F向第一区域A1施加第一扫描信号SC1。
因此,从第一区域A1的角度来看,显示面板100的每个驱动帧F可以是第一区域A1的刷新帧。
同时,由于可以以作为低频的第二频率f2驱动第二区域A2,所以可以在显示面板100的驱动帧F中的具有根据第二频率f2的刷新时段的一些驱动帧F中执行刷新工作,并且可以在第二频率f2的刷新驱动帧之间的剩余驱动帧中跳过刷新工作。
例如,在第一驱动帧F(1)和第三驱动帧F(3)中,第二区域A2可以与第一区域A1一起执行图像刷新工作。在第二驱动帧F(2)和第四驱动帧F(4)中的每一个中,与第一区域A1不同,第二区域A2可以跳过(或关闭)图像刷新工作。因此,在第二区域A2中,第一扫描信号SC1的输出(更具体地,扫描脉冲的输出)可以在根据第二频率f2执行刷新的驱动帧F(1)和F(3)中开启,并且第一扫描信号SC1的输出(更具体地,扫描脉冲的输出)可以在执行刷新跳过的驱动帧F(2)和F(4)中关闭(或停止或跳过)。
因此,从第二区域A2的角度来看,刷新率可以被改变为低频,使得一些驱动帧F(1)和F(3)可以变为刷新帧,而剩余的驱动帧F(2)和F(4)可以变为跳过帧。
总之,因为第一区域A1和第二区域A2两者都被刷新,从而在显示面板100的驱动帧(F:F(1)至F(4))中,低频第二区域A2被刷新的驱动帧F(1)和F(3)可以被称为刷新驱动帧Fr。
同时,因为第一区域A1被刷新而第二区域A2的刷新被跳过,低频第二区域A2被刷新的驱动帧F(2)和F(4)可以被称为刷新/跳过驱动帧Fr/s。
在第一区域A1和第二区域A2一起被刷新的刷新驱动帧Fr中,可以如在正常模式驱动中一样沿着整个显示面板100的扫描方向依次输出第一扫描信号SC1。
同时,与正常模式驱动(刷新驱动帧(Fr))不同,在将第一区域A1和第二区域A2分成刷新/跳过工作的刷新/跳过驱动帧Fr/s中,可以向显示面板100的第一区域A1依次输出第一扫描信号SC1,并且可以停止向第二区域A2输出第一扫描信号SC1。
进一步参照图9,描述在刷新/跳过驱动帧Fr/s中用于第一区域A1和第二区域A2的第一扫描信号SC1的输出被分成开/关状态的驱动。
图9是示出根据本发明的实施例的在多频模式下的刷新/跳过驱动帧中用于第一区域和第二区域中的每一个的第一扫描信号的输出打开/关闭工作的时序图。
参照图9以及图6至图8,如上所述,第一扫描驱动部321的每个扫描级SS可以根据对应的扫描时钟SCLK移位并输出前一第一扫描信号SC1。
例如,作为奇数扫描级的第n+1扫描级SS(n+1)可以接收第n级SS(n)的第一扫描信号SC1(n),并且响应于对应的奇数第一扫描时钟SCLK_O1,可以输出第n+1第一扫描信号SC1(n+1)。
在这点上,例如,在第n+1扫描级SS(n+1)中,第n+1第一扫描信号SC1(n+1)的扫描脉冲(或高压扫描脉冲)的输出可以在与第n第一扫描信号SC1(n)的扫描脉冲对应的奇数第一扫描时钟SCLK_O1的高电平(或截止电平)时钟脉冲CP_O(例如,第i时钟脉冲CP_O(i))切换(或改变)到低电平(或导通电平)(或时钟脉冲CP_O(i)的下降沿)时的点开始。此外,第n+1第一扫描信号SC1(n+1)的扫描脉冲的输出可以在下一个第i+1时钟脉冲CP_O(i+1)的电平转变点结束。换句话说,第n+1第一扫描信号SC1(n+1)的扫描脉冲的输出可以由与第n第一扫描信号SC1(n)的扫描脉冲的前一半重叠(或对应)的第i时钟脉冲CP_O(i)开始,并且第n+1第一扫描信号SC1(n+1)的扫描脉冲的输出可以由第i+1时钟脉冲CP_O(i+1)结束。
如此,第n+1扫描级SS(n+1)可以使用奇数第一扫描时钟SCLK_O1的两个连续时钟脉冲CP_O(i)和CP_O(i+1)来产生并输出第n+1第一扫描信号SC1(n+1)。
以这种方式产生的第一扫描信号SC1(n+1)的扫描脉冲的宽度Ws可以取决于对应的奇数第一扫描时钟SCLK_O1的时钟脉冲CP_O的时段。例如,扫描脉冲的宽度Ws可以是显示面板100的每条水平线的水平时段(H)的四倍,但不限于此。
同时,在该实施例中,以每个第一扫描信号SC1由显示面板100的两条水平线共用的情况为例,因此每个第一扫描信号SC1的扫描脉冲的宽度Ws可以对应于四个水平时段(4H)。
与以上类似,作为偶数扫描级的第n+2扫描级SS(n+2)可以接收第n+1扫描级SS(n+1)的第一扫描信号SC1(n+1),并且响应于对应的偶数扫描时钟SCLK_E,可以输出第n+2第一扫描信号SC1(n+2)。换句话说,第n+2扫描级SS(n+2)可以使用偶数扫描时钟SCLK_E的两个连续时钟脉冲CP_E,例如,第i时钟脉冲CP_E(i)和第i+1时钟脉冲CP_E(i+1),来产生并输出第n+2第一扫描信号SC1(n+2)。
接下来,第n+3扫描级SS(n+3)可以接收第n+2扫描级SS(n+2)的第一扫描信号SC1(n+2),并且响应于对应的奇数第二扫描时钟SCLK_O2,可以输出第n+3第一扫描信号SC1(n+3)。换句话说,第n+3扫描级SS(n+3)可以使用奇数第二扫描时钟SCLK_O2的两个连续时钟脉冲,例如,第i+1时钟脉冲CP_O(i+1)和第i+2时钟脉冲CP_O(i+2),来产生并输出第n+3第一扫描信号SC1(n+3)。
接下来,第n+4扫描级SS(n+4)可以接收第n+3扫描级SS(n+3)的第一扫描信号SC1(n+3),并且响应于对应的偶数扫描时钟SCLK_E,可以输出第n+4第一扫描信号SC1(n+4)。换句话说,第n+4扫描级SS(n+4)可以使用偶数扫描时钟SCLK_E的两个连续时钟脉冲(例如,第i+1时钟脉冲CP_E(i+1)和第i+2时钟脉冲CP_E(i+2)),来产生并输出第n+4第一扫描信号SC1(n+4)。
通过上述处理,可以产生具有正常扫描脉冲宽度Ws的第一扫描信号SC1,直到作为以高频驱动的第一区域A1的最后一条第一扫描线SCL1的第n+4第一扫描线SCL1(n+4),并且可以将这些第一扫描信号SC1依次输出到第一区域A1的第一扫描线SCL1。
接下来,作为奇数扫描级的第n+5扫描级SS(n+5)可以接收第n+4扫描级SS(n+4)的第一扫描信号SC1(n+4),其中,第n+5扫描级SS(n+5)连接到作为在第二区域A2中首先被扫描的第一扫描线SCL1的第n+5第一扫描线SCL1(n+5)。此外,第n+5扫描级SS(n+5)可以接收对应的奇数第一扫描时钟SCLK_O1。
此时,关于与第n+5扫描级SS(n+5)对应的奇数第一扫描时钟SCLK_O1,在正常模式或多频模式下的刷新驱动帧期间用作开启第n+5扫描级SS(n+5)的扫描脉冲输出的时钟脉冲的第i+2时钟脉冲CP_O(i+2)可以在多频模式下的刷新/跳过驱动帧期间处于跳过(或关闭、省略或去除)状态。
因此,第n+5扫描级SS(n+5)的扫描脉冲输出可以关闭,并且第n+5扫描级SS(n+5)的第n+5第一扫描信号SC1(n+5)可以在没有扫描脉冲的情况下继续处于低电压VGL。
换句话说,从第n+5扫描级SS(n+5)的角度来看,可以从奇数第一扫描时钟SCLK_O1跳过(或去除)第i+2时钟脉冲CP_O(i+2),因此紧接在第i+1时钟脉冲CP_O(i+1)之后的时钟脉冲可以变为第i+3时钟脉冲CP_O(i+3)。
由于省略了与输入到第n+5扫描级SS(n+5)的第n+4第一扫描信号SC1(n+4)的扫描脉冲对应的第i+2时钟脉冲CP_O(i+2),第n+5扫描级SS(n+5)可以不执行扫描脉冲的移位工作,根据第i+1时钟脉冲CP_O(i+1)输出的低电压VGL可以维持直到第i+3时钟脉冲CP_O(i+3)为止。
如此,由于跳过奇数第一扫描时钟SCLK_O1中确定扫描脉冲输出的时钟脉冲,第n+5扫描级SS(n+5)可以不对第n+4第一扫描信号SC1(n+4)的扫描脉冲进行移位,使得第n+5第一扫描信号SC1(n+5)可以在没有扫描脉冲的情况下持续保持低电压VGL。
因此,关于作为在第二区域A2中首先开启的第一扫描线SCL1的第n+5第一扫描线SCL1(n+5),与其连接的第n+5扫描级SS(n+5)可以关闭第n+5第一扫描信号SC1(n+5)的输出,更具体地,关闭扫描脉冲的输出。
因此,位于第n+5扫描级SS(n+5)之后的第n+6扫描级可以接收保持在低电压VGL的第n+5第一扫描信号SC1,并且响应于对应的偶数扫描时钟SCLK_O,可以输出在没有扫描脉冲的情况下连续保持低电压VGL的第n+6第一扫描信号。
以这种方式,位于第二区域A2中的第n+7扫描级至最后一个扫描级中的每一个都可以接收保持在低电压VGL的前一第一扫描信号SC1,并且响应于对应的奇数第一扫描时钟SCLK_O1或奇数第二扫描时钟SCLK_O2,或者偶数扫描时钟SCLK_E,可以输出在没有扫描脉冲的情况下连续保持低电压VGL的第一扫描信号SC1。
通过上述处理,能够关闭第一扫描信号SC1的输出,更具体地,能够关闭向位于以低频驱动的第二区域A1中的第一扫描线SCL1输出扫描脉冲。
如上所述,根据本实施例,在能够在多频模式下驱动的发光显示装置10中,关于将施加到像素P的采样晶体管(图3的T1)的第一扫描信号SC1进行移位的扫描时钟SCLK,奇数扫描时钟SLCK_O可以被分成奇数第一扫描时钟SCLK_O1和奇数第二扫描时钟SCLK_O2,并且奇数第一扫描时钟SCLK_O1和奇数第二扫描时钟SCLK_O2可以被交替地提供给奇数扫描级(例如,SS(n+1)至SS(n+5))。
因此,当在多频模式下驱动时,在高频第一区域A1被刷新并且低频第二区域A2的刷新被跳过的刷新/跳过驱动帧中,对于奇数扫描时钟SCLK_O(例如,提供给与第n+5第一扫描线SCL1(n+5)连接的第n+5扫描级SS(n+5)的第一扫描时钟SCLK_O1,该第n+5扫描线SCL1(n+5)是在第二区域A2中首先开启的第一扫描线SCL1),可以跳过与第一区域A1与第二区域A2之间的第一扫描信号的输出转变时序对应的(或者与第一区域A1的最后一个第一扫描信号的输出时序对应的)时钟脉冲CP_O(i+2)。
因此,正常脉冲宽度Ws的第一扫描信号SC1也可以被产生并施加到位于第一区域A1与第二区域A2之间的边界AB附近的第一区域A1的第一扫描线SCL1。
因此,数据电压Vdata可以正常充入在位于边界AB附近的第一区域A1中的像素P中,使得像素呈现正常亮度。因此,可以减轻这样的现象:当使用一个奇数扫描时钟时,第一扫描信号的脉冲宽度被缩短并且数据电压未被正常充入,从而出现异常亮度变化(例如,亮度增加)。因此,可以提高图像质量。
参照图10描述使用一个奇数扫描时钟的比较例。
图10是示出根据比较例的在多频率模式下的刷新/跳过驱动帧中用于第一区域和第二区域中的每一个的第一扫描信号的输出打开/关闭工作的时序图。
参照图10以及图9,与上述实施例相比,在比较例的情况下,一个(或单个)扫描时钟SCLK_O被用作奇数扫描时钟SCLK_O。
由于使用一个奇数扫描时钟SCLK_O,在多频模式的刷新/跳过驱动帧期间,奇数扫描时钟SCLK_O具有与本实施例的奇数第一扫描时钟(图9的SCLK_O1)相同的波形,以关闭扫描脉冲向第二区域A2的输出。
在这点上,与实施例不同,在比较例中,由于仅使用一个奇数扫描时钟SCLK_O,因此跳过与第一区域A1与第二区域A2之间的第一扫描信号的输出转变时序对应的奇数扫描时钟SCLK_O的时钟脉冲,即,与作为第一区域A1的最后一个第一扫描信号的第n+4第一扫描信号SC(n+4)的输出时序对应的奇数扫描时钟SCLK_O的时钟脉冲。
在这种情况下,与第一区域A1的第n+3第一扫描线SCL1(n+3)连接的第n+3级SS(n+3)接收第n+2级SS(n+2)的第一扫描信号SC1(n+2),并响应于奇数扫描时钟SCLK_O输出第n+3第一扫描信号SC1(n+3)。
此时,由于第i+2时钟脉冲CP_O(i+2)被跳过并且在奇数扫描时钟SCLK_O中不存在,因此第n+3扫描级SS(n+3)的第n+3第一扫描信号SC1(n+3)的扫描脉冲PP的结束时刻基本上与第n+2第一扫描信号SC1(n+2)的扫描脉冲的结束时刻相同。
换言之,由于第i+2时钟脉冲CP_O(i+2)被跳过并且在奇数扫描时钟SCLK_O中不存在,第n+3第一扫描信号SC1(n+3)的扫描脉冲PP开始于转变到第i+2时钟脉冲CP_O(i+2)的低电平的转变点,并且结束于第n+2第一扫描信号SC1(n+2)的扫描脉冲的结束点。
因此,第n+3第一扫描信号SC1(n+3)的扫描脉冲PP的宽度Wsh与图9的实施例相比,基本上被缩短大约一半。
因此,布置在作为与第n+3第一扫描线SCL(n+3)连接的水平线的第2n+5水平线和第2n+6水平线上的像素P基本上没有正常地充入数据电压。
例如,通过缩短第n+3第一扫描信号SC1(n+3)的扫描脉冲PP的宽度Wsh,被施加第一扫描信号SC1(n+3)的采样晶体管(图3的T1)异常地提前截止。结果,在数据采样时段(图4的Ts2),当数据电压(图3的Vdata)通过采样晶体管被充入到驱动晶体管(图3的DT)时,采样晶体管截止,并且数据电压不能正常的充入。
因此,由于异常的数据电压充入工作,出现异常的亮度变化,诸如表现出高于期望亮度的亮度,从而使图像质量劣化。
此外,由于第n+3第一扫描信号SC1(n+3)的扫描脉冲PP的宽度Wsh如上所述变得更短,因此不会产生通过使第n+3第一扫描信号SC1(n+3)移位而输出的第n+4第一扫描信号SC1(n+4)的扫描脉冲。
在这点上,与位于第一区域A1的端部的第n+4第一扫描线SCL1(n+4)连接的第n+4扫描级SS(n+4)接收第n+3扫描级SS(n+2)的异常第一扫描信号SC1(n+3),并且响应于偶数扫描时钟SCLK_E输出第n+4第一扫描信号SC1(n+4)。
此时,如上所述,第n+3第一扫描信号SC1(n+3)的扫描脉冲PP的宽度Wsh变得更短。
因此,在用于产生第n+4第一扫描信号SC1(n+4)的偶数扫描时钟SCLK_E的第i+1时钟脉冲CP_E(i+1)切换到低电平的点处,第n+3第一扫描信号SC1(n+3)的扫描脉冲PP结束。
因此,第n+4扫描级SS(n+4)基本上不能产生第n+4第一扫描信号SC1(n+4)的扫描脉冲,使得第n+4第一扫描信号SC1(n+4)在基本上没有任何扫描脉冲的情况下持续保持低电压VGL。
因此,布置在作为与第n+4第一扫描线SCL(n+4)连接的水平线的第2n+7水平线和第2n+8水平线上的像素P,基本上没有正常地充入数据电压。因此,由于异常的数据电压充入工作,可能发生异常的亮度变化,诸如表现出高于期望亮度的亮度,从而使图像质量劣化。
如上所述,在比较例中,当使用一个奇数扫描时钟SCLK_O时,异常的第一扫描信号SC1(n+3)和SC1(n+4)被输出到位于第一区域A1与第二区域A2之间的边界AB附近的第一区域A1的第一扫描线SCL1(n+3)和SCL1(n+4)。在这种情况下,与第一扫描线SCL1(n+3)和SCL1(n+4)连接的像素P的数据电压未被正常充入,引起异常亮度改变,导致图像质量劣化。
另一方面,根据上述实施例,奇数扫描时钟SCLK_O可以划分成两个,以产生具有基本相同相位的奇数第一扫描时钟SCLK_O1和奇数第二扫描时钟SCLK_O2,其可以被交替地提供给奇数扫描级(例如,SS(n+1)至SS(n+5))。
因此,当在多频模式下驱动时,在高频第一区域A1被刷新并且低频第二区域A2跳过刷新的刷新/跳过驱动帧中,对于输入到驱动第二区域A2中首先开始的第一扫描线SCL1(n+5)的扫描级SS(n+5)的奇数第一扫描时钟SCLK_O1,跳过与频率转变时序对应的时钟脉冲CP_O(i+2)。此外,对于输入到驱动高频第一区域A1的最后一条奇数第一扫描线SCL1(n+3)的扫描级SS(n+3)的奇数第二扫描时钟SCLK_O2,如同在正常模式工作或多模式工作期间的刷新驱动帧中一样,使用没有时钟脉冲被跳过的正常扫描时钟。
因此,具有正常脉冲宽度Ws的第一扫描信号SC1(n+3)和SC1(n+4)可以被提供给位于高频驱动区域A1与低频驱动区域A2之间的边界AB附近的高频驱动区域A1的第一扫描线SCL1(n+3)和SCL1(n+4)。
因此,数据电压可以被正常充入到位于边界AB附近的高频驱动区域A1中的像素P,使像素表现正常亮度。因此,可以减轻这样的现象:当使用一个奇数扫描时钟SCLK_O时,第一扫描信号的脉冲宽度被缩短并且数据电压不被正常充入,因此出现异常亮度改变(例如,亮度增加)的现象。结果,可以提高图像质量。
此外,在多频模式下,在低频驱动区域中的一些驱动帧期间关闭刷新工作,从而可以实现低功率驱动。
结果,根据该实施例,能够在实现低功率驱动的同时,通过减轻在驱动频率转变的区域之间的边界附近的异常亮度变化,来提高图像质量。
对于本领域技术人员来说将显而易见的是,在不脱离本发明的精神或范围的情况下,可以在本发明中进行各种修改和变化。因此,本发明旨在涵盖本发明的修改和变化,只要它们在所附权利要求及其等同物的范围内。

Claims (21)

1.一种发光显示装置,包括:
显示面板,在所述显示面板中,限定有布置多个像素的显示区域,所述显示区域包括第一区域和第二区域;
多条第一扫描线,分别向设置在所述第一区域和所述第二区域中的每一个中的像素发送第一扫描信号;以及
第一栅极驱动部,包括分别连接到所述多条第一扫描线的多个扫描级,
其中,所述第一区域和所述第二区域沿着所述多条第一扫描线的扫描方向布置,
其中,所述多个扫描级中的每一个接收前一扫描级的第一扫描信号的输出,所述多个扫描级中的奇数扫描级交替地接收奇数第一扫描时钟和奇数第二扫描时钟,并且所述多个扫描级中的偶数扫描级接收偶数扫描时钟,
其中,在以比所述第二区域高的频率驱动所述第一区域的多频模式下,
所述奇数第一扫描时钟被提供给与所述第二区域的起始处的第n+5第一扫描线连接的第n+5扫描级,
所述偶数扫描时钟被提供给与所述第一区域的结束处的第n+4第一扫描线连接的第n+4扫描级,并且
所述奇数第二扫描时钟被提供给与所述第一区域的第n+3第一扫描线连接的第n+3扫描级,并且
其中,在所述多频模式下,在所述第一区域被刷新并且所述第二区域的刷新被跳过的驱动帧期间,所述奇数第一扫描时钟被配置为使得所述奇数第一扫描时钟的与所述第n+4第一扫描线的第一扫描信号的扫描脉冲对应的第i+2时钟脉冲被省略。
2.根据权利要求1所述的发光显示装置,其中,在所述多频模式下,在所述第一区域被刷新并且所述第二区域的刷新被跳过的所述驱动帧期间,所述奇数第二扫描时钟具有所述第i+2时钟脉冲。
3.根据权利要求1所述的发光显示装置,其中,在所述多频模式下,在所述第一区域被刷新并且所述第二区域的刷新被跳过的所述驱动帧期间,
所述奇数第二扫描时钟具有分别紧接在所述第i+2时钟脉冲之前和之后的第i+1时钟脉冲和第i+3时钟脉冲,并且
所述奇数第一扫描时钟具有紧接在所述第i+1时钟脉冲之后的所述第i+3时钟脉冲。
4.根据权利要求1所述的发光显示装置,其中,在所述多频模式下,在所述第一区域和所述第二区域被刷新的驱动帧期间,所述奇数第一扫描时钟具有所述第i+2时钟脉冲。
5.根据权利要求1所述的发光显示装置,其中,响应于所述偶数扫描时钟,所述第n+4扫描级将从所述第n+3扫描级输出的第n+3第一扫描信号移位以输出第n+4第一扫描信号,并且
其中,响应于所述奇数第二扫描时钟,所述第n+3扫描级将从第n+2扫描级输出的第n+2第一扫描信号移位以输出所述第n+3第一扫描信号。
6.根据权利要求1所述的发光显示装置,还包括:发光二极管、驱动晶体管和采样晶体管,设置在所述像素中的每一个中,所述驱动晶体管向所述发光二极管提供驱动电流,所述采样晶体管连接在所述驱动晶体管的栅极与第一电极之间,并且
其中,第一扫描线分别向设置在所述第一区域和所述第二区域中的每一个中的像素的采样晶体管发送所述第一扫描信号。
7.根据权利要求6所述的发光显示装置,其中,所述像素包括数据供应晶体管,所述数据供应晶体管包括连接到所述驱动晶体管的第二电极的第一电极、连接到数据线的第二电极以及接收第二扫描信号的栅极。
8.根据权利要求6所述的发光显示装置,其中,所述扫描级中的每一个包括:
上拉晶体管,包括连接到Q节点的栅极、接收导通电压的第一电极和连接到与所述第一扫描线连接的输出端子的第二电极;
下拉晶体管,包括连接到QB节点的栅极、连接到所述输出端子的第一电极以及接收截止电压的第二电极;
传输晶体管,连接在所述Q节点与Q2节点之间,并且包括接收所述导通电压的栅极;
第一晶体管,包括连接到所述Q2节点的第一电极、接收所述前一扫描级的所述第一扫描信号的第二电极以及接收与所述扫描级对应的扫描时钟的栅极;
第二晶体管,包括连接到Q1节点的第一电极、接收所述截止电压的第二电极以及接收所述前一扫描级的所述第一扫描信号的栅极;
第三晶体管,包括接收与所述扫描级对应的所述扫描时钟的第一电极、连接到所述QB节点的第二电极以及连接到所述Q1节点的栅极;
第四晶体管,包括连接到所述QB节点的第一电极、接收所述截止电压的第二电极以及连接到所述Q2节点的栅极;以及
导通电容器,耦合在与所述扫描级对应的所述扫描时钟与所述Q1节点之间。
9.根据权利要求1所述的发光显示装置,其中,在以相同频率驱动所述第一区域和所述第二区域的正常模式下,所述奇数第二扫描时钟具有所述第i+2时钟脉冲。
10.根据权利要求1所述的发光显示装置,其中,所述第一栅极驱动部以面板内栅极结构形成在所述显示面板的在所述显示区域外侧的非显示区域中。
11.一种发光显示装置,包括:
显示面板,在所述显示面板中,限定有布置多个像素的显示区域,所述显示区域包括第一区域和第二区域;
第n+3第一扫描线、第n+4第一扫描线以及第n+5第一扫描线,所述第n+3第一扫描线和所述第n+4第一扫描线各自布置在所述第一区域中并连接到对应像素,所述第n+5第一扫描线布置在所述第二区域中并连接到对应像素;以及
第n+3扫描级、第n+4扫描级以及第n+5扫描级,分别连接到所述第n+3第一扫描线、所述第n+4第一扫描线以及所述第n+5第一扫描线并且输出所述第一扫描信号,
其中,所述第n+3扫描级、所述第n+4扫描级以及所述第n+5扫描级中的每一个接收前一扫描级的第一扫描信号,所述第n+3扫描级和所述第n+5扫描级分别接收奇数第一扫描时钟和奇数第二扫描时钟,所述第n+4扫描级接收偶数扫描时钟,并且
其中,在以比所述第二区域高的频率驱动所述第一区域的多频模式下,在所述第一区域被刷新并且所述第二区域的刷新被跳过的驱动帧期间,所述奇数第一扫描时钟被配置为使得所述奇数第一扫描时钟的与所述第n+4第一扫描线的第一扫描信号的扫描脉冲对应的第i+2时钟脉冲被省略。
12.根据权利要求11所述的发光显示装置,其中,在所述多频模式下,在所述第一区域被刷新并且所述第二区域的刷新被跳过的所述驱动帧期间,所述奇数第二扫描时钟具有所述第i+2时钟脉冲。
13.根据权利要求11所述的发光显示装置,其中,在所述多频模式下,在所述第一区域被刷新并且所述第二区域的刷新被跳过的所述驱动帧期间,
所述奇数第二扫描时钟具有分别紧接在所述第i+2时钟脉冲之前和之后的第i+1时钟脉冲和第i+3时钟脉冲,并且
所述奇数第一扫描时钟具有紧接在所述第i+1时钟脉冲之后的所述第i+3时钟脉冲。
14.根据权利要求11所述的发光显示装置,其中,在所述多频模式下,在所述第一区域和所述第二区域被刷新的驱动帧期间,所述奇数第一扫描时钟具有所述第i+2时钟脉冲。
15.根据权利要求11所述的发光显示装置,其中,响应于所述偶数扫描时钟,所述第n+4扫描级将从所述第n+3扫描级输出的第n+3第一扫描信号移位以输出第n+4第一扫描信号,并且
其中,响应于所述奇数第二扫描时钟,所述第n+3扫描级将从第n+2扫描级输出的第n+2第一扫描信号移位以输出所述第n+3第一扫描信号。
16.根据权利要求11所述的发光显示装置,还包括:发光二极管、驱动晶体管以及采样晶体管,设置在所述像素中的每一个中,所述驱动晶体管向所述发光二极管提供驱动电流,所述采样晶体管连接在所述驱动晶体管的栅极与第一电极之间,并且
其中,所述第n+3第一扫描线和所述第n+4第一扫描线连接到对应像素的采样晶体管,所述第n+5第一扫描线连接到对应像素的采样晶体管。
17.根据权利要求16所述的发光显示装置,其中,所述像素包括数据供应晶体管,所述数据供应晶体管包括连接到所述驱动晶体管的第二电极的第一电极、连接到数据线的第二电极以及接收第二扫描信号的栅极。
18.根据权利要求16所述的发光显示装置,其中,所述扫描级中的每一个包括:
上拉晶体管,包括连接到Q节点的栅极、接收导通电压的第一电极以及连接到与所述第一扫描线连接的输出端子的第二电极;
下拉晶体管,包括连接到QB节点的栅极、连接到所述输出端子的第一电极以及接收截止电压的第二电极;
传输晶体管,连接在所述Q节点与Q2节点之间,并且包括接收所述导通电压的栅极;
第一晶体管,包括连接到所述Q2节点的第一电极、接收所述前一扫描级的所述第一扫描信号的第二电极以及接收与所述扫描级对应的扫描时钟的栅极;
第二晶体管,包括连接到Q1节点的第一电极、接收所述截止电压的第二电极以及接收所述前一扫描级的所述第一扫描信号的栅极;
第三晶体管,包括接收与所述扫描级对应的所述扫描时钟的第一电极、连接到所述QB节点的第二电极以及连接到所述Q1节点的栅极;
第四晶体管,包括连接到所述QB节点的第一电极、接收所述截止电压的第二电极以及连接到所述Q2节点的栅极;以及
导通电容器,耦合在与所述扫描级对应的所述扫描时钟与所述Q1节点之间。
19.根据权利要求11所述的发光显示装置,其中,在以相同频率驱动所述第一区域和所述第二区域的正常模式下,所述奇数第二扫描时钟具有所述第i+2时钟脉冲。
20.根据权利要求11所述的发光显示装置,其中,所述第n+3扫描级、所述第n+4扫描级以及所述第n+5扫描级以面板内栅极结构形成在所述显示面板的在所述显示区域外侧的非显示区域中。
21.一种发光显示装置,包括:
显示面板,在所述显示面板中,限定有布置多个像素的显示区域,所述显示区域包括第一区域和第二区域;
多条第一扫描线,分别向设置在所述第一区域和所述第二区域中的每一个中的像素发送第一扫描信号,其中,所述第一区域和所述第二区域沿着所述第一扫描线的扫描方向彼此相邻地布置;以及
多个扫描级,分别连接到所述多条第一扫描线,
其中,所述多个扫描级中的每一个接收前一扫描级的第一扫描信号的输出,所述多个扫描级中的奇数扫描级交替地接收奇数第一扫描时钟和奇数第二扫描时钟,并且所述多个扫描级中的偶数扫描级接收偶数扫描时钟,
其中,在以比所述第二区域高的频率驱动所述第一区域的多频模式下,所述偶数扫描时钟被提供给与提供所述第一区域的最后一个第一扫描信号的第一扫描线连接的扫描级,所述奇数第一扫描时钟被提供给与所述第二区域的第一个第一扫描信号的第一扫描线连接的扫描级,在所述第一区域被刷新并且所述第二区域的刷新被跳过的驱动帧期间,所述奇数第一扫描时钟的与所述第一区域的所述最后一个第一扫描信号的扫描脉冲对应的时钟脉冲被省略。
CN202410134477.2A 2023-01-31 2024-01-31 发光显示装置 Pending CN118430424A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020230012435A KR20240120073A (ko) 2023-01-31 2023-01-31 발광표시장치
KR10-2023-0012435 2023-01-31

Publications (1)

Publication Number Publication Date
CN118430424A true CN118430424A (zh) 2024-08-02

Family

ID=91963810

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410134477.2A Pending CN118430424A (zh) 2023-01-31 2024-01-31 发光显示装置

Country Status (3)

Country Link
US (1) US12175940B2 (zh)
KR (1) KR20240120073A (zh)
CN (1) CN118430424A (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102629873B1 (ko) * 2019-07-26 2024-01-30 삼성디스플레이 주식회사 표시 장치
KR102697934B1 (ko) * 2019-07-29 2024-08-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102697930B1 (ko) * 2019-07-29 2024-08-26 삼성디스플레이 주식회사 표시 장치
KR102707322B1 (ko) * 2019-10-11 2024-09-20 삼성디스플레이 주식회사 스캔 드라이버 및 표시 장치
KR102783105B1 (ko) 2020-08-27 2025-03-20 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Also Published As

Publication number Publication date
US20240257765A1 (en) 2024-08-01
KR20240120073A (ko) 2024-08-07
US12175940B2 (en) 2024-12-24

Similar Documents

Publication Publication Date Title
US11462175B2 (en) Array substrate, display panel and method for driving pixel-driving circuit
US8760443B2 (en) Low-leakage gate lines driving circuit for display device
KR20180061524A (ko) 표시패널과 이를 이용한 전계 발광 표시장치
US20240038123A1 (en) Display device
US12112693B1 (en) Display device with display panel and controller for display panel
CN112669745A (zh) 扫描驱动器和具有该扫描驱动器的显示装置
US12175940B2 (en) Light emitting display device
US20240221664A1 (en) Light emitting display device
US12087233B2 (en) Display device
US20240290281A1 (en) Display panel and display device
US12175933B2 (en) Pixel circuit and display device including the same
US12175935B2 (en) Display device
US20240290256A1 (en) Display panel and display device
KR20250030569A (ko) 표시 장치
KR20250046893A (ko) 표시 장치
KR20250046892A (ko) 표시 장치
KR20240108045A (ko) 표시 장치
KR20250031621A (ko) 화소 회로 및 이를 포함하는 표시 장치
KR20240003321A (ko) 표시 장치
KR20240106324A (ko) 표시 장치
KR20230004040A (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
KR20240117227A (ko) 표시 장치 및 그의 구동 방법
KR20240086084A (ko) 디스플레이 장치 및 게이트 구동 회로
KR20240063360A (ko) 디스플레이 장치 및 게이트 구동 회로
KR20240108044A (ko) 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination