[go: up one dir, main page]

CN115497410B - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN115497410B
CN115497410B CN202211086050.7A CN202211086050A CN115497410B CN 115497410 B CN115497410 B CN 115497410B CN 202211086050 A CN202211086050 A CN 202211086050A CN 115497410 B CN115497410 B CN 115497410B
Authority
CN
China
Prior art keywords
signal line
electrically connected
light
line
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211086050.7A
Other languages
English (en)
Other versions
CN115497410A (zh
Inventor
高娅娜
周星耀
黄高军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202211086050.7A priority Critical patent/CN115497410B/zh
Priority to US18/079,635 priority patent/US11804161B1/en
Publication of CN115497410A publication Critical patent/CN115497410A/zh
Application granted granted Critical
Publication of CN115497410B publication Critical patent/CN115497410B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明涉及显示技术领域,公开了一种显示面板和显示装置,显示面板包括:第一透光组、第一非显示区和显示区,第一透光组包括沿第一方向排列的至少两个第一透光区;显示面板还包括多个像素驱动电路和多条驱动信号线,像素驱动电路位于显示区,像素驱动电路包括数据写入模块,驱动信号线与数据写入模块的控制端电连接;驱动信号线包括第一驱动信号线,第一驱动信号线包括位于显示区的第一线段以及位于第一非显示区且连接第一线段的第一连接线段,第一线段沿第一方向位于第一透光组的一侧;第一连接线段至少部分围绕第一透光区,且第一连接线段至少部分位于相邻两个第一透光区之间。本发明改善了显示面板的显示均匀性。

Description

显示面板和显示装置
技术领域
本发明涉及显示技术领域,更具体地,涉及一种显示面板和显示装置。
背景技术
显示于图像显示的显示面板一般包括用区以及用于设置周边驱动电路的非显示区,在显示区呈阵列排布的发光元件分别通过像素驱动电路与驱动电路电连接,目前常见的显示面板的显示区一般为形状规则的矩形,即各行的发光元件的个数基本相同,由一根驱动信号线同时控制一行的发光元件中数据信号的写入。
随着显示技术的发展,显示面板具有越来越高的屏占比,全面屏由于具有窄边框甚至无边框的显示效果,受到广泛关注。目前,手机、平板电脑等显示设备,往往正面需要为常用的前置摄像头、红外感测器件、指纹识别器件等电子感光器件预留空间。该部分预留空间不设置发光元件,从而造成与该部分预留空间相对应的显示区内驱动信号线上的负载数量和正常显示区内驱动信号线上的负载数量不同,从而造成与该部分预留空间相对应的显示区内发光元件的数据信号的写入的时间和正常显示区内发光元件的数据信号的写入的时间的差异较大,造成显示均匀性差的问题。
发明内容
有鉴于此,本发明提供了一种显示面板和显示装置,改善了显示面板的显示均匀性。
本发明提供一种显示面板,包括:第一透光组、第一非显示区和显示区,第一非显示区围绕第一透光组,显示区围绕第一非显示区,第一透光组包括沿第一方向排列的至少两个第一透光区;显示面板还包括多个像素驱动电路和多条驱动信号线,像素驱动电路位于显示区,像素驱动电路包括数据写入模块,驱动信号线与数据写入模块的控制端电连接;驱动信号线包括第一驱动信号线,第一驱动信号线包括位于显示区的第一线段以及位于第一非显示区且连接第一线段的第一连接线段,第一线段沿第一方向位于第一透光组的一侧;第一连接线段至少部分围绕第一透光区,且第一连接线段至少部分位于相邻两个第一透光区之间。
基于同一思想,本发明还提供了一种显示装置,包括本发明提供的显示面板。
与现有技术相比,本发明提供的显示面板和显示装置,至少实现了如下的有益效果:
本发明提供的显示面板包括多个像素驱动电路和多条驱动信号线,像素驱动电路位于显示区,像素驱动电路包括数据写入模块,驱动信号线与数据写入模块的控制端电连接,通过驱动信号线上的信号控制数据写入模块的导通或关闭,从而可控制像素驱动电路中数据信号的写入时间。显示面板中驱动信号线包括第一驱动信号线,第一驱动信号线包括位于显示区的第一线段以及位于第一非显示区且连接第一线段的第一连接线段,第一线段沿第一方向位于第一透光组的一侧。由于第一透光组和第一非显示区的设置,从而显示面板中存在至少一条第一驱动信号线,且第一驱动信号线中第一线段位于显示区,连接第一线段的第一连接线段位于第一非显示区,从而实现第一驱动信号线上信号的传输。显示面板中驱动信号线还包括常规驱动信号线,常规驱动信号线不延伸经过第一非显示区,第一驱动信号线延伸经过第一非显示区,像素驱动电路位于显示区,从而常规驱动信号线上电连接的像素驱动电路的数量大于第一驱动信号线上电连接的像素驱动电路的数量。第一连接线段至少部分围绕第一透光区,且第一连接线段至少部分位于相邻两个第一透光区之间,即第一驱动信号线中第一连接线段可在第一透光组中相邻两个第一透光区之间的区域进行绕线设置,有效增加第一驱动信号线中第一连接线段的设置长度,从而可增加第一驱动信号线的电阻值,从而可增加第一驱动信号线上的负载,有效缓解由于第一驱动信号线和常规驱动信号线上电连接的像素驱动电路的数量不同造成的负载差异,从而有效缓解与第一驱动信号线电连接的像素驱动电路中数据信号的写入时间和与常规驱动信号线电连接的像素驱动电路中数据信号的写入时间之间的差异,改善显示面板的显示均匀性。
当然,实施本发明的任一产品不必特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1本发明提供的一种显示面板的平面示意图;
图2是图1所述的显示面板的A部的一种放大示意图;
图3A是本发明提供的一种驱动电路的一种电路示意图;
图3B是图3A所述的驱动电路的一种时序示意图;
图4是图1所述的显示面板的A部的另一种放大示意图;
图5为图4所述的显示面板中第一非显示区的放大示意图;
图6是图1所述的显示面板的A部的又一种放大示意图;
图7为图6所述的显示面板中第一非显示区的放大示意图;
图8是本发明提供的一种补偿区的结构示意图;
图9是图8所述的补偿区沿A-A’的一种剖视图;
图10是图1所述的显示面板的A部的又一种放大示意图;
图11为图10所述的显示面板中第一非显示区的放大示意图;
图12是图1所述的显示面板的A部的又一种放大示意图;
图13为图12所述的显示面板中第一非显示区的放大示意图;
图14是本发明提供的另一种显示面板的局部平面示意图;
图15是本发明提供的又一种显示面板的局部平面示意图;
图16是本发明提供的又一种显示面板的局部平面示意图;
图17是图16所述的显示面板沿B-B’的一种剖视图;
图18是图16所述的显示面板沿C-C’的一种剖视图;
图19是本发明提供的又一种显示面板的平面示意图;
图20是图19所述的显示面板的一种局部示意图;
图21是图20所述的显示面板沿D-D’的一种剖视图;
图22是本发明提供的又一种显示面板的局部平面示意图;
图23是本发明提供的又一种显示面板的局部平面示意图;
图24是本发明提供的一种显示装置的平面示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
图1本发明提供的一种显示面板的平面示意图,图2是图1所述的显示面板的A部的一种放大示意图,图3A是本发明提供的一种驱动电路的一种电路示意图,图3B是图3A所述的驱动电路的一种时序示意图,参考图1、图2、图3A和图3B,本实施例提供一种显示面板,显示面板包括第一透光组FA1、第一非显示区BA和显示区AA,第一非显示区BA围绕第一透光组FA1,显示区AA围绕第一非显示区BA,第一透光组FA1包括沿第一方向X排列的至少两个第一透光区FA11。
第一透光区FA11具有较优的透光性,可将光感元件等器件设置于第一透光区FA11所对应的区域。第一透光组FA1包括至少两个第一透光区FA11,从而有利于在第一透光组FA1所对应的区域内设置较多数量的器件,使得显示面板可具有较多的功能。可选的,第一透光区FA11在显示面板所在平面的垂直投影图案为圆形。当然,在本发明其他实施例中,第一透光区FA11在显示面板所在平面的垂直投影图案还可以为矩形、椭圆形等其他形状,本发明对此不作具体限制,具体可根据实际情况而定。
在一些可选实施例中,对显示面板中第一透光区FA11的透光要求较高,相应的,第一透光区FA11内可不设置子像素P,或不设置完整的子像素,第一透光区FA11不用于显示,从而可提高第一透光区FA11的透光性。可选的,第一透光区FA11内不设置走线,从而可提高第一透光区FA11的透光性。从而原本需延伸经过第一透光区FA11的走线可通过第一非显示区BA进行绕线从而实现显示区AA内各区域的走线的信号的传输。
需要说明的是,图1和图2中仅示例性的示出了显示面板包括一个第一透光组FA1,且一个第一透光组FA1包括两个第一透光区FA11,在本发明其他实施例中,显示面板还可以包括两个及以上数量的第一透光组FA1,一个第一透光组FA1还可以包括其他数量的第一透光区FA11,本发明对此不作具体限制,具体可根据实际情况而定。图1和图2中仅示例性的示出了显示区AA包围第一非显示区BA,在本发明其他实施例中,显示区AA还可以仅部分包围第一非显示区BA,具体可根据实际情况而定,本发明在此不再进行赘述。
显示面板还包括多个像素驱动电路10和多条驱动信号线SP,像素驱动电路10位于显示区AA,像素驱动电路10包括数据写入模块11,驱动信号线SP与数据写入模块11的控制端电连接,通过驱动信号线SP上的信号控制数据写入模块11的导通或关闭,从而可控制像素驱动电路10中数据信号的写入时间。
显示面板中驱动信号线SP包括第一驱动信号线SP10,第一驱动信号线SP10包括位于显示区AA的第一线段21以及位于第一非显示区BA且连接第一线段21的第一连接线段31,第一线段21沿第一方向X位于第一透光组FA1的一侧。由于第一透光组FA1和第一非显示区BA的设置,从而显示面板中存在至少一条第一驱动信号线SP10,且第一驱动信号线SP10中第一线段21位于显示区AA,连接第一线段21的第一连接线段31位于第一非显示区BA,从而实现第一驱动信号线SP10上信号的传输。
显示面板中驱动信号线SP还包括常规驱动信号线SP20,常规驱动信号线SP20不延伸经过第一非显示区BA,第一驱动信号线SP10延伸经过第一非显示区BA,像素驱动电路10位于显示区AA,从而常规驱动信号线SP20上电连接的像素驱动电路10的数量大于第一驱动信号线SP10上电连接的像素驱动电路10的数量。
第一连接线段31至少部分围绕第一透光区FA11,且第一连接线段31至少部分位于相邻两个第一透光区FA11之间,即第一驱动信号线SP10中第一连接线段31可在第一透光组FA1中相邻两个第一透光区FA11之间的区域进行绕线设置,有效增加第一驱动信号线SP10中第一连接线段31的设置长度,从而可增加第一驱动信号线SP10的电阻值,从而可增加第一驱动信号线SP10上的负载,有效缓解由于第一驱动信号线SP10和常规驱动信号线SP20上电连接的像素驱动电路10的数量不同造成的负载差异,从而有效缓解与第一驱动信号线SP10电连接的像素驱动电路10中数据信号的写入时间和与常规驱动信号线SP20电连接的像素驱动电路10中数据信号的写入时间之间的差异,改善显示面板的显示均匀性。
图4是图1所述的显示面板的A部的另一种放大示意图,参考图1、图3A和图4,在一些可选实施例中,第一非显示区BA包括补偿区BA1,补偿区BA1位于相邻两个第一透光区FA11之间,补偿区BA1包括多个补偿部40,第一连接线段31与补偿部40电连接。
具体的,第一非显示区BA中相邻两个第一透光区FA11之间的区域不用于显示,可在相邻两个第一透光区FA11之间设置补偿区BA1,补偿区BA1内可设置多个补偿部40,第一驱动信号线SP10中第一连接线段31可与补偿部40电连接,有效增加第一驱动信号线SP10中第一连接线段31上的负载,即有效增加第一驱动信号线SP10上的负载,可进一步缓解由于第一驱动信号线SP10和常规驱动信号线SP20上电连接的像素驱动电路10的数量不同造成的负载差异,从而进一步缓解与第一驱动信号线SP10电连接的像素驱动电路10中数据信号的写入时间和与常规驱动信号线SP20电连接的像素驱动电路10中数据信号的写入时间之间的差异,改善显示面板的显示均匀性。
图5为图4所述的显示面板中第一非显示区的放大示意图,参考图1、图3A、图4和图5,在一些可选实施例中,补偿部40包括第一电容C1。
具体的,可在补偿区BA1内可设置多个第一电容C1,第一驱动信号线SP10中第一连接线段31可与第一电容C1电连接,从而可实现提高第一驱动信号线SP10上的负载。
继续参考图1、图3A、图4和图5,在一些可选实施例中,第一连接线段31的部分复用为第一电容C1的第一极板。
具体的,第一连接线段31至少部分位于相邻两个第一透光区FA11之间,第一连接线段31可至少部分位于相邻两个第一透光区FA11之间的补偿区BA1内,第一连接线段31的部分复用为第一电容C1的第一极板,从而可实现第一驱动信号线SP10中第一连接线段31与第一电容C1电连接。
图6是图1所述的显示面板的A部的又一种放大示意图,图7为图6所述的显示面板中第一非显示区的放大示意图,参考图1、图3A、图3B、图6和图7,在一些可选实施例中,显示区AA包括阵列排布的多个子像素P,子像素P包括像素驱动电路10和与像素驱动电路10电连接的发光元件20。
第一驱动信号线SP10包括第一子驱动信号线SP11和第二子驱动信号线SP12,与第一子驱动信号线SP11电连接的子像素P的数量小于与第二子驱动信号线SP12电连接的子像素P的数量,与第一子驱动信号线SP11电连接的第一电容C1的电容值大于与第二子驱动信号线SP12电连接的第一电容C1的电容值,可对第一子驱动信号线SP11和第二子驱动信号线SP12进行不同程度的负载补偿,从而减小由于第一子驱动信号线SP11和第二子驱动信号线SP12上电连接的子像素P的数量不同造成的负载差异,从而缓解与第一子驱动信号线SP11电连接的像素驱动电路10中数据信号的写入时间和与第二子驱动信号线SP12电连接的像素驱动电路10中数据信号的写入时间之间的差异,改善显示面板的显示均匀性。
具体的,第一驱动信号线SP10包括第一子驱动信号线SP11和第二子驱动信号线SP12,与第一子驱动信号线SP11电连接的子像素P的数量小于与第二子驱动信号线SP12电连接的子像素P的数量,从而在不与补偿部40电连接的情况下,第一子驱动信号线SP11和常规驱动信号线SP20的负载差异大于第二子驱动信号线SP12和常规驱动信号线SP20的负载差异。相应的,设置与第一子驱动信号线SP11电连接的第一电容C1的电容值大于与第二子驱动信号线SP12电连接的第一电容C1的电容值,从而减小第一子驱动信号线SP11、第二子驱动信号线SP12和常规驱动信号线SP20三者之间的负载差异。
需要说明的是,本实施例示例性的示出了第一驱动信号线SP10包括第一子驱动信号线SP11和第二子驱动信号线SP12,与第一子驱动信号线SP11电连接的子像素P的数量小于与第二子驱动信号线SP12电连接的子像素P的数量,从而与第一子驱动信号线SP11电连接的第一电容C1的电容值大于与第二子驱动信号线SP12电连接的第一电容C1的电容值,在本发明其他实施例中,第一驱动信号线SP10还可以包括3种或以上数量的不同的子驱动信号线,且各种子驱动信号线电连接的子像素P的数量不同,相应的,电连接的子像素P的数量越少,子驱动信号线上电连接的第一电容C1的电容值越大,从而减小显示面板中各驱动信号线SP之间的负载差异,本发明在此不再进行赘述。
图8是本发明提供的一种补偿区的结构示意图,图9是图8所述的补偿区沿A-A’的一种剖视图,参考图6-图9,在一些可选实施例中,显示面板包括多条第一电源信号线PVDD,部分第一电源信号线PVDD包括第一分部PVDD10,第一分部PVDD10位于补偿区BA1,即部分第一电源信号线PVDD延伸经过补偿区BA1,且该部分第一电源信号线PVDD的第一分部PVDD10位于补偿区BA1。
补偿区BA1包括多个导电部50,导电部50与第一分部PVDD10电连接,导电部50和第一分部PVDD10均与第一连接线段31相绝缘,导电部50的部分复用为第一电容C1的第二极板。可选的,导电部50与第一分部PVDD10通过过孔60电连接。
沿垂直于显示面板所在平面的方向上,第一连接线段31和导电部50相交叠的部分形成第一电容C1。
具体的,在补偿区BA1内设置多个导电部50,导电部50与第一分部PVDD10电连接,从而第一电源信号线PVDD上的信号可传输至导电部50上,沿垂直于显示面板所在平面的方向上,第一连接线段31和导电部50部分交叠,从而沿垂直于显示面板所在平面的方向上,第一连接线段31和导电部50相交叠的部分形成第一电容C1,第一连接线段31的部分为第一电容C1的第一极板,导电部50的部分为第一电容C1的第二极板,从而第一驱动信号线SP10与第一电容C1电连接。
同时,补偿部40还可以包括第二电容C2,沿垂直于显示面板所在平面的方向上,第一电源信号线PVDD和第一连接线段31相交叠的部分可形成第二电容C2,第一连接线段31的部分为第二电容C2的第一极板,第一电源信号线PVDD的部分为第二电容C2的第二极板,从而第一驱动信号线SP10与第二电容C2电连接,从而有利于提高第一驱动信号线SP10上的负载补偿。
可选的,导电部50可与显示面板中晶体管中的有源部同层设置,从而沿垂直于显示面板所在平面的方向上,导电部50和第一连接线段31之间的间距远远小于第一连接线段31和第一电源信号线PVDD之间的间距,即沿垂直于显示面板所在平面的方向上,导电部50和第一连接线段31之间的间距较小,从而沿垂直于显示面板所在平面的方向上,第一连接线段31和导电部50相交叠的部分形成的第一电容C1的电容值较大,有利于提高第一驱动信号线SP10上的负载补偿。
继续参考图6-图9,在一些可选实施例中,第一分部PVDD10沿第二方向Y延伸,其中,第一方向X和第二方向Y相交。可选的,第一方向X和第二方向Y相垂直。
导电部50包括多个沿第二方向Y延伸的导电线段51,一个导电线段51与至少一条第一分部PVDD10通过过孔60电连接,从而第一分部PVDD10上的信号可传输至导电线段51上。
第一驱动信号线SP10包括绕线部311,第一驱动信号线SP10位于补偿区BA1的部分为绕线部311。
第一电容C1包括多个第一子电容C11,在绕线部311和导电线段51的各个相交处,沿垂直于显示面板所在平面的方向上,绕线部311和导电线段51相交叠的部分均形成第一子电容C11。
与第一子驱动信号线SP11电连接的第一子电容C11的数量大于与第二子驱动信号线SP12电连接的第一子电容C11的数量。
具体的,沿垂直于显示面板所在平面的方向上,第一驱动信号线SP10中绕线部311和导电线段51相交叠的部分形成第一子电容C11,相应的,一条第一驱动信号线SP10上电连接的所有第一子电容C11的电容值的总和为该第一驱动信号线SP10上电连接的第一电容C1的电容值。通过增加第一子驱动信号线SP11中绕线部311在补偿区BA1的绕线长度,从而沿垂直于显示面板所在平面的方向上,第一子驱动信号线SP11中绕线部311与更多数量的导电线段51相交叠,从而与第一子驱动信号线SP11电连接的第一子电容C11的数量大于与第二子驱动信号线SP12电连接的第一子电容C11的数量,可实现与第一子驱动信号线SP11电连接的第一电容C1的电容值大于与第二子驱动信号线SP12电连接的第一电容C1的电容值。
可选的,可根据各第一驱动信号线SP10上需要进行负载补偿的补偿量调节各第一驱动信号线SP10中绕线部311在补偿区BA1的绕线长度,从而可调节与各第一驱动信号线SP10电连接的第一子电容C11的数量,从而可调节与各第一驱动信号线SP10电连接的第一电容C1的电容值。
继续参考图6-图9,在一些可选实施例中,导电线段51在第一方向X上的宽度大于第一分部PVDD10在第一方向X上的宽度,可通过增加导电线段51在第一方向X上的宽度,增加沿垂直于显示面板所在平面的方向上,绕线部311和导电线段51的交叠面积,从而沿垂直于显示面板所在平面的方向上,绕线部311和导电线段51相交叠的部分形成的第一子电容C11的电容值较大,有利于提高第一驱动信号线SP10上的负载补偿。
图10是图1所述的显示面板的A部的又一种放大示意图,图11为图10所述的显示面板中第一非显示区的放大示意图,参考图1、图3A、图10和图11,在一些可选实施例中,补偿部40包括虚设子像素P1。
具体的,可在补偿区BA1内可设置多个虚设子像素P1,虚设子像素P1不用于显示,第一驱动信号线SP10中第一连接线段31可与虚设子像素P1电连接,从而可实现提高第一驱动信号线SP10上的负载。
继续参考图1、图3A、图10和图11,在一些可选实施例中,显示区AA包括阵列排布的多个子像素P,子像素P包括像素驱动电路10和与像素驱动电路10电连接的发光元件20。
第一驱动信号线SP10包括第一子驱动信号线SP11和第二子驱动信号线SP12,与第一子驱动信号线SP11电连接的子像素P的数量小于与第二子驱动信号线SP12电连接的子像素P的数量,与第一子驱动信号线SP11电连接的虚设子像素P1的数量大于与第二子驱动信号线SP12电连接的虚设子像素P1的数量,可对第一子驱动信号线SP11和第二子驱动信号线SP12进行不同程度的负载补偿,从而减小由于第一子驱动信号线SP11和第二子驱动信号线SP12上电连接的子像素P的数量不同造成的负载差异,从而缓解与第一子驱动信号线SP11电连接的像素驱动电路10中数据信号的写入时间和与第二子驱动信号线SP12电连接的像素驱动电路10中数据信号的写入时间之间的差异,改善显示面板的显示均匀性。
具体的,第一驱动信号线SP10包括第一子驱动信号线SP11和第二子驱动信号线SP12,与第一子驱动信号线SP11电连接的子像素P的数量小于与第二子驱动信号线SP12电连接的子像素P的数量,从而在不与补偿部40电连接的情况下,第一子驱动信号线SP11和常规驱动信号线SP20的负载差异大于第二子驱动信号线SP12和常规驱动信号线SP20的负载差异。相应的,设置与第一子驱动信号线SP11电连接的虚设子像素P1的数量大于与第二子驱动信号线SP12电连接的虚设子像素P1的数量,从而减小第一子驱动信号线SP11、第二子驱动信号线SP12和常规驱动信号线SP20三者之间的负载差异。
需要说明的是,本实施例示例性的示出了第一驱动信号线SP10包括第一子驱动信号线SP11和第二子驱动信号线SP12,与第一子驱动信号线SP11电连接的子像素P的数量小于与第二子驱动信号线SP12电连接的子像素P的数量,从而与第一子驱动信号线SP11电连接的虚设子像素P1的数量大于与第二子驱动信号线SP12电连接的虚设子像素P1的数量,在本发明其他实施例中,第一驱动信号线SP10还可以包括3种或以上数量的不同的子驱动信号线,且各种子驱动信号线电连接的子像素P的数量不同,相应的,电连接的子像素P的数量越少,子驱动信号线上电连接的虚设子像素P1的数量越大,从而减小显示面板中各驱动信号线SP之间的负载差异,本发明在此不再进行赘述。
图12是图1所述的显示面板的A部的又一种放大示意图,图13为图12所述的显示面板中第一非显示区的放大示意图,参考图12和图13,在一些可选实施例中,补偿区BA1至少部分围绕任一与其相邻的第一透光区FA11,且补偿区BA1与该第一透光区FA11在第一方向X的间距小于补偿区BA1和与其相邻的另一第一透光区FA11在第一方向X的间距。
示例性的,沿第一方向X相邻的第一透光区FA11a和第一透光区FA11b之间设有补偿区BA1,补偿区BA1与第一透光区FA11b之间的间距大于补偿区BA1与第一透光区FA11a之间的间距,从而补偿区BA1部分围绕第一透光区FA11a设置,相应的,补偿区BA1内补偿部40围绕第一透光区FA11a设置,有效提高第一透光区FA11a和第一透光区FA11b之间的区域的透光率,可在第一透光区FA11a和第一透光区FA11b之间的区域设置电子感光器件。
图14是本发明提供的另一种显示面板的局部平面示意图,参考图14,在一些可选实施例中,显示面板还包括控制信号线S,控制信号线S与像素驱动电路电连接。
控制信号线S包括第一信号线S1,第一信号线S1包括位于显示区AA的第二线段22以及位于第一非显示区BA且连接第二线段22的第二连接线段32,第二线段22沿第一方向X位于第一透光组FA1的一侧。由于第一透光组FA1和第一非显示区BA的设置,从而显示面板中存在至少一条第一信号线S1,且第一信号线S1中第二线段22位于显示区AA,连接第二线段22的第二连接线段32位于第一非显示区BA,从而实现第一信号线S1上信号的传输。
第二连接线段32沿第一非显示区BA的边缘的延伸方向延伸。
具体的,控制信号线S与像素驱动电路中除数据写入模块的其他模块的控制端电连接,从而控制信号线S的信号对像素驱动电路中数据信号的写入时间的影响可忽略不计。第一信号线S1中第二连接线段32可沿第一非显示区BA的边缘的延伸方向延伸,即第一信号线S1中第二连接线段32不在第一透光组FA1中相邻两个第一透光区FA11之间的区域进行绕线设置,从而有利于第一驱动信号线SP10中第一连接线段31在第一透光组FA1中相邻两个第一透光区FA11之间的区域进行绕线设置。
需要说明的是,图14中为了清楚示意控制信号线S和第一驱动信号线SP10的排线,图14中仅示例性的示出了显示面板包括两条控制信号线S和四条第一驱动信号线SP10,在本发明提供的实际产品中,显示面板可包括其他数量的控制信号线S和第一驱动信号线SP10,本发明对此不做具体限定,可根据实际生产需求进行设置。
图15是本发明提供的又一种显示面板的局部平面示意图,参考图15,在一些可选实施例中,显示面板还包括围绕显示区AA的边框区N1,边框区N1不用于显示,边框区NA包括第一边框区NA1和第二边框区NA2,第一边框区NA1和第二边框区NA2沿第一方向X相对设置。第一边框区NA1和第二边框区NA2沿第一方向X分别设置于显示区AA的两侧。
显示面板还包括第一移位寄存器VSR1和第二移位寄存器VSR2,其中,第一移位寄存器VSR1位于第一边框区NA1,第二移位寄存器VSR2位于第二边框区NA2。
驱动信号线SP与第一移位寄存器VSR1和第二移位寄存器VSR2电连接,第一移位寄存器VSR1和第二移位寄存器VSR2均用于给驱动信号线SP传输电信号。由于驱动信号线SP与像素驱动电路中数据写入模块的控制端电连接,通过驱动信号线SP上的信号控制数据写入模块的导通或关闭,从而可控制像素驱动电路中数据信号的写入时间,采用第一移位寄存器VSR1和第二移位寄存器VSR2给驱动信号线SP传输电信号,可有效缓解驱动信号线SP上传输的信号的延迟现象,进而可以使数据信号的延迟降低,避免数据信号写入不完全。尤其是将显示面板应用于高分辨率显示面板中时,可以避免数据信号写入不完全,有利于改善显示面板的显示均匀性。
显示面板还包括控制信号线S,控制信号线S与像素驱动电路电连接,且控制信号线S与像素驱动电路中除数据写入模块的其他模块的控制端电连接,从而控制信号线S上的信号对像素驱动电路中数据信号的影响可忽略不计,从而控制信号线S可采用单边驱动,即控制信号线S仅与一个移位寄存器电连接。显示面板中部分控制信号线S可与第一移位寄存器VSR1电连接,剩余部分控制信号线S与第二移位寄存器VSR2电连接,有利于减小第一移位寄存器VSR1和第二移位寄存器VSR2的体积,从而有利于减小第一边框区NA1和第二边框区NA2的尺寸,有利于实现窄边框。
需要说明的是,图15中示例性的示出了显示面板还包括第二透光区FA2和第二非显示区CA时,与第一透光组FA1相对应的驱动信号线SP可采用双边驱动,且驱动信号线SP在第一透光组FA1中相邻两个第一透光区FA11之间的区域进行负载补偿设置。在本发明其他实施例中,延伸经过位于第一透光组FA1和第二透光区FA2之间的区域的驱动信号线SP可采用单边驱动,且可部分与第一移位寄存器电连接,部分与第二移位寄存器电连接,相应的,延伸经过第一非显示区BA、且不延伸经过第二非显示区CA的驱动信号线SP在第一透光组FA1中相邻两个第一透光区FA11之间的区域进行负载补偿设置,延伸经过第二非显示区CA、且不延伸经过第一非显示区BA的驱动信号线SP可不做负载补偿设置。在本发明其他实施例中,延伸经过位于第一透光组FA1和第二透光区FA2之间的区域的驱动信号线SP可采用单边驱动,且其与第一移位寄存器电连接,从而该部分驱动信号线SP延伸经过第一非显示区BA,该部分驱动信号线SP可在第一透光组FA1中相邻两个第一透光区FA11之间的区域进行负载补偿设置。
继续参考图3A和图3B,在一些可选实施例中,显示面板还包括控制信号线S,控制信号线S与像素驱动电路10电连接。
其中,像素驱动电路还包括驱动晶体管T3、补偿模块12、第一复位模块13、第二复位模块14、第一发光控制模块15、第二发光控制模块16和电压调节模块17。其中,驱动晶体管T3用于为发光元件20提供发光驱动电流,驱动晶体管T3的栅极与第一节点N1电连接,驱动晶体管T3的第一极与第二节点N2电连接,驱动晶体管T3的第二极与第三节点N3电连接。数据写入模块11与第二节点N2电连接,数据写入模块11用于将数据信号输入到第二节点N2。补偿模块12与第一节点N1和第二节点N2连接,补偿模块12用于抓取驱动晶体管T3的阈值电压。第一复位模块13与第一节点N1电连接,第一复位模块13用于对第一节点N1的信号进行复位。第二复位模块14与第四节点N4电连接,第二复位模块14用于对第四节点N4的信号进行复位。第一发光控制模块15与第二节点N2电连接,第二发光控制模块16与第三节点N3和第四节点N4电连接,第一发光控制模块15和第二发光控制模块16用于控制驱动晶体管T3提供的发光驱动电流传输至发光元件20。电压调节模块17与第二节点N2电连接,电压调节模块17用于调节驱动晶体管T3的偏置状态。
控制信号线S包括第一控制信号线S11、第二控制信号线S12、第三控制信号线S13和发光控制信号线EM,其中,补偿模块12的控制端与第一控制信号线S11电连接,第一复位模块13的控制端与第二控制信号线S12电连接,第二复位模块14的控制端与第三控制信号线S13电连接,第一发光控制模块15和第二发光控制模块16的控制端均与发光控制信号线EM电连接,电压调节模块17的控制端与第三控制信号线S13电连接。
需要说明的是,本实施例示例性的示出了像素驱动电路还包括驱动晶体管T3、补偿模块12、第一复位模块13、第二复位模块14、第一发光控制模块15、第二发光控制模块16和电压调节模块17,相应的,控制信号线S包括第一控制信号线S11、第二控制信号线S12、第三控制信号线S13和发光控制信号线EM,在本发明其他实施例中,像素驱动电路还可以包括具有其他作用的工作模块,控制信号线S还可以包括其他控制信号线,本发明在此不再进行赘述。
需要说明的是,图3A示例性的示出了一种8T1C的像素驱动电路图,图3B示例性的示出了图3A所示的8T1C的像素驱动电路的一种驱动时序,在本发明其他实施例中,图3A所示的8T1C的像素驱动电路还可以采用其他时序,当然,像素驱动电路也可以采用其他电路,本发明在此不再一一赘述。
图16是本发明提供的又一种显示面板的局部平面示意图,参考图3A和图16,在一些可选实施例中,显示区AA包括至少一个第一显示区AA1,第一显示区AA1沿第一方向X位于第一透光区FA11的一侧。
第一显示区AA1包括多个像素行组P20,一个像素行组P20包括两个像素行P21,像素行P21包括沿第一方向X排列的多个子像素P,子像素P包括像素驱动电路10和与像素驱动电路10电连接的发光元件20。
同一个像素行P21中,各像素驱动电路10与同一条驱动信号线SP电连接,且不同像素行P21中像素驱动电路10与不同条驱动信号线SP电连接,即各像素行P21中像素驱动电路10与不同条驱动信号线SP电连接,一条驱动信号线SP仅给一个像素行P21中像素驱动电路10提供信号。由于驱动信号线SP与像素驱动电路10中数据写入模块11的控制端电连接,通过驱动信号线SP上的信号控制数据写入模块11的导通或关闭,从而可控制像素驱动电路10中数据信号的写入时间,采用一条驱动信号线SP仅给一个像素行P21中像素驱动电路10提供信号,可避免驱动信号线SP与过多的像素驱动电路10电连接,有效缓解驱动信号线SP上传输的信号的延迟现象,进而可以使数据信号的延迟降低,避免数据信号写入不完全。
同一个像素行组P20中,各像素驱动电路10与同一条第一控制信号线S11电连接,各像素驱动电路10与同一条第二控制信号线S12电连接,各像素驱动电路10与同一条第三控制信号线S13电连接,各像素驱动电路10与同一条发光控制信号线EM电连接。即一条第一控制信号线S11可与两个像素行P21中像素驱动电路10提供信号,一条第二控制信号线S12可与两个像素行P21中像素驱动电路10提供信号,一条第三控制信号线S13可与两个像素行P21中像素驱动电路10提供信号,一条发光控制信号线EM可与两个像素行P21中像素驱动电路10提供信号。第一控制信号线S11、第二控制信号线S12、第三控制信号线S13和发光控制信号线EM与像素驱动电路10中除数据写入模块11的其他模块的控制端电连接,从而第一控制信号线S11、第二控制信号线S12、第三控制信号线S13和发光控制信号线EM上的信号对像素驱动电路10中数据信号的影响可忽略不计,从而可采用一条第一控制信号线S11可与两个像素行P21中像素驱动电路10电连接,一条第二控制信号线S12可与两个像素行P21中像素驱动电路10电连接,一条第三控制信号线S13可与两个像素行P21中像素驱动电路10电连接,一条发光控制信号线EM可与两个像素行P21中像素驱动电路10电连接,有效减少与第一透光区FA11相邻设置第一显示区AA1内控制信号线S的数量,从而可减少第一非显示区BA内控制信号线S的数量,有利于减小第一非显示区BA的尺寸。
需要说明的是,为了清楚示意显示面板中第一显示区AA1内驱动信号线SP、第一控制信号线S11、第二控制信号线S12、第三控制信号线S13和发光控制信号线EM的排列方式,图16中未示意出显示面板中第一显示区AA1内子像素的排布方式,也未示意具体的连接方式,其中,子像素P中像素驱动电路10与驱动信号线SP、第一控制信号线S11、第二控制信号线S12、第三控制信号线S13和发光控制信号线EM的连接方式可参考图3A,显示面板中第一显示区AA1内子像素P的排布方式可参考图2。
继续参考图3A、图3B和图16,在一些可选实施例中,一条第二控制信号线S12通过第一连接线81与位于第一显示区AA1的两条第一信号传输线71电连接,两条第一信号传输线71分别与不同像素行P21中像素驱动电路10电连接,可通过同一条第二控制信号线S12给与其对应的同一个像素行组P20中各像素驱动电路10提供信号。
一条驱动信号线SP与位于第一显示区AA1的一条第二信号传输线72电连接,可通过同一条驱动信号线SP给与其对应的同一个像素行P21中各像素驱动电路10提供信号。
一条第一控制信号线S11通过第二连接线82与位于第一显示AA1的两个第三信号传输线73电连接,两条第三信号传输线73分别与不同像素行P21中像素驱动电路10电连接,可通过同一条第一控制信号线S11给与其对应的同一个像素行组P20中各像素驱动电路10提供信号。
一条发光控制信号线EM通过第三连接线83与位于第一显示区AA1的两条第四信号传输线74电连接,两条第四信号传输线74分别与不同像素行P21中像素驱动电路10电连接,可通过同一条发光控制信号线EM给与其对应的同一个像素行组P20中各像素驱动电路10提供信号。
一条第三控制信号线S13通过第四连接线84与位于第一显示区AA1的两条第五信号传输线75电连接,两条第五信号传输线75分别与不同像素行P21中像素驱动电路10电连接,可通过同一条第三控制信号线S13给与其对应的同一个像素行组P20中各像素驱动电路10提供信号。
沿第二方向Y,与同一个像素行P21中各像素驱动电路10电连接的第一信号传输线71至第五信号传输线75依次排列,其中,第一方向X和第二方向Y相交。可选的,第一方向X和第二方向Y相垂直。
同一个像素行组P20中,两个像素行P21分别为第N行像素行和第N+1行像素行,其中,N≥1,且N为正整数。其中,与第N行像素行中各像素驱动电路10电连接的驱动信号线SP为第二驱动信号线SP1,与第N+1行像素行中各像素驱动电路10电连接的驱动信号线SP为第三驱动信号线SP2。
第一非显示区BA中,沿第二方向Y,与同一个像素行组P20中像素驱动电路10电连接的第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13依次排列,可降低沿第二方向Y,与同一个像素行组P20中像素驱动电路10电连接的第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13之间信号的干扰。
示例性的,在低频过程中发光控制信号线EM和第三控制信号线S13均不降频,发光控制信号线EM和第三控制信号线S13之间的间距较大可以避免在低频保持帧时两者之间信号的串扰。
驱动信号线SP直接影响像素驱动电路10中数据信号的写入,在驱动信号线SP上的信号出现高电平脉冲时,驱动信号线SP周围的信号线上的信号尽量避免出现上升沿或下降沿,从而避免与驱动信号线SP上的信号出现串扰,第二驱动信号线SP1和第三驱动信号线SP2之间的间距较大可以避免出现上述问题。
由于8T1C的像素驱动电路10每行须有5个扫描信号,如果每个扫描信号都设置一个移位寄存器电路并且采用双边驱动的话,单侧边框需要设置5个移位寄存器电路,无法实现窄边框设计。因此,本发明中可以将除了驱动信号线SP之外的控制信号线S采用单边驱动,并且一驱二设计。这样可以减少边框区的宽度。因此,第一控制信号线S11上信号的高电平脉冲需要覆盖两行像素驱动电路10上的脉冲,以实现一驱二的设计,当第一控制信号线S11打开时,两行的像素驱动电路10轮流打开。如果在第二行像素驱动电路10关闭之后第一控制信号线S11就立马关闭则会出现奇偶行的亮度差。因为第一行像素驱动电路10关闭之后第一控制信号线S11仍然打开,而第二行像素驱动电路10关闭之后第一控制信号线S11立马就关闭,则第一行像素驱动电路10会多出一些充电时间。因此,为了解决奇偶行亮度差的问题,在第二行的像素驱动电路10关闭之后,第一控制信号线S11仍然需要打开一段时间,缩小奇数行和偶数行充电时间差异的倍数,从而缓解奇偶行的亮度差。因此,第一控制信号线S11也会影响像素驱动电路10中第一节点N1的数据信号的电位。本发明中将发光控制信号线EM设置在第一控制信号线S11的周围,发光控制信号线EM上信号的高电平脉冲会覆盖整个第一控制信号线S11上信号的高电平脉冲,因此不会对第一控制信号线S11上信号造成串扰。而驱动信号线SP上信号出现高电平脉冲时像素驱动电路10才开始数据信号的写入,驱动信号线SP上信号的高电平脉冲结束后第一控制信号线S11上信号保持一段时间的高电平脉冲,因此信号的串扰已经被后续的充电时间的延长而减弱了。因此,有效降低第一控制信号线S11、第二控制信号线S12、第三控制信号线S13、驱动信号线SP和发光控制信号线EM上信号之间的串扰。
需要说明的是,本发明仅示例性的示出了一种第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13的排列顺序,在本发明其他实施例中,第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13的排列顺序也可以仅部分满足上述实施例中的排列顺序,本发明再次不再一一赘述。图17是图16所述的显示面板沿B-B’的一种剖视图,图18是图16所述的显示面板沿C-C’的一种剖视图,参考图3A、图16-图18,在一些可选实施例中,显示面板包括衬底基板91、以及在衬底基板91的一侧依次设置的第一金属层92、第二金属层93和第三金属层94,且第一金属层92、第二金属层93和第三金属层94相绝缘。
第一信号传输线71和第三信号传输线73位于第二金属层92,第二信号传输线72、第四信号传输线74和第五信号传输线75位于第一金属层91。
在基于第一信号传输线71至第五信号传输线75的膜层设置,减少换线难度的同时,基于减小第一控制信号线S11、第二控制信号线S12、第三控制信号线S13、驱动信号线SP和发光控制信号线EM上信号之间相互的干扰的基础上,可设置与像素行组P20中驱动电路10电连接的第二控制信号线S12和第一控制信号线S11位于第三金属层94,与像素行组P20中驱动电路10电连接的第二驱动信号线SP1和第三驱动信号线SP2位于第二金属层93,与像素行组P20中驱动电路10电连接的发光控制信号线EM和第三控制信号线S13位于第一金属层92。
同时,由于第一非显示区BA中,沿第二方向Y,与同一个像素行组P20中驱动电路10电连接的第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13依次排列,且与像素行组P20中驱动电路10电连接的第二控制信号线S12和第一控制信号线S11位于第三金属层94,与像素行组P20中驱动电路10电连接的第二驱动信号线SP1和第三驱动信号线SP2位于第二金属层93,与像素行组P20中驱动电路10电连接的发光控制信号线EM和第三控制信号线S13位于第一金属层92,即第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13可依次交错设置在三个不同的金属层中,有利于减少第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13之间的信号的干扰。
图19是本发明提供的又一种显示面板的平面示意图,图20是图19所述的显示面板的一种局部示意图,图21是图20所述的显示面板沿D-D’的一种剖视图,参考图19-图21,在一些可选实施例中,显示面板包括多条数据线D,数据线D包括第一数据线D1,第一数据线D1包括位于显示区AA的第三线段23以及位于第一非显示区BA且连接第三线段23的第三连接线段33,第三线段33沿第二方向Y位于第一透光组FA1的一侧。由于第一透光组FA1和第一非显示区BA的设置,从而显示面板中存在至少一条第一数据线D1,且第一数据线D1中第三线段23位于显示区AA,连接第三线段23的第三连接线段33位于第一非显示区BA,从而实现第一数据线D1上信号的传输。
需要说明的是,图19和图20中为了清楚示意第一数据线D1的排线,图19和图20仅示出了第一非显示区BA中沿第二方向Y位于第一透光组FA1的一侧的区域中包括三条第三连接线段33,在本发明提供的实际产品中,显示面板中第一非显示区BA中沿第二方向Y位于第一透光组FA1的一侧的区域中可包括其他数量第三连接线段33,本发明对此不做具体限定,可根据实际生产需求进行设置。
显示面板还包括在第三金属层94远离衬底基板91的一侧依次设置的第四金属层95、第五金属层96和第六金属层97。其中,第三线段23位于第五金属层95。部分数据线D通过虚设数据线D2与数据焊盘E电连接,虚设数据线D2位于显示区AA,虚设数据线D2至少部分位于第六金属层97,即部分数据线D可通过虚设数据线D2与数据焊盘E电连接,虚设数据线D2位于显示区AA,有利于减小边框区NA的尺寸。
部分第三连接线段33位于第四金属层95,部分第三连接线段33位于第五金属层96,部分第三连接线段33位于第六金属层97,且沿第一非显示区BA指向显示区AA的方向,位于第四金属层95的第三连接线段33、位于第五金属层96的第三连接线段33和位于第六金属层97的第三连接线段33交替排布。即可将第三连接线段33依次交错设置在三个不同的金属层中,有利于减少第三连接线段33之间的信号的干扰。
同时,第二控制信号线S12和第一控制信号线S11位于第三金属层94,第二驱动信号线SP1和第三驱动信号线SP2位于第二金属层93,发光控制信号线EM和第三控制信号线S13位于第一金属层92,从而第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13在第一非显示区BA的绕线设置不影响第一数据线D1中第三连接线段33的绕线设置,有利于在实现第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13和第一数据线D1之间的信号干扰较小的同时,减小第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13和第一数据线D1之间的间距,有利于减小第一非显示区BA的尺寸。
继续参考图19-图21,在一些可选实施例中,第一连接线81至第四连接线84中至少部分连接线位于第六金属层97,从而可避免第一连接线81至第四连接线84、第一信号传输线71至第五信号传输线75、第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13之间的信号的干扰,使得第一连接线81至第四连接线84之间相互绝缘,第一信号传输线71至第五信号传输线75之间相互绝缘,第二控制信号线S12、第二驱动信号线SP1、发光控制信号线EM、第一控制信号线S11、第三驱动信号线SP2、第三控制信号线S13之间相互绝缘。
继续参考图19-图21,在一些可选实施例中,各第三连接线段33沿第一方向X分别排布于第一透光组FA1的两侧。即第三连接线段33不延伸经过第一透光组FA1中相邻两个第一透光区FA11之间的区域,可有效提高第一透光组FA1中相邻两个第一透光区FA11之间的区域的透光率,可在第一透光组FA1中相邻两个第一透光区FA11之间的区域设置电子感光器件。同时,有利于在第一透光组FA1中相邻两个第一透光区FA11之间的区域对驱动信号线SP进行负载补偿设置。
图22是本发明提供的又一种显示面板的局部平面示意图,参考图22,在一些可选实施例中,各第三连接线段33延伸经过第一透光组FA1中相邻两个第一透光区FA11之间的区域,从而有利于与像素驱动电路电连接的驱动信号线和控制信号线在第一非显示区BA中、沿第一方向X位于第一透光组FA1的两侧的区域内的排线设置。可选的,部分第一数据线D1可采用虚设连接线在第一透光组FA1中相邻两个第一透光区FA11之间的区域进行绕线设计,从而有利于减小第一非显示区BA的面积,有利于实现窄边框。
图23是本发明提供的又一种显示面板的局部平面示意图,参考图23,在一些可选实施例中,显示面板还包括第二透光区FA2和第二非显示区CA,第二透光区FA2也具有较优的透光性,可将光感元件等器件设置于第二透光区FA2所对应的区域,第二非显示区CA围绕第二透光区FA2,显示区AA围绕第二非显示区CA,第二透光区FA2和第一透光组FA1沿第一方向X排列。
可选的,第二透光区FA2在显示面板所在平面的垂直投影图案为圆形。当然,在本发明其他实施例中,第二透光区FA2在显示面板所在平面的垂直投影图案还可以为矩形、椭圆形等其他形状,本发明对此不作具体限制,具体可根据实际情况而定。
第一驱动信号线SP10还包括位于显示区AA的第四线段24以及位于第二非显示区CA的第四连接线段34,沿第一方向X,第四线段24位于第二透光区FA2和第一透光组FA1之间,第四线段24连接第一连接线段31和第四连接线段34,第四连接线段34部分围绕第二透光区FA2,从而可实现第二透光区FA2和第一透光组FA1之间第四线段24上信号的传输,从而可实现显示区AA位于第二透光区FA2和第一透光组FA1之间的区域的正常显示。
在一些可选实施例中,请参考图24,图24是本发明提供的一种显示装置的平面示意图,本实施例提供的显示装置1000,包括本发明上述实施例提供的显示面板100。图24实施例仅以手机为例,对显示装置1000进行说明,可以理解的是,本发明实施例提供的显示装置1000还可以是电脑、电视、车载显示装置等其他具有显示功能的显示装置1000,本发明对此不作具体限制。本发明实施例提供的显示装置1000,具有本发明实施例提供的显示面板100的有益效果,具体可以参考上述各实施例对于显示面板100的具体说明,本实施例在此不再赘述。
通过上述实施例可知,本发明提供的显示面板和显示装置,至少实现了如下的有益效果:
本发明提供的显示面板包括多个像素驱动电路和多条驱动信号线,像素驱动电路位于显示区,像素驱动电路包括数据写入模块,驱动信号线与数据写入模块的控制端电连接,通过驱动信号线上的信号控制数据写入模块的导通或关闭,从而可控制像素驱动电路中数据信号的写入时间。显示面板中驱动信号线包括第一驱动信号线,第一驱动信号线包括位于显示区的第一线段以及位于第一非显示区且连接第一线段的第一连接线段,第一线段沿第一方向位于第一透光组的一侧。由于第一透光组和第一非显示区的设置,从而显示面板中存在至少一条第一驱动信号线,且第一驱动信号线中第一线段位于显示区,连接第一线段的第一连接线段位于第一非显示区,从而实现第一驱动信号线上信号的传输。显示面板中驱动信号线还包括常规驱动信号线,常规驱动信号线不延伸经过第一非显示区,第一驱动信号线延伸经过第一非显示区,像素驱动电路位于显示区,从而常规驱动信号线上电连接的像素驱动电路的数量大于第一驱动信号线上电连接的像素驱动电路的数量。第一连接线段至少部分围绕第一透光区,且第一连接线段至少部分位于相邻两个第一透光区之间,即第一驱动信号线中第一连接线段可在第一透光组中相邻两个第一透光区之间的区域进行绕线设置,有效增加第一驱动信号线中第一连接线段的设置长度,从而可增加第一驱动信号线的电阻值,从而可增加第一驱动信号线上的负载,有效缓解由于第一驱动信号线和常规驱动信号线上电连接的像素驱动电路的数量不同造成的负载差异,从而有效缓解与第一驱动信号线电连接的像素驱动电路中数据信号的写入时间和与常规驱动信号线电连接的像素驱动电路中数据信号的写入时间之间的差异,改善显示面板的显示均匀性。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (21)

1.一种显示面板,其特征在于,包括:第一透光组、第一非显示区和显示区,所述第一非显示区围绕所述第一透光组,所述显示区围绕所述第一非显示区,所述第一透光组包括沿第一方向排列的至少两个第一透光区;
所述显示面板还包括多个像素驱动电路和多条驱动信号线,所述像素驱动电路位于所述显示区,所述像素驱动电路包括数据写入模块,所述驱动信号线与所述数据写入模块的控制端电连接;
所述驱动信号线包括第一驱动信号线,所述第一驱动信号线包括位于所述显示区的第一线段以及位于所述第一非显示区且连接所述第一线段的第一连接线段,所述第一线段沿所述第一方向位于所述第一透光组的一侧;
所述第一连接线段至少部分围绕所述第一透光区,且所述第一连接线段至少部分位于相邻两个所述第一透光区之间;
所述显示面板还包括控制信号线,所述控制信号线与像素驱动电路电连接,所述控制信号线包括第一控制信号线、第二控制信号线、第三控制信号线和发光控制信号线;
所述显示区包括至少一个第一显示区,所述第一显示区沿所述第一方向位于所述第一透光区的一侧;
所述第一显示区包括多个像素行组,一个所述像素行组包括两个像素行,所述像素行包括沿所述第一方向排列的多个子像素,所述子像素包括所述像素驱动电路和与所述像素驱动电路电连接的发光元件;
同一个所述像素行组中,各所述像素驱动电路与同一条所述第一控制信号线电连接,各所述像素驱动电路与同一条所述第二控制信号线电连接,各所述像素驱动电路与同一条所述第三控制信号线电连接,各所述像素驱动电路与同一条所述发光控制信号线电连接;
同一个所述像素行中,各所述像素驱动电路与同一条所述驱动信号线电连接,且不同所述像素行中所述像素驱动电路与不同条所述驱动信号线电连接;
同一个所述像素行组中,所述两个像素行分别为第N行像素行和第N+1行像素行,其中,N≥1,且N为正整数;
与所述第N行像素行中各所述像素驱动电路电连接的所述驱动信号线为第二驱动信号线,与所述第N+1行像素行中各所述像素驱动电路电连接的所述驱动信号线为第三驱动信号线;
所述第一非显示区中,沿第二方向,与同一个所述像素行组中所述像素驱动电路电连接的所述第二控制信号线、所述第二驱动信号线、所述发光控制信号线、所述第一控制信号线、所述第三驱动信号线、所述第三控制信号线依次排列,所述第二方向与所述第一方向相交。
2.根据权利要求1所述的显示面板,其特征在于,
所述第一非显示区包括补偿区,所述补偿区位于相邻两个所述第一透光区之间,所述补偿区包括多个补偿部,所述第一连接线段与所述补偿部电连接。
3.根据权利要求2所述的显示面板,其特征在于,
所述补偿部包括第一电容。
4.根据权利要求3所述的显示面板,其特征在于,
所述第一连接线段的部分复用为所述第一电容的第一极板。
5.根据权利要求4所述的显示面板,其特征在于,
所述显示区包括阵列排布的多个子像素,所述子像素包括所述像素驱动电路和与所述像素驱动电路电连接的发光元件;
所述第一驱动信号线包括第一子驱动信号线和第二子驱动信号线,与所述第一子驱动信号线电连接的所述子像素的数量小于与所述第二子驱动信号线电连接的所述子像素的数量,与所述第一子驱动信号线电连接的所述第一电容的电容值大于与所述第二子驱动信号线电连接的所述第一电容的电容值。
6.根据权利要求5所述的显示面板,其特征在于,
所述显示面板包括多条第一电源信号线,部分所述第一电源信号线包括第一分部,所述第一分部位于所述补偿区;
所述补偿区包括多个导电部,所述导电部与所述第一分部电连接,所述导电部的部分复用为所述第一电容的第二极板;
沿垂直于所述显示面板所在平面的方向上,所述第一连接线段和所述导电部相交叠的部分形成所述第一电容。
7.根据权利要求6所述的显示面板,其特征在于,
所述第一分部沿所述第二方向延伸;
所述导电部包括多个沿所述第二方向延伸的导电线段,一个所述导电线段与至少一条所述第一分部通过过孔电连接;
所述第一驱动信号线包括绕线部,所述绕线部位于所述补偿区;
所述第一电容包括多个第一子电容,在所述绕线部和所述导电线段的各个相交处,沿垂直于所述显示面板所在平面的方向上,所述绕线部和所述导电线段相交叠的部分均形成所述第一子电容;
与所述第一子驱动信号线电连接的所述第一子电容的数量大于与所述第二子驱动信号线电连接的所述第一子电容的数量。
8.根据权利要求7所述的显示面板,其特征在于,
所述导电线段在所述第一方向上的宽度大于所述第一分部在所述第一方向上的宽度。
9.根据权利要求2所述的显示面板,其特征在于,
所述补偿部包括虚设子像素。
10.根据权利要求9所述的显示面板,其特征在于,
所述显示区包括阵列排布的多个子像素,所述子像素包括所述像素驱动电路和与所述像素驱动电路电连接的发光元件;
所述第一驱动信号线包括第一子驱动信号线和第二子驱动信号线,与所述第一子驱动信号线电连接的所述子像素的数量小于与所述第二子驱动信号线电连接的所述子像素的数量,与所述第一子驱动信号线电连接的所述虚设子像素的数量大于与所述第二子驱动信号线电连接的所述虚设子像素的数量。
11.根据权利要求2所述的显示面板,其特征在于,
所述补偿区至少部分围绕任一与其相邻的所述第一透光区,且所述补偿区与该所述第一透光区在所述第一方向的间距小于所述补偿区和与其相邻的另一所述第一透光区在所述第一方向的间距。
12.根据权利要求1所述的显示面板,其特征在于,
所述控制信号线包括第一信号线,所述第一信号线包括位于所述显示区的第二线段以及位于所述第一非显示区且连接所述第二线段的第二连接线段,所述第二线段沿所述第一方向位于所述第一透光组的一侧;
所述第二连接线段沿所述第一非显示区的边缘的延伸方向延伸。
13.根据权利要求1所述的显示面板,其特征在于,
所述显示面板还包括围绕所述显示区的边框区,所述边框区包括第一边框区和第二边框区,所述第一边框区和所述第二边框区沿所述第一方向相对设置;
所述显示面板还包括第一移位寄存器和第二移位寄存器,所述第一移位寄存器位于所述第一边框区,所述第二移位寄存器位于所述第二边框区;
所述驱动信号线与所述第一移位寄存器和所述第二移位寄存器电连接;
部分所述控制信号线与所述第一移位寄存器电连接,剩余部分所述控制信号线与所述第二移位寄存器电连接。
14.根据权利要求1所述的显示面板,其特征在于,
所述像素驱动电路还包括驱动晶体管、补偿模块、第一复位模块、第二复位模块、第一发光控制模块、第二发光控制模块和电压调节模块,所述驱动晶体管的栅极与第一节点电连接,所述驱动晶体管的第一极与第二节点电连接,所述驱动晶体管的第二极与第三节点电连接,所述数据写入模块与所述第二节点电连接,所述补偿模块与所述第一节点和所述第二节点连接,所述第一复位模块与所述第一节点电连接,所述第二复位模块与第四节点电连接,所述第一发光控制模块与所述第二节点电连接,所述第二发光控制模块与所述第三节点和所述第四节点电连接,所述电压调节模块与所述第二节点电连接;
所述补偿模块的控制端与所述第一控制信号线电连接,所述第一复位模块的控制端与所述第二控制信号线电连接,所述第二复位模块的控制端与所述第三控制信号线电连接,所述第一发光控制模块和所述第二发光控制模块的控制端均与所述发光控制信号线电连接,所述电压调节模块的控制端与所述第三控制信号线电连接。
15.根据权利要求1所述的显示面板,其特征在于,
一条所述第二控制信号线通过第一连接线与位于所述第一显示区的两条第一信号传输线电连接,两条所述第一信号传输线分别与不同所述像素行中所述像素驱动电路电连接;
一条所述驱动信号线与位于所述第一显示区的一条第二信号传输线电连接;
一条所述第一控制信号线通过第二连接线与位于所述第一显示区的两条第三信号传输线电连接,两条所述第三信号传输线分别与不同所述像素行中所述像素驱动电路电连接;
一条所述发光控制信号线通过第三连接线与位于所述第一显示区的两条第四信号传输线电连接,两条所述第四信号传输线分别与不同所述像素行中所述像素驱动电路电连接;
一条所述第三控制信号线通过第四连接线与位于所述第一显示区的两条第五信号传输线电连接,两条所述第五信号传输线分别与不同所述像素行中所述像素驱动电路电连接;
沿所述第二方向,与同一个所述像素行中各所述像素驱动电路电连接的所述第一信号传输线至所述第五信号传输线依次排列。
16.根据权利要求15所述的显示面板,其特征在于,
所述显示面板包括衬底基板、以及在所述衬底基板的一侧依次设置的第一金属层、第二金属层和第三金属层;
所述第一信号传输线和所述第三信号传输线位于所述第二金属层,所述第二信号传输线、所述第四信号传输线和所述第五信号传输线位于所述第一金属层,所述第一非显示区中,与所述像素行组中所述驱动电路电连接的所述第二控制信号线和所述第一控制信号线位于第三金属层,与所述像素行组中所述驱动电路电连接的所述第二驱动信号线和所述第三驱动信号线位于第二金属层,与所述像素行组中所述驱动电路电连接的所述发光控制信号线和所述第三控制信号线位于第一金属层。
17.根据权利要求16所述的显示面板,其特征在于,
所述显示面板包括多条数据线,所述数据线包括第一数据线,所述第一数据线包括位于所述显示区的第三线段以及位于所述第一非显示区且连接所述第三线段的第三连接线段,所述第三线段沿所述第二方向位于所述第一透光组的一侧;
所述显示面板还包括在所述第三金属层远离所述衬底基板的一侧依次设置的第四金属层、第五金属层和第六金属层;
所述第三线段位于所述第五金属层,部分所述数据线通过虚设数据线与数据焊盘电连接,所述虚设数据线位于所述显示区,所述虚设数据线至少部分位于所述第六金属层;
部分所述第三连接线段位于所述第四金属层,部分所述第三连接线段位于所述第五金属层,部分所述第三连接线段位于所述第六金属层;
且沿所述第一非显示区指向所述显示区的方向,位于所述第四金属层的所述第三连接线段、位于所述第五金属层的所述第三连接线段和位于所述第六金属层的所述第三连接线段交替排布。
18.根据权利要求17所述的显示面板,其特征在于,
所述第一连接线至所述第四连接线中至少部分连接线位于所述第六金属层。
19.根据权利要求17所述的显示面板,其特征在于,
各所述第三连接线段沿所述第一方向分别排布于所述第一透光组的两侧。
20.根据权利要求1所述的显示面板,其特征在于,
所述显示面板还包括第二透光区和第二非显示区,所述第二非显示区围绕所述第二透光区,所述显示区围绕所述第二非显示区,所述第二透光区和所述第一透光组沿所述第一方向排列;
所述第一驱动信号线还包括位于所述显示区的第四线段以及位于所述第二非显示区的第四连接线段,沿所述第一方向,所述第四线段位于所述第二透光区和所述第一透光组之间,所述第四线段连接所述第一连接线段和所述第四连接线段,所述第四连接线段部分围绕所述第二透光区。
21.一种显示装置,其特征在于,所述显示装置包括权利要求1-20任一项所述的显示面板。
CN202211086050.7A 2022-09-06 2022-09-06 显示面板和显示装置 Active CN115497410B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211086050.7A CN115497410B (zh) 2022-09-06 2022-09-06 显示面板和显示装置
US18/079,635 US11804161B1 (en) 2022-09-06 2022-12-12 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211086050.7A CN115497410B (zh) 2022-09-06 2022-09-06 显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN115497410A CN115497410A (zh) 2022-12-20
CN115497410B true CN115497410B (zh) 2025-03-18

Family

ID=84467544

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211086050.7A Active CN115497410B (zh) 2022-09-06 2022-09-06 显示面板和显示装置

Country Status (2)

Country Link
US (1) US11804161B1 (zh)
CN (1) CN115497410B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114023279A (zh) * 2021-11-15 2022-02-08 深圳市华星光电半导体显示技术有限公司 显示装置
KR20240020361A (ko) * 2022-08-05 2024-02-15 삼성디스플레이 주식회사 표시 장치
CN115472087B (zh) * 2022-09-06 2024-10-22 武汉天马微电子有限公司 显示面板和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107481669A (zh) * 2017-09-08 2017-12-15 武汉天马微电子有限公司 一种显示面板及显示装置
CN110780501A (zh) * 2019-11-29 2020-02-11 武汉天马微电子有限公司 显示面板和显示装置
CN111261043A (zh) * 2018-11-30 2020-06-09 三星显示有限公司 显示面板
CN113838382A (zh) * 2020-06-05 2021-12-24 京东方科技集团股份有限公司 显示基板以及显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7180989B2 (ja) * 2018-03-30 2022-11-30 株式会社ジャパンディスプレイ 半導体装置および表示装置
CN108766236A (zh) * 2018-05-03 2018-11-06 昆山国显光电有限公司 显示面板及显示装置
CN109285466B (zh) * 2018-09-27 2021-03-02 武汉天马微电子有限公司 一种显示面板及显示装置
KR102623201B1 (ko) * 2018-11-29 2024-01-09 엘지디스플레이 주식회사 전계발광 표시장치
KR102713870B1 (ko) * 2019-07-09 2024-10-04 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치
CN110310976B (zh) * 2019-07-12 2022-01-18 京东方科技集团股份有限公司 显示基板和显示装置
KR20220094445A (ko) * 2020-12-29 2022-07-06 엘지디스플레이 주식회사 표시장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107481669A (zh) * 2017-09-08 2017-12-15 武汉天马微电子有限公司 一种显示面板及显示装置
CN111261043A (zh) * 2018-11-30 2020-06-09 三星显示有限公司 显示面板
CN110780501A (zh) * 2019-11-29 2020-02-11 武汉天马微电子有限公司 显示面板和显示装置
CN113838382A (zh) * 2020-06-05 2021-12-24 京东方科技集团股份有限公司 显示基板以及显示装置

Also Published As

Publication number Publication date
US11804161B1 (en) 2023-10-31
CN115497410A (zh) 2022-12-20

Similar Documents

Publication Publication Date Title
CN115497410B (zh) 显示面板和显示装置
US10692438B2 (en) Display panel and display device
US10559604B2 (en) Array substrate, gate driving circuit and display panel
CN109188809B (zh) 显示面板和显示装置
US10580803B2 (en) Array substrate and display panel
CN110060575B (zh) 一种显示面板、包含其的显示装置
US20200144298A1 (en) Display panel and display device
CN110379356A (zh) 显示面板及显示装置
CN108010945B (zh) 显示面板和显示装置
US11910678B1 (en) Display panel and display device
CN108873521B (zh) 阵列基板、显示面板及显示装置
KR20250024026A (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
CN112509509B (zh) 显示面板及其驱动方法、显示装置
US11144159B2 (en) Driving method of display panel, display panel and display device
CN115084165B (zh) 阵列基板、显示面板和显示装置
US20180341160A1 (en) Display device and display panel with novel pixel and data line configurations
CN108847179A (zh) 一种显示面板及其驱动方法、显示装置
WO2021227122A1 (zh) 阵列基板和显示面板
CN112735315B (zh) 显示面板及显示装置
CN109949737B (zh) 一种显示面板及显示装置
US12008976B2 (en) Display panel and driving method, and display device
CN112180645B (zh) 阵列基板
WO2020186992A1 (zh) 显示补偿电路、显示基板、显示装置及驱动方法
WO2022083347A1 (zh) 一种阵列基板、显示装置
CN110136647B (zh) 显示面板及其驱动方法和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant