[go: up one dir, main page]

CN115179695A - 信号检测电路及胎压监测系统 - Google Patents

信号检测电路及胎压监测系统 Download PDF

Info

Publication number
CN115179695A
CN115179695A CN202210982513.1A CN202210982513A CN115179695A CN 115179695 A CN115179695 A CN 115179695A CN 202210982513 A CN202210982513 A CN 202210982513A CN 115179695 A CN115179695 A CN 115179695A
Authority
CN
China
Prior art keywords
signal
flip
flop
module
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210982513.1A
Other languages
English (en)
Other versions
CN115179695B (zh
Inventor
罗许喜
徐红如
刘明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wanjie Electronic Technology (Jiangsu) Co.,Ltd.
Original Assignee
Nanjing Yingruichuang Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Yingruichuang Electronic Technology Co Ltd filed Critical Nanjing Yingruichuang Electronic Technology Co Ltd
Priority to CN202210982513.1A priority Critical patent/CN115179695B/zh
Publication of CN115179695A publication Critical patent/CN115179695A/zh
Application granted granted Critical
Publication of CN115179695B publication Critical patent/CN115179695B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60CVEHICLE TYRES; TYRE INFLATION; TYRE CHANGING; CONNECTING VALVES TO INFLATABLE ELASTIC BODIES IN GENERAL; DEVICES OR ARRANGEMENTS RELATED TO TYRES
    • B60C23/00Devices for measuring, signalling, controlling, or distributing tyre pressure or temperature, specially adapted for mounting on vehicles; Arrangement of tyre inflating devices on vehicles, e.g. of pumps or of tanks; Tyre cooling arrangements
    • B60C23/02Signalling devices actuated by tyre pressure
    • B60C23/04Signalling devices actuated by tyre pressure mounted on the wheel or tyre
    • B60C23/0408Signalling devices actuated by tyre pressure mounted on the wheel or tyre transmitting the signals by non-mechanical means from the wheel or tyre to a vehicle body mounted receiver
    • B60C23/0422Signalling devices actuated by tyre pressure mounted on the wheel or tyre transmitting the signals by non-mechanical means from the wheel or tyre to a vehicle body mounted receiver characterised by the type of signal transmission means
    • B60C23/0433Radio signals
    • B60C23/0447Wheel or tyre mounted circuits
    • B60C23/0455Transmission control of wireless signals
    • B60C23/0464Transmission control of wireless signals to avoid signal interference

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mechanical Engineering (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本发明涉及信号检测电路及胎压监测系统,该信号检测电路包括延迟触发器电路、复位控制模块和第二D触发器,延迟触发器电路包括第一与门电路和m个级联的第一D触发器,其中,第一级第一D触发器的第一输入端用于接收高电平信号,各第一D触发器的第二输入端用于接收待测信号,第n级第一D触发器的第一输出端和第一与门电路的第一输入端连接,第m级第一D触发器的第二输出端和第一与门电路的第二输入端连接,复位控制模块用于根据时钟信号依次对各第一D触发器进行复位,第二D触发器的第一输入端与第一与门电路的输出端连接,第二D触发器的第二输入端用于接收时钟信号。通过上述信号检测电路可以检测频率在有效范围内的信号。

Description

信号检测电路及胎压监测系统
技术领域
本发明涉及信号检测技术领域,特别是涉及一种信号检测电路及胎压监测系统。
背景技术
目前,主要通过低频载波信号(例如125KHz的载波)来唤醒胎压监测系统,为了节省功耗,系统需要周期性地开启载波接收电路来检测是否有低频信号。
但是在实际应用场景中,环境噪声多,载波接收电路容易将环境噪声判断为唤醒胎压监测系统的低频信号,导致胎压监测系统频繁被误唤醒,使得胎压监测系统的功耗大大增加,进而加快了电池电量的消耗。
发明内容
基于此,有必要提供一种降低环境噪声干扰的信号检测电路及胎压监测系统。
一种信号检测电路,包括:
延迟触发器电路,包括第一与门电路和m个级联的第一D触发器,其中,第一级第一D触发器的第一输入端用于接收高电平信号,上一级第一D触发器的第一输入端与下一级第一D触发器的第一输入端连接,各所述第一D触发器的第二输入端用于接收待测信号,第n级第一D触发器的第一输出端和第一与门电路的第一输入端连接,第m级第一D触发器的第二输出端和第一与门电路的第二输入端连接,m>n,n≥1;
复位控制模块,所述复位控制模块的输入端用于接收时钟信号,所述复位控制模块的输出端与各所述第一D触发器的复位端连接,所述复位控制模块用于根据所述时钟信号依次对各所述第一D触发器进行复位,其中,所述复位控制模块对各所述第一D触发器的复位间隔周期为一个时钟周期;
第二D触发器,所述第二D触发器的第一输入端与所述第一与门电路的输出端连接,所述第二D触发器的第二输入端用于接收时钟信号,所述第二D触发器用于响应于所述时钟信号触发以输出指示所述待测信号是否有效的标识信号。
上述信号检测电路,通过使第一级第一D触发器的第一输入端用于接收高电平信号,各第一D触发器的第二输入端接收待测信号,从而在电路开始工作,高电平信号被待测信号采样多拍;而通过第n级第一D触发器的第一输出端和第一与门电路的第一输入端连接,第m级第一D触发器的第二输出端和第一与门电路的第二输入端连接,第二D触发器的第一输入端与第一与门电路的输出端连接,第二D触发器的第二输入端与时钟模块的输出端连接,复位控制模块在时钟信号的触发沿后对各第一D触发器进行复位,使得待测信号的频率在时钟信号频率的n倍与m倍之间时,第二D触发器被触发时会输出高电平信号,即指示待测信号有效的标识信号,则通过标识信号可以检测待测信号的频率是否在时钟信号频率的n倍与m倍之间,从而排除频率不在时钟信号频率的n倍与m倍之间的噪声信号,降低环境噪声的干扰。
在其中一个实施例中,所述信号检测电路还包括:
使能模块,与所述第二D触发器的复位端连接,用于输出控制信号给所述第二D触发器,以控制所述第二D触发器工作或复位。
在其中一个实施例中,所述使能模块包括:
控制子模块,用于交替生成第一指示信号和第二指示信号;
第一非门电路,用于在接收到第一指示信号时,根据所述第一指示信号输出控制所述第二D触发器工作的控制信号,在接收到第二指示信号时,根据所述第二指示信号输出控制所述第二D触发器复位的控制信号。
在其中一个实施例中,所述使能模块包括:
控制子模块,用于根据外部指令生成对应的所述控制信号。
在其中一个实施例中,所述复位控制模块包括:
第一延迟子模块,所述第一延迟子模块的输入端作为所述复位控制模块的输入端,用于对所述时钟信号进行延迟,输出第一延迟时钟信号;
第二延迟子模块,所述第二延迟子模块的输入端与所述第一延迟子模块的输出端连接,用于对所述第一延迟时钟信号进行延迟,输出第二延迟时钟信号;
第二非门电路,所述第二非门电路的输入端与所述第二延迟子模块的输出端连接,用于根据所述第二延迟时钟信号输出第二延迟时钟反位信号;
调制子模块,所述调制子模块的第一输入端与所述第一延迟子模块的输出端连接,所述调制子模块的第二输入端与所述第二非门电路的输出端连接,所述调制子模块的输出端作为所述复位控制模块的输出端,所述调制子模块用于根据所述第一延迟时钟信号和所述第二延迟时钟反位信号输出目标复位信号,以依次对各所述第一D触发器进行复位。
在其中一个实施例中,所述调制子模块包括:
第二与门电路,所述第二与门电路的第一输入端作为所述调制子模块的第一输入端,所述第二与门电路的第二输入端作为所述调制子模块的第二输入端,所述第二与门电路的输出端作为所述调制子模块的输出端,用于根据所述第一延迟时钟信号和所述第二延迟时钟反位信号生成目标复位信号,并输出所述目标复位信号给各所述第一D触发器。
在其中一个实施例中,所述第一D触发器和所述第二D触发器为高电平复位触发器;所述调制子模块包括:
第二与门电路,所述第二与门电路的第一输入端作为所述调制子模块的第一输入端,所述第二与门电路的第二输入端作为所述调制子模块的第二输入端,用于根据所述第一延迟时钟信号和所述第二延迟时钟反位信号生成调制信号;
或门电路,所述或门电路的第一输入端与所述第二与门电路的输出端连接,所述或门电路的第二输入端与所述使能模块的输出端连接,所述或门电路的输出端作为所述调制子模块的输出端,用于根据所述控制信号和所述调制信号生成目标复位信号,并输出所述目标复位信号给各所述第一D触发器。
在其中一个实施例中,所述延迟触发器电路包括第一与门电路和五个级联的第一D触发器,第三级第一D触发器的第一输出端和第一与门电路的第一输入端连接,第五级第一D触发器的第二输出端和第一与门电路的第二输入端连接。
在其中一个实施例中,所述第一D触发器和所述第二D触发器均为上升沿触发器。
一种胎压监测系统,包括如上任一所述的信号检测电路和处理器,所述信号检测电路与所述处理器连接,所述处理器用于接收所述标识信号,在所述标识信号指示所述待测信号有效时唤醒胎压监测系统。
上述胎压监测系统,通过信号检测电路可以排除频率不在时钟信号频率的n倍与m倍之间的噪声信号,降低环境噪声的干扰,进而避免胎压监测系统频繁被误唤醒,从而降低胎压监测系统的功耗,降低了电池电量的消耗。
附图说明
为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1-图7为不同实施例的信号检测电路的结构示意图;
图8为一个实施例中待测信号为有效信号时的信号检测时序图;
图9为一个实施例中待测信号偏快时的信号检测时序图;
图10为一个实施例中待测信号偏慢时的信号检测时序图;
图11为一个实施例中胎压监测系统的结构框图。
附图标记说明:
10-信号检测电路,1-延迟触发器电路,11-第一D触发器,12-第一与门电路,2-复位控制模块,21-第一延迟子模块,22-第二延迟子模块,23-第二非门电路,24-调制子模块,241-第二与门电路,242-或门电路,3-第二D触发器,4-使能模块,41-控制子模块,42-第一非门电路,20-处理器,30-胎压监测系统。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使本申请的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
可以理解,本申请所使用的术语“第一”、“第二”等可在本文中用于描述各种元件,但这些元件不受这些术语限制。这些术语仅用于将第一个元件与另一个元件区分。举例来说,在不脱离本申请的范围的情况下,可以将第一D触发器称为第二D触发器,且类似地,可将第二D触发器称为第一D触发器。第一D触发器和第二D触发器两者都是D触发器,但其不是同一D触发器。
可以理解,以下实施例中的“连接”,如果被连接的电路、模块、子模块等相互之间具有电信号或数据的传递,则应理解为“电连接”、“通信连接”等。
在此使用时,单数形式的“一”、“一个”和“所述/该”也可以包括复数形式,除非上下文清楚指出另外的方式。还应当理解的是,术语“包括/包含”或“具有”等指定所陈述的特征、整体、组件、部分或它们的组合的存在,但是不排除存在或添加一个或更多个其他特征、整体、组件、部分或它们的组合的可能性。同时,在本说明书中使用的术语“和/或”包括相关所列项目的任何及所有组合。
在一个实施例中,如图1所示,本申请提供了一种信号检测电路10,包括:延迟触发器电路1、复位控制模块2和第二D触发器3。延迟触发器电路1包括第一与门电路12和m个级联的第一D触发器11,其中,第一级第一D触发器11的第一输入端用于接收高电平信号,上一级第一D触发器11的第一输入端与下一级第一D触发器11的第一输入端连接,各第一D触发器11的第二输入端用于接收待测信号,第n级第一D触发器11的第一输出端和第一与门电路12的第一输入端连接,第m级第一D触发器11的第二输出端和第一与门电路12的第二输入端连接,m>n,n≥1。复位控制模块2的输入端用于接收时钟信号,复位控制模块2的输出端与各第一D触发器11的复位端连接,复位控制模块2用于根据时钟信号依次对各第一D触发器11进行复位,其中,复位控制模块2对各第一D触发器11的复位间隔周期为一个时钟周期。第二D触发器3的第一输入端与第一与门电路12的输出端连接,第二D触发器3的第二输入端用于接收时钟信号,第二D触发器3用于响应于时钟信号触发以输出指示待测信号是否有效的标识信号。
其中,时钟信号的触发沿与第二D触发器3有关,若第二D触发器3为上升沿触发器,则触发沿为上升沿;若第二D触发器3为下降沿触发器,则触发沿为下降沿。第一D触发器11和第二D触发器3可以为下降沿触发器,也可以为上升沿触发器。第一D触发器11的复位节点晚于第二D触发器3的触发节点。
具体地,由于各第一D触发器11的第二输入端用于接收待测信号,第一D触发器11被待测信号触发工作,而第一D触发器11每隔一个时钟周期进行一次复位。则可以理解,在待测信号的频率小于时钟信号频率的n倍时,而第n级第一D触发器11和第m级第一D触发器11会在被触发前进入复位状态,则待测信号的频率小于时钟信号频率的n倍时,第n级第一D触发器11的第一输出端持续输出低电平信号,第m级第一D触发器11的第二输出端持续输出高电平信号,则第一与门电路12持续输出低电平信号,第二D触发器3在响应于时钟信号触发时第一输出端持续输出低电平信号。而在待测信号的频率在时钟信号频率的n倍和m倍之间时,则第n级第一D触发器11会触发,第m级第一D触发器11会在触发前进入复位状态,第n级第一D触发器11在触发节点到下次复位前输出高电平信号,第m级第一D触发器11持续输出高电平信号,则第一与门电路12输出信号与第n级第一D触发器11输出信号相同;由于待测信号的频率在时钟信号频率的n倍和m倍之间,又由于复位控制模块2在时钟信号的触发沿后对各第一D触发器11进行复位,因此,第二D触发器3响应于时钟信号触发时第n级第一D触发器11已触发且还未复位,此时第一与门电路12会输出高电平信号,第二D触发器3的第一输出端也会输出高电平信号。在待测信号的频率大于时钟信号频率的m倍时,第n级第一D触发器11和第m级第一D触发器11均会触发,第n级第一D触发器11在触发节点到下次复位前输出高电平信号,第m级第一D触发器11在触发节点到下次复位前输出低电平信号,类似地,第二D触发器3响应于时钟信号触发时第m级第一D触发器11已被触发且还未复位,此时第一与门电路12会输出低电平信号,第二D触发器3的第一输出端也会输出低电平信号,第二D触发器3没有出现电平变化,第二D触发器3的第一输出端持续输出低电平信号。基于上述内容,可以发现,待测信号的频率在时钟信号频率的n倍和m倍之间时,第二D触发器3的第一输出端输出脉冲信号,即标识信号为脉冲信号,在待测信号的频率小于时钟信号频率的n倍或大于时钟信号频率的m倍时,标识信号为持续的低电平信号,则根据标识信号的特征可以确定待测信号是否有效(即待测信号的频率是否在时钟信号频率的n倍和m倍之间)。
本实施例中,通过使第一级第一D触发器11的第一输入端用于接收高电平信号,各第一D触发器11的第二输入端接收待测信号,从而在电路开始工作,高电平信号被待测信号采样多拍;而通过第n级第一D触发器11的第一输出端和第一与门电路12的第一输入端连接,第m级第一D触发器11的第二输出端和第一与门电路12的第二输入端连接,第二D触发器3的第一输入端与第一与门电路12的输出端连接,第二D触发器3的第二输入端与时钟模块的输出端连接,复位控制模块2在时钟信号的触发沿后对各第一D触发器11进行复位,使得待测信号的频率在时钟信号频率的n倍与m倍之间时,第二D触发器3被触发时会输出高电平信号,即指示待测信号有效的标识信号,则通过标识信号可以检测待测信号的频率是否在时钟信号频率的n倍与m倍之间,从而排除频率不在时钟信号频率的n倍与m倍之间的噪声信号,降低环境噪声的干扰。
在一个实施例中,如图2所示,该信号检测电路10还包括使能模块4,使能模块4与第二D触发器3的复位端连接,用于输出控制信号给第二D触发器3,以控制第二D触发器3工作或复位。
可以理解,在第二D触发器3处于复位状态时,第二D触发器3不会响应于时钟信号触发,第二D触发器3的第一输出端输出信号不变,基于第二D触发器3的特性,可以输出相应的控制信号给第二D触发器3,以控制第二D触发器3工作或复位。
示例性地,第二D触发器3为高电平复位触发器,控制信号为高电平信号时,第二D触发器3接收到控制信号时复位,控制信号为低电平信号时,第二D触发器3接收到控制信号时处于工作状态,即可触发状态。
在一个实施例中,如图3所示,使能模块4包括控制子模块41和第一非门电路42。控制子模块41用于交替生成第一指示信号和第二指示信号;第一非门电路42用于在接收第一指示信号时,根据第一指示信号输出控制第二D触发器3工作的控制信号,在接收到第二指示信号时,根据第二指示信号输出控制第二D触发器3复位的控制信号。
具体地,第一指示信号和第二指示信号为相反的逻辑电平信号,则第一非门电路42根据第一指示信号和第二指示信号生成的控制信号也为相反的逻辑电平信号,由于控制子模块41交替生成第一指示信号和第二指示信号,因此,通过使能模块4可以控制第二D触发器3周期性工作和复位,进而周期性地对待测信号进行检测。
应用中,使能模块4可以包括控制子模块41,控制子模块41用于交替生成控制第二D触发器3工作的控制信号和控制第二D触发器3复位的控制信号。
在另一个实施例中,使能模块4包括控制子模块41,控制子模块41用于根据外部指令生成对应的控制信号。
可以理解,由于控制子模块41用于根据外部指令生成对应的控制信号,则可以人为控制第二D触发器3工作或复位,进而人为控制是否对待测信号进行检测。
在一个实施例中,如图4所示,复位控制模块2包括第一延迟子模块21和第二延迟子模块22。第一延迟子模块21的输入端作为复位控制模块2的输入端,用于对时钟信号进行延迟,输出第一延迟时钟信号。第二延迟子模块22的输入端与第一延迟子模块21的输出端连接,用于对第一延迟时钟信号进行延迟,输出第二延迟时钟信号。第二非门电路23,第二非门电路23的输入端与第二延迟子模块22的输出端连接,用于根据第二延迟时钟信号输出第二延迟时钟反位信号。调制子模块24,调制子模块24的第一输入端与第一延迟子模块21的输出端连接,调制子模块24的第二输入端与第二非门电路23的输出端连接,调制模块的输出端作为复位控制模块2的输出端,调制子模块24用于根据第一延迟时钟信号和第二延迟时钟反位信号输出目标复位信号,以依次对各第一D触发器11进行复位。
可以理解,第一延迟时钟信号和第二延迟时钟反位信号均相对时钟信号进行了延迟,则根据第一延迟时钟信号和第二延迟时钟反位信号输出的目标复位信号的复位节点可以在时钟信号的触发沿之后,目标复位信号的相邻两复位节点的间隔可以为一个时钟周期。
在一个实施例中,如图5所示,调制子模块24包括第二与门电路241。第二与门电路241的第一输入端作为调制子模块24的第一输入端,第二与门电路241的第二输入端作为调制子模块24的第二输入端,第二门电路的输出端作为调制子模块24的输出端,用于根据第一延迟时钟信号和第二延迟时钟反位信号生成目标复位信号,并输出目标复位信号给各第一D触发器11。
示例性地,如图4所示,基于第一延迟时钟信号和第二延迟时钟反位信号可以生成上升沿在时钟信号的上升沿后的复位信号,且复位节点的间隔为一个时钟周期,从而控制各第一D触发器11在合适的节点复位,以便于第二D触发器3输出指示待测信号是否有效的标识信号。
在一个实施例中,如图6所示,第一D触发器11和第二D触发器3为高电平复位触发器。调制子模块24包括第二与门电路241和或门电路242。第二与门电路241的第一输入端作为调制子模块24的第一输入端,第二与门电路241的第二输入端作为调制子模块24的第二输入端,用于根据第一延迟时钟信号和第二延迟时钟反位信号生成调制信号;或门电路242的第一输入端与第二与门电路241的输出端连接,或门电路242的第二输入端与使能模块4的输出端连接,或门电路242的输出端作为调制子模块24的输出端,用于根据控制信号和调制信号生成目标复位信号,并输出第二复位信号给各第一D触发器11。
具体地,由于第一D触发器11和第二D触发器3为高电平复位触发器,基于或门电路242的特性,在控制信号为高电平信号时,目标复位信号也为高电平信号,在控制信号为低电平信号时,目标复位信号与调制信号相同,则第二D触发器3接收到控制信号复位时,各第一D触发器11也会复位,从而避免第二D触发器3处于复位状态时各第一D触发器11工作,从而降低功耗。
在另一个实施例中,第一D触发器11和第二D触发器3为低电平复位触发器;调制子模块24包括第二与门电路241和第三与门电路。第二与门电路241的第一输入端作为调制子模块24的第一输入端,第二与门电路241的第二输入端作为调制子模块24的第二输入端,用于根据第一延迟时钟信号和第二延迟时钟反位信号生成调制信号;第三与门电路的第一输入端与第二与门电路241的输出端连接,第三与门电路的第二输入端与使能模块4的输出端连接,第三与门电路的输出端作为调制子模块24的输出端,用于根据控制信号和调制信号生成目标复位信号,并输出第二复位信号给各第一D触发器11。
具体地,由于第一D触发器11和第二D触发器3为低电平复位触发器时,基于与门电路的特性,在控制信号为低电平信号时,目标复位信号也为低电平信号,在控制信号为高电平信号时,目标复位信号与调制信号相同,则第二D触发器3接收到控制信号复位时,各第一D触发器11也会复位,从而避免第二D触发器3处于复位状态时各第一D触发器11工作,从而降低功耗。
基于上述各实施例,示例性地,如图7所示,第一D触发器11和第二D触发器3均为上升沿触发器;延迟触发器电路1包括五个级联的第一D触发器11和第一与门电路12,其中,第三级第一D触发器11的第一输出端和第一与门电路12的第一输入端连接,第五级第一D触发器11的第二输出端和第一与门电路12的第二输入端连接;第三级第一D触发器11会在待测信号的第三个上升沿触发,第五级第一D触发器11会在待测信号的第五个上升沿触发。时钟信号的频率为32Khz(千赫兹);若待测信号在检测范围内(频率为32K的3倍到5倍之间,96Khz-160Khz),其信号检测时序如图8所示。其中,check_en(控制子模块输出的信号)=1时,check_enb(控制信号)=0,第二D触发器3处于可触发状态,clk_32k(32Khz的时钟信号)上升沿时,第二D触发器3响应于时钟信号的上升沿触发,第一D触发器11高电平复位,目标复位信号car_clr的上升沿为复位节点,可以发现,目标复位信号car_clr的上升沿位于时钟信号的上升沿后,则第一D触发器11的复位节点在第二D触发器3的触发节点后,则此时car_tap3(第三级第一D触发器11的第一输出端的输出信号)=1(高电平),car_tap5_n(第五级第一D触发器11的第二输出端的输出信号)=1,car_valid_pre(第一与门电路12的输出端的输出信号)=1,car_valid(第二D触发器3的第一输出端的输出信号)=1(标识信号),待测信号为有效信号。
若待测信号偏快(频率大于32K的5倍,大于160Khz),其信号检测时序如图9所示,clk_32k上升沿时,car_tap3=1,car_tap5_n=0(低电平),car_valid_pre=0,则car_valid=0(标识信号),待测信号为无效信号。
若待测信号偏慢(频率小于32K的3倍,小于96Khz),其信号检测时序如图10所示,clk_32k上升沿时,car_tap3=0,car_tap5_n=1,car_valid_pre=0,所以car_valid=0(标识信号),待测信号为无效信号。因此,基于上述示例的电路可以有效排除频率在96Khz-160Khz外的信号。
在一个实施例中,如图11所示,本申请还提供了一种胎压监测系统30,包括如上所述的信号检测电路10和处理器20,信号检测电路10与处理器20连接,处理器20用于接收标识信号,在标识信号指示待测信号有效时唤醒胎压监测系统30。
本实施例中,通过信号检测电路10可以排除频率不在时钟信号频率的n倍与m倍之间的噪声信号,降低环境噪声的干扰,进而避免胎压监测系统30频繁被误唤醒,从而降低胎压监测系统30的功耗,降低了电池电量的消耗。
在本说明书的描述中,参考术语“有些实施例”、“其他实施例”、“理想实施例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特征包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性描述不一定指的是相同的实施例或示例。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种信号检测电路,其特征在于,包括:
延迟触发器电路,包括第一与门电路和m个级联的第一D触发器,其中,第一级第一D触发器的第一输入端用于接收高电平信号,上一级第一D触发器的第一输入端与下一级第一D触发器的第一输入端连接,各所述第一D触发器的第二输入端用于接收待测信号,第n级第一D触发器的第一输出端和第一与门电路的第一输入端连接,第m级第一D触发器的第二输出端和第一与门电路的第二输入端连接,m>n,n≥1;
复位控制模块,所述复位控制模块的输入端用于接收时钟信号,所述复位控制模块的输出端与各所述第一D触发器的复位端连接,所述复位控制模块用于根据所述时钟信号依次对各所述第一D触发器进行复位,其中,所述复位控制模块对各所述第一D触发器的复位间隔周期为一个时钟周期;
第二D触发器,所述第二D触发器的第一输入端与所述第一与门电路的输出端连接,所述第二D触发器的第二输入端用于接收时钟信号,所述第二D触发器用于响应于所述时钟信号触发以输出指示所述待测信号是否有效的标识信号。
2.根据权利要求1所述的信号检测电路,其特征在于,所述信号检测电路还包括:
使能模块,与所述第二D触发器的复位端连接,用于输出控制信号给所述第二D触发器,以控制所述第二D触发器工作或复位。
3.根据权利要求2所述的信号检测电路,其特征在于,所述使能模块包括:
控制子模块,用于交替生成第一指示信号和第二指示信号;
第一非门电路,用于在接收到第一指示信号时,根据所述第一指示信号输出控制所述第二D触发器工作的控制信号,在接收到第二指示信号时,根据所述第二指示信号输出控制所述第二D触发器复位的控制信号。
4.根据权利要求2所述的信号检测电路,其特征在于,所述使能模块包括:
控制子模块,用于根据外部指令生成对应的所述控制信号。
5.根据权利要求2所述的信号检测电路,其特征在于,所述复位控制模块包括:
第一延迟子模块,所述第一延迟子模块的输入端作为所述复位控制模块的输入端,用于对所述时钟信号进行延迟,输出第一延迟时钟信号;
第二延迟子模块,所述第二延迟子模块的输入端与所述第一延迟子模块的输出端连接,用于对所述第一延迟时钟信号进行延迟,输出第二延迟时钟信号;
第二非门电路,所述第二非门电路的输入端与所述第二延迟子模块的输出端连接,用于根据所述第二延迟时钟信号输出第二延迟时钟反位信号;
调制子模块,所述调制子模块的第一输入端与所述第一延迟子模块的输出端连接,所述调制子模块的第二输入端与所述第二非门电路的输出端连接,所述调制子模块的输出端作为所述复位控制模块的输出端,所述调制子模块用于根据所述第一延迟时钟信号和所述第二延迟时钟反位信号输出目标复位信号,以依次对各所述第一D触发器进行复位。
6.根据权利要求5所述的信号检测电路,其特征在于,所述调制子模块包括:
第二与门电路,所述第二与门电路的第一输入端作为所述调制子模块的第一输入端,所述第二与门电路的第二输入端作为所述调制子模块的第二输入端,所述第二与门电路的输出端作为所述调制子模块的输出端,用于根据所述第一延迟时钟信号和所述第二延迟时钟反位信号生成所述目标复位信号,并输出所述目标复位信号给各所述第一D触发器。
7.根据权利要求5所述的信号检测电路,其特征在于,所述第一D触发器和所述第二D触发器为高电平复位触发器;所述调制子模块包括:
第二与门电路,所述第二与门电路的第一输入端作为所述调制子模块的第一输入端,所述第二与门电路的第二输入端作为所述调制子模块的第二输入端,用于根据所述第一延迟时钟信号和所述第二延迟时钟反位信号生成调制信号;
或门电路,所述或门电路的第一输入端与所述第二与门电路的输出端连接,所述或门电路的第二输入端与所述使能模块的输出端连接,所述或门电路的输出端作为所述调制子模块的输出端,用于根据所述控制信号和所述调制信号生成所述目标复位信号,并输出所述目标复位信号给各所述第一D触发器。
8.根据权利要求1所述的信号检测电路,其特征在于,所述延迟触发器电路包括第一与门电路和五个级联的第一D触发器,第三级第一D触发器的第一输出端和第一与门电路的第一输入端连接,第五级第一D触发器的第二输出端和第一与门电路的第二输入端连接。
9.根据权利要求1所述的信号检测电路,其特征在于,所述第一D触发器和所述第二D触发器均为上升沿触发器。
10.一种胎压监测系统,其特征在于,包括如权利要求1-9任一项所述的信号检测电路和处理器,所述信号检测电路与所述处理器连接,所述处理器用于接收所述标识信号,在所述标识信号指示所述待测信号有效时唤醒胎压监测系统。
CN202210982513.1A 2022-08-16 2022-08-16 信号检测电路及胎压监测系统 Active CN115179695B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210982513.1A CN115179695B (zh) 2022-08-16 2022-08-16 信号检测电路及胎压监测系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210982513.1A CN115179695B (zh) 2022-08-16 2022-08-16 信号检测电路及胎压监测系统

Publications (2)

Publication Number Publication Date
CN115179695A true CN115179695A (zh) 2022-10-14
CN115179695B CN115179695B (zh) 2024-02-20

Family

ID=83523454

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210982513.1A Active CN115179695B (zh) 2022-08-16 2022-08-16 信号检测电路及胎压监测系统

Country Status (1)

Country Link
CN (1) CN115179695B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1238600A (zh) * 1998-03-17 1999-12-15 摩托罗拉公司 相位检测装置
CN102133844A (zh) * 2010-01-22 2011-07-27 联创汽车电子有限公司 汽车轮胎压力检测系统
CN102419417A (zh) * 2011-08-17 2012-04-18 北京时代民芯科技有限公司 一种现场可编程逻辑门阵列触发器传播延迟的测试电路
CN104124945A (zh) * 2014-07-23 2014-10-29 上海华虹宏力半导体制造有限公司 占空比校准电路
CN104242920A (zh) * 2014-09-24 2014-12-24 上海华力微电子有限公司 用于锁相环电路的锁定检测电路
CN108362991A (zh) * 2017-01-13 2018-08-03 联发科技股份有限公司 扫描链路
CN109450441A (zh) * 2018-12-27 2019-03-08 上海华力集成电路制造有限公司 锁定检测电路及其构成的锁相环
US20220045668A1 (en) * 2020-08-06 2022-02-10 Winbond Electronics Corp. Delay control device and tunable delay device
CN114421933A (zh) * 2022-01-21 2022-04-29 长江存储科技有限责任公司 毛刺检测和处理电路

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1238600A (zh) * 1998-03-17 1999-12-15 摩托罗拉公司 相位检测装置
CN102133844A (zh) * 2010-01-22 2011-07-27 联创汽车电子有限公司 汽车轮胎压力检测系统
CN102419417A (zh) * 2011-08-17 2012-04-18 北京时代民芯科技有限公司 一种现场可编程逻辑门阵列触发器传播延迟的测试电路
CN104124945A (zh) * 2014-07-23 2014-10-29 上海华虹宏力半导体制造有限公司 占空比校准电路
CN104242920A (zh) * 2014-09-24 2014-12-24 上海华力微电子有限公司 用于锁相环电路的锁定检测电路
CN108362991A (zh) * 2017-01-13 2018-08-03 联发科技股份有限公司 扫描链路
CN109450441A (zh) * 2018-12-27 2019-03-08 上海华力集成电路制造有限公司 锁定检测电路及其构成的锁相环
US20220045668A1 (en) * 2020-08-06 2022-02-10 Winbond Electronics Corp. Delay control device and tunable delay device
CN114421933A (zh) * 2022-01-21 2022-04-29 长江存储科技有限责任公司 毛刺检测和处理电路

Also Published As

Publication number Publication date
CN115179695B (zh) 2024-02-20

Similar Documents

Publication Publication Date Title
CN108832915B (zh) 一种占空比校准电路
US6545508B2 (en) Detection of clock signal period abnormalities
CN212622809U (zh) 检测电路
US5291141A (en) Method for continuously measuring delay margins in digital systems
CN115179695B (zh) 信号检测电路及胎压监测系统
CN1148874C (zh) 一种时钟信号脉冲丢失检测电路
CN1474508A (zh) 一种低频时钟监测高频时钟脉冲丢失检测电路
US7679404B2 (en) Missing clock pulse detector
CN114064332A (zh) 时钟检测方法、装置及时钟安全系统
JP7439266B2 (ja) 検出回路及び検出方法
JP2000134070A (ja) ノイズ除去回路
CN111030695B (zh) 基于模数转换的延时时间配置方法及系统
KR101752580B1 (ko) 메모리 디바이스에 대한 전력 관리
CN100502262C (zh) 可检测周期信号紊乱的方法
CN117110845B (zh) 一种测试模式控制电路、方法及芯片
US12057841B1 (en) Pulse skipping circuit for wireless sensors
CN218825232U (zh) 一种控制系统
CN111830330B (zh) 特定频率信号的检测电路
US5422896A (en) Timing check circuit for a functional macro
JP3989318B2 (ja) クロック監視装置
CN111835320A (zh) 一种信号的边沿检测装置
US7471117B2 (en) Circuit for detecting maximal frequency of pulse frequency modulation and method thereof
CN119315980A (zh) 一种多数投票电路
CN114076849A (zh) 检测电路和检测方法
JP3348271B2 (ja) アラーム検出回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: Floor 14, Building A, Chuangzhi Building, No. 17 Xinghuo Road, Jiangbei New District, Nanjing, Jiangsu Province, 211800

Patentee after: Wanjie Electronic Technology (Jiangsu) Co.,Ltd.

Country or region after: China

Address before: 14th Floor, Building A, Chuangzhi Building, No. 17 Xinghuo Road, Jiangbei New District, Nanjing City, Jiangsu Province

Patentee before: Nanjing yingruichuang Electronic Technology Co.,Ltd.

Country or region before: China