CN113658869A - 薄膜晶体管及其制作方法、显示器件 - Google Patents
薄膜晶体管及其制作方法、显示器件 Download PDFInfo
- Publication number
- CN113658869A CN113658869A CN202110935939.7A CN202110935939A CN113658869A CN 113658869 A CN113658869 A CN 113658869A CN 202110935939 A CN202110935939 A CN 202110935939A CN 113658869 A CN113658869 A CN 113658869A
- Authority
- CN
- China
- Prior art keywords
- amorphous silicon
- layer
- contact region
- active layer
- thin film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 83
- 238000000034 method Methods 0.000 title claims abstract description 57
- 229910021417 amorphous silicon Inorganic materials 0.000 claims abstract description 216
- 239000010408 film Substances 0.000 claims abstract description 70
- 238000005468 ion implantation Methods 0.000 claims abstract description 58
- 229910021419 crystalline silicon Inorganic materials 0.000 claims abstract 4
- 230000008569 process Effects 0.000 claims description 31
- 238000000059 patterning Methods 0.000 claims description 14
- 229920002120 photoresistant polymer Polymers 0.000 claims description 13
- 230000036470 plasma concentration Effects 0.000 claims description 7
- 238000002360 preparation method Methods 0.000 claims 1
- 238000004519 manufacturing process Methods 0.000 abstract description 23
- 230000009286 beneficial effect Effects 0.000 abstract description 2
- 230000006872 improvement Effects 0.000 abstract description 2
- 150000002500 ions Chemical class 0.000 description 17
- 238000005229 chemical vapour deposition Methods 0.000 description 12
- 238000005530 etching Methods 0.000 description 11
- XYFCBTPGUUZFHI-UHFFFAOYSA-N Phosphine Chemical compound P XYFCBTPGUUZFHI-UHFFFAOYSA-N 0.000 description 9
- 238000000151 deposition Methods 0.000 description 9
- 239000000463 material Substances 0.000 description 9
- 229910052750 molybdenum Inorganic materials 0.000 description 9
- 229910052751 metal Inorganic materials 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 229910000073 phosphorus hydride Inorganic materials 0.000 description 6
- 238000005457 optimization Methods 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 3
- 229910001182 Mo alloy Inorganic materials 0.000 description 3
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- 229910004205 SiNX Inorganic materials 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 239000001257 hydrogen Substances 0.000 description 3
- 229910052739 hydrogen Inorganic materials 0.000 description 3
- 238000002513 implantation Methods 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0312—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes
- H10D30/0316—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes of lateral bottom-gate TFTs comprising only a single gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0321—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6732—Bottom-gate only TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/6737—Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
- H10D30/6746—Amorphous silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
Landscapes
- Thin Film Transistor (AREA)
Abstract
本发明提供一种薄膜晶体管及其制作方法、显示器件,该制作方法包括:形成栅极、有源层、源极和漏极的图形;有源层包括:源极接触区域、漏极接触区域和位于源极接触区域和漏极接触区域之间的沟道区域,源极接触区域和漏极接触区域包括:层叠设置的非晶硅层和非晶硅掺杂层,非晶硅层和非晶硅掺杂层通过对一非晶硅薄膜的表面进行离子注入得到,其中,非晶硅薄膜的被离子注入的上层膜层形成非晶硅掺杂层,未被离子注入的下层膜层形成非晶硅层;沟道区域包括非晶硅层,沟道区域的非晶硅层与源极接触区域和漏极接触区域的非晶硅层相连。本发明能够改善源漏电极和有源层之间的接触电阻,有利于非晶硅薄膜晶体管的性能的提高。
Description
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种薄膜晶体管及其制作方法、显示器件。
背景技术
由于非晶硅薄膜晶体管(a-Si TFT)本身具有低温工艺及低成本制造等优势,其可用作驱动显示器件的驱动元件,具有相当的市场潜力。
非晶硅薄膜晶体管中,源漏电极和有源层接触时,多会形成势垒层,从而影响非晶硅薄膜晶体管的性能。因此,如何在源漏电极和有源层之间形成良好的欧姆接触,将有利于非晶硅薄膜晶体管的性能的提高。
发明内容
本发明实施例提供一种薄膜晶体管及其制作方法、显示器件,用于解决现有的非晶硅薄膜晶体管因源漏电极和有源层接触时形成势垒层,影响非晶硅薄膜晶体管的性能的问题。
为了解决上述技术问题,本发明是这样实现的:
第一方面,本发明实施例提供了一种薄膜晶体管的制作方法,包括:
形成栅极、有源层、源极和漏极的图形;
其中,所述有源层包括:源极接触区域、漏极接触区域和位于所述源极接触区域和所述漏极接触区域之间的沟道区域,所述源极接触区域和漏极接触区域包括:层叠设置的非晶硅层和非晶硅掺杂层,所述非晶硅层和非晶硅掺杂层通过对一非晶硅薄膜的表面进行离子注入得到,其中,所述非晶硅薄膜的被离子注入的上层膜层形成所述非晶硅掺杂层,未被离子注入的下层膜层形成所述非晶硅层;所述沟道区域包括非晶硅层,所述沟道区域的非晶硅层与所述源极接触区域和漏极接触区域的非晶硅层相连。
可选的,形成有源层的图形包括:
形成非晶硅薄膜;
在所述非晶硅薄膜的第一区域形成光刻胶图形,所述第一区域用于形成所述沟道区域;
采用离子注入工艺对所述非晶硅薄膜进行离子注入,使得所述非晶硅薄膜的除所述第一区域之外的其他区域形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构;
对离子注入后的所述非晶硅薄膜进行构图,形成有源层的图形。
可选的,形成有源层的图形包括:
形成非晶硅薄膜;
对所述非晶硅薄膜进行构图,形成有源层的图形;
在所述有源层的沟道区域形成光刻胶图形;
采用离子注入工艺对所述有源层的未被所述光刻胶图形覆盖的源极接触区域和漏极接触区域进行离子注入,使得所述源极接触区域和漏极接触区域的非晶硅薄膜形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构。
可选的,形成有源层的图形包括:
形成非晶硅薄膜;
采用离子注入工艺对所述非晶硅薄膜进行离子注入,使得所述非晶硅薄膜形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构;
对离子注入后的所述非晶硅薄膜进行构图,形成有源层的图形;
去除所述有源层的沟道区域的非晶硅掺杂层。
可选的,去除所述有源层的沟道区域的非晶硅掺杂层包括:
在形成源极和漏极之后,以所述源极和漏极为掩膜,去除所述有源层的沟道区域的非晶硅掺杂层。
可选的,在所述离子注入工艺中,等离子浓度为大于1E15。
可选的,形成有源层的图形还包括:
去除所述非晶硅掺杂层的第一预设厚度的上层膜层。
可选的,所述第一预设厚度为15-35纳米。
可选的,形成有源层的图形还包括:
去除所述沟道区域的非晶硅层的第二预设厚度的上层膜层。
可选的,所述沟道区域的非晶硅层去除所述第二预设厚度之后的厚度小于110nm。
第二方面,本发明实施例提供了一种薄膜晶体管,包括:
栅极、有源层、源极和漏极的图形;
其中,所述有源层包括:源极接触区域、漏极接触区域和位于所述源极接触区域和所述漏极接触区域之间的沟道区域,所述源极接触区域和漏极接触区域包括:层叠设置的非晶硅层和非晶硅掺杂层,所述非晶硅层和非晶硅掺杂层通过对一非晶硅薄膜的表面进行离子注入得到,其中,所述非晶硅薄膜的被离子注入的上层膜层形成所述非晶硅掺杂层,未被离子注入的下层膜层形成所述非晶硅层;所述沟道区域包括非晶硅层,所述沟道区域的非晶硅层与所述源极接触区域和漏极接触区域的非晶硅层相连。
可选的,所述沟道区域的非晶硅层的厚度小于所述源极接触区域和漏极接触区域的非晶硅层的厚度。
可选的,所述沟道区域的非晶硅层的厚度小于110nm。
第三方面,本发明实施例提供了一种显示器件,包括上述第二方面所述的薄膜晶体管。
在本发明实施例中,通过离子注入方式,在有源层的源极接触区域和漏极接触区域形成非晶硅掺杂层,作为欧姆接触层,使得源漏电极和有源层之间形成良好的欧姆接触,改善源漏电极和有源层之间的接触电阻,有利于非晶硅薄膜晶体管的性能的提高。
附图说明
通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
图1为离子注入后的非晶硅薄膜的注入深度与注入的离子浓度的关系示意图;
图2为本发明实施例一的薄膜晶体管的制作方法的流程示意图;
图3为本发明实施例二的薄膜晶体管的制作方法的流程示意图;
图4为本发明实施例三的薄膜晶体管的制作方法的流程示意图;
图5为本发明实施例的薄膜晶体管的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种薄膜晶体管的制作方法,包括:
步骤1:形成栅极、有源层、源极和漏极的图形;
其中,所述有源层包括:源极接触区域、漏极接触区域和位于所述源极接触区域和所述漏极接触区域之间的沟道区域,所述源极接触区域和漏极接触区域包括:层叠设置的非晶硅层和非晶硅掺杂层,所述非晶硅层和非晶硅掺杂层通过对一非晶硅薄膜的表面进行离子注入得到,其中,所述非晶硅薄膜的被离子注入的上层膜层形成所述非晶硅掺杂层,未被离子注入的下层膜层形成所述非晶硅层;所述沟道区域包括非晶硅层,所述沟道区域的非晶硅层与所述源极接触区域和漏极接触区域的非晶硅层相连。
本发明实施例中,通过离子注入方式,在有源层的源极接触区域和漏极接触区域形成非晶硅掺杂层,作为欧姆接触层,使得源漏电极和有源层之间形成良好的欧姆接触,改善源漏电极和有源层之间的接触电阻,有利于非晶硅薄膜晶体管的性能的提高。
在本发明实施例中,可选的,还可以采用其他优化方案中的至少一项,来提高形成的薄膜晶体管的性能:
优化方案一:
上述各实施例中,通过直接对非晶硅薄膜进行离子注入的方式,经过验证,结果并不是十分理想,其中一个原因在于:如图1所示,离子注入的非晶硅薄膜中离子浓度呈正态分布,导致非晶硅薄膜表面的低密度区域电阻偏大,使得源漏电极与有源层之间的接触电阻偏大,薄膜晶体管的开态电流值(Ion)只有1E-7量级,小于量产水平(1E-6量级),Vth值-4.3V(量产水平2.5V左右),MOB(电子迁移率)值0.03(量产水平0.5~1.0),从而造成显示驱动问题。
为解决上述问题,本发明实施例中,可选的,形成有源层的图形还包括:去除所述非晶硅掺杂层的第一预设厚度的上层膜层。即去除离子浓度是低密度区域的上层膜层,从而改善源漏极与有源层的接触电阻。可选的,可以采用刻蚀方式去除所述非晶硅掺杂层的第一预设厚度的上层膜层。可选的,所述第一预设厚度为15-35纳米。进一步优选的,所述第一预设厚度为25纳米。在本发明的一些实施例中,通过去除所述非晶硅掺杂层的第一预设厚度的上层膜层,可以将薄膜晶体管的开态电流值(Ion)值从4.33E-7提升到9.20E-7,MOB值从0.03提升到0.15,Vth值从-4.31提升到-1.61(正偏2.70)。
优化方案二:
上述各实施例中,可选的,为进一步提升薄膜晶体管性能,在所述离子注入工艺中,等离子浓度为大于1E15,进一步可选的,等离子浓度为2E15。本发明实施例中,通过增加离子注入工艺中的等离子浓度,可以降低源漏极与有源层的接触电阻。在本发明的一个实施例中,通过将现有的等离子注入时电压为20千伏(KV)、等离子浓度为1E15,提高到电压为20千伏(KV)、等离子浓度为2E15,使得制备的非晶硅薄膜晶体管的开态电流(Ion)值从4.33E-7提高到1.89E-6,电子迁移率(MOB)值从0.03提升到0.29,阈值电压(Vth)值熊-4.31提高到0.23(正偏4.54)。
优化方案三:
可选的,还可以进一步通过减薄有源层的厚度,来降低薄膜晶体管的有效沟道长度,提高薄膜晶体管的性能,可选的,可以将有源层的厚度设置为170-190纳米,进一步可选的,可以设置为180纳米。在一些实施例中,将有源层的厚度从230纳米降低到180纳米,薄膜晶体管的Vth值可以从-4.31提升到-1.64(正偏2.64)。
优化方案四:
本发明实施例中,沟道区域的非晶硅层的上表面可能会被离子注入工艺影响,离子可能扩散到沟道区域的非晶硅层的上表面,为进一步提升薄膜晶体管性能,可选的,形成有源层的图形还包括:去除所述沟道区域的非晶硅层的第二预设厚度的上层膜层。可选的,所述沟道区域的非晶硅层去除所述第二预设厚度之后的厚度小于110nm,进一步可选的,所述沟道区域的非晶硅层去除所述第二预设厚度之后的厚度为60nm。在本发明的一些实施例中,将沟道区域的非晶硅层的厚度从110纳米降低到60nm,Vth值可以从1.32提升到2.64(正偏1.32)。
通过上述方案,可以有效提高形成的薄膜晶体管的开态电流值(Ion)和电子迁移率(MOB),优化了薄膜晶体管的阈值电压(Vth)。
在本发明的一些实施例中,可选的,形成有源层的图形包括:
步骤A1:形成非晶硅薄膜;
步骤A2:在所述非晶硅薄膜的第一区域形成光刻胶图形,所述第一区域用于形成所述沟道区域;
步骤A3:采用离子注入工艺对所述非晶硅薄膜进行离子注入,使得所述非晶硅薄膜的除所述第一区域之外的其他区域形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构;
步骤A4:对离子注入后的所述非晶硅薄膜进行构图,形成有源层的图形。
下面基于具体实施例对本发明的薄膜晶体管的制作方法进行说明。
实施例一
请参考图2,为本发明实施例一的薄膜晶体管的制作方法示意图,该方法包括:
步骤21:在衬底基板101上形成栅极(Gate)102;
采用sputter(溅射)方式沉积栅极层材料,然后通过Gate Photo(曝光)、Etch(刻蚀)、Strip(剥离)等工艺后完成栅极图形化制作;栅极层材料可以选择金属Mo(钼)或者Mo合金。
步骤22:形成栅极绝缘层(GI)103;
栅极绝缘层的材料可以选择SiNx,采用CVD(化学气相沉积)方式沉积。
步骤23:形成有源层(ACT)的图形;
可选的,通过以下方式形成有源层104的图形:
采用CVD方式沉积a-Si:H(含氢非晶硅)薄膜,a-Si:H薄膜厚度可以为2050A;
采用离子注入(Doping)工艺,对a-Si:H薄膜进行离子注入,形成上层为非晶硅掺杂层(N+a-Si)和下层为非晶硅层(a-Si)的结构,离子注入的气体可以选择PH3(磷化氢),离子注入的电压和离子浓度可以分别选择:20KV和2E15;离子注入时,先在a-Si:H薄膜形成光刻胶(PR)图形20,光刻胶图形20用于遮挡a-Si:H薄膜的第一区域,第一区域用于形成沟道区域。
离子注入后增加一步刻蚀(Etch),将a-Si:H薄膜表面的低浓度掺杂层去除,刻蚀厚度可以为25nm,目的是增加源漏电极与有源层之间的接触电阻;
然后通过有源层Photo、Etch、Strip等工艺后完成有源层的图形化制作。
步骤24:形成源漏电极105(SD)。
源漏电极层可以选择Mo/Al/Mo、Ti/Al/Ti或Mo金属,采用sputter方式沉积,然后通过源漏电极Photo、Etch、Strip等工艺后完成源漏电极的图形化制作。
步骤25:对有源层104的沟道区域的上层预设厚度进行刻蚀,刻蚀深度可以为60nm,目的是优化薄膜晶体管特性。
在本发明的一些实施例中,可选的,形成有源层的图形包括:
步骤B1:形成非晶硅薄膜;
步骤B2:对所述非晶硅薄膜进行构图,形成有源层的图形;
步骤B3:在所述有源层的沟道区域形成光刻胶图形;
步骤B4:采用离子注入工艺对所述有源层的未被所述光刻胶图形覆盖的源极接触区域和漏极接触区域进行离子注入,使得所述源极接触区域和漏极接触区域的非晶硅薄膜形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构。
下面基于具体实施例对本发明的薄膜晶体管的制作方法进行说明。
实施例二
请参考图3,为本发明实施例二的薄膜晶体管的制作方法示意图,该方法包括:
步骤31:在衬底基板101上形成栅极(Gate)102;
采用sputter(溅射)方式沉积栅极层材料,然后通过Gate Photo(曝光)、Etch(刻蚀)、Strip(剥离)等工艺后完成栅极图形化制作;栅极层材料可以选择金属Mo(钼)或者Mo合金。
步骤32:形成栅极绝缘层(GI)103;
栅极绝缘层的材料可以选择SiNx,采用CVD(化学气相沉积)方式沉积。
步骤33:形成有源层(ACT)的图形;
可选的,通过以下方式形成有源层104的图形:
采用CVD方式沉积a-Si:H(含氢非晶硅)薄膜,a-Si:H薄膜厚度可以为2050A;
通过有源层Photo、Etch、Strip等工艺后完成有源层104的图形化制作。
采用离子注入(Doping)工艺,对有源层104进行离子注入,形成上层为非晶硅掺杂层(N+a-Si)和下层为非晶硅层(a-Si)的结构,离子注入的气体可以选择PH3(磷化氢),离子注入的电压和离子浓度可以分别选择:20KV和2E15;
离子注入后增加一步刻蚀(Etch),将a-Si:H薄膜表面的低浓度掺杂层去除,刻蚀厚度可以为25nm,目的是增加源漏电极与有源层之间的接触电阻。
步骤34:形成源漏电极105(SD)的图形。
源漏电极层可以选择Mo/Al/Mo、Ti/Al/Ti或Mo金属,采用sputter方式沉积,然后通过源漏电极Photo、Etch、Strip等工艺后完成源漏电极的图形化制作。
步骤35:对有源层104的沟道区域的上层预设厚度进行刻蚀。
实施例二与上述实施例一的区别在于:Doping(离子注入)工艺选择在有源层104的图形化工艺后进行。
在本发明的一些实施例中,可选的,形成有源层的图形包括:
步骤C1:形成非晶硅薄膜;
步骤C2:采用离子注入工艺对所述非晶硅薄膜进行离子注入,使得所述非晶硅薄膜形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构;
步骤C3:对离子注入后的所述非晶硅薄膜进行构图,形成有源层的图形;
步骤C4:去除所述有源层的沟道区域的非晶硅掺杂层。
可选的,去除所述有源层的沟道区域的非晶硅掺杂层包括:在形成源极和漏极之后,以所述源极和漏极为掩膜,去除所述有源层的沟道区域的非晶硅掺杂层。
本发明的上述实施例中,可选的,非晶硅薄膜的掺杂厚度为10~50nm,即非晶硅掺杂层的厚度为10~50nm。
实施例三
请参考图4,为本发明实施例二的薄膜晶体管的制作方法示意图,该方法包括:
步骤41:在衬底基板101上形成栅极(Gate)102;
采用sputter(溅射)方式沉积栅极层材料,然后通过Gate Photo(曝光)、Etch(刻蚀)、Strip(剥离)等工艺后完成栅极图形化制作;栅极层材料可以选择金属Mo(钼)或者Mo合金。
步骤42:形成栅极绝缘层(GI)103;
栅极绝缘层的材料可以选择SiNx,采用CVD(化学气相沉积)方式沉积。
步骤43:形成有源层(ACT)的图形;
可选的,通过以下方式形成有源层104的图形:
采用CVD方式沉积a-Si:H(含氢非晶硅)薄膜,a-Si:H薄膜厚度可以为2050A;
采用离子注入(Doping)工艺,对a-Si:H薄膜进行离子注入,形成上层为非晶硅掺杂层(N+a-Si)和下层为非晶硅层(a-Si)的结构,离子注入的气体可以选择PH3(磷化氢),离子注入的电压和离子浓度可以分别选择:20KV和2E15;
离子注入后增加一步刻蚀(Etch),将a-Si:H薄膜表面的低浓度掺杂层去除,刻蚀厚度可以为25nm,目的是增加源漏电极与有源层之间的接触电阻;
然后通过有源层Photo、Etch、Strip等工艺后完成有源层104的图形化制作。
步骤44:形成源漏电极105(SD)的图形。
源漏电极层可以选择Mo/Al/Mo、Ti/Al/Ti或Mo金属,采用sputter方式沉积,然后通过源漏电极Photo、Etch、Strip等工艺后完成源漏电极的图形化制作。
步骤45:对有源层104的沟道区域的上层预设厚度进行刻蚀。
实施例三与上述实施例一的区别在于:对非晶硅薄膜进行离子注入之前没有制作用于遮挡沟道区域的光刻胶图形,减少一道Mask和Strip工艺。
请参考图5,本发明实施例还提供一种薄膜晶体管,包括:
衬底基板101,以及设置于所述衬底基板101上的栅极102、栅极绝缘层103、有源层104、源极1051和漏极1052的图形;
其中,所述有源层104包括:源极接触区域A1、漏极接触区域A2和位于所述源极接触区域A1和所述漏极接触区域A2之间的沟道区域A3,所述源极接触区域A1和漏极接触区域A2包括:层叠设置的非晶硅层1014和非晶硅掺杂层1042,所述非晶硅层1041和非晶硅掺杂层1042通过对一非晶硅薄膜的表面进行离子注入得到,其中,所述非晶硅薄膜的被离子注入的上层膜层形成所述非晶硅掺杂层1042,未被离子注入的下层膜层形成所述非晶硅层1041;所述沟道区域A3包括非晶硅层1042,所述沟道区域A3的非晶硅层1041与所述源极接触区域A1和漏极接触区域A2的非晶硅层1041相连。
在本发明实施例中,通过离子注入方式,在有源层的源极接触区域和漏极接触区域形成非晶硅掺杂层,作为欧姆接触层,使得源漏电极和有源层之间形成良好的欧姆接触,改善源漏电极和有源层之间的接触电阻,有利于非晶硅薄膜晶体管的性能的提高。
可选的,所述沟道区域A3的非晶硅层1041的厚度小于所述源极接触区域A1和漏极接触区域A2的非晶硅层1041的厚度。
可选的,所述沟道区域A3的非晶硅层1041的厚度小于110nm。
本发明实施例还提供一种显示器件,包括上述任一实施例中的薄膜晶体管。
上面结合附图对本发明的实施例进行了描述,但是本发明并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本发明的启示下,在不脱离本发明宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本发明的保护之内。
Claims (14)
1.一种薄膜晶体管的制作方法,其特征在于,包括:
形成栅极、有源层、源极和漏极的图形;
其中,所述有源层包括:源极接触区域、漏极接触区域和位于所述源极接触区域和所述漏极接触区域之间的沟道区域,所述源极接触区域和漏极接触区域包括:层叠设置的非晶硅层和非晶硅掺杂层,所述非晶硅层和非晶硅掺杂层通过对一非晶硅薄膜的表面进行离子注入得到,其中,所述非晶硅薄膜的被离子注入的上层膜层形成所述非晶硅掺杂层,未被离子注入的下层膜层形成所述非晶硅层;所述沟道区域包括非晶硅层,所述沟道区域的非晶硅层与所述源极接触区域和漏极接触区域的非晶硅层相连。
2.如权利要求1所述的方法,其特征在于,形成有源层的图形包括:
形成非晶硅薄膜;
在所述非晶硅薄膜的第一区域形成光刻胶图形,所述第一区域用于形成所述沟道区域;
采用离子注入工艺对所述非晶硅薄膜进行离子注入,使得所述非晶硅薄膜的除所述第一区域之外的其他区域形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构;
对离子注入后的所述非晶硅薄膜进行构图,形成有源层的图形。
3.如权利要求1所述的方法,其特征在于,形成有源层的图形包括:
形成非晶硅薄膜;
对所述非晶硅薄膜进行构图,形成有源层的图形;
在所述有源层的沟道区域形成光刻胶图形;
采用离子注入工艺对所述有源层的未被所述光刻胶图形覆盖的源极接触区域和漏极接触区域进行离子注入,使得所述源极接触区域和漏极接触区域的非晶硅薄膜形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构。
4.如权利要求1所述的方法,其特征在于,形成有源层的图形包括:
形成非晶硅薄膜;
采用离子注入工艺对所述非晶硅薄膜进行离子注入,使得所述非晶硅薄膜形成上层膜层为非晶硅掺杂层、下层膜层为非晶硅层的结构;
对离子注入后的所述非晶硅薄膜进行构图,形成有源层的图形;
去除所述有源层的沟道区域的非晶硅掺杂层。
5.如权利要求4所述的方法,其特征在于,去除所述有源层的沟道区域的非晶硅掺杂层包括:
在形成源极和漏极之后,以所述源极和漏极为掩膜,去除所述有源层的沟道区域的非晶硅掺杂层。
6.如权利要求2-5任一项所述的方法,其特征在于,在所述离子注入工艺中,等离子浓度为大于1E15。
7.如权利要求2-5任一项所述的方法,其特征在于,形成有源层的图形还包括:
去除所述非晶硅掺杂层的第一预设厚度的上层膜层。
8.如权利要求7所述的方法,其特征在于,所述第一预设厚度为15-35纳米。
9.如权利要求2-5任一项所述的方法,其特征在于,形成有源层的图形还包括:
去除所述沟道区域的非晶硅层的第二预设厚度的上层膜层。
10.如权利要求9所述的方法,其特征在于,所述沟道区域的非晶硅层去除所述第二预设厚度之后的厚度小于110nm。
11.一种薄膜晶体管,其特征在于,包括:
栅极、有源层、源极和漏极的图形;
其中,所述有源层包括:源极接触区域、漏极接触区域和位于所述源极接触区域和所述漏极接触区域之间的沟道区域,所述源极接触区域和漏极接触区域包括:层叠设置的非晶硅层和非晶硅掺杂层,所述非晶硅层和非晶硅掺杂层通过对一非晶硅薄膜的表面进行离子注入得到,其中,所述非晶硅薄膜的被离子注入的上层膜层形成所述非晶硅掺杂层,未被离子注入的下层膜层形成所述非晶硅层;所述沟道区域包括非晶硅层,所述沟道区域的非晶硅层与所述源极接触区域和漏极接触区域的非晶硅层相连。
12.如权利要求11所述的薄膜晶体管,其特征在于,所述沟道区域的非晶硅层的厚度小于所述源极接触区域和漏极接触区域的非晶硅层的厚度。
13.如权利要求12所述的薄膜晶体管,其特征在于,所述沟道区域的非晶硅层的厚度小于110nm。
14.一种显示器件,其特征在于,包括如权利要求11-13任一项所述的薄膜晶体管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110935939.7A CN113658869B (zh) | 2021-08-16 | 2021-08-16 | 薄膜晶体管及其制作方法、显示器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110935939.7A CN113658869B (zh) | 2021-08-16 | 2021-08-16 | 薄膜晶体管及其制作方法、显示器件 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113658869A true CN113658869A (zh) | 2021-11-16 |
CN113658869B CN113658869B (zh) | 2023-07-25 |
Family
ID=78480392
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110935939.7A Active CN113658869B (zh) | 2021-08-16 | 2021-08-16 | 薄膜晶体管及其制作方法、显示器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113658869B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023050238A1 (zh) * | 2021-09-29 | 2023-04-06 | 京东方科技集团股份有限公司 | 非晶硅薄膜晶体管及其制备方法、显示面板 |
Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07245406A (ja) * | 1994-03-07 | 1995-09-19 | Toshiba Corp | 薄膜トランジスタ |
JPH09186337A (ja) * | 1996-01-08 | 1997-07-15 | Advanced Display:Kk | 薄膜トランジスタの製造方法並びにこの方法によって形成された電気光学表示装置 |
US6019796A (en) * | 1997-09-10 | 2000-02-01 | Xerox Corporation | Method of manufacturing a thin film transistor with reduced parasitic capacitance and reduced feed-through voltage |
JP2012064658A (ja) * | 2010-09-14 | 2012-03-29 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
JP2013089836A (ja) * | 2011-10-20 | 2013-05-13 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置およびその製造方法 |
CN103227206A (zh) * | 2012-01-26 | 2013-07-31 | 日立电线株式会社 | 薄膜晶体管、其制造方法以及使用了该薄膜晶体管的显示装置 |
CN103794566A (zh) * | 2014-01-17 | 2014-05-14 | 深圳市华星光电技术有限公司 | 一种显示面板制作方法 |
CN104752232A (zh) * | 2015-03-30 | 2015-07-01 | 上海华力微电子有限公司 | 一种改善热载流子注入损伤的离子注入方法 |
CN104779301A (zh) * | 2015-04-24 | 2015-07-15 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制作方法、阵列基板、显示装置 |
CN104952932A (zh) * | 2015-05-29 | 2015-09-30 | 合肥鑫晟光电科技有限公司 | 薄膜晶体管、阵列基板及其制作方法、显示装置 |
CN107359168A (zh) * | 2017-07-11 | 2017-11-17 | 京东方科技集团股份有限公司 | 显示面板及其制备方法、显示装置 |
CN107482066A (zh) * | 2017-09-20 | 2017-12-15 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制备方法、阵列基板和显示装置 |
CN109300991A (zh) * | 2018-09-30 | 2019-02-01 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制备方法、阵列基板、显示面板及装置 |
CN109545690A (zh) * | 2018-12-03 | 2019-03-29 | 惠科股份有限公司 | 薄膜晶体管结构及其制作方法、显示装置 |
CN110098259A (zh) * | 2019-04-10 | 2019-08-06 | 深圳市华星光电技术有限公司 | 非晶硅薄膜晶体管及其制作方法 |
CN113113475A (zh) * | 2021-04-08 | 2021-07-13 | 合肥京东方显示技术有限公司 | 薄膜晶体管及制备方法、阵列基板及制备方法、显示装置 |
-
2021
- 2021-08-16 CN CN202110935939.7A patent/CN113658869B/zh active Active
Patent Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07245406A (ja) * | 1994-03-07 | 1995-09-19 | Toshiba Corp | 薄膜トランジスタ |
JPH09186337A (ja) * | 1996-01-08 | 1997-07-15 | Advanced Display:Kk | 薄膜トランジスタの製造方法並びにこの方法によって形成された電気光学表示装置 |
US6019796A (en) * | 1997-09-10 | 2000-02-01 | Xerox Corporation | Method of manufacturing a thin film transistor with reduced parasitic capacitance and reduced feed-through voltage |
JP2012064658A (ja) * | 2010-09-14 | 2012-03-29 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
JP2013089836A (ja) * | 2011-10-20 | 2013-05-13 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置およびその製造方法 |
CN103227206A (zh) * | 2012-01-26 | 2013-07-31 | 日立电线株式会社 | 薄膜晶体管、其制造方法以及使用了该薄膜晶体管的显示装置 |
CN103794566A (zh) * | 2014-01-17 | 2014-05-14 | 深圳市华星光电技术有限公司 | 一种显示面板制作方法 |
CN104752232A (zh) * | 2015-03-30 | 2015-07-01 | 上海华力微电子有限公司 | 一种改善热载流子注入损伤的离子注入方法 |
CN104779301A (zh) * | 2015-04-24 | 2015-07-15 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制作方法、阵列基板、显示装置 |
CN104952932A (zh) * | 2015-05-29 | 2015-09-30 | 合肥鑫晟光电科技有限公司 | 薄膜晶体管、阵列基板及其制作方法、显示装置 |
CN107359168A (zh) * | 2017-07-11 | 2017-11-17 | 京东方科技集团股份有限公司 | 显示面板及其制备方法、显示装置 |
CN107482066A (zh) * | 2017-09-20 | 2017-12-15 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制备方法、阵列基板和显示装置 |
CN109300991A (zh) * | 2018-09-30 | 2019-02-01 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制备方法、阵列基板、显示面板及装置 |
CN109545690A (zh) * | 2018-12-03 | 2019-03-29 | 惠科股份有限公司 | 薄膜晶体管结构及其制作方法、显示装置 |
CN110098259A (zh) * | 2019-04-10 | 2019-08-06 | 深圳市华星光电技术有限公司 | 非晶硅薄膜晶体管及其制作方法 |
CN113113475A (zh) * | 2021-04-08 | 2021-07-13 | 合肥京东方显示技术有限公司 | 薄膜晶体管及制备方法、阵列基板及制备方法、显示装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023050238A1 (zh) * | 2021-09-29 | 2023-04-06 | 京东方科技集团股份有限公司 | 非晶硅薄膜晶体管及其制备方法、显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN113658869B (zh) | 2023-07-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940007451B1 (ko) | 박막트랜지스터 제조방법 | |
JP2011023740A (ja) | アモルファスシリコン薄膜トランジスタを基板の表面に形成する方法 | |
KR19980016968A (ko) | 셀프얼라인 박막트랜지스터 제조방법 | |
WO2018000478A1 (zh) | 薄膜晶体管的制造方法及阵列基板的制造方法 | |
WO2017008331A1 (zh) | Tft基板结构及其制作方法 | |
CN107275340A (zh) | 薄膜晶体管制备方法、阵列基板、其制备方法及显示装置 | |
CN113658869A (zh) | 薄膜晶体管及其制作方法、显示器件 | |
KR20210075164A (ko) | 트랜지스터 제조 방법 및 게이트 올 어라운드 디바이스 구조 | |
JP2661561B2 (ja) | 薄膜トランジスタおよびその製造方法 | |
JP3401036B2 (ja) | 半導体素子の構造 | |
JPH0547791A (ja) | 薄膜トランジスタの製造方法 | |
JPH10209462A (ja) | 薄膜トランジスタおよびその製法 | |
JP4995577B2 (ja) | トランジスタの製造方法 | |
JPH05152325A (ja) | 薄膜トランジスタの製造方法 | |
JPH06349856A (ja) | 薄膜トランジスタ及びその製造方法 | |
JP3138841B2 (ja) | Mis電界効果半導体装置の製造方法 | |
JPH06209010A (ja) | 薄膜トランジスタの製造方法 | |
JP3358284B2 (ja) | 薄膜トランジスタの製造方法 | |
JP4160174B2 (ja) | 半導体装置 | |
KR20090114919A (ko) | 센터오프셋 구조를 구비한 역 스테거드형 다결정 실리콘박막트랜지스터의 제조방법 | |
KR100424185B1 (ko) | 트랜지스터 형성 방법 | |
JP3197669B2 (ja) | 薄膜トランジスタ並びにその製造方法 | |
JPH05152326A (ja) | 薄膜トランジスタの製造方法 | |
KR0141780B1 (ko) | 반도체소자 제조방법 | |
CN100372083C (zh) | 形成薄膜晶体管的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |