[go: up one dir, main page]

CN110931515A - 一种阵列基板、显示面板以及显示装置 - Google Patents

一种阵列基板、显示面板以及显示装置 Download PDF

Info

Publication number
CN110931515A
CN110931515A CN201911240515.8A CN201911240515A CN110931515A CN 110931515 A CN110931515 A CN 110931515A CN 201911240515 A CN201911240515 A CN 201911240515A CN 110931515 A CN110931515 A CN 110931515A
Authority
CN
China
Prior art keywords
fan
sub
metal layer
pixel
out trace
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911240515.8A
Other languages
English (en)
Other versions
CN110931515B (zh
Inventor
王宝男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN201911240515.8A priority Critical patent/CN110931515B/zh
Publication of CN110931515A publication Critical patent/CN110931515A/zh
Application granted granted Critical
Publication of CN110931515B publication Critical patent/CN110931515B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/481Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供一种阵列基板、显示面板以及显示装置,阵列基板包括显示区和台阶区;衬底;多条数据线,位于所述显示区;所述多条数据线沿第二方向延伸并沿第一方向排列;以及多条扇出走线,位于所述台阶区,所述扇出走线与所述数据线电连接,用于向所述数据线提供数据信号;所述多条扇出走线包括位于第一金属层的第一扇出走线、位于第二金属层的第二扇出走线和位于第三金属层的第三扇出走线;在垂直于所述衬底的方向上,所述第二金属层位于所述第一金属层远离所述衬底的一侧,所述第三金属层位于所述第二金属层远离所述第一金属层的一侧,且所述第一扇出走线与所述第二扇出走线在所述衬底的垂直投影不交叠。本发明以实现减小边框,增加占屏比。

Description

一种阵列基板、显示面板以及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板、显示面板以及显示装置。
背景技术
随着科学技术的发展和社会的进步,人们对于信息的交流和传递等方面的依赖程度日益增加,而显示装置作为信息交换和传递的主要载体和物质基础,现已成为众多科学家研究的热点。
现在,高占屏比窄边框的显示面板以及显示装置越来成为一种趋势。但是,台阶区需要设置众多的扇出走线,导致台阶区的宽度无法缩减。
发明内容
本发明提供一种阵列基板、显示面板以及显示装置,以实现减小边框,增加占屏比。
第一方面,本发明实施例提供一种阵列基板,包括显示区和台阶区;
衬底;
多条数据线,位于所述显示区;所述多条数据线沿第二方向延伸并沿第一方向排列;
以及多条扇出走线,位于所述台阶区,所述扇出走线与所述数据线电连接,用于向所述数据线提供数据信号;所述多条扇出走线包括位于第一金属层的第一扇出走线、位于第二金属层的第二扇出走线和位于第三金属层的第三扇出走线;在垂直于所述衬底的方向上,所述第二金属层位于所述第一金属层远离所述衬底的一侧,所述第三金属层位于所述第二金属层远离所述第一金属层的一侧,且所述第一扇出走线与所述第二扇出走线在所述衬底的垂直投影不交叠。
第二方面,本发明实施例提供一种显示面板,包括第一方面所述的阵列基板。
第三方面,本发明实施例提供一种显示装置,包括第二方面所述的显示面板。
本发明实施例提供的阵列基板中,多条扇出走线分别设置于第一金属层、第二金属层和第三金属层,相对于将多条扇出走线设置于一个金属层或者两个金属层而言,可以减小相邻两条扇出走线之间的间距,从而减小扇出走线在台阶区中占据面积,减小台阶区的宽度,减小边框,并增加占屏比。另外,设置第一扇出走线与第二扇出走线不交叠,还可以在减小边框的基础上,防止第一扇出走线与第二扇出走线产生交叠电容,从而防止第一扇出走线与第二扇出走线负载的增加。
附图说明
图1为本发明实施例提供的一种阵列基板的俯视结构示意图;
图2为图1中S1区域的放大结构示意图;
图3为沿图2中AA’方向的剖面结构示意图;
图4为沿图1中BB’方向的剖面结构示意图;
图5为本发明实施例提供的另一种阵列基板的剖面结构示意图;
图6为本发明实施例提供的另一种阵列基板的俯视结构示意图;
图7为本发明实施例提供的另一种阵列基板的俯视结构示意图;
图8为本发明实施例提供的一种阵列基板中扇出走线的俯视结构示意图;
图9为本发明实施例提供的另一种阵列基板中扇出走线的俯视结构示意图;
图10为本发明实施例提供的另一种阵列基板的剖面结构示意图;
图11为本发明实施例提供的另一种阵列基板的剖面结构示意图;
图12为本发明实施例提供的另一种阵列基板的俯视结构示意图;
图13为本发明实施例提供的另一种阵列基板的俯视结构示意图;
图14为本发明实施例提供的一种显示面板的结构示意图;
图15为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为本发明实施例提供的一种阵列基板的俯视结构示意图,图2为图1中S1区域的放大结构示意图,图3为沿图2中AA’方向的剖面结构示意图,图4为沿图1中BB’方向的剖面结构示意图,参考图1、图2、图3和图4,阵列基板包括显示区A1和台阶区A2。阵列基板包括衬底10、多条数据线22以及多条扇出走线30。多条数据线22位于显示区A1,多条数据线22沿第二方向延伸并沿第一方向排列。多条扇出走线30位于台阶区A2,扇出走线30与数据线22电连接,用于向数据线22提供数据信号。多条扇出走线30包括位于第一金属层M1的第一扇出走线31、位于第二金属层M2的第二扇出走线32和位于第三金属层M3的第三扇出走线33。在垂直于衬底10的方向上,第二金属层M2位于第一金属层M1远离衬底10的一侧,第三金属层M3位于第二金属层M2远离第一金属层M1的一侧,且第一扇出走线31与第二扇出走线32在衬底10的垂直投影不交叠。
需要说明的是,实际的阵列基板中包含大量的数据线22以及大量的扇出走线30,图1中所示数据线22以及扇出走线30的数量仅为一种示意,并非对本发明实施例的限定。
本发明实施例提供的阵列基板中,多条扇出走线分别设置于第一金属层、第二金属层和第三金属层,相对于将多条扇出走线设置于一个金属层或者两个金属层而言,可以减小相邻两条扇出走线之间的间距,从而减小扇出走线在台阶区中占据面积,减小台阶区的宽度,减小边框,并增加占屏比。另外,设置第一扇出走线与第二扇出走线不交叠,还可以在减小边框的基础上,防止第一扇出走线与第二扇出走线产生交叠电容,从而防止第一扇出走线与第二扇出走线负载的增加。
可选地,参考图1、图3和图4,阵列基板还包括多条扫描线21,多条扫描线21位于显示区A1,多条扫描线21沿第一方向延伸并沿第二方向排列。扫描线21位于第一金属层M1,第二金属层M2位于第一金属层M1与数据线22所在膜层之间。本发明实施例中,第一扇出走线31与扫描线21同层,第二扇出走线32位于第一扇出走线31与数据线22所在膜层之间,第一扇出走线31与第二扇出走线32之间的间距较近,因此尤其需要设置第一扇出走线31与第二扇出走线32不交叠,防止第一扇出走线31与第二扇出走线32产生交叠电容。
可选地,参考图3和图4,第一金属层M1与第二金属层M2采用相同的材料。则位于第一金属层M1的第一扇出走线31与位于第二金属层M2的第二扇出走线32采用相同的材料,第一扇出走线31与第二扇出走线32具有相同的电阻率,从而减小了第一扇出走线31与第二扇出走线32上的压降之差,使得在第一扇出走线31与第二扇出走线32上传输的数据信号具有相同或者近似程度的衰减,以保证显示的均一性。
可选地,参考图2和图3,第一扇出走线31的线宽与第二扇出走线32的线宽相等。第一扇出走线31的线宽为第一扇出走线31在垂直于其延伸方向上的宽度,第二扇出走线32的线宽为第二扇出走线32在垂直于其延伸方向上的宽度。本发明实施例中,第一扇出走线31与第二扇出走线32采用相同的材料,且第一扇出走线31的线宽与第二扇出走线32的线宽相等,从而进一步地减小了第一扇出走线31与第二扇出走线32上的压降之差,使得在第一扇出走线31与第二扇出走线32上传输的数据信号具有相同或者近似程度的衰减,以保证显示的均一性。
示例性地,参考图1,多条扫描线21与多条数据线22交叉出多个子像素110,多个子像素110在显示区A1中呈阵列排布。扇出走线30的一端与数据线22电连接,扇出走线30的另一端与驱动芯片40电连接,驱动芯片40绑定于阵列基板的台阶区A2。驱动芯片40通过扇出走线30向数据线22提供数据信号。
示例性地,图1、图2、参考图3和图4,阵列基板还包括沿远离衬底10依次叠层设置的缓冲层11、栅极绝缘层12、第一介电层13、第二介电层14、第一有机层15、平坦化层16和像素限定层17。阵列基板还包括像素驱动电路和发光单元70,像素驱动电路与发光单元70电连接,像素驱动电路用于为发光单元70提供驱动电压或者驱动电流。像素驱动电路包括薄膜晶体管50和存储电容60,薄膜晶体管50包括源极51、栅极52、半导体层53和漏极54。存储电容60包括第一极板61和第二极板62。发光单元70包括第一电极71、发光功能层72和第二电极73。发光功能层72位于第一电极71与第二电极73之间,且第一电极71注入的空穴与第二电极73注入的电子在发光功能层72中结合形成激子,激子跃迁产生光子以使发光单元70发光。扫描线21、栅极52与第一极板61位于第一金属层M1,第一金属层M1位于栅极绝缘层12与第一介电层13之间。第二极板62位于第二金属层M2。数据线22、源极51和漏极54位于同一层,数据线22位于第二金属层M2远离衬底10一侧。数据线22可以通过过孔与第一扇出走线31电连接,数据线22可以通过过孔与第二扇出走线32电连接。
可选地,参考图4,第三金属层M3位于数据线22所在膜层远离衬底10一侧。因此,第三扇出走线33位于数据线22所在膜层远离衬底10一侧,第三扇出走线33与第一扇出走线31以及第二扇出走线32的距离较远,避免了第三扇出走线33对第一扇出走线31以及第二扇出走线32的不良电性影响。
示例性地,参考图4,第三扇出走线33位于数据线22所在膜层远离衬底10一侧,第三扇出走线33与数据线22通过过孔电连接。
可选地,参考图4,阵列基板还包括第一绝缘层81和第二绝缘层82,第一绝缘层81位于第一金属层M1与第二金属层M2之间,第二绝缘层82位于第三金属层M3与数据线22所在膜层之间,第二绝缘层82的厚度大于第一绝缘层81的厚度。本发明实施例中,第二绝缘层82的厚度大于第一绝缘层81的厚度,第二绝缘层82具有较大的厚度,从而在垂直于衬底10所在平面的方向上,第三扇出走线33与数据线22的距离较大,第三扇出走线33与第一扇出走线31以及第二扇出走线32的距离较远,进一步地避免了第三扇出走线33对第一扇出走线31以及第二扇出走线32的不良电性影响。
示例性地,参考图4,第一绝缘层81包括第一介电层13,第一绝缘层81为无机层。第二绝缘层82包括第一有机层15。第一有机层15的厚度大于第一介电层13的厚度。第一金属层M1与第二金属层M2之间间隔有第一介电层13,第二金属层M2与第三金属层M3之间间隔有第二介电层14和第一有机层15。在垂直于衬底10所在平面的方向上,第三金属层M3与第一金属层M1之间的间距较远,第三金属层M3与第二金属层M2之间的间距较远。故而,第三扇出走线33与第一扇出走线31以及第二扇出走线32的距离较远。
图5为本发明实施例提供的另一种阵列基板的剖面结构示意图,参考图5,第二绝缘层82包括平坦化层16和像素限定层17,平坦化层16位于像素限定层17与第三金属层M3之间。本发明实施例中,第二绝缘层82包括平坦化层16和像素限定层17,从而进一步地增加了第二绝缘层82的厚度,增加第三扇出走线33与第一扇出走线31的距离,以及增加第三扇出走线33与第二扇出走线32的距离,进一步地避免了第三扇出走线33对第一扇出走线31以及第二扇出走线32的不良电性影响。
示例性地,参考图5,第三扇出走线33与第二电极73同层并采用同种材料,第三扇出走线33与第二电极73可以在同一工艺中形成,从而节省了工艺制程。
图6为本发明实施例提供的另一种阵列基板的俯视结构示意图,参考图6,显示区A1包括多个阵列排布的像素100,像素100包括多个子像素110,多个子像素110包括第一子像素101、第二子像素102和第三子像素103。沿第二方向,与多个第一子像素101以及多个第二子像素102电连接的数据线22为第一数据线221,与多个第三子像素103电连接的数据线22为第二数据线222。一条第一数据线221与一条第一扇出走线31或者一条第二扇出走线32电连接,一条第二数据线222与一条第三扇出走线33电连接。本发明实施例中,部分第一子像素101电连接至第一扇出走线31,另一部分第一子像素101电连接至第二扇出走线32,类似地,部分第二子像素102电连接至第一扇出走线31,另一部分第二子像素102电连接至第二扇出走线32,位于第一金属层M1的第一扇出走线31与位于第二金属层M2的第二扇出走线32采用相同的材料,第一扇出走线31与第二扇出走线32具有相同的电阻率,从而减小了第一扇出走线31与第二扇出走线32上的压降之差,使得在第一扇出走线31与第二扇出走线32上传输的数据信号具有相同或者近似程度的衰减,使得接收第一扇出走线31传输数据信号的第一子像素101与接收第二扇出走线32传输该数据信号的第一子像素101具有相同或者相近的发光亮度,使得接收第一扇出走线31传输数据信号的第二子像素102与接收第二扇出走线32传输该数据信号的第二子像素102具有相同或者相近的发光亮度,以保证显示的均一性。
可选地,参考图6,像素100包括2*3排列的多个子像素110,第一方向上排列的一行子像素110包括第一子像素101、第三子像素103和第二子像素102,第一方向上排列的另一行子像素110包括第二子像素102、第三子像素103和第一子像素101。
图7为本发明实施例提供的另一种阵列基板的俯视结构示意图,参考图7,一条第一数据线221与一条第一扇出走线31或者一条第二扇出走线32电连接,一条第二数据线222与一条第三扇出走线33电连接。像素100包括2*4排列的多个子像素110,第一方向上排列的一行子像素110包括第一子像素101、第三子像素103、第二子像素102和第三子像素103,第一方向上排列的另一行子像素110包括第二子像素102、第三子像素103、第一子像素101和第三子像素103。
示例性地,参考图6和图7,第一子像素101的发光颜色为红色,第二子像素102的发光颜色为蓝色,第三子像素103的发光颜色为绿色。
可选地,参考图2、图3、图6和图7,第一扇出走线31与第三扇出走线33在衬底10的垂直投影不交叠,第二扇出走线32与第三扇出走线33在衬底10的垂直投影不交叠。本发明实施例中,第一扇出走线31与第三扇出走线33在衬底10的垂直投影不交叠,防止了第一扇出走线31与第三扇出走线33产生交叠电容。第二扇出走线32与第三扇出走线33在衬底10的垂直投影不交叠,防止了第二扇出走线32与第三扇出走线33产生交叠电容。
图8为本发明实施例提供的一种阵列基板中扇出走线的俯视结构示意图,参考图8,第三扇出走线33与第一扇出走线31在衬底10的垂直投影交叠。由于在垂直于衬底10所在平面的方向上,第三金属层M3与第一金属层M1之间间隔有第二金属层M2,第三扇出走线33与第一扇出走线31之间间隔有第二扇出走线32。在垂直于衬底10所在平面的方向上,第三扇出走线33与第一扇出走线31之间的间距大于第二扇出走线32与第一扇出走线31之间的间距,第三扇出走线33与第一扇出走线31之间的间距较大,第三扇出走线33与第一扇出走线31之间产生交叠时的交叠电容较小,从而对第三扇出走线33以及第一扇出走线31造成的负载增加较小。且由于第三扇出走线33与第一扇出走线31在衬底10的垂直投影交叠,从而减小扇出走线30在台阶区A2中占据面积,减小台阶区A2的宽度,减小边框,并增加占屏比。
此外,还可以设置第一扇出走线31、第二扇出走线32与第三扇出走线33三者在衬底10的垂直投影互相不交叠,且紧密相邻排列。即第一扇出走线31、第二扇出走线32和第三扇出走线33在衬底10的垂直投影彼此之间不重合,同时,三种扇出走线的垂直投影彼此之间没有缝隙的紧密排布。如此一来,既可以节省同层设置时走线与走线之间的间隙所占用的空间,减小下台阶宽度,走线在沉底基板的正投影完全不交叠也可以避免走线之间产生交叠电容,不同层设置的走线与走线之间的空间间距也对应会增加,进一步减小了扇出走线之间的信号干扰。
图9为本发明实施例提供的另一种阵列基板中扇出走线的俯视结构示意图,参考图9,第三扇出走线33与第二扇出走线32在衬底10的垂直投影交叠。本发明实施例中,第三扇出走线33与第一扇出走线31以及第二扇出走线32在衬底10的垂直投影均交叠。从而进一步地减小扇出走线30在台阶区A2中占据面积,减小台阶区A2的宽度,减小边框,并增加占屏比。在其他实施方式中,第三扇出走线33还可以不与第一扇出走线31在衬底10的垂直投影交叠,而是仅与第二扇出走线32在衬底10的垂直投影交叠。故而,在一些可行的实施方式中,第三扇出走线33可以与第一扇出走线31和/或第二扇出走线32在衬底10的垂直投影交叠,以减小扇出走线30在台阶区A2中占据面积。
可选地,参考图9,第三扇出走线33与第二扇出走线32的交叠面积小于第三扇出走线33与第一扇出走线31的交叠面积。本发明实施例中,第三扇出走线33与第一扇出走线31在衬底10的垂直投影交叠,第三扇出走线33与第二扇出走线32在衬底10的垂直投影交叠。在垂直于衬底10所在平面的方向上,第三扇出走线33与第一扇出走线31的距离大于第三扇出走线33与第二扇出走线32的距离,第三扇出走线33与第二扇出走线32的交叠面积小于第三扇出走线33与第一扇出走线31的交叠面积。可以理解的是,交叠电容与距离成反比,交叠电容与交叠面积成正比。本发明实施例中,距离较大的第三扇出走线33与第一扇出走线31的交叠面积较大,距离较小的第三扇出走线33与第二扇出走线32的交叠面积较小,从而使第三扇出走线33、第一扇出走线31两者的交叠电容与第三扇出走线33、第二扇出走线32两者的交叠电容相一致,以均衡第三扇出走线33对第一扇出走线31以及第二扇出走线32造成的电性影响,使得在第一扇出走线31与第二扇出走线32上传输的数据信号具有相同或者近似程度的衰减,以保证显示的均一性。
图10为本发明实施例提供的另一种阵列基板的剖面结构示意图,参考图10,数据线22位于第三金属层M3。本发明实施例中,第三扇出走线33与数据线22均位于第三金属层M3,第三扇出走线33可以与数据线22采用同种材料并在同一工艺中形成,以节省工艺制程。
图11为本发明实施例提供的另一种阵列基板的剖面结构示意图,图12为本发明实施例提供的另一种阵列基板的俯视结构示意图,图13为本发明实施例提供的另一种阵列基板的俯视结构示意图,参考图11、图12、图13,并结合参考图1,阵列基板还包括多条扫描线21,多条扫描线21位于显示区A1,沿第一方向延伸并沿第二方向排列。扫描线21位于第一金属层M1,数据线22位于第二金属层M2,第二金属层M2与第三金属层M3层采用相同的材料。本发明实施例中,第二扇出走线32与第三扇出走线33采用相同的材料,第二扇出走线32与第三扇出走线33具有相同的电阻率,从而减小了第二扇出走线32与第三扇出走线33上的压降之差,使得在第二扇出走线32与第三扇出走线33上传输的数据信号具有相同或者近似程度的衰减,以保证显示的均一性。
示例性地,参考图11、图12、图13,并结合参考图1,扫描线21、薄膜晶体管50的栅极52以及存储电容60的第一极板61位于第一金属层M1,薄膜晶体管50的源极51、薄膜晶体管50的漏极54、数据线22和第二扇出走线32位于第二金属层M2。
可选地,参考图11、图12、图13,并结合参考图1,显示区A1包括多个阵列排布的像素100,像素100包括多个子像素110,多个子像素110包括第一子像素101、第二子像素102和第三子像素103。沿第二方向,与多个第一子像素101以及多个第二子像素102电连接的数据线22为第一数据线221,与多个第三子像素103电连接的数据线22为第二数据线222。一条第一数据线221与一条第二扇出走线32或者一条第三扇出走线33电连接,一条第二数据线222与一条第一扇出走线31电连接。
本发明实施例中,部分第一子像素101电连接至第二扇出走线32,另一部分第一子像素101电连接至第三扇出走线33,类似地,部分第二子像素102电连接至第二扇出走线32,另一部分第二子像素102电连接至第三扇出走线33,位于第二金属层M2的第二扇出走线32与位于第三金属层M3的第三扇出走线33采用相同的材料,第二扇出走线32与第三扇出走线33具有相同的电阻率,从而减小了第二扇出走线32与第三扇出走线33上的压降之差,使得在第二扇出走线32与第三扇出走线33上传输的数据信号具有相同或者近似程度的衰减,使得接收第二扇出走线32传输数据信号的第一子像素101与接收第三扇出走线33传输该数据信号的第一子像素101具有相同或者相近的发光亮度,使得接收第二扇出走线32传输数据信号的第二子像素102与接收第三扇出走线33传输该数据信号的第二子像素102具有相同或者相近的发光亮度,以保证显示的均一性。
图14为本发明实施例提供的一种显示面板的结构示意图,参考图14,显示面板400包括上述实施例中的阵列基板200。显示面板400可以为有机发光显示面板、液晶显示面板或者电泳显示面板等。
示例性地,参考图14,显示面板400还包括与阵列基板200相对设置的对置基板300,对置基板300例如可以为彩膜基板或者封装盖板。彩膜基板例如可以包括色阻和黑色矩阵等公知结构,在此不再赘述。
本发明实施例还提供了一种显示装置,图15为本发明实施例提供的一种显示装置的结构示意图,如图15所示,本发明实施例提供的显示装置包括上述显示面板400。显示装置可以为图15中所示的手机,也可以为电脑、电视机、智能穿戴设备等,本发明实施例对此不作特殊限定。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (19)

1.一种阵列基板,其特征在于,包括显示区和台阶区;
衬底;
多条数据线,位于所述显示区;所述多条数据线沿第二方向延伸并沿第一方向排列;
以及多条扇出走线,位于所述台阶区,所述扇出走线与所述数据线电连接,用于向所述数据线提供数据信号;所述多条扇出走线包括位于第一金属层的第一扇出走线、位于第二金属层的第二扇出走线和位于第三金属层的第三扇出走线;在垂直于所述衬底的方向上,所述第二金属层位于所述第一金属层远离所述衬底的一侧,所述第三金属层位于所述第二金属层远离所述第一金属层的一侧,且所述第一扇出走线与所述第二扇出走线在所述衬底的垂直投影不交叠。
2.根据权利要求1所述的阵列基板,其特征在于,还包括多条扫描线,位于所述显示区,沿所述第一方向延伸并沿所述第二方向排列;
所述扫描线位于所述第一金属层,所述第二金属层位于所述第一金属层与所述数据线所在膜层之间。
3.根据权利要求2所述的阵列基板,其特征在于,所述第一金属层与所述第二金属层采用相同的材料。
4.根据权利要求3所述的阵列基板,其特征在于,所述第一扇出走线的线宽与所述第二扇出走线的线宽相等。
5.根据权利要求3所述的阵列基板,其特征在于,所述显示区包括多个阵列排布的像素,所述像素包括多个子像素,所述多个子像素包括第一子像素、第二子像素和第三子像素;
沿所述第二方向,与多个所述第一子像素以及多个所述第二子像素电连接的所述数据线为第一数据线,与多个所述第三子像素电连接的所述数据线为第二数据线;
一条所述第一数据线与一条所述第一扇出走线或者一条所述第二扇出走线电连接,一条所述第二数据线与一条所述第三扇出走线电连接。
6.根据权利要求5所述的阵列基板,其特征在于,所述像素包括2*3排列的多个所述子像素,所述第一方向上排列的一行所述子像素包括所述第一子像素、所述第三子像素和所述第二子像素,所述第一方向上排列的另一行所述子像素包括所述第二子像素、所述第三子像素和所述第一子像素。
7.根据权利要求5所述的阵列基板,其特征在于,所述像素包括2*4排列的多个所述子像素,所述第一方向上排列的一行所述子像素包括所述第一子像素、所述第三子像素、所述第二子像素和所述第三子像素,所述第一方向上排列的另一行所述子像素包括所述第二子像素、所述第三子像素、所述第一子像素和所述第三子像素。
8.根据权利要求1所述的阵列基板,其特征在于,所述数据线位于所述第三金属层。
9.根据权利要求1所述的阵列基板,其特征在于,所述第三金属层位于所述数据线所在膜层远离所述衬底一侧。
10.根据权利要求9所述的阵列基板,其特征在于,还包括第一绝缘层和第二绝缘层,所述第一绝缘层位于所述第一金属层与所述第二金属层之间,所述第二绝缘层位于所述第三金属层与所述数据线所在膜层之间,所述第二绝缘层的厚度大于所述第一绝缘层的厚度。
11.根据权利要求10所述的阵列基板,其特征在于,所述第二绝缘层包括平坦化层和像素限定层,所述平坦化层位于所述像素限定层与所述第三金属层之间。
12.根据权利要求1所述的阵列基板,其特征在于,所述第三扇出走线与所述第一扇出走线在所述衬底的垂直投影交叠。
13.根据权利要求12所述的阵列基板,其特征在于,所述第三扇出走线与所述第二扇出走线在所述衬底的垂直投影交叠。
14.根据权利要求13所述的阵列基板,其特征在于,所述第三扇出走线与所述第二扇出走线的交叠面积小于所述第三扇出走线与所述第一扇出走线的交叠面积。
15.根据权利要求1所述的阵列基板,其特征在于,所述第一扇出走线与所述第三扇出走线在所述衬底的垂直投影不交叠,所述第二扇出走线与所述第三扇出走线在所述衬底的垂直投影不交叠。
16.根据权利要求1所述的阵列基板,其特征在于,还包括多条扫描线,位于所述显示区,沿所述第一方向延伸并沿所述第二方向排列;
所述扫描线位于所述第一金属层,所述数据线位于所述第二金属层,所述第二金属层与所述第三金属层采用相同的材料。
17.根据权利要求16所述的阵列基板,其特征在于,所述显示区包括多个阵列排布的像素,所述像素包括多个子像素,所述多个子像素包括第一子像素、第二子像素和第三子像素;
沿所述第二方向,与多个所述第一子像素以及多个所述第二子像素电连接的所述数据线为第一数据线,与多个所述第三子像素电连接的所述数据线为第二数据线;
一条所述第一数据线与一条所述第二扇出走线或者一条所述第三扇出走线电连接,一条所述第二数据线与一条所述第一扇出走线电连接。
18.一种显示面板,其特征在于,包括权利要求1-17任一项所述的阵列基板。
19.一种显示装置,其特征在于,包括权利要求18所述的显示面板。
CN201911240515.8A 2019-12-06 2019-12-06 一种阵列基板、显示面板以及显示装置 Active CN110931515B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911240515.8A CN110931515B (zh) 2019-12-06 2019-12-06 一种阵列基板、显示面板以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911240515.8A CN110931515B (zh) 2019-12-06 2019-12-06 一种阵列基板、显示面板以及显示装置

Publications (2)

Publication Number Publication Date
CN110931515A true CN110931515A (zh) 2020-03-27
CN110931515B CN110931515B (zh) 2022-08-26

Family

ID=69858105

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911240515.8A Active CN110931515B (zh) 2019-12-06 2019-12-06 一种阵列基板、显示面板以及显示装置

Country Status (1)

Country Link
CN (1) CN110931515B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111933674A (zh) * 2020-08-18 2020-11-13 京东方科技集团股份有限公司 显示基板和显示装置
CN113675253A (zh) * 2021-08-24 2021-11-19 京东方科技集团股份有限公司 一种显示面板、其制作方法及显示装置
WO2021254319A1 (zh) * 2020-06-18 2021-12-23 京东方科技集团股份有限公司 显示基板及显示装置
CN113870713A (zh) * 2021-09-29 2021-12-31 成都京东方光电科技有限公司 显示面板及显示装置
CN114843283A (zh) * 2022-04-19 2022-08-02 武汉华星光电半导体显示技术有限公司 显示面板和显示装置
CN115148774A (zh) * 2022-06-30 2022-10-04 厦门天马显示科技有限公司 显示面板和显示装置
CN115148775A (zh) * 2022-06-30 2022-10-04 厦门天马显示科技有限公司 一种显示面板及显示装置
WO2023231104A1 (zh) * 2022-05-30 2023-12-07 武汉华星光电半导体显示技术有限公司 显示面板及显示终端
WO2024087192A1 (zh) * 2022-10-28 2024-05-02 京东方科技集团股份有限公司 显示模组及其制备方法、显示装置

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104600200A (zh) * 2014-12-26 2015-05-06 上海天马微电子有限公司 一种阵列基板及显示面板
CN104793420A (zh) * 2015-05-08 2015-07-22 厦门天马微电子有限公司 阵列基板及制作方法、显示装置
US20170124972A1 (en) * 2015-10-30 2017-05-04 Lg Display Co., Ltd. Array substrate
CN107561799A (zh) * 2017-08-25 2018-01-09 厦门天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN107884994A (zh) * 2017-11-29 2018-04-06 武汉天马微电子有限公司 阵列基板、显示面板及显示装置
CN108493226A (zh) * 2018-05-14 2018-09-04 上海天马有机发光显示技术有限公司 一种电子设备、显示面板及其制备方法
CN108878452A (zh) * 2018-06-29 2018-11-23 武汉天马微电子有限公司 显示面板和显示装置
CN108878444A (zh) * 2018-06-07 2018-11-23 武汉天马微电子有限公司 显示面板及显示装置
CN108878484A (zh) * 2018-06-26 2018-11-23 武汉天马微电子有限公司 显示面板及显示装置
CN108957885A (zh) * 2018-07-20 2018-12-07 深圳市华星光电技术有限公司 阵列基板
CN109313870A (zh) * 2016-06-09 2019-02-05 夏普株式会社 有源矩阵基板、具备其的显示装置以及附触摸面板的显示装置
CN109754753A (zh) * 2019-01-25 2019-05-14 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
CN110412802A (zh) * 2019-06-27 2019-11-05 厦门天马微电子有限公司 显示面板和显示装置

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104600200A (zh) * 2014-12-26 2015-05-06 上海天马微电子有限公司 一种阵列基板及显示面板
CN104793420A (zh) * 2015-05-08 2015-07-22 厦门天马微电子有限公司 阵列基板及制作方法、显示装置
US20170124972A1 (en) * 2015-10-30 2017-05-04 Lg Display Co., Ltd. Array substrate
CN106652927A (zh) * 2015-10-30 2017-05-10 乐金显示有限公司 阵列基板
CN109313870A (zh) * 2016-06-09 2019-02-05 夏普株式会社 有源矩阵基板、具备其的显示装置以及附触摸面板的显示装置
CN107561799A (zh) * 2017-08-25 2018-01-09 厦门天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN107884994A (zh) * 2017-11-29 2018-04-06 武汉天马微电子有限公司 阵列基板、显示面板及显示装置
CN108493226A (zh) * 2018-05-14 2018-09-04 上海天马有机发光显示技术有限公司 一种电子设备、显示面板及其制备方法
CN108878444A (zh) * 2018-06-07 2018-11-23 武汉天马微电子有限公司 显示面板及显示装置
CN108878484A (zh) * 2018-06-26 2018-11-23 武汉天马微电子有限公司 显示面板及显示装置
CN108878452A (zh) * 2018-06-29 2018-11-23 武汉天马微电子有限公司 显示面板和显示装置
CN108957885A (zh) * 2018-07-20 2018-12-07 深圳市华星光电技术有限公司 阵列基板
CN109754753A (zh) * 2019-01-25 2019-05-14 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
CN110412802A (zh) * 2019-06-27 2019-11-05 厦门天马微电子有限公司 显示面板和显示装置

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021254319A1 (zh) * 2020-06-18 2021-12-23 京东方科技集团股份有限公司 显示基板及显示装置
CN111933674A (zh) * 2020-08-18 2020-11-13 京东方科技集团股份有限公司 显示基板和显示装置
CN113675253A (zh) * 2021-08-24 2021-11-19 京东方科技集团股份有限公司 一种显示面板、其制作方法及显示装置
CN113675253B (zh) * 2021-08-24 2024-05-24 京东方科技集团股份有限公司 一种显示面板、其制作方法及显示装置
CN113870713A (zh) * 2021-09-29 2021-12-31 成都京东方光电科技有限公司 显示面板及显示装置
CN113870713B (zh) * 2021-09-29 2023-11-07 成都京东方光电科技有限公司 显示面板及显示装置
CN114843283A (zh) * 2022-04-19 2022-08-02 武汉华星光电半导体显示技术有限公司 显示面板和显示装置
WO2023231104A1 (zh) * 2022-05-30 2023-12-07 武汉华星光电半导体显示技术有限公司 显示面板及显示终端
CN115148774A (zh) * 2022-06-30 2022-10-04 厦门天马显示科技有限公司 显示面板和显示装置
CN115148775A (zh) * 2022-06-30 2022-10-04 厦门天马显示科技有限公司 一种显示面板及显示装置
CN115148774B (zh) * 2022-06-30 2024-10-29 厦门天马显示科技有限公司 显示面板和显示装置
WO2024087192A1 (zh) * 2022-10-28 2024-05-02 京东方科技集团股份有限公司 显示模组及其制备方法、显示装置

Also Published As

Publication number Publication date
CN110931515B (zh) 2022-08-26

Similar Documents

Publication Publication Date Title
CN110931515B (zh) 一种阵列基板、显示面板以及显示装置
CN108878455B (zh) 一种阵列基板、显示面板和显示装置
CN107945738B (zh) 一种有机发光显示面板和电子设备
CN109935622B (zh) 阵列基板、显示面板、显示装置和阵列基板的制作方法
US20220376003A1 (en) Display panel and display apparatus
CN113410257B (zh) 阵列基板、显示面板及显示装置
US11910678B1 (en) Display panel and display device
CN112997241B (zh) 阵列基板以及显示面板
CN114883375A (zh) 显示基板和显示装置
CN108363254B (zh) 一种阵列基板、显示面板和显示装置
CN113972237A (zh) 一种显示面板及显示装置
CN107561800B (zh) 一种阵列基板、显示面板和显示装置
JP7477530B2 (ja) アレイ基板及び表示装置
CN117296473A (zh) 显示面板及显示装置
CN116669477B (zh) 显示面板及其制作方法和显示装置
WO2021248489A1 (zh) 显示基板及显示装置
WO2023010944A1 (zh) 显示面板及终端设备
EP3996074A1 (en) Display panel and manufacturing method therefor, and display device
US20240074257A1 (en) Display panel and electronic device
WO2021223190A1 (zh) 阵列基板和显示装置
CN112820204B (zh) 显示面板及其制作方法、显示装置
CN114171565A (zh) 阵列基板及显示面板
CN115548078B (zh) 显示面板及显示装置
WO2024103254A1 (en) Array substrate and display apparatus
US20240074266A1 (en) Display panel and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant