[go: up one dir, main page]

CN109698003B - 等化器调校方法、信号接收电路及存储器存储装置 - Google Patents

等化器调校方法、信号接收电路及存储器存储装置 Download PDF

Info

Publication number
CN109698003B
CN109698003B CN201710990270.5A CN201710990270A CN109698003B CN 109698003 B CN109698003 B CN 109698003B CN 201710990270 A CN201710990270 A CN 201710990270A CN 109698003 B CN109698003 B CN 109698003B
Authority
CN
China
Prior art keywords
signal
modulation
modulation circuit
eye
parameter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710990270.5A
Other languages
English (en)
Other versions
CN109698003A (zh
Inventor
陈圣文
孙世洋
陈维咏
吴仁钜
陈志铭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Phison Electronics Corp
Original Assignee
Phison Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Phison Electronics Corp filed Critical Phison Electronics Corp
Priority to CN201710990270.5A priority Critical patent/CN109698003B/zh
Publication of CN109698003A publication Critical patent/CN109698003A/zh
Application granted granted Critical
Publication of CN109698003B publication Critical patent/CN109698003B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/011Arrangements for interaction with the human body, e.g. for user immersion in virtual reality
    • G06F3/013Eye tracking input arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明的一范例实施例提供一种等化器调校方法、信号接收电路及存储器存储装置,所述方法包括:接收第一信号;由第一调变电路根据第一类参数调变第一信号并由第二调变电路根据第二类参数调变第一信号;检测经调变的第一信号的信号眼宽值与信号眼高值;以及根据所检测的信号眼宽值调整第一类参数并根据所检测的信号眼高值调整第二类参数。

Description

等化器调校方法、信号接收电路及存储器存储装置
技术领域
本发明涉及一种等化器调校方法、信号接收电路及存储器存储装置。
背景技术
数码相机、移动电话与MP3播放器在这几年来的成长十分迅速,使得消费者对存储媒体的需求也急速增加。由于可复写式非易失性存储器模块(rewritable non-volatilememory module)(例如,快闪存储器)具有数据非易失性、省电、体积小,以及无机械结构等特性,所以非常适合内建于上述所举例的各种可携式多媒体装置中。
随着信号传输速度的提升,对于可用于改善接收端的数据接收能力的接收器的性能需求也更加强烈。例如,可适性等化器(adaptive equalizer)可被应用于有线传输的接收器中。虽然部分类型的可适性等化器可作到动态调整参数,但是,大多数的可适性等化器仍受限于调校算法的缺陷而导致等化器的调校能力不佳。
发明内容
本发明的一范例实施例提供一种等化器调校方法、信号接收电路及存储器存储装置,可提升等化器的调校精确度。
本发明的一范例实施例提供一种等化器调校方法,其用于存储器存储装置的信号接收电路,所述等化器调校方法包括:接收第一信号;由第一调变电路根据第一类参数调变所述第一信号并由第二调变电路根据第二类参数调变所述第一信号;检测经调变的所述第一信号的信号眼宽值与经调变的所述第一信号的信号眼高值;以及根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数。
在本发明的一范例实施例中,由所述第一调变电路根据所述第一类参数调变所述第一信号并由所述第二调变电路根据所述第二类参数调变所述第一信号的步骤包括:在所述第一调变电路与所述第二调变电路的其中之一使用第一调变参数调变所述第一信号的期间,由所述第一调变电路与所述第二调变电路的其中的另一依序使用多个第二调变参数调变所述第一信号。
在本发明的一范例实施例中,由所述第一调变电路根据所述第一类参数调变所述第一信号并由所述第二调变电路根据所述第二类参数调变所述第一信号的步骤还包括:在所述第一调变电路与所述第二调变电路的所述其中之一使用第三调变参数调变所述第一信号的期间,由所述第一调变电路与所述第二调变电路的所述其中的另一依序使用多个第四调变参数调变所述第一信号,其中所述第一调变参数不同于所述第三调变参数。
在本发明的一范例实施例中,检测经调变的所述第一信号的所述信号眼宽值与经调变的所述第一信号的所述信号眼高值的步骤包括:在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼高值的所述第一信号的第一信号眼宽值;以及在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼高值的所述第一信号的第二信号眼宽值,其中根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数的步骤包括:根据所述第一信号眼宽值与所述第二信号眼宽值调整所述第一类参数。
在本发明的一范例实施例中,所述第一信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,所检测到的所述第一信号的最佳信号眼高值,所述第二信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,所检测到的所述第一信号的最佳信号眼高值。
在本发明的一范例实施例中,检测经调变的所述第一信号的所述信号眼宽值与经调变的所述第一信号的所述信号眼高值的步骤包括:在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼宽值的所述第一信号的第一信号眼高值;以及在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼宽值的所述第一信号的第二信号眼高值,其中根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数的步骤包括:根据所述第一信号眼高值与所述第二信号眼高值调整所述第二类参数。
在本发明的一范例实施例中,所述第一信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,所检测到的所述第一信号的最佳信号眼宽值,所述第二信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,所检测到的所述第一信号的最佳信号眼宽值。
在本发明的一范例实施例中,所述的等化器调校方法还包括:由时脉与数据回复电路对经调变的所述第一信号执行锁相操作。
本发明的另一范例实施例提供一种信号接收电路,其用于存储器存储装置,所述信号接收电路包括等化器电路与控制电路。所述控制电路连接至所述等化器电路,其中所述等化器电路包括第一调变电路与第二调变电路,其中所述等化器电路用以接收第一信号,其中所述第一调变电路用以根据第一类参数调变所述第一信号且所述第二调变电路用以根据第二类参数调变所述第一信号,其中所述控制电路用以检测经调变的所述第一信号的信号眼宽值与经调变的所述第一信号的信号眼高值,其中所述控制电路还用以根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数。
在本发明的一范例实施例中,所述第一调变电路根据所述第一类参数调变所述第一信号且所述第二调变电路根据所述第二类参数调变所述第一信号的操作包括:在所述第一调变电路与所述第二调变电路的其中之一使用第一调变参数调变所述第一信号的期间,所述第一调变电路与所述第二调变电路的其中的另一依序使用多个第二调变参数调变所述第一信号。
在本发明的一范例实施例中,所述第一调变电路根据所述第一类参数调变所述第一信号且所述第二调变电路根据所述第二类参数调变所述第一信号的操作还包括:在所述第一调变电路与所述第二调变电路的所述其中之一使用第三调变参数调变所述第一信号的期间,由所述第一调变电路与所述第二调变电路的所述其中的另一依序使用多个第四调变参数调变所述第一信号,其中所述第一调变参数不同于所述第三调变参数。
在本发明的一范例实施例中,所述控制电路包括眼宽检测器,且所述眼宽检测器连接至所述第一调变电路与所述第二调变电路,所述眼宽检测器用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼高值的所述第一信号的第一信号眼宽值,所述眼宽检测器更用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼高值的所述第一信号的第二信号眼宽值,其中所述眼宽检测器更用以根据所述第一信号眼宽值与所述第二信号眼宽值调整所述第一类参数。
在本发明的一范例实施例中,所述控制电路还包括眼高检测器,且所述眼高检测器连接至所述第一调变电路与所述第二调变电路,所述第一信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,由所述眼高检测器所检测到的所述第一信号的最佳信号眼高值,所述第二信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,由所述眼高检测器所检测到的所述第一信号的最佳信号眼高值。
在本发明的一范例实施例中,所述控制电路包括眼高检测器,且所述眼高检测器连接至所述第一调变电路与所述第二调变电路,所述眼高检测器用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼宽值的所述第一信号的第一信号眼高值,所述眼高检测器更用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼宽值的所述第一信号的第二信号眼高值,其中所述眼高检测器更用以根据所述第一信号眼高值与所述第二信号眼高值调整所述第二类参数。
在本发明的一范例实施例中,所述控制电路还包括眼宽检测器,且所述眼宽检测器连接至所述第一调变电路与所述第二调变电路,所述第一信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,由所述眼宽检测器所检测到的所述第一信号的最佳信号眼宽值,其中所述第二信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,由所述眼宽检测器所检测到的所述第一信号的最佳信号眼宽值。
在本发明的一范例实施例中,所述的信号接收电路还包括时脉与数据回复电路,其连接至所述等化器电路与所述控制电路,所述时脉与数据回复电路用以对经调变的所述第一信号执行锁相操作。
本发明的另一范例实施例提供一种存储器存储装置,其包括连接接口单元、可复写式非易失性存储器模块及存储器控制电路单元。所述连接接口单元用以连接至主机系统。所述存储器控制电路单元连接至所述连接接口单元与所述可复写式非易失性存储器模块,所述连接接口单元包括信号接收电路,所述信号接收电路包括第一调变电路与第二调变电路,所述信号接收电路用以接收第一信号,所述第一调变电路用以根据第一类参数调变所述第一信号且所述第二调变电路用以根据第二类参数调变所述第一信号,所述信号接收电路用以检测经调变的所述第一信号的信号眼宽值与经调变的所述第一信号的信号眼高值,所述信号接收电路更用以根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数。
在本发明的一范例实施例中,所述第一调变电路根据所述第一类参数调变所述第一信号且所述第二调变电路根据所述第二类参数调变所述第一信号的操作包括:在所述第一调变电路与所述第二调变电路的其中之一使用第一调变参数调变所述第一信号的期间,所述第一调变电路与所述第二调变电路的其中的另一依序使用多个第二调变参数调变所述第一信号。
在本发明的一范例实施例中,所述第一调变电路根据所述第一类参数调变所述第一信号且所述第二调变电路根据所述第二类参数调变所述第一信号的操作还包括:在所述第一调变电路与所述第二调变电路的所述其中之一使用第三调变参数调变所述第一信号的期间,由所述第一调变电路与所述第二调变电路的所述其中的另一依序使用多个第四调变参数调变所述第一信号,其中所述第一调变参数不同于所述第三调变参数。
在本发明的一范例实施例中,所述信号接收电路还包括控制电路,且所述控制电路连接至所述第一调变电路与所述第二调变电路,所述控制电路用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼高值的所述第一信号的第一信号眼宽值,所述控制电路更用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼高值的所述第一信号的第二信号眼宽值,所述控制电路还用以根据所述第一信号眼宽值与所述第二信号眼宽值调整所述第一类参数。
在本发明的一范例实施例中,所述第一信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,由所述控制电路所检测到的所述第一信号的最佳信号眼高值,所述第二信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,由所述控制电路所检测到的所述第一信号的最佳信号眼高值。
在本发明的一范例实施例中,所述信号接收电路还包括控制电路,且所述控制电路连接至所述第一调变电路与所述第二调变电路,所述控制电路用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼宽值的所述第一信号的第一信号眼高值,所述控制电路更用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼宽值的所述第一信号的第二信号眼高值,所述控制电路更用以根据所述第一信号眼高值与所述第二信号眼高值调整所述第二类参数。
在本发明的一范例实施例中,所述第一信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,由所述控制电路所检测到的所述第一信号的最佳信号眼宽值,所述第二信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,由所述控制电路所检测到的所述第一信号的最佳信号眼宽值。
在本发明的一范例实施例中,所述信号接收电路还用以对经调变的所述第一信号执行锁相操作。
基于上述,等化器电路中的第一调变电路与第二调变电路可分别根据第一类参数与第二类参数来调变第一信号。然后,根据经调变的第一信号的信号眼宽值与信号眼高值,由第一调变电路使用的第一类参数以及由第二调变电路使用的第二类参数可被调整,从而提升等化器的调校精确度。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A是根据本发明的第一范例实施例所示出的信号接收电路的示意图。
图1B是根据本发明的第一范例实施例所示出的第一信号的示意图。
图2是根据本发明的第一范例实施例所示出的等化器调校方法的流程图。
图3A是根据本发明的第二范例实施例所示出的信号接收电路的示意图。
图3B是根据本发明的第二范例实施例所示出的记录有第一类参数、第二类参数、信号眼高值及信号眼宽值的表格的示意图。
图3C是根据本发明的第二范例实施例所示出的等化器调校方法的流程图。
图4A是根据本发明的第三范例实施例所示出的信号接收电路的示意图。
图4B是根据本发明的第三范例实施例所示出的记录有第一类参数、第二类参数、信号眼高值及信号眼宽值的表格的示意图。
图4C是根据本发明的第三范例实施例所示出的等化器调校方法的流程图。
图5是根据本发明的一范例实施例所示出的主机系统、存储器存储装置及输入/输出(I/O)装置的示意图。
图6是根据本发明的另一范例实施例所示出的主机系统、存储器存储装置及I/O装置的示意图。
图7是根据本发明的另一范例实施例所示出的主机系统与存储器存储装置的示意图。
图8是根据本发明的一范例实施例所示出的存储器存储装置的概要方块图。
附图标号说明
10、30、40:信号接收电路
11、31、41:等化器电路
111、112、311、312、411、412:调变电路
12、32、42:控制电路
13、33、43:时脉与数据回复电路
S201:步骤(接收第一信号)
S202:步骤(由第一调变电路根据第一类参数调变第一信号并由第二调变电路根据第二类参数调变第一信号)
S203:步骤(检测经调变的第一信号的信号眼宽值与经调变的第一信号的信号眼高值)
S204:步骤(根据所检测的信号眼宽值调整第一类参数并根据所检测的信号眼高值调整第二类参数)
321、422:眼高检测器
322、421:眼宽检测器
34、44:表格
S301:步骤(接收第一信号)
S302:步骤(由第一调变电路使用一个第一类参数来调变第一信号)
S303:步骤(由第二调变电路使用一个第二类参数来调变第一信号)
S304:步骤(检测经调变的第一信号的信号眼高值与经调变的第一信号的信号眼宽值)
S305:步骤(是否达到第二预设调变次数)
S306:步骤(调整第二类参数)
S307:步骤(记录具有最佳信号眼高值的第一信号的信号眼宽值)
S308:步骤(是否达到第一预设调变次数)
S309:步骤(调整第一类参数)
S310:步骤(根据所记录的信号眼宽值决定最佳信号眼宽值)
S311:步骤(根据最佳信号眼宽值决定欲使用的第一类参数与欲使用的第二类参数)
S401:步骤(接收第一信号)
S402:步骤(由第二调变电路使用一个第二类参数来调变第一信号)
S403:步骤(由第一调变电路使用一个第一类参数来调变第一信号)
S404:步骤(检测经调变的第一信号的信号眼高值与经调变的第一信号的信号眼宽值)
S405:步骤(是否达到第一预设调变次数)
S406:步骤(调整第一类参数)
S407:步骤(记录具有最佳信号眼宽值的第一信号的信号眼高值)
S408:步骤(是否达到第二预设调变次数)
S409:步骤(调整第二类参数)
S410:步骤(根据所记录的信号眼高值决定最佳信号眼高值)
S411:步骤(根据最佳信号眼高值决定欲使用的第一类参数与欲使用的第二类参数)
70、90:存储器存储装置
71、91:主机系统
710:系统总线
711:处理器
712:随机存取存储器
713:只读存储器
714:数据传输接口
72:输入/输出(I/O)装置
80:主机板
801:U盘
802:存储卡
803:固态硬盘
804:无线存储器存储装置
805:全球定位系统模块
806:网络接口卡
807:无线传输装置
808:键盘
809:屏幕
810:喇叭
92:SD卡
93:CF卡
94:嵌入式存储装置
941:嵌入式多媒体卡
942:嵌入式多芯片封装存储装置
1002:连接接口单元
1004:存储器控制电路单元
1006:可复写式非易失性存储器模块
具体实施方式
以下提出多个实施例来说明本发明,然而本发明不仅限于所例示的多个实施例。又实施例之间也允许有适当的结合。在本案说明书全文(包括权利要求)中所使用的“连接”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置连接于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以通过其他装置或某种连接手段而间接地连接至该第二装置。此外,“信号”一词可指至少一电流、电压、电荷、温度、数据、或任何其他一或多个信号。
第一范例实施例
图1A是根据本发明的第一范例实施例所示出的信号接收电路的示意图。图1B是根据本发明的第一范例实施例所示出的第一信号的示意图。请参照图1A与图1B,信号接收电路10包括等化器(equalizer)电路11、控制电路12及时脉与数据回复电路(Clock and DataRecovery Circuit,CDR)13。
等化器电路11用以接收信号S1(也称为第一信号)。在本范例实施例中,信号S1是数据信号。例如,信号S1可具有多个脉冲以传递一连串的比特数据。例如,每一个比特数据是指一个比特“0”或“1”。信号S1是经过通道衰减的信号。例如,通道衰减的多或少与通道(例如,有线/无线通道)的长度与噪声强弱等因素有关。等化器电路11可对信号S1的高频和/或低频部分进行补偿。在本范例实施例中,等化器电路11可调变信号S1并输出信号S3。例如,等化器电路11可使用不同的参数来对信号S1执行调变以尝试输出信号质量较好或脉波波形较有利于分析的信号S3。
在本范例实施例中,信号S1、S2及S3的脉波波形可以视为是包括多个眼。例如,信号S3的信号眼宽值EW可用以表示信号S3的脉波波形中的一个眼的宽度。信号S3的信号眼高值EH可用以表示信号S3的脉波波形中的一个眼的高度。一般来说,若信号S3的信号眼宽值EW越大和/或信号眼高值EH越大,表示此信号S3的信号质量越好(例如,对于信号S3的取样将较为容易且精准);反之,若信号S3的信号眼宽值EW越小和/或信号眼高值EH越小,表示此信号S3的信号质量越差(例如,对于信号S3的取样较难且容易产生误差)。
等化器电路11包括调变电路111与调变电路112。调变电路112连接至调变电路111。在本范例实施例中,调变电路112的输入端是连接至调变电路111的输出端。然而,在另一范例实施例中,也可以是调变电路111的输入端连接至调变电路112的输出端或采用其他连接方式,本发明不加以限制。
调变电路111用以调变信号S1并产生信号S2。换言之,信号S2为经调变电路111调变的信号S1。调变电路112用以调变信号S2并产生信号S3。换言之,信号S3为经调变电路112调变的信号S2或者经调变电路111与112调变的信号S1。
在本范例实施例中,调变电路111与调变电路112的其中之一包括至少一连续时间线性等化器(Continuous-Time Linear Equalizer,CTLE),并且调变电路111与调变电路112的其中的另一包括至少一决策回授等化器(Decision Feedback Equalizer,DFE)。然而,在另一范例实施例中,调变电路111与112的至少其中之一也可包括其他类型的等化器或辅助电路,例如,无限脉冲响应电路(Infinite Impulse Response,IIR)等,本发明不加以限制。
在本范例实施例中,调变电路111与112的其中之一主要是用以改善信号S1的信号波形在某一信号分析方向(也称为第一信号分析方向)上的信号质量,而调变电路111与112的其中的另一则主要是用以改善信号S1的信号波形在另一信号分析方向(也称为第二信号分析方向)上的信号质量。第一信号分析方向不同于第二信号分析方向。在一范例实施例中,第一信号分析方向可实质地垂直于第二信号分析方向。在此,实质地垂直是指约略地垂直而可容许小部分误差。
在一范例实施例中,调变电路111可用以调变信号S1以主要地改变(例如,增加)信号S3的信号眼宽值EW,而调变电路112是用以调变信号S2以主要地改变(例如,增加)信号S3的信号眼高值EH。在另一范例实施例中,调变电路111是用以调变信号S1以主要地改变(例如,增加)信号S3的信号眼高值EH,而调变电路112是用以调变信号S2以主要地改变(例如,增加)信号S3的信号眼宽值EW。换言之,在一范例实施例中,第一信号分析方向为信号S1的眼高与眼宽的其中之一的调整方向和/或分析方向,而第二信号分析方向则为信号S1的眼高与眼宽的其中的另一的调整方向和/或分析方向。此外,在实际应用上,调变电路111与112对信号S1各别执行的调变(例如,眼宽调变或眼高调变)也可能彼此影响,而不限于只能单独调变信号眼宽值EW或信号眼高EH值。
控制电路12连接至等化器电路11。控制电路12可分析信号S3并检测信号S3的信号眼宽值EW与信号眼高值EH。控制电路12可根据所检测的信号眼宽值EW来调整提供至等化器电路11的第一类参数(也称为第一类调变参数)P1(1)~P1(N)。控制电路12可根据所检测的信号眼高值EH来调整提供至等化器电路11的第二类参数(也称为第二类调变参数)P2(1)~P2(M)。N与M皆为正整数,且N可以相同或不同于M。
在一范例实施例中,第一类参数P1(1)~P1(N)主要是与信号S3的信号眼宽值EW的调整有关,并且第二类参数P2(1)~P2(M)主要是与信号S3的信号眼高值EH的调整有关。然而,在另一范例实施例中,第一类参数P1(1)~P1(N)也可以影响信号S3的信号眼高值EH,和/或第二类参数P2(1)~P2(M)也可以影响信号S3的信号眼宽值EW。调变电路111与112的其中之一可接收第一类参数P1(1)~P1(N)并根据第一类参数P1(1)~P1(N)来调变信号S1(或S2)。调变电路111与112的其中的另一可接收第二类参数P2(1)~P2(M)并根据第二类参数P2(1)~P2(M)来调变信号S1(或S2)。
在一范例实施例中,调变电路111与112中根据第一类参数P1(1)~P1(N)来调变信号S1(或S2)的调变电路也称为第一调变电路,而调变电路111与112中根据第二类参数P2(1)~P2(M)来调变信号S1(或S2)的调变电路也称为第二调变电路。在一范例实施例中,假设第一类参数P1(1)~P1(N)是供连续时间线性等化器使用,则N例如是343(7×7×7)或其他数值。在一范例实施例中,假设第二类参数P2(1)~P2(M)是供决策回授等化器使用,则M例如是11025(15×15×7×7)或其他数值。
在本范例实施例中,时脉与数据回复电路13连接至等化器电路11并可接收信号S3。时脉与数据回复电路13可对信号S3执行锁相(phase lock)操作并产生时脉信号CK。在此并不对时脉与数据回复电路13多作赘述。在本范例实施例中,控制电路12还可接收时脉与数据回复电路13所输出的时脉信号CK并且受时脉信号CK驱动和/或根据时脉信号CK执行预设的操作。在另一范例实施例中,时脉与数据回复电路13也可以是独立于信号接收电路10之外。
图2是根据本发明的第一范例实施例所示出的等化器调校方法的流程图。请参照图2,在步骤S201中,接收第一信号。在步骤S202中,由第一调变电路根据第一类参数调变第一信号,并由第二调变电路根据第二类参数调变第一信号。在步骤S203中,检测经调变的第一信号的信号眼宽值与经调变的第一信号的信号眼高值。在步骤S204中,根据所检测的信号眼宽值调整第一类参数,并根据所检测的信号眼高值调整第二类参数。
第二范例实施例
图3A是根据本发明的第二范例实施例所示出的信号接收电路的示意图。图3B是根据本发明的第二范例实施例所示出的记录有第一类参数、第二类参数、信号眼高值及信号眼宽值的表格的示意图。请参照图3A,信号接收电路30包括等化器电路31、控制电路32及时脉与数据回复电路33。时脉与数据回复电路33相同或相似于图1A的时脉与数据回复电路13,在此便不赘述。
等化器电路31包括调变电路311与312。调变电路311用以接收第一类参数P1(1)~P1(N)并根据第一类参数P1(1)~P1(N)调变信号S1以输出信号S2。调变电路312用以接收第二类参数P2(1)~P2(M)并根据第二类参数P2(1)~P2(M)调变信号S2以输出信号S3。例如,调变电路311可包括至少一连续时间线性等化器,和/或调变电路312可包括至少一决策回授等化器。
控制电路32包括眼高检测器321与眼宽检测器322。眼高检测器321用以分析信号S3并检测信号S3的信号眼高值EH。眼宽检测器322用以分析信号S3并检测信号S3的信号眼宽值EW。眼高检测器321可根据所检测的信号眼高值EH来调整输出的第二类参数P2(1)~P2(M)。眼宽检测器322可根据所检测的信号眼宽值EW来调整输出的第一类参数P1(1)~P1(N)。
在一范例实施例中,眼宽检测器322可输出参数P1(i)供调变电路311使用,其中i介于1至N之间。在调变电路311使用参数P1(i)来调变信号S1的期间,眼高检测器321可依序输出参数P2(j)~P2(k),其中j与k为小于或等于M的整数,且j小于k。换言之,在调变电路311使用参数P1(i)来调变信号S1的期间,调变电路312可依序使用参数P2(j)~P2(k)来调变信号S2。
在调变电路312依序使用参数P2(j)~P2(k)来调变信号S2之后,眼宽检测器322可输出参数P1(p)供调变电路311使用,其中p介于1至N之间,且p不等于i。在调变电路311使用参数P1(p)来调变信号S1的期间,眼高检测器321可依序输出参数P2(q)~P2(r),其中q与r为小于或等于M的整数,且q小于r。换言之,在调变电路311使用参数P1(p)来调变信号S1的期间,调变电路312可依序使用参数P2(q)~P2(r)来调变信号S2。依此类推,在一范例实施例中,调变电路311可依序使用第一类参数P1(1)~P1(N)中的至少一部分参数来调变信号S1,且在调变电路311使用第一类参数P1(1)~P1(N)中的某一个参数来调变信号S1的期间,调变电路312可依序使用第二类参数P2(1)~P2(M)中的至少一部分参数来调变信号S2。
在一范例实施例中,在调变电路311使用第一类参数P1(1)~P1(N)中的某一个参数来调变信号S1的期间,眼高检测器321可根据所检测的信号眼高值EH来动态调整输出的第二类参数。例如,在一范例实施例中,眼高检测器321可根据所检测的信号眼高值EH使用最小均方(Least mean square,LMS)算法来调整输出的第二类参数,以达到所检测的信号眼高值EH的最佳化。或者,在一范例实施例中,眼高检测器321也可以使用盲测法或其他算法来调整输出的第二类参数,本发明不加以限制。
在一范例实施例中,在调变电路311使用第一类参数P1(1)~P1(N)中的某一个参数来调变信号S1的期间,眼高检测器321可检测信号S3的最佳信号眼高值且眼宽检测器322可检测具有此最佳信号眼高值的信号S3的信号眼宽值。例如,信号S3的最佳信号眼高值可为,在调变电路311使用第一类参数P1(1)~P1(N)中的某一个参数来调变信号S1的期间,所检测到的信号S3的多个信号眼高值中的最大者。从另一角度来看,在调变电路311使用第一类参数P1(1)~P1(N)中的某一个参数来调变信号S1的期间,所检测到的一个信号眼高值EH与相应的信号眼宽值EW是对应于一个第一类参数与一个第二类参数的组合。
请参照图3B,假设在调校等化器电路31的期间,所使用的第一类参数与第二类参数以及所检测到的信号眼高值及信号眼宽值至少部分地记载于表格34中。表格34可暂存于控制电路32中。表格34中的信息表示,在调变电路311使用参数P1(1)来调变信号S1的期间,调变电路312使用参数P2(6)来调变信号S2可获得具有最佳信号眼高值EH(1)与信号眼宽值EW(1)的信号S3;在调变电路311使用参数P1(2)来调变信号S1的期间,调变电路312使用参数P2(9)来调变信号S2可获得具有最佳信号眼高值EH(2)与信号眼宽值EW(2)的信号S3;在调变电路311使用参数P1(3)来调变信号S1的期间,调变电路312使用参数P2(1)来调变信号S2可获得具有最佳信号眼高值EH(3)与信号眼宽值EW(3)的信号S3;并且在调变电路311使用参数P1(4)来调变信号S1的期间,调变电路312使用参数P2(7)来调变信号S2可获得具有最佳信号眼高值EH(4)与信号眼宽值EW(4)的信号S3。
在一范例实施例中,眼高检测器321与眼宽检测器322可根据表格34中记载的信息来调整输出的参数,以达到信号的眼高与眼宽的同步最佳化。例如,眼宽检测器322可比较信号眼宽值EW(1)~EW(4)并可将信号眼宽值EW(1)~EW(4)中的最大者视为最佳信号眼宽值,例如为信号眼宽值EW(2)。根据所获得的最佳信号眼宽值,眼高检测器321可将第二类参数中的参数P2(9)设定为经调校后获得的最佳第二类参数并指示调变电路312使用参数P2(9),并且眼宽检测器322可将第一类参数中的参数P1(2)设定为经调校后获得的最佳第一类参数并指示调变电路311使用参数P1(2)。藉此,可达到信号的眼高与眼宽的同步最佳化。
须注意的是,在图3B的范例实施例中,信号眼高值EH(1)是基于参数P1(1)的使用而获得的最佳信号眼高值,信号眼高值EH(2)是基于参数P1(2)的使用而获得的最佳信号眼高值,信号眼高值EH(3)是基于参数P1(3)的使用而获得的最佳信号眼高值,并且信号眼高值EH(4)是基于参数P1(4)的使用而获得的最佳信号眼高值。但是,实际上信号眼高值EH(2)可能小于信号眼高值EH(1)、EH(3)和/或EH(4),本发明不加以限制。
图3C是根据本发明的第二范例实施例所示出的等化器调校方法的流程图。请参照图3C,在步骤S301中,接收第一信号。在步骤S302中,由第一调变电路(例如调变电路311)使用某一个第一类参数来调变第一信号。在步骤S303中,由第二调变电路(例如调变电路312)使用某一个第二类参数来调变第一信号。在步骤S304中,检测经调变的第一信号的信号眼高值与经调变的第一信号的信号眼宽值。在步骤S305中,判断所执行的调变操作是否达到第二预设调变次数。在一范例实施例中,第二预设调变次数可用来判断是否所有待测试的第二类参数(例如,参数P2(1)~P2(M))都已被使用。
若步骤S305判定所执行的调变操作尚未达到第二预设调变次数(例如,尚有未使用的第二类参数),在步骤S306中,调整所使用的第二类参数(但所使用的第一类参数不变)并重复步骤S303。换言之,若步骤S305判断为否,则第一调变电路会维持当前使用的第一类参数,且第二调变电路会切换为使用下一个待测试的第二类参数。
若步骤S305判定所执行的调变操作已达到第二预设调变次数(例如,所有待测试的第二类参数皆已被使用),在步骤S307中,记录具有最佳信号眼高值的第一信号的信号眼宽值。在步骤S308中,判断所执行的调变操作是否达到第一预设调变次数。在一范例实施例中,第一预设调变次数可用来判断是否所有待测试的第一类参数(例如,参数P1(1)~P1(N))都已被使用。
若步骤S308判定所执行的调变操作尚未达到第一预设调变次数(例如,尚有未使用的第一类参数),在步骤S309中,调整所使用的第一类参数并重复步骤S302。换言之,若步骤S308判断为否,则第一调变电路会切换为使用下一个待测试的第一类参数。在回到步骤S302之后,步骤S303与S304等可接续执行。
若步骤S308判定所执行的调变操作已达到第一预设调变次数(例如,所有待测试的第一类参数皆已被使用),则在步骤S310中,根据所记录的信号眼宽值决定最佳信号眼宽值。在步骤S311中,根据最佳信号眼宽值决定欲使用的第一类参数(即最佳第一类参数)与欲使用的第二类参数(即最佳第二类参数)。以图3B为例,假设最佳信号眼宽值为信号眼宽值EW(2),则第一类参数P1(2)可被决定为最佳第一类参数,且第二类参数P2(9)可被决定为最佳第二类参数。然后,第一调变电路与第二调变电路可分别使用最佳第一类参数与最佳第二类参数来调变后续接收到的信号,以提高所接收的信号的信号质量。
第三范例实施例
图4A是根据本发明的第三范例实施例所示出的信号接收电路的示意图。图4B是根据本发明的第三范例实施例所示出的记录有第一类参数、第二类参数、信号眼高值及信号眼宽值的表格的示意图。请参照图4A,信号接收电路40包括等化器电路41、控制电路42及时脉与数据回复电路43。时脉与数据回复电路43相同或相似于图1A的时脉与数据回复电路13,在此便不赘述。
等化器电路41包括调变电路411与412。调变电路411用以接收第二类参数P2(1)~P2(M)并根据第二类参数P2(1)~P2(M)调变信号S1以输出信号S2。调变电路412用以接收第一类参数P1(1)~P1(N)并根据第一类参数P1(1)~P1(N)调变信号S2以输出信号S3。例如,调变电路411可包括至少一决策回授等化器,和/或调变电路412可包括至少一连续时间线性等化器。
控制电路42包括眼宽检测器421与眼高检测器422。眼高宽测器421用以分析信号S3并检测信号S3的信号眼宽值EW。眼高检测器422用以分析信号S3并检测信号S3的信号眼高值H。眼宽检测器421可根据所检测的信号眼宽值EW来调整输出的第一类参数P1(1)~P1(N)。眼高检测器422可根据所检测的信号眼高值EH来调整输出的第二类参数P2(1)~P2(M)。
在一范例实施例中,眼高检测器422可输出参数P2(s)供调变电路411使用,其中s介于1至M之间。在调变电路411使用参数P2(s)来调变信号S1的期间,眼宽检测器421可依序输出参数P1(t)~P1(u),其中t与u为小于或等于N的整数,且t小于u。换言之,在调变电路411使用参数P2(s)来调变信号S1的期间,调变电路412可依序使用参数P1(t)~P1(u)来调变信号S2。
在调变电路412依序使用参数P1(t)~P1(u)来调变信号S2之后,眼高检测器422可输出参数P2(v)供调变电路411使用,其中v介于1至M之间,且v不等于s。在调变电路411使用参数P2(v)来调变信号S1的期间,眼宽检测器421可依序输出参数P1(w)~P1(x),其中w与x为小于或等于N的整数,且w小于x。换言之,在调变电路411使用参数P2(v)来调变信号S1的期间,调变电路412可依序使用参数P1(w)~P1(x)来调变信号S2。依此类推,在一范例实施例中,调变电路411可依序使用第二类参数P2(1)~P2(M)中的至少一部分参数来调变信号S1,且在调变电路411使用第二类参数P2(1)~P2(M)中的某一个参数来调变信号S1的期间,调变电路412可依序使用第一类参数P1(1)~P1(N)中的至少一部分参数来调变信号S2。
在一范例实施例中,在调变电路411使用第二类参数P2(1)~P2(M)中的某一个参数来调变信号S1的期间,眼宽检测器421可根据所检测的信号眼宽值EW来动态调整输出的第一类参数。例如,在一范例实施例中,眼宽检测器421可根据所检测的信号眼宽值EW使用连续时间线性算法来调整输出的第一类参数,以达到所检测的信号眼宽值EW的最佳化。或者,在一范例实施例中,眼宽检测器421也可以使用盲测法或其他算法来调整输出的第一类参数,本发明不加以限制。
在一范例实施例中,在调变电路411使用第二类参数P2(1)~P2(M)中的某一个参数来调变信号S1的期间,眼宽检测器421可检测信号S3的最佳信号眼宽值且眼高检测器422可检测具有此最佳信号眼宽值的信号S3的信号眼高值。例如,信号S3的最佳信号眼宽值可为,在调变电路411使用第二类参数P2(1)~P2(M)中的某一个参数来调变信号S1的期间,所检测到的信号S3的多个信号眼宽值中的最大者。从另一角度来看,在调变电路411使用第二类参数P2(1)~P2(M)中的某一个参数来调变信号S1的期间,所检测到的一个信号眼宽值EH与相应的信号眼高值EW也是对应于一个第一类参数与一个第二类参数的组合。
请参照图4B,假设在调校等化器电路41的期间,所使用的第一类参数与第二类参数以及所检测到的信号眼高值及信号眼宽值至少部分地记载于表格44中。表格44可暂存于控制电路42中。表格44中的信息表示,在调变电路411使用参数P2(1)来调变信号S1的期间,调变电路412使用参数P1(3)来调变信号S2可获得具有最佳信号眼宽值EW(1)与信号眼高值EH(1)的信号S3;在调变电路411使用参数P2(2)来调变信号S1的期间,调变电路412使用参数P1(1)来调变信号S2可获得具有最佳信号眼宽值EW(2)与信号眼高值EH(2)的信号S3;在调变电路411使用参数P2(3)来调变信号S1的期间,调变电路412使用参数P1(5)来调变信号S2可获得具有最佳信号眼宽值EW(3)与信号眼高值EH(3)的信号S3;并且在调变电路411使用参数P2(4)来调变信号S1的期间,调变电路412使用参数P1(2)来调变信号S2可获得具有最佳信号眼宽值EW(4)与信号眼高值EH(4)的信号S3。
在一范例实施例中,眼宽检测器421与眼高检测器422可根据表格44中记载的信息来动态调整输出的参数,以达到信号的眼宽与眼高的同步最佳化。例如,眼高检测器422可比较信号眼高值EH(1)~EH(4)并可将信号眼高值EH(1)~EH(4)中的最大者视为最佳信号眼高值,例如为信号眼高值EH(3)。或者,在一范例实施例中,眼高检测器422也可以是使用最小均方算法来从信号眼高值EH(1)~EH(4)中决定最佳信号眼高值。
根据所获得的最佳信号眼高值,眼宽检测器421可将第一类参数中的参数P1(5)设定为经调校后获得的最佳第一类参数并指示调变电路412使用参数P1(5),并且眼高检测器422可将第二类参数中的参数P2(3)设定为经调校后获得的最佳第二类参数并指示调变电路411使用参数P2(3)。藉此,可达到信号的眼高与眼宽的同步最佳化。
须注意的是,在图4B的范例实施例中,信号眼宽值EW(1)是基于参数P2(1)的使用而获得的最佳信号眼宽值,信号眼宽值EW(2)是基于参数P2(2)的使用而获得的最佳信号眼宽值,信号眼宽值EW(3)是基于参数P2(3)的使用而获得的最佳信号眼宽值,并且信号眼宽值EW(4)是基于参数P2(4)的使用而获得的最佳信号眼宽值。但是,实际上信号眼宽值EW(3)可能小于信号眼宽值EW(1)、EW(2)和/或EW(4),本发明不加以限制。
图4C是根据本发明的第三范例实施例所示出的等化器调校方法的流程图。请参照图4C,在步骤S401中,接收第一信号。在步骤S402中,由第二调变电路(例如调变电路411)使用某一个第二类参数来调变第一信号。在步骤S403中,由第一调变电路(例如调变电路412)使用某一个第一类参数来调变第一信号。在步骤S404中,检测经调变的第一信号的信号眼宽值与经调变的第一信号的信号眼高值。在步骤S405中,判断所执行的调变操作是否达到第一预设调变次数。例如,第一预设调变次数可用来判断是否所有待测试的第一类参数(例如,参数P1(1)~P1(N))都已被使用。
若步骤S405判定所执行的调变操作尚未达到第一预设调变次数(例如,尚有未使用的第一类参数),在步骤S406中,调整所使用的第一类参数(但所使用的第二类参数不变)并重复步骤S403。换言之,若步骤S405判断为否,则第二调变电路会维持当前使用的第二类参数,且第一调变电路会切换为使用下一个待测试的第一类参数。
若步骤S405判定所执行的调变操作已达到第一预设调变次数(例如,所有待测试的第一类参数皆已被使用),在步骤S407中,记录具有最佳信号眼宽值的第一信号的信号眼高值。在步骤S408中,判断所执行的调变操作是否达到第二预设调变次数。例如,第二预设调变次数可用来判断是否所有待测试的第二类参数(例如,参数P2(1)~P2(M))都已被使用。
若步骤S408判定所执行的调变操作尚未达到第二预设调变次数(例如,尚有未使用的第二类参数),在步骤S409中,调整所使用的第二类参数并重复步骤S402。换言之,若步骤S408判断为否,则第二调变电路会切换为使用下一个待测试的第二类参数。
若步骤S408判定所执行的调变操作已达到第二预设调变次数(例如,所有待测试的第二类参数皆已被使用),则在步骤S410中,根据所记录的多个信号眼高值决定最佳信号眼高值。在步骤S411中,根据最佳信号眼高值决定欲使用的第一类参数(即最佳第一类参数)与欲使用的第二类参数(即最佳第二类参数)。以图4B为例,假设最佳信号眼高值为信号眼高值EH(3),则第一类参数P1(5)可被决定为最佳第一类参数,且第二类参数P2(3)可被决定为最佳第二类参数。然后,第一调变电路与第二调变电路可分别使用最佳第一类参数与最佳第二类参数来调变后续接收到的信号,以提高所接收的信号的信号质量。
根据前述几个范例实施例,信号接收电路中的控制电路可分别(或独立地)根据经调变的第一信号的信号眼宽值与信号眼高值来调整第一类参数与第二类参数。即便第一信号的信号眼宽值与信号眼高值可能会在信号调变过程中相互影响,最终经由调校而获得的(最佳)第一类参数与(最佳)第二类参数也可用以产生信号质量最佳的信号,以利于后续的信号分析操作(例如,取样等等)。此外,最终决定使用的(最佳)第一类参数与(最佳)第二类参数也已分别经过眼宽检测的调校以及眼高检测的调校,而非仅根据眼宽检测或眼高检测的单一种调校机制产生。
然而,图2、图3C及图4C中各步骤已详细说明如上,在此便不再赘述。值得注意的是,图2、图3C及图4C中各步骤可以实作为多个程序码或是电路,本发明不加以限制。此外,图2、图3C及图4C的方法可以搭配以上范例实施例使用,也可以单独使用,本发明不加以限制。
须注意的是,在部分未提及的范例实施例中,信号接收电路10、30及40中至少部分元件的连接关系可以被调整,信号接收电路10、30及40中至少部分元件可以被具有相同或相似功能的电路元件取代,并且更多的电路元件也可以加入至信号接收电路10、30及40中,以提供额外功能。
此外,前述提及的控制电路12、32及42皆可以是由多个电路元件搭配嵌入式控制器或微控制器来组成。例如,眼高检测器321、眼高检测器422、眼宽检测器322及眼宽检测器421可分别包括取样电路、逻辑(例如,AND、OR和/或XOR)电路、延迟电路、正反器电路、闩锁电路、嵌入式控制器及微控制器的至少其中之一。此外,在一范例实施例中,控制电路12、32及42也可以包括至少一个存储器与微处理器,并且微处理器可以从存储器中载入所需的程序与信息来执行指示相应功能。
在一范例实施例中,所述接收端电路是被配置在一个存储器存储装置(也称,存储器存储系统)中使用。一般而言,存储器存储装置包括可复写式非易失性存储器模块(rewritable non-volatile memory module)与控制器(也称,控制电路)。通常存储器存储装置是与主机系统一起使用,以使主机系统可将数据写入至存储器存储装置或从存储器存储装置中读取数据。
图5是根据本发明的一范例实施例所示出的主机系统、存储器存储装置及输入/输出(I/O)装置的示意图。图6是根据本发明的另一范例实施例所示出的主机系统、存储器存储装置及I/O装置的示意图。
请参照图5与图6,主机系统71一般包括处理器711、随机存取存储器(randomaccess memory,RAM)712、只读存储器(read only memory,ROM)713及数据传输接口714。处理器711、随机存取存储器712、只读存储器713及数据传输接口714皆连接至系统总线(system bus)110。
在本范例实施例中,主机系统71是通过数据传输接口714与存储器存储装置70连接。例如,主机系统71可经由数据传输接口114将数据存储至存储器存储装置70或从存储器存储装置70中读取数据。此外,主机系统71是通过系统总线710与I/O装置72连接。例如,主机系统71可经由系统总线710将输出信号传送至I/O装置72或从I/O装置72接收输入信号。
在本范例实施例中,处理器711、随机存取存储器712、只读存储器713及数据传输接口714可设置在主机系统71的主机板80上。数据传输接口714的数目可以是一或多个。通过数据传输接口114,主机板80可以经由有线或无线方式连接至存储器存储装置70。存储器存储装置70可例如是U盘801、存储卡802、固态硬盘(Solid State Drive,SSD)803或无线存储器存储装置804。无线存储器存储装置804可例如是近距离无线通讯(Near FieldCommunication,NFC)存储器存储装置、无线传真(WiFi)存储器存储装置、蓝牙(Bluetooth)存储器存储装置或低功耗蓝牙存储器存储装置(例如,iBeacon)等以各式无线通讯技术为基础的存储器存储装置。此外,主机板80也可以通过系统总线710连接至全球定位系统(Global Positioning System,GPS)模块805、网络接口卡806、无线传输装置807、键盘808、屏幕809、喇叭810等各式I/O装置。例如,在一范例实施例中,主机板80可通过无线传输装置807存取无线存储器存储装置804。
在一范例实施例中,所提及的主机系统为可实质地与存储器存储装置配合以存储数据的任意系统。虽然在上述范例实施例中,主机系统是以电脑系统来作说明,然而,图7是根据本发明的另一范例实施例所示出的主机系统与存储器存储装置的示意图。请参照图7,在另一范例实施例中,主机系统91也可以是数码相机、摄影机、通讯装置、音频播放器、视频播放器或平板电脑等系统,而存储器存储装置90可为其所使用的安全数字(SecureDigital,SD)卡92、小型快闪(Compact Flash,CF)卡93或嵌入式存储装置94等各式非易失性存储器存储装置。嵌入式存储装置94包括嵌入式多媒体卡(embedded Multi MediaCard,eMMC)941和/或嵌入式多芯片封装(embedded Multi Chip Package,eMCP)存储装置942等各类型将存储器模块直接连接于主机系统的基板上的嵌入式存储装置。
图8是根据本发明的一范例实施例所示出的存储器存储装置的概要方块图。请参照图8,存储器存储装置70包括连接接口单元1002、存储器控制电路单元1004与可复写式非易失性存储器模块1006。
连接接口单元1002用以将存储器存储装置70连接至主机系统71。在本范例实施例中,连接接口单元1002是相容于串行高级技术附件(Serial Advanced TechnologyAttachment,SATA)标准。然而,必须了解的是,本发明不限于此,连接接口单元1002也可以是符合并行高级技术附件(Parallel Advanced Technology Attachment,PATA)标准、电气和电子工程师协会(Institute of Electrical and Electronic Engineers,IEEE)1394标准、高速周边零件连接接口(Peripheral Component Interconnect Express,PCIExpress)标准、通用串行总线(Universal Serial Bus,USB)标准、SD接口标准、超高速一代(Ultra High Speed-I,UHS-I)接口标准、超高速二代(Ultra High Speed-II,UHS-II)接口标准、存储棒(Memory Stick,MS)接口标准、MCP接口标准、MMC接口标准、eMMC接口标准、通用快闪存储器(Universal Flash Storage,UFS)接口标准、eMCP接口标准、CF接口标准、整合式驱动电子接口(Integrated Device Electronics,IDE)标准或其他适合的标准。连接接口单元1002可与存储器控制电路单元1004封装在一个芯片中,或者连接接口单元1002是布设于一包含存储器控制电路单元1004的芯片外。
在一范例实施例中,图1A的信号接收电路10、图3A的信号接收电路30或图4A的信号接收电路40是配置在连接接口单元1002中,以接收并处理来自主机系统71的信号S1。或者,在一范例实施例中,图1A的信号接收电路10、图3A的信号接收电路30或图4A的信号接收电路40的至少一部分也可以是配置在存储器控制电路单元1004中,并且可同样接收并处理来自主机系统71的信号S1。
存储器控制电路单元1004用以执行以硬件型式或固体型式实作的多个逻辑门或控制指令并且根据主机系统71的指令在可复写式非易失性存储器模块1006中进行数据的写入、读取与抹除等运作。
可复写式非易失性存储器模块1006是连接至存储器控制电路单元1004并且用以存储主机系统71所写入的数据。可复写式非易失性存储器模块1006可以是单阶存储单元(Single LevelCell,SLC)NAND型快闪存储器模块(即,一个存储单元中可存储1个比特的快闪存储器模块)、多阶存储单元(Multi Level Cell,MLC)NAND型快闪存储器模块(即,一个存储单元中可存储2个比特的快闪存储器模块)、多阶存储单元(Triple Level Cell,TLC)NAND型快闪存储器模块(即,一个存储单元中可存储3个比特的快闪存储器模块)、其他快闪存储器模块或其他具有相同特性的存储器模块。
可复写式非易失性存储器模块1006中的每一个存储单元是以电压(以下也称为临界电压)的改变来存储一或多个比特。具体来说,每一个存储单元的控制栅极(controlgate)与通道之间有一个电荷捕捉层。通过施予一写入电压至控制栅极,可以改变电荷补捉层的电子量,进而改变存储单元的临界电压。此改变存储单元的临界电压的操作也称为“把数据写入至存储单元”或“程序化(programming)存储单元”。随着临界电压的改变,可复写式非易失性存储器模块1006中的每一个存储单元具有多个存储状态。通过施予读取电压可以判断一个存储单元是属于哪一个存储状态,藉此取得此存储单元所存储的一或多个比特。
在本范例实施例中,可复写式非易失性存储器模块1006的存储单元会构成多个实体程序化单元,并且此些实体程序化单元会构成多个实体抹除单元。具体来说,同一条字元线上的存储单元会组成一或多个实体程序化单元。若每一个存储单元可存储2个以上的比特,则同一条字元线上的实体程序化单元至少可被分类为下实体程序化单元与上实体程序化单元。例如,一存储单元的最低有效比特(Least Significant Bit,LSB)是属于下实体程序化单元,并且一存储单元的最高有效比特(Most Significant Bit,MSB)是属于上实体程序化单元。一般来说,在MLC NAND型快闪存储器中,下实体程序化单元的写入速度会大于上实体程序化单元的写入速度,和/或下实体程序化单元的可靠度是高于上实体程序化单元的可靠度。
在本范例实施例中,实体程序化单元为程序化的最小单元。即,实体程序化单元为写入数据的最小单元。例如,实体程序化单元为实体页面(page)或是实体扇(sector)。若实体程序化单元为实体页面,则此些实体程序化单元通常包括数据比特区与冗余(redundancy)比特区。数据比特区包含多个实体扇,用以存储使用者数据,而冗余比特区用以存储系统数据(例如,错误更正码等管理数据)。在本范例实施例中,数据比特区包含32个实体扇,且一个实体扇的大小为512比特组(byte,B)。然而,在其他范例实施例中,数据比特区中也可包含8个、16个或数目更多或更少的实体扇,并且每一个实体扇的大小也可以是更大或更小。另一方面,实体抹除单元为抹除的最小单位。也即,每一实体抹除单元含有最小数目之一并被抹除的存储单元。例如,实体抹除单元为实体区块(block)。
综上所述,等化器电路中的第一调变电路与第二调变电路可分别根据第一类参数与第二类参数来调变第一信号。然后,根据经调变的第一信号的信号眼宽值与信号眼高值,由第一调变电路使用的第一类参数以及由第二调变电路使用的第二类参数可分别且独立地被决定与调整,从而提升等化器的调校精确度。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视权利要求所界定者为准。

Claims (21)

1.一种等化器调校方法,用于存储器存储装置的信号接收电路,其特征在于,所述等化器调校方法包括:
接收第一信号;
由第一调变电路根据第一类参数调变所述第一信号并由第二调变电路根据第二类参数调变所述第一信号;
检测经调变的所述第一信号的信号眼宽值与经调变的所述第一信号的信号眼高值;以及
根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数,
其中由所述第一调变电路根据所述第一类参数调变所述第一信号并由所述第二调变电路根据所述第二类参数调变所述第一信号的步骤包括:
在所述第一调变电路与所述第二调变电路的其中之一使用第一调变参数调变所述第一信号的期间,由所述第一调变电路与所述第二调变电路的其中的另一依序使用多个第二调变参数调变所述第一信号。
2.根据权利要求1所述的等化器调校方法,其中由所述第一调变电路根据所述第一类参数调变所述第一信号并由所述第二调变电路根据所述第二类参数调变所述第一信号的步骤还包括:
在所述第一调变电路与所述第二调变电路的所述其中之一使用第三调变参数调变所述第一信号的期间,由所述第一调变电路与所述第二调变电路的所述其中的另一依序使用多个第四调变参数调变所述第一信号,
其中所述第一调变参数不同于所述第三调变参数。
3.根据权利要求2所述的等化器调校方法,其中检测经调变的所述第一信号的所述信号眼宽值与经调变的所述第一信号的所述信号眼高值的步骤包括:
在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼高值的所述第一信号的第一信号眼宽值;以及
在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有一第二信号眼高值的所述第一信号的第二信号眼宽值,
其中根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数的步骤包括:
根据所述第一信号眼宽值与所述第二信号眼宽值调整所述第一类参数。
4.根据权利要求3所述的等化器调校方法,其中所述第一信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,所检测到的所述第一信号的最佳信号眼高值,
其中所述第二信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,所检测到的所述第一信号的最佳信号眼高值。
5.根据权利要求2所述的等化器调校方法,其中检测经调变的所述第一信号的所述信号眼宽值与经调变的所述第一信号的所述信号眼高值的步骤包括:
在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼宽值的所述第一信号的第一信号眼高值;以及
在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼宽值的所述第一信号的第二信号眼高值,
其中根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数的步骤包括:
根据所述第一信号眼高值与所述第二信号眼高值调整所述第二类参数。
6.根据权利要求5所述的等化器调校方法,其中所述第一信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,所检测到的所述第一信号的最佳信号眼宽值,
其中所述第二信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,所检测到的所述第一信号的最佳信号眼宽值。
7.根据权利要求1所述的等化器调校方法,还包括:
由时脉与数据回复电路对经调变的所述第一信号执行锁相操作。
8.一种信号接收电路,用于存储器存储装置,其特征在于,所述信号接收电路包括:
等化器电路;以及
控制电路,连接至所述等化器电路,
其中所述等化器电路包括第一调变电路与第二调变电路,
其中所述等化器电路用以接收第一信号,
其中所述第一调变电路用以根据第一类参数调变所述第一信号且所述第二调变电路用以根据第二类参数调变所述第一信号,
其中所述控制电路用以检测经调变的所述第一信号的信号眼宽值与经调变的所述第一信号的信号眼高值,
其中所述控制电路更用以根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数,
其中所述第一调变电路根据所述第一类参数调变所述第一信号且所述第二调变电路根据所述第二类参数调变所述第一信号的操作包括:
在所述第一调变电路与所述第二调变电路的其中之一使用第一调变参数调变所述第一信号的期间,所述第一调变电路与所述第二调变电路的其中的另一依序使用多个第二调变参数调变所述第一信号。
9.根据权利要求8所述的信号接收电路,其中所述第一调变电路根据所述第一类参数调变所述第一信号且所述第二调变电路根据所述第二类参数调变所述第一信号的操作还包括:
在所述第一调变电路与所述第二调变电路的所述其中之一使用第三调变参数调变所述第一信号的期间,由所述第一调变电路与所述第二调变电路的所述其中的另一依序使用多个第四调变参数调变所述第一信号,
其中所述第一调变参数不同于所述第三调变参数。
10.根据权利要求9所述的信号接收电路,其中所述控制电路包括眼宽检测器,且所述眼宽检测器连接至所述第一调变电路与所述第二调变电路,
其中所述眼宽检测器用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼高值的所述第一信号的第一信号眼宽值,
其中所述眼宽检测器还用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼高值的所述第一信号的第二信号眼宽值,
其中所述眼宽检测器更用以根据所述第一信号眼宽值与所述第二信号眼宽值调整所述第一类参数。
11.根据权利要求10所述的信号接收电路,其中所述控制电路还包括眼高检测器,且所述眼高检测器连接至所述第一调变电路与所述第二调变电路,
其中所述第一信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,由所述眼高检测器所检测到的所述第一信号的最佳信号眼高值,
其中所述第二信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,由所述眼高检测器所检测到的所述第一信号的最佳信号眼高值。
12.根据权利要求8所述的信号接收电路,其中所述控制电路包括眼高检测器,且所述眼高检测器连接至所述第一调变电路与所述第二调变电路,
其中所述眼高检测器用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼宽值的所述第一信号的第一信号眼高值,
其中所述眼高检测器更用以在所述第一调变电路与所述第二调变电路的所述其中之一使用第三调变参数调变所述第一信号的期间,检测具有第二信号眼宽值的所述第一信号的第二信号眼高值,
其中所述眼高检测器更用以根据所述第一信号眼高值与所述第二信号眼高值调整所述第二类参数。
13.根据权利要求12所述的信号接收电路,其中所述控制电路还包括眼宽检测器,且所述眼宽检测器连接至所述第一调变电路与所述第二调变电路,
其中所述第一信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,由所述眼宽检测器所检测到的所述第一信号的最佳信号眼宽值,
其中所述第二信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,由所述眼宽检测器所检测到的所述第一信号的最佳信号眼宽值。
14.根据权利要求8所述的信号接收电路,还包括:
时脉与数据回复电路,连接至所述等化器电路与所述控制电路,
其中所述时脉与数据回复电路用以对经调变的所述第一信号执行锁相操作。
15.一种存储器存储装置,其特征在于,包括:
连接接口单元,用以连接至主机系统;
可复写式非易失性存储器模块;以及
存储器控制电路单元,连接至所述连接接口单元与所述可复写式非易失性存储器模块,
其中所述连接接口单元包括信号接收电路,
其中所述信号接收电路包括第一调变电路与第二调变电路,
其中所述信号接收电路用以接收第一信号,
其中所述第一调变电路用以根据第一类参数调变所述第一信号且所述第二调变电路用以根据第二类参数调变所述第一信号,
其中所述信号接收电路用以检测经调变的所述第一信号的信号眼宽值与经调变的所述第一信号的信号眼高值,
其中所述信号接收电路更用以根据所检测的所述信号眼宽值调整所述第一类参数并根据所检测的所述信号眼高值调整所述第二类参数,
其中所述第一调变电路根据所述第一类参数调变所述第一信号且所述第二调变电路根据所述第二类参数调变所述第一信号的操作包括:
在所述第一调变电路与所述第二调变电路的其中之一使用第一调变参数调变所述第一信号的期间,所述第一调变电路与所述第二调变电路的其中的另一依序使用多个第二调变参数调变所述第一信号。
16.根据权利要求15所述的存储器存储装置,其中所述第一调变电路根据所述第一类参数调变所述第一信号且所述第二调变电路根据所述第二类参数调变所述第一信号的操作还包括:
在所述第一调变电路与所述第二调变电路的所述其中之一使用一第三调变参数调变所述第一信号的期间,由所述第一调变电路与所述第二调变电路的所述其中的另一依序使用多个第四调变参数调变所述第一信号,
其中所述第一调变参数不同于所述第三调变参数。
17.根据权利要求16所述的存储器存储装置,其中所述信号接收电路还包括控制电路,且所述控制电路连接至所述第一调变电路与所述第二调变电路,
其中所述控制电路用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼高值的所述第一信号的第一信号眼宽值,
其中所述控制电路更用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼高值的所述第一信号的第二信号眼宽值,
其中所述控制电路更用以根据所述第一信号眼宽值与所述第二信号眼宽值调整所述第一类参数。
18.根据权利要求17所述的存储器存储装置,其中所述第一信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,由所述控制电路所检测到的所述第一信号的最佳信号眼高值,
其中所述第二信号眼高值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,由所述控制电路所检测到的所述第一信号的最佳信号眼高值。
19.根据权利要求16所述的存储器存储装置,其中所述信号接收电路还包括控制电路,且所述控制电路连接至所述第一调变电路与所述第二调变电路,
其中所述控制电路用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,检测具有第一信号眼宽值的所述第一信号的第一信号眼高值,
其中所述控制电路更用以在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,检测具有第二信号眼宽值的所述第一信号的第二信号眼高值,
其中所述控制电路还用以根据所述第一信号眼高值与所述第二信号眼高值调整所述第二类参数。
20.根据权利要求19所述的存储器存储装置,其中所述第一信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第一调变参数调变所述第一信号的期间,由所述控制电路所检测到的所述第一信号的最佳信号眼宽值,
其中所述第二信号眼宽值为在所述第一调变电路与所述第二调变电路的所述其中之一使用所述第三调变参数调变所述第一信号的期间,由所述控制电路所检测到的所述第一信号的最佳信号眼宽值。
21.根据权利要求15所述的存储器存储装置,其中所述信号接收电路还用以对经调变的所述第一信号执行锁相操作。
CN201710990270.5A 2017-10-23 2017-10-23 等化器调校方法、信号接收电路及存储器存储装置 Active CN109698003B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710990270.5A CN109698003B (zh) 2017-10-23 2017-10-23 等化器调校方法、信号接收电路及存储器存储装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710990270.5A CN109698003B (zh) 2017-10-23 2017-10-23 等化器调校方法、信号接收电路及存储器存储装置

Publications (2)

Publication Number Publication Date
CN109698003A CN109698003A (zh) 2019-04-30
CN109698003B true CN109698003B (zh) 2021-07-06

Family

ID=66225805

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710990270.5A Active CN109698003B (zh) 2017-10-23 2017-10-23 等化器调校方法、信号接收电路及存储器存储装置

Country Status (1)

Country Link
CN (1) CN109698003B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113129950B (zh) * 2019-12-30 2023-07-04 群联电子股份有限公司 信号接收电路、存储器存储装置及信号接收方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110246712A1 (en) * 2010-04-02 2011-10-06 George Vergis Method and apparatus for interfacing with heterogeneous dual in-line memory modules
CN104660303A (zh) * 2013-11-25 2015-05-27 国际商业机器公司 用于串行通信链路中的功率感知均衡的方法和装置
CN106448719A (zh) * 2015-08-06 2017-02-22 群联电子股份有限公司 信号调变方法、可适性均衡器及存储器存储装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110246712A1 (en) * 2010-04-02 2011-10-06 George Vergis Method and apparatus for interfacing with heterogeneous dual in-line memory modules
CN104660303A (zh) * 2013-11-25 2015-05-27 国际商业机器公司 用于串行通信链路中的功率感知均衡的方法和装置
CN106448719A (zh) * 2015-08-06 2017-02-22 群联电子股份有限公司 信号调变方法、可适性均衡器及存储器存储装置

Also Published As

Publication number Publication date
CN109698003A (zh) 2019-04-30

Similar Documents

Publication Publication Date Title
TWI642063B (zh) 等化器調校方法、訊號接收電路及記憶體儲存裝置
US9891991B2 (en) Decoding method, memory storage device and memory control circuit unit
TWI615852B (zh) 記憶體重讀方法、記憶體儲存裝置及記憶體控制電路單元
TWI628927B (zh) 等化器調校方法、可適性等化器及記憶體儲存裝置
US9892799B1 (en) Read voltage tracking method, memory storage device and memory control circuit unit
CN106850476B (zh) 均衡器调整方法、可适性均衡器及存储器存储装置
US10627851B2 (en) Reference clock signal generation method, memory storage device and connection interface unit
US20200252072A1 (en) Clock and data recovery circuit, memory storage device and flash memory controller
CN109450439B (zh) 时脉数据恢复电路模块、存储器存储装置及相位锁定方法
US10749728B1 (en) Signal calibration circuit, memory storage device and signal calibration method
US10627841B2 (en) Reference voltage generation circuit with reduced process variation on the reference voltage
US11206157B1 (en) Signal receiving circuit, memory storage device and calibration method of equalizer circuit
US10965438B1 (en) Signal receiving circuit, memory storage device and signal receiving method
CN109698003B (zh) 等化器调校方法、信号接收电路及存储器存储装置
CN109410994B (zh) 温度控制方法、存储器存储装置及存储器控制电路单元
CN111724834B (zh) 均衡器电路、存储器存储装置及信号调整方法
CN113129977B (zh) 信号接收电路、存储器存储装置及信号接收方法
US11062781B1 (en) Equalizer circuit, memory storage device and signal adjustment method
CN112019225B (zh) 信号接收电路、存储器存储装置及均衡器电路的校准方法
CN113129950B (zh) 信号接收电路、存储器存储装置及信号接收方法
CN111585547B (zh) 信号校正电路、存储器存储装置及信号校正方法
CN111654266B (zh) 时脉数据回复电路、存储器存储装置及快闪存储器控制器
CN113284527B (zh) 时钟数据回复电路、存储器存储装置及信号调整方法
CN108363453A (zh) 参考时脉信号产生方法、存储器存储装置和连接接口单元
CN113077825A (zh) 连接接口电路、存储器存储装置及锁相回路电路校正方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant