CN109272956B - 显示面板中存储单元的保护电路及显示装置 - Google Patents
显示面板中存储单元的保护电路及显示装置 Download PDFInfo
- Publication number
- CN109272956B CN109272956B CN201811316062.8A CN201811316062A CN109272956B CN 109272956 B CN109272956 B CN 109272956B CN 201811316062 A CN201811316062 A CN 201811316062A CN 109272956 B CN109272956 B CN 109272956B
- Authority
- CN
- China
- Prior art keywords
- signal
- control signal
- write
- storage unit
- logic circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/24—Memory cell safety or protection circuits, e.g. arrangements for preventing inadvertent reading or writing; Status cells; Test cells
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/22—Safety or protection circuits preventing unauthorised or accidental access to memory cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/026—Arrangements or methods related to booting a display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Computer Security & Cryptography (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Storage Device Security (AREA)
Abstract
本申请公开一种显示面板中存储单元的保护电路及显示装置,该电路包括:时序控制单元,具有信号传输端和控制信号输出端,并输出第一控制信号;存储单元,具有信号传输端和写保护控制端,存储单元的信号传输端与时序控制单元的信号传输端连接;存储单元,存储时序控制单元的软件数据;电源模块,输出电源信号;监控单元,具有三个输入端和与写保护控制端连接的信号输出端,两个与电源模块和控制信号输出端一对一连接,一个供写控制信号输入;监控单元,在常态下控制存储单元为写保护状态;在电源信号、第一控制信号和写控制信号的电平状态集合满足预设的电平状态集合时控制存储单元为写入状态。本申请能够降低存储单元中软件数据被改写的几率。
Description
技术领域
本申请涉及显示装置技术领域,特别涉及一种显示面板中存储单元的保护电路及显示装置。
背景技术
在显示面板中,时序控制单元与存储单元通过串行通信总线,例如I2C总线相互连接,以进行数据传输。在刚上电时,时序控制单元内部会通过串行通信总线去读取存储单元里面存储的时序控制单元的软件数据(如输出使能信号OE、锁存信号TP、帧启始信号STV、极性反转信号POL),完成时序控制单元的初始化设定,进而控制显示面板驱动电路驱动显示面板工作。其中,时序控制单元的读写由计算机提供的信号WP进行控制,WP是存储单元的写控制信号,WP为高时进行读操作,WP为低时进行读写操作,存储单元正常状态下都要处于写保护状态,即正常状态下WP一直要为高电平H。
可是现在比较容易出现的问题是,软件数据写入存储单元中一般是在电路板PCBA打件完成之后在打件厂内就已经完成。然后在面板厂内,在绑点完成之后,才进行上电测试,此时因为WP为高,进行的是读操作,但是一旦WP受到干扰而被拉低,就将进行读写操作,此时如果又遇到I2C总线的数据线SDA上的读写位由于线长和高频率等原因在存储单元识别的时候为写,就会导致存储单元中的软件数据被改写。当时序控制单元读取被改写后的软件数据时,就可能会造成读取错误,不能完成时序控制单元的初始化设定,甚至造成驱动显示面板时显示异常。
发明内容
本申请的主要目的是提供一种显示面板中存储单元的保护电路,旨在降低显示面板中软件数据被改写的几率。
为实现上述目的,本申请提出一种显示面板中存储单元的保护电路,该显示面板中存储单元的保护电路包括:
时序控制单元,具有信号传输端和控制信号输出端,所述时序控制单元用于输出高电平/低电平的第一控制信号;
存储单元,具有信号传输端和写保护控制端,所述存储单元的信号传输端与所述时序控制单元的信号传输端连接;所述存储单元,用于存储所述时序控制单元的软件数据;
电源模块,用于输出电源信号;
监控单元,所述监控单元具有第一输入端、第二输入端、第三输入端及信号输出端,所述第一输入端与所述电源模块连接,所述第二输入端与所述控制信号输出端连接,所述第三输入端供写控制信号输入,所述信号输出端与所述写保护控制端连接;
所述监控单元,用于在常态下输出写保护信号,控制所述存储单元为写保护状态;仅在所述电源信号、所述第一控制信号和所述写控制信号的电平状态集合满足预设的电平状态集合时输出写释放信号至所述存储单元,控制所述存储单元为写入状态。
在一实施例中,所述时序控制单元用于在常态下输出高电平的第一控制信号,在接收到对存储单元的数据写入指令时,输出低电平的第一控制信号;
所述写控制信号为高电平时,对应所述存储单元为写保护状态,所述写控制信号为低电平时,对应所述存储单元为写释放状态;
所述监控单元,用于根据所述电源信号、所述第一控制信号、所述写控制信号的电平进行逻辑运算处理,在所述电源信号不变,所述第一控制信号和所述写控制信号中任意一个为高电平时,输出所述写保护信号;在所述电源信号不变,所述第一控制信号和所述写控制信号均为低电平时,输出所述写释放信号。
在一实施例中,所述监控单元包括第一与逻辑电路、第二与逻辑电路、反向电路及或逻辑电路;
所述第一与逻辑电路的第一输入端与所述电源模块连接,所述第一与逻辑电路的第二输入端与所述时序控制单元的控制信号输出端连接;
所述第二与逻辑电路的第一输入端经所述反向电路与所述时序控制单元的控制信号输出端连接,所述第二与逻辑电路的第二输入端供写控制信号输入;
所述或逻辑电路的第一输入端与所述第一与逻辑电路的输出端连接,所述或逻辑电路的第二输入端与所述第二与逻辑电路的输出端连接,所述或逻辑电路的输出端与所述写保护控制端连接。
在一实施例中,所述第一与逻辑电路包括第一与门,所述第一与门的两个输入端为所述第一与逻辑电路的第一输入端和第二输入端,所述第一与门的输出端为所述第一与逻辑电路的输出端。
在一实施例中,所述第二与逻辑电路包括第二与门,所述第二与门的两个输入端为所述第二与逻辑电路的第一输入端和第二输入端,所述第二与门的输出端为所述第二与逻辑电路的输出端。
在一实施例中,所述或逻辑电路包括或门,所述或门的两个输入端为所述或逻辑电路的第一输入端和第二输入端,所述或门的输出端为所述或逻辑电路的输出端。
在一实施例中,所述反向电路包括反相器,所述反相器的输入端为所述反向电路的输入端,所述反相器的输出端为所述反向电路的输出端。
在一实施例中,所述电源模块输出的电源电压为3.3伏。
为实现上述目的,本申请还提出一种显示面板中存储单元的保护电路,该显示面板中存储单元的保护电路包括:
时序控制单元,具有信号传输端和控制信号输出端,所述时序控制单元用于输出高电平/低电平的第一控制信号;
存储单元,具有电源端、信号传输端和写保护控制端,所述存储单元的信号传输端与所述时序控制单元的信号传输端连接;所述存储单元,用于存储所述时序控制单元的软件数据;
电源模块,所述电源模块的输出端与所述写保护控制端和所述存储单元的电源端分别连接;所述电源模块,用于输出电源信号;
监控单元,所述监控单元具有第一输入端、第二输入端、第三输入端及信号输出端,所述第一输入端与述电源模块连接,所述第二输入端与所述控制信号输出端连接,所述第三输入端供写控制信号输入,所述信号输出端与所述写保护控制端连接;
所述监控单元,用于在常态下输出写保护信号,控制所述存储单元为写保护状态;仅在所述电源信号、所述第一控制信号和所述写控制信号的电平状态集合满足预设的电平状态集合时输出写释放信号至所述存储单元,控制所述存储单元为写入状态。
为实现上述目的,本申请还提出一种显示装置,所述显示装置包括上述显示面板中存储单元的保护电路,所述显示装置包括上述显示面板中存储单元的保护电路,具体参照上述,此处不再赘述。
本申请技术方案,通过设置时序控制单元、存储单元、电源模块及监控单元等组成了显示面板中存储单元的保护电路,该电路中,通过监控电源模块的电源信号、时序控制器根据存储单元的读写指令输出的第一控制信号和由计算机提供的写控制信号三个信号去控制存储单元是否写入数据,这样,在任何一路信号的电平不能满足存储单元的数据写入条件时,均不能对存储单元写入数据,因此,可靠性提高,即使SDA数据线上的读写位因为线长和高频率等原因在存储单元识别的时候为写,但是由于写保护信号的保护,也不会使得存储单元中的软件数据被改写,即实现了降低存储单元中软件数据被改写的几率的目的。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1为本申请显示面板中存储单元的保护电路一实施例的电路功能框图;
图2为本申请显示面板中存储单元的保护电路一实施例的电路结构示意图;
图3为本申请显示装置一实施例的结构示意图。
本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明,本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
另外,在本申请中涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
在显示面板中,时序控制单元与存储单元通过串行通信总线,例如I2C总线(包括数据线SDA和时钟线SCL)相互连接,以进行数据传输。在刚上电时,时序控制单元内部会通过串行通信总线去读取存储单元里面存储的时序控制单元的软件数据(如输出使能信号OE、锁存信号TP、帧启始信号STV、极性反转信号POL),完成时序控制单元的初始化设定。其中,存储单元的读写由计算机(PC系统)提供的信号WP进行控制,WP是存储单元的写控制信号,WP为高时进行读操作,WP为低时进行读写操作,存储单元正常状态下都要处于写保护状态,即正常状态下WP为一直要为高电平H。可是现在比较容易出现的问题是,软件数据写入存储单元中一般是在电路板PCBA打件完成之后在打件厂内就已经完成。然后在面板厂内,在绑点完成之后,才进行上电测试,此时因为WP为高,进行的是读操作,但是一旦WP受到干扰而被拉低,就将进行读写操作,此时如果又遇到数据线SDA上的读写位由于线长和高频率等原因在存储单元识别的时候为写,就会导致存储单元中的软件数据被改写。当时序控制单元读取被改写后的软件数据时,就可能会造成读取错误,不能完成时序控制单元的初始化设定。进而导致不能正确输出用于驱动所述显示面板的各种控制信号,造成显示画面异常,错误频出,而现今并没有纠错机制,那么就无法防范这种情况。
针对上述问题,本申请提出一种显示面板中存储单元的保护电路,参照图1,在本申请一实施例中,显示面板中存储单元的保护电路包括存储单元200、时序控制单元100、电源模块300及监控单元400。
时序控制单元100具有信号传输端和控制信号输出端,存储单元200具有信号传输端和写保护控制端;所述存储单元200的信号传输端与所述时序控制单元100的信号传输端连接;所述监控单元400具有第一输入端、第二输入端、第三输入端及信号输出端,所述第一输入端与所述电源模块300连接,所述第二输入端与所述控制信号输出端连接,所述第三输入端供写控制信号WP输入,所述信号输出端与所述写保护控制端连接。
本实施例中,时序控制单元100的工作电压为3.3伏,时序控制单元100用于经其控制信号输出端输出高电平/低电平的第一控制信号TC。在常态下,也即未接收到对存储单元200的数据写入指令时,时序控制单元100输出的第一控制信号TC可以是高电平/低电平,在接收到对存储单元200的数据写入指令时,时序控制单元100输出输出的第一控制信号TC为对应低电平/高电平。
本实施例中,存储单元200可以是电可擦可编程只读存储器EEPROM,能够在掉电后存储数据,防止数据遗失。所述存储单元200用于存储所述时序控制单元100的软件数据,在读状态下时,时序控制单元100可以读取存储单元200的软件数据,完成相应的初始化设定。时序控制单元100完成相应的初始化设定后就可以输出各种控制信号,驱动显示面板工作。其中,存储单元200具有写保护状态和写入状态,在时序控制单元100对存储单元200数据进行读取时,需要使存储单元200处于写保护状态,以防止被误写入数据,更改其内部设置。只有在对其写入数据时,才释放其保护状态,允许写入数据。
本实施例中,电源模块300可以是直流电源或者是为接入交流电源经电源变换后得到的直流电源。电源模块300用于输出电源信号VDD。电源模块300输出的电源信号VDD为高电平,根据实际需求可以设置为3.3伏。
本实施例中,监控单元400用于在常态下输出写保护信号,控制所述存储单元200为写保护状态;仅在所述电源信号VDD、所述第一控制信号TC和所述写控制信号WP的电平状态集合满足预设的电平状态集合时输出写释放信号至所述存储单元200,控制所述存储单元200为写入状态。其中,监控单元400输出的信号为WP_O,监控单元400用于在常态下可以理解为,监控单元400在所述电源信号VDD、所述第一控制信号TC和所述写控制信号WP的电平状态不满足预设的电平状态集合时输出写保护信号至所述存储单元200,控制所述存储单元200为写保护状态。写保护信号和写释放信号可以对应为高低电平两种状态,即监控单元400具有高低电平两种输出状态,通常的,常态下也即读状态下,写控制信号WP一般配置高电平信号,这样就可以使得存储单元200的写保护控制端的输入信号一直为高,相当于WP一直为高,使得存储单元200一直处于写保护状态,而不被写入数据,这样就可避免造成存储单元200中的软件数据被改写。此处可相应设置监控单元400输出的高电平信号用于控制所述存储单元200为写保护状态,输出的低电平信号用于控制所述存储单元200为写入状态。即监控单元400可以是在读时输出高电平保护存储单元200,在写时输出低电平释放存储单元200保护状态。
本实施例中,监控单元400可以采用各种逻辑电路进行电平逻辑判断或者采用开关电路进行电平监测实现,例如与逻辑电路、或逻辑电路、与非门电路,或者是至少两者的组合,也可以是多个三极管或者多个MOS管组成的开关电路,通过对多个电平信号进行监测,以实现在特定电平组合状态下才允许存储单元200写入数据。例如,在本实施例中,可以设置电源信号VDD、第一控制信号TC和写控制信号WP均为高电平时,可以对存储单元200写入数据。由于电源模块300非异常情况下都为高电平,也可以仅对第一控制信号TC和写控制信号WP的电平状态进行相应配置。
为了便于进一步理解,提供一实施例说明,具体地,所述时序控制单元100用于在常态下输出高电平的第一控制信号TC,在接收到对存储单元200的数据写入指令时,输出低电平的第一控制信号TC;
所述写控制信号WP为高电平时,对应所述存储单元200为写保护状态,所述写控制信号WP为低电平时,对应所述存储单元200为写释放状态;
所述监控单元400,用于根据所述电源信号VDD、所述第一控制信号TC、所述写控制信号WP的电平进行逻辑运算处理,在所述电源信号VDD不变,所述第一控制信号TC和所述写控制信号WP中任意一个为高电平时,输出所述写保护信号;在所述电源信号VDD不变,所述第一控制信号TC和所述写控制信号WP均为低电平时,输出所述写释放信号。该实施例中,易于理解的,由于电源模块300输出的电源信号VDD为常高,故只需要配置第一控制信号TC和所述写控制信号WP的电平状态对应存储单元200的读写即可,本实施例中,常态下设置第一控制信号TC和写控制信号WP的其中一个或者两个均为高电平,对存储单元200进行写入保护,仅在第一控制信号TC和写控制信号WP均为低电平时输出写释放信号,这样就可以保证只有第一控制信号TC和写控制信号WP的电平均翻转时,才允许写入数据,其中一个电平翻转,均不能写入数据。这样就防止了第一控制信号TC和写控制信号WP中任一信号收到影响变化时,对存储单元200误写入数据的问题,相当于通过多把钥匙开启同一把锁,安全性较高。
可以理解的是,原来是通过写保护信号WP一个信号去控制存储单元200不被写入数据,本实施例改进之后是通过监控电源模块300的电源信号VDD、时序控制器根据存储单元200的读写指令输出的第一控制信号TC和由计算机提供的写控制信号WP三个信号去控制存储单元200是否写入数据,这样,在任何一路信号的电平不能满足存储单元200的数据写入条件时,均不能对存储单元200写入数据,因此,可靠性提高,即使SDA数据线上的读写位因为线长和高频率等原因在存储单元200识别的时候为写,但是由于写保护信号的保护,也不会使得存储单元200中的软件数据被改写,即实现了降低存储单元200中软件数据被改写的几率的目的。另外,可以理解的是,由于存储单元200的数据不会被改写,废品率降低,进而还能够增加生产良率。
进一步地,所述存储单元200还具有电源端,所述电源模块300还与所述存储单元200的电源端连接。本实施例中,存储单元200采用电源模块300供电,工作电压可为3.3伏,WP为高时也是3.3V,这样只要一个电源即可实现给存储单元200供电和提供一路信号与其他信号组合进行写保护控制,这样即使电源出现故障造成掉电,导致输出至存储单元200的写控制信号WP失效,那么存储单元200也由于失电而停止工作,此时不管采用何种方式都不可能对存储单元200进行数据写入,如此,便可靠的保护了存储单元200的数据被改写,因此,提高了显示面板的抗干扰能力。
在一实施例中,监控单元400采用如下电路结构实现,参照图2,监控单元400包括第一与逻辑电路410、第二与逻辑电路420、反向电路430及或逻辑电路440;
所述第一与逻辑电路410的第一输入端与所述电源模块300连接,所述第一与逻辑电路410的第二输入端与所述时序控制单元100的控制信号输出端连接;
所述第二与逻辑电路420的第一输入端经所述反向电路430与所述时序控制单元100的控制信号输出端连接,所述第二与逻辑电路420的第二输入端供写控制信号WP输入;
所述或逻辑电路440的第一输入端与所述第一与逻辑电路410的输出端连接,所述或逻辑电路440的第二输入端与所述第二与逻辑电路420的输出端连接,所述或逻辑电路440的输出端与所述写保护控制端连接。
该实施例中,可以是,所述或逻辑电路440在逻辑运算真值为1(代表高电平)时,输出所述写保护信号,在逻辑运算真值为0(代表低电平)时,输出所述写释放信号。其中,第一与逻辑电路410和第二与逻辑电路420可以采用与门或者与非门实现,反向电路430可以采用反相器实现,或逻辑电路440可以采用或门实现,实现形式多种多样,只需保证或逻辑电路440最终输出的信号是仅在电源信号VDD、第一控制信号TC和写控制信号WP为唯一特定的电平组合情况下。
第一与逻辑电路410分别输入电源信号VDD和第一控制信号TC,由于电源信号VDD为常高,当第一控制信号TC为高电平时,第一与逻辑电路410输出为高,当第一控制信号TC为低电平时,第一与逻辑电路410输出为低。即采用第一与逻辑电路410可以实现对两个电平信号的逻辑运算功能,实现对输入信号的电平状态的监控。
第二与逻辑电路420是对写控制信号WP和经过反向电路430反向之后的第一控制信号TC进行逻辑电平处理,当第一控制信号TC为高电平时,经反向电路430反向之后,第一控制信号TC则为低电平。当第一控制信号TC为低电平时,经反向电路430反向之后,第一控制信号TC则为高电平。第二与逻辑电路420于第一与逻辑电路410的逻辑运算原理一样,此处不再赘述。
或逻辑电路440进一步对第一与逻辑电路410和第二与逻辑电路420的输出电平结果进行运算,或逻辑电路440的逻辑运算规则是输入只要有一个为高,则输出信号WP_O为高,只有在两个输入端均输入为低时,输出信号WP_O才为低,因此,可以配置两个输入端输入均为低电平的输出信号WP_O作为写释放信号,两个输入端输入只要一个为高的输出信号WP_O作为写保护信号。
需要说明的是,第一与逻辑电路410和第二与逻辑电路420对电源信号VDD、第一控制信号TC和写控制信号WP的电平进行监控,使得在电源信号VDD不变的情况下,仅在第一控制信号TC为低电平,且写控制信号WP为低电平时,第一与逻辑电路410输出为低,第二与逻辑电路420输出为低,则或逻辑电路440输出为低,此低电平信号输出至存储单元200的写保护控制端,使存储单元200允许被写入数据。而只要第一控制信号TC或者写控制信号WP任一个的电平为高时,则第一与逻辑电路410和第二逻辑电路的输出结果均为高、低组合,当第一控制信号TC和写控制信号WP的电平均为高时,第一与逻辑电路410和第二逻辑电路的输出结果也均为高、高组合,那么输入至或逻辑电路440时,其输出结果则为高,此高电平信号即为写保护信号,控制存储单元200不被写入数据。
本实施例中,监控单元400为采用逻辑电路通过对三路电平信号进行逻辑运算实现电平监控,能够提高监控的准确性,且易于实现。
在一实施例中,所述第一与逻辑电路410包括第一与门I1,所述第一与门I1的两个输入端为所述第一与逻辑电路410的第一输入端和第二输入端,所述第一与门I1的输出端为所述第一与逻辑电路410的输出端。与门可以对两个电平信号进行逻辑运算,与门的运算规则是有0出0,全1出1。本实施例中,第一与门I1的两个输入端分别输入电源信号VDD和第一控制信号TC,由于电源信号VDD为常高,即逻辑值为1,当第一控制信号TC为高电平时,第一与门I1输出为高,逻辑值则为1,当第一控制信号TC为低电平时,第一与门I1输出为低,逻辑值则为0。即采用与门可以实现第一与逻辑电路410对两个电平信号的逻辑运算功能,实现对输入信号的电平状态的监控。
在一实施例中,所述第二与逻辑电路420包括第二与门I2,所述第二与门I2的两个输入端为所述第二与逻辑电路420的第一输入端和第二输入端,所述第二与门I2的输出端为所述第二与逻辑电路420的输出端。第二与门I2与第一与门I1的逻辑运算方式一样,此处不再赘述。需要说明是,第二与门I2是对写控制信号WP和经过反向电路430反向之后的第一控制信号TC进行逻辑电平处理,当第一控制信号TC为高电平时,经反向电路430反向之后,第一控制信号TC则为低电平。
在一实施例中,所述反向电路430包括反相器N1,所述反相器N1的输入端为所述反向电路430的输入端,所述反相器N1的输出端为所述反向电路430的输出端。反相器N1能够实现对反向电路430对所述第一控制信号TC进行反向处理功能,使第一控制信号TC由高电平变成低电平。其实现电路简单。
在一实施例中,所述或逻辑电路440包括I3,所述I3的两个输入端为所述或逻辑电路440的第一输入端和第二输入端,所述I3的输出端为所述或逻辑电路440的输出端。I3的运算规则是有1出1,全0出0,即I3的两个输入端只要有一个是高电平,其输出则为高电平,I3的两个输入端均为低电平时,输出则为低电平。本实施例中,可以采用一个I3即可实现或逻辑电路440的运算功能,对第一与逻辑电路410和第二与逻辑电路420的运算结果再次进行逻辑运算,使得在电源信号VDD不变的情况下,仅在第一控制信号TC为低电平,且写控制信号WP为低电平时,第一与逻辑电路410输出为低,第二与逻辑电路420输出为低,则或逻辑电路440输出为低,此低电平信号输出至存储单元200的写保护控制端,使存储单元200允许被写入数据。
在一实施例中,所述第一与逻辑电路410包括第一与门I1,所述第二与逻辑电路420包括第二与门I2,所述反向电路430包括反相器N1,所述或逻辑电路440包括I3。
所述第一与门I1的第一输入端与所述电源模块300连接,所述第一与门I1的第二输入端与所述时序控制单元100的控制信号输出端连接;
所述第二与门I2的第一输入端经所述反相器N1与所述时序控制单元100的控制信号输出端连接,所述第二与门I2的第二输入端供写控制信号WP输入;
所述I3的第一输入端与所述第一与门I1的输出端连接,所述I3的第二输入端与所述第二与门I2的输出端连接,所述I3的输出端与所述写保护控制端连接;
所述时序控制单元100用于在常态下输出高电平的第一控制信号TC,在接收到对存储单元200的数据写入指令时,输出低电平的第一控制信号TC;
所述写控制信号WP为高电平时,对应所述存储单元200为写保护状态,所述写控制信号WP为低电平时,对应所述存储单元200为写释放状态。
本实施例中,常规状态下,第一控制信号TC为高,电源信号VDD为高(电源不易受外部电路影响而拉低,即不易变化,因此可靠性高),写控制信号WP为高,因此,第一与门I1输出为高,第二与门I2输出为低,I3输出为高,控制存储单元200不被写入数据。当写控制信号WP因外部影响被拉低时,第一与门I1输出仍为高,第二与门I2输出为低,I3输出为高。此外,假设当第一控制信号TC被拉低时,写控制信号WP正常为高,则第一与门I1输出为低,第二与门I2输出为高,I3输出为高。而只有电源模块上电正常输出为高,第一控制信号TC和写控制信号WP均为低时,I3输出的WP_O才为低,才允许存储单元写入数据,具体可参照表1,表1为电源信号VDD、第一控制信号TC和写控制信号WP和输出信号WP_O的逻辑关系表。
表1
由表中前四组数据可以看出,当电源模块上电正常输出时,只有第一控制信号TC和写控制信号WP均为低的一种情况下,I3输出的WP_O为低允许写入,其余均为高不允许写入,因此,本实施例实现了降低存储单元200中软件数据被改写的几率的目的。
此外,本申请还提供一种显示面板,该显示面板包括上述的显示面板中存储单元的保护电路,可以理解的是,由于在显示面板中使用了上述显示面板中存储单元的保护电路,因此,该显示面板的实施例包括上述显示面板中存储单元的保护电路全部实施例的全部技术方案,且所达到的技术效果也完全相同,在此不再赘述。
本实施例中,显示面板包括但不限于液晶显示面板、有机发光二极管显示面板、场发射显示面板、等离子显示面板、曲面型面板,所述液晶面板包括薄膜晶体管液晶显示面板、TN面板、VA类面板、IPS面板等。
此外,参照图3,本申请还提供一种显示装置500,该显示装置500包括上述的显示面板,而显示面板包含上述的显示面板中存储单元的保护电路,因此,也具有上述显示面板中存储单元的保护电路全部实施例的全部技术方案,且所达到的技术效果也完全相同,在此不再赘述。需要说明的是,该显示装置500可以是一般的显示器或者平板电视等,当然也可以是液晶显示器或者液晶电视。
以上所述仅为本申请的优选实施例,并非因此限制本申请的专利范围,凡是在本申请的申请构思下,利用本申请说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本申请的专利保护范围内。
Claims (9)
1.一种显示面板中存储单元的保护电路,所述显示面板中存储单元的保护电路包括时序控制单元和存储单元;其特征在于,
所述时序控制单元,具有信号传输端和控制信号输出端,所述时序控制单元用于输出高电平/低电平的第一控制信号;
所述存储单元,具有信号传输端和写保护控制端,所述存储单元的信号传输端与所述时序控制单元的信号传输端连接;所述存储单元,用于存储所述时序控制单元的软件数据;
所述显示面板中存储单元的保护电路还包括:
电源模块,用于输出电源信号;
监控单元,所述监控单元具有第一输入端、第二输入端、第三输入端及信号输出端,所述第一输入端与所述电源模块连接,所述第二输入端与所述控制信号输出端连接,所述第三输入端供写控制信号输入,所述信号输出端与所述写保护控制端连接;
所述监控单元,用于在常态下输出写保护信号,控制所述存储单元为写保护状态;仅在所述电源信号、所述第一控制信号和所述写控制信号的电平状态集合满足预设的电平状态集合时输出写释放信号至所述存储单元,控制所述存储单元为写入状态;
所述时序控制单元用于在常态下输出高电平的第一控制信号,在接收到对存储单元的数据写入指令时,输出低电平的第一控制信号;
所述写控制信号为高电平时,对应所述存储单元为写保护状态,所述写控制信号为低电平时,对应所述存储单元为写释放状态;
所述监控单元,用于根据所述电源信号、所述第一控制信号、所述写控制信号的电平进行逻辑运算处理,在所述电源信号不变,所述第一控制信号和所述写控制信号中任意一个为高电平时,输出所述写保护信号;在所述电源信号不变,所述第一控制信号和所述写控制信号均为低电平时,输出所述写释放信号。
2.如权利要求1所述的显示面板中存储单元的保护电路,其特征在于,所述监控单元包括第一与逻辑电路、第二与逻辑电路、反向电路及或逻辑电路,
所述第一与逻辑电路的第一输入端与所述电源模块连接,所述第一与逻辑电路的第二输入端与所述时序控制单元的控制信号输出端连接;
所述第二与逻辑电路的第一输入端经所述反向电路与所述时序控制单元的控制信号输出端连接,所述第二与逻辑电路的第二输入端供写控制信号输入;
所述或逻辑电路的第一输入端与所述第一与逻辑电路的输出端连接,所述或逻辑电路的第二输入端与所述第二与逻辑电路的输出端连接,所述或逻辑电路的输出端与所述写保护控制端连接。
3.如权利要求2所述的显示面板中存储单元的保护电路,其特征在于,所述第一与逻辑电路包括第一与门,所述第一与门的两个输入端为所述第一与逻辑电路的第一输入端和第二输入端,所述第一与门的输出端为所述第一与逻辑电路的输出端。
4.如权利要求2所述的显示面板中存储单元的保护电路,其特征在于,所述第二与逻辑电路包括第二与门,所述第二与门的两个输入端为所述第二与逻辑电路的第一输入端和第二输入端,所述第二与门的输出端为所述第二与逻辑电路的输出端。
5.如权利要求2所述的显示面板中存储单元的保护电路,其特征在于,所述或逻辑电路包括或门,所述或门的两个输入端为所述或逻辑电路的第一输入端和第二输入端,所述或门的输出端为所述或逻辑电路的输出端。
6.如权利要求2所述的显示面板中存储单元的保护电路,其特征在于,所述反向电路包括反相器,所述反相器的输入端为所述反向电路的输入端,所述反相器的输出端为所述反向电路的输出端。
7.如权利要求1所述的显示面板中存储单元的保护电路,其特征在于,所述电源模块输出的电源电压为3.3伏。
8.一种显示面板中存储单元的保护电路,所述显示面板中存储单元的保护电路包括时序控制单元和存储单元;其特征在于,
所述时序控制单元,具有信号传输端和控制信号输出端,所述时序控制单元用于输出高电平/低电平的第一控制信号;
所述存储单元,具有电源端、信号传输端和写保护控制端,所述存储单元的信号传输端与所述时序控制单元的信号传输端连接;所述存储单元,用于存储所述时序控制单元的软件数据;
所述显示面板中存储单元的保护电路还包括:
电源模块,所述电源模块的输出端与所述写保护控制端和所述存储单元的电源端分别连接;所述电源模块,用于输出电源信号;
监控单元,所述监控单元具有第一输入端、第二输入端、第三输入端及信号输出端,所述第一输入端与述电源模块连接,所述第二输入端与所述控制信号输出端连接,所述第三输入端供写控制信号输入,所述信号输出端与所述写保护控制端连接;
所述监控单元,用于在常态下输出写保护信号,控制所述存储单元为写保护状态;仅在所述电源信号、所述第一控制信号和所述写控制信号的电平状态集合满足预设的电平状态集合时输出写释放信号至所述存储单元,控制所述存储单元为写入状态;
所述时序控制单元用于在常态下输出高电平的第一控制信号,在接收到对存储单元的数据写入指令时,输出低电平的第一控制信号;
所述写控制信号为高电平时,对应所述存储单元为写保护状态,所述写控制信号为低电平时,对应所述存储单元为写释放状态;
所述监控单元,用于根据所述电源信号、所述第一控制信号、所述写控制信号的电平进行逻辑运算处理,在所述电源信号不变,所述第一控制信号和所述写控制信号中任意一个为高电平时,输出所述写保护信号;在所述电源信号不变,所述第一控制信号和所述写控制信号均为低电平时,输出所述写释放信号。
9.一种显示装置,其特征在于,所述显示装置包括如权利要求1-8中任一项所述的显示面板中存储单元的保护电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811316062.8A CN109272956B (zh) | 2018-11-06 | 2018-11-06 | 显示面板中存储单元的保护电路及显示装置 |
US17/043,685 US11514960B2 (en) | 2018-11-06 | 2018-12-19 | Protection circuit of memory in display panel and display apparatus |
PCT/CN2018/122098 WO2020093538A1 (zh) | 2018-11-06 | 2018-12-19 | 显示面板中存储器的保护电路及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811316062.8A CN109272956B (zh) | 2018-11-06 | 2018-11-06 | 显示面板中存储单元的保护电路及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109272956A CN109272956A (zh) | 2019-01-25 |
CN109272956B true CN109272956B (zh) | 2020-12-29 |
Family
ID=65191590
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811316062.8A Active CN109272956B (zh) | 2018-11-06 | 2018-11-06 | 显示面板中存储单元的保护电路及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11514960B2 (zh) |
CN (1) | CN109272956B (zh) |
WO (1) | WO2020093538A1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11322187B2 (en) * | 2018-11-06 | 2022-05-03 | HKC Corporation Limited | Protection circuit for memory in display panel and display panel |
CN109634892B (zh) * | 2018-11-09 | 2022-05-17 | 惠科股份有限公司 | 显示装置的数据保护系统及保护方法 |
CN109446851B (zh) * | 2018-12-21 | 2022-07-26 | 惠科股份有限公司 | 显示面板中数据的保护方法及其显示装置 |
CN109599049B (zh) * | 2019-01-28 | 2022-02-08 | 惠科股份有限公司 | 一种显示面板的测试系统和测试方法 |
CN112053659A (zh) * | 2020-09-25 | 2020-12-08 | 京东方科技集团股份有限公司 | 显示面板及其供电方法和显示装置 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1706861A4 (en) * | 2003-12-02 | 2009-07-29 | Samsung Electronics Co Ltd | DISPLAY DEVICE AND METHOD FOR CONTROLLING IT |
CN2678275Y (zh) * | 2003-12-26 | 2005-02-09 | 深圳创维-Rgb电子有限公司 | 一种电视机存储器的写保护装置 |
CN2781505Y (zh) * | 2004-11-05 | 2006-05-17 | 北京有色金属研究总院 | 无线遥控led数码显示屏 |
CN101004698B (zh) * | 2005-12-20 | 2012-06-06 | 深圳创维-Rgb电子有限公司 | 微处理系统防止损坏的方法及其电路 |
KR101309371B1 (ko) * | 2006-06-30 | 2013-09-17 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 구동방법 |
KR101457158B1 (ko) * | 2007-11-13 | 2014-11-12 | 삼성디스플레이 주식회사 | 회로 기판 및 이를 포함하는 액정 표시 장치 |
CN201117293Y (zh) * | 2007-11-16 | 2008-09-17 | 青岛海信电器股份有限公司 | 存储器写保护电路及具有所述电路的电视机 |
JP5140459B2 (ja) * | 2008-02-28 | 2013-02-06 | ローム株式会社 | 不揮発性記憶ゲートおよびその動作方法、および不揮発性記憶ゲート組込み型論理回路およびその動作方法 |
KR101641532B1 (ko) * | 2009-02-10 | 2016-08-01 | 삼성디스플레이 주식회사 | 타이밍 제어방법, 이를 수행하기 위한 타이밍 제어장치 및 이를 갖는 표시장치 |
KR101373469B1 (ko) * | 2009-11-27 | 2014-03-13 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
CN201607723U (zh) * | 2009-12-25 | 2010-10-13 | 康佳集团股份有限公司 | 存储器写保护电路 |
CN102243890A (zh) * | 2010-05-12 | 2011-11-16 | 瀚宇彩晶股份有限公司 | 读写保护电路 |
CN102194410B (zh) * | 2011-06-30 | 2013-01-16 | 郑州朗睿科技有限公司 | 一种oled显示器同步显示驱动控制方法 |
JP2013069022A (ja) * | 2011-09-21 | 2013-04-18 | Renesas Electronics Corp | 半導体装置 |
KR101451745B1 (ko) * | 2011-10-13 | 2014-10-17 | 엘지디스플레이 주식회사 | 평판표시장치 및 이의 구동회로 |
CN104282332B (zh) * | 2013-07-10 | 2017-10-27 | 中国科学院上海微系统与信息技术研究所 | 具有实时触发器状态保存功能的触发器电路 |
KR20150078857A (ko) * | 2013-12-31 | 2015-07-08 | 엘지디스플레이 주식회사 | 메모리 보호회로 및 이를 포함하는 액정표시장치 |
US20180039107A1 (en) * | 2015-03-05 | 2018-02-08 | Sharp Kabushiki Kaisha | Display device |
CN105280149B (zh) * | 2015-11-11 | 2017-11-17 | 深圳市华星光电技术有限公司 | 一种Mura补偿数据写入装置及方法 |
CN107507643B (zh) * | 2016-06-14 | 2020-04-14 | 展讯通信(上海)有限公司 | Sram写电路控制方法 |
CN107526979A (zh) * | 2017-08-28 | 2017-12-29 | 惠科股份有限公司 | 显示面板中软件数据的保护方法及其系统 |
CN109545158B (zh) * | 2018-11-20 | 2020-12-25 | 惠科股份有限公司 | 一种保护信号产生电路和保护装置 |
-
2018
- 2018-11-06 CN CN201811316062.8A patent/CN109272956B/zh active Active
- 2018-12-19 WO PCT/CN2018/122098 patent/WO2020093538A1/zh active Application Filing
- 2018-12-19 US US17/043,685 patent/US11514960B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20210020212A1 (en) | 2021-01-21 |
US11514960B2 (en) | 2022-11-29 |
WO2020093538A1 (zh) | 2020-05-14 |
CN109272956A (zh) | 2019-01-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109272956B (zh) | 显示面板中存储单元的保护电路及显示装置 | |
US11114012B2 (en) | Display panel driving circuit and display device | |
CN208806052U (zh) | 显示面板驱动电路及显示装置 | |
US20210335205A1 (en) | Display panel driving system and display device | |
KR102450859B1 (ko) | 클럭 리커버리를 이용한 표시 장치의 선로 점검 방법 및 그 표시 장치 | |
WO2019041396A1 (zh) | 显示面板中软件数据的保护方法及其系统 | |
US11386943B2 (en) | Write protection circuit for memory and display apparatus | |
CN109493894A (zh) | 显示面板中存储单元的保护电路、显示面板及显示装置 | |
CN111800658B (zh) | 一种芯片参数写入方法、电视机及存储介质 | |
US11322187B2 (en) | Protection circuit for memory in display panel and display panel | |
CN212411554U (zh) | 显示面板和显示设备 | |
CN101393732B (zh) | 接口装置与写入扩展显示识别数据的方法 | |
CN111477154B (zh) | 显示面板的通信架构与显示面板 | |
CN110543379B (zh) | 电路装置、电子设备和移动体 | |
CN215181479U (zh) | 一种医疗设备及其控制系统 | |
JP2006178403A (ja) | 表示装置 | |
CN109446851B (zh) | 显示面板中数据的保护方法及其显示装置 | |
KR20170050620A (ko) | 데이터 인터페이스 장치 및 그 구동 방법 | |
US11289040B2 (en) | Driving circuit and driving method of liquid crystal display | |
CN216719504U (zh) | 一种控制芯片及外部存储器可靠存储系统 | |
WO2020103322A1 (zh) | 一种保护信号产生电路和保护装置 | |
CN107291639A (zh) | 一种提高总线读写稳定性的方法和装置 | |
WO2020042327A1 (zh) | 驱动装置及驱动方法 | |
CN118151965A (zh) | 烧录结构及显示装置 | |
CN116028414B (zh) | 功耗控制电路和控制装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |