CN107863065A - 像素单元电路、驱动方法和像素电路 - Google Patents
像素单元电路、驱动方法和像素电路 Download PDFInfo
- Publication number
- CN107863065A CN107863065A CN201711190111.3A CN201711190111A CN107863065A CN 107863065 A CN107863065 A CN 107863065A CN 201711190111 A CN201711190111 A CN 201711190111A CN 107863065 A CN107863065 A CN 107863065A
- Authority
- CN
- China
- Prior art keywords
- module
- pixel unit
- line
- data
- read
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0626—Adjustment of display parameters for control of overall brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0693—Calibration of display systems
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/14—Detecting light within display terminals, e.g. using a single or a plurality of photosensors
- G09G2360/145—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
- G09G2360/147—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel
- G09G2360/148—Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel the light being detected by light detection means within each pixel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明提供一种像素单元电路、驱动方法和像素电路。所述像素单元电路,包括亚像素单元和像素补偿单元,所述亚像素单元与至少一条显示信号线和至少一个显示信号端连接;所述像素补偿单元与至少一条补偿信号线和至少一个补偿信号端连接;一所述显示信号线与一所述补偿信号线为同一信号线,和/或,一所述显示信号端与一所述补偿信号端为同一信号端;和/或,所述像素单元电路还包括多路选择模块,一所述显示信号线与所述多路选择模块的一输入端连接,一所述补偿信号线与所述多路选择模块的另一输入端连接,所述多路选择模块的输出端与外部主控单元连接。本发明利于产品的高PPI(每英寸所拥有的像素数目)实现的问题。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素单元电路、驱动方法和像素电路。
背景技术
现有的光学像素补偿电路是在每个亚像素单元周边放置一个光感模块,去实施监控每个亚像素的发光亮度,根据该发光亮度调节数据线上的数据电压。然而现有的光学像素补偿电路,不能在实现正常显示画面基础上减小引线条数以及减少电路元件个数,不利于产品的高PPI(Pixel Per Inch,每英寸所拥有的像素数目)实现。
发明内容
本发明的主要目的在于提供一种像素单元电路、驱动方法和像素电路,解决现有技术中不能在实现正常显示画面基础上减小引线条数以及减少电路元件个数,不利于产品的高PPI实现的问题。
为了达到上述目的,本发明提供了一种像素单元电路,包括亚像素单元和像素补偿单元,所述亚像素单元与至少一条显示信号线和至少一个显示信号端连接;所述像素补偿单元与至少一条补偿信号线和至少一个补偿信号端连接;
一所述显示信号线与一所述补偿信号线为同一信号线,和/或,一所述显示信号端与一所述补偿信号端为同一信号端;和/或,
所述像素单元电路还包括多路选择模块,一所述显示信号线与所述多路选择模块的一输入端连接,一所述补偿信号线与所述多路选择模块的另一输入端连接,所述多路选择模块的输出端与外部主控单元连接。
实施时,所述亚像素单元包括数据写入模块、驱动晶体管和发光元件;所述像素补偿单元包括补偿控制模块、读取控制模块和用于将所述发光元件发出的光信号转换为电信号的光感模块;
所述显示信号线包括:第一栅极扫描线和数据线;所述显示信号端包括:第一电压输入端和第二电压输入端;所述补偿信号线包括:第二栅极扫描线和读取线;所述补偿信号端包括:第三电压输入端;
所述数据写入模块与所述第一栅极扫描线、所述数据线和所述驱动晶体管的栅极连接;所述驱动晶体管的第一极与所述第一电压输入端连接,所述驱动晶体管的第二极与发光元件的第一极连接,所述发光元件的第二极与所述第二电压输入端连接;
所述读取控制模块与所述第二栅极扫描线、所述读取线和所述光感模块的第一端连接;所述光感模块的第二端与第三电压输入端连接;
所述补偿控制模块设置于所述外部主控单元中。
实施时,所述第二电压输入端和所述第三电压输入端为同一电压输入端;
所述第二电压输入端和所述第三电压输入端都为低电压输入端;
所述光感模块包括光敏二极管;所述光敏二极管的阳极与所述第三电压输入端连接,所光敏二极管的阴极与所述读取控制模块连接。
实施时,所述第一电压输入端和所述第三电压输入端为同一电压输入端;
所述第一电压输入端和所述第三电压输入端都为高电压输入端;
所述光感模块包括光敏二极管;所述光敏二极管的阴极与所述第三电压输入端连接,所述光敏二极管的阳极与所述读取控制模块连接。
实施时,所述第一栅极扫描线与所述第二栅极扫描线为同一栅极扫描线。
实施时,本发明所述的像素单元电路还包括多路选择模块;所述数据线与所述多路选择模块的一输入端连接,所述读取线与所述多路选择模块的另一输入端连接;所述多路选择模块的输出端与所述外部主控单元连接。
实施时,所述第一栅极扫描线与所述第二栅极扫描线为同一栅极扫描线;所述像素单元电路还包括多路选择模块;所述数据线与所述多路选择模块的一输入端连接,所述读取线与所述多路选择模块的另一输入端连接;所述多路选择模块的输出端与所述外部主控单元连接。
实施时,所述像素单元电路包括的亚像素单元的个数为至少两个;
所述像素单元电路还包括显示控制单元;所述显示控制单元控制所述像素单元电路包括的至少两个亚像素单元分时发光。
本发明还提供了一种像素单元电路的驱动方法,应用于上述的像素单元电路,所述像素单元电路包括的亚像素单元包括发光元件;所述像素补偿单元包括补偿控制模块、读取控制模块、用于将所述发光元件发出的光信号转换为电信号的光感模块以及与读取线连接的补偿控制模块;所述亚像素单元与数据驱动器连接;所述数据驱动器用于向与所述亚像素单元连接的数据线提供数据电压;在两显示阶段之间设置有补偿阶段,所述补偿阶段包括与所述像素补偿单元对应的读取时间段,所述像素单元电路的驱动方法包括:
根据亚像素单元的伽马曲线得到预定数据电压对应的预定亮度,并根据光感模块的光电转换参数将该预定亮度转换为电信号的预定电信号值;
光感模块感应亚像素单元中的发光元件发出的光信号,将该光信号转换为相应的电信号;
在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压。
实施时,所述电信号包括电压信号、电流信号和/或电荷信号;所述电信号值包括电压值、电流值和/或电荷量。
实施时,所述亚像素单元还包括数据写入模块和驱动晶体管;显示信号线包括第一栅极扫描线和数据线;补偿信号线包括:第二栅极扫描线和读取线;数据写入模块与所述第一栅极扫描线、所述数据线和驱动晶体管的栅极连接;读取控制模块与所述第二栅极扫描线、读取线和光感模块的第一端连接;所述第一栅极扫描线与所述第二栅极扫描线为同一栅极扫描线;所述像素单元电路的驱动方法还包括:
在一显示阶段包括的一显示时间段,所述读取线上的电压为低电平,在所述栅极扫描线的控制下,数据写入模块控制所述数据线上的数据电压写入所述驱动晶体管的栅极,读取控制模块控制导通所述光感模块的第一端与所述读取线之间的连接,以对所述光感模块的第一端的电位进行复位;
所述在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块步骤具体包括:在设置于该显示阶段之后的所述读取时间段,所述读取控制模块控制导通所述光感模块的第一端与所述读取线之间的连接,以使得所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块。
实施时,所述亚像素单元还包括数据写入模块和驱动晶体管;显示信号线包括第一栅极扫描线和数据线;补偿信号线包括:第二栅极扫描线和读取线;数据写入模块与所述第一栅极扫描线、所述数据线和驱动晶体管的栅极连接;读取控制模块与所述第二栅极扫描线、读取线和光感模块的第一端连接;所述像素单元电路包括多路选择模块;所述数据线与所述多路选择模块的一输入端连接,所述读取线与所述多路选择模块的另一输入端连接;所述多路选择模块的输出端与所述外部主控单元连接;所述外部主控单元中设置有所述补偿控制模块和数据驱动模块;所述补偿控制模块通过所述多路选择模块与所述读取线连接;
所述在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块步骤包括:
在所述读取时间段,多路选择模块控制导通所述读取线与所述外部主控单元之间的连接,所述光感模块将该电信号通过所述读取线传送至设置于所述外部主控单元中的补偿控制模块;
所述像素单元电路的驱动方法在所述补偿控制模块得到调节后数据电压步骤之后还包括:
所述多路选择模块控制断开所述读取线与所述外部主控单元之间的连接,所述多路选择模块控制导通所述外部主控单元与所述数据线之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线传送至所述亚像素单元。
本发明还提供了一种像素电路,包括多行多列阵列排布的上述的像素单元电路。
实施时,补偿信号线包括第二栅极扫描线和读取线;
位于同一行的像素单元电路包括的像素补偿单元与同一行第二栅极扫描线连接;
位于同一列的像素单元电路包括的像素补偿单元与同一列读取线连接。
与现有技术相比,本发明所述的像素单元电路、驱动方法和像素电路通过将信号线复用、将信号端复用,或通过多路选择模块连接显示信号线和补偿信号线,使得该显示信号线和该补偿信号线分时与外部主控单元连通,从而可以在实现正常显示画面基础上减少引线条数和信号端个数,以达到设计上最优化,利于显示产品的高PPI实现。
附图说明
图1是本发明所述的像素单元电路的第一具体实施例的电路图;
图2是本发明所述的像素单元电路的第二具体实施例的电路图;
图3是本发明所述的像素单元电路的第三具体实施例的电路图;
图4是本发明所述的像素单元电路的第四具体实施例的电路图;
图5是本发明所述的像素单元电路的第五具体实施例的电路图;
图6是本发明所述的像素单元电路的第六具体实施例的电路图;
图7是本发明所述的像素单元电路的第七具体实施例的电路图;
图8是本发明所述的像素单元电路的第八具体实施例的电路图;
图9是本发明所述的像素单元电路的第九具体实施例的电路图;
图10是本发明所述的像素单元电路的第十具体实施例的电路图;
图11是本发明所述的像素单元电路的第十一具体实施例的电路图;
图12是本发明实施例所述的像素电路的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。在实际操作时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
本发明实施例所述的像素单元电路,包括亚像素单元和像素补偿单元,所述亚像素单元与至少一条显示信号线和至少一个显示信号端连接;所述像素补偿单元与至少一条补偿信号线和至少一个补偿信号端连接;
一所述显示信号线与一所述补偿信号线为同一信号线,和/或,一所述显示信号端与一所述补偿信号端为同一信号端;和/或,
所述像素单元电路还包括多路选择模块,一所述显示信号线与所述多路选择模块的一输入端连接,一所述补偿信号线与所述多路选择模块的另一输入端连接,所述多路选择模块的输出端与外部主控单元连接;所述补偿控制模块设置于所述外部主控单元中。
本发明实施例所述的像素单元电路通过将信号线复用、将信号端复用,或通过多路选择模块连接显示信号线和补偿信号线,使得该显示信号线和该补偿信号线分时与外部主控单元连通,从而可以在实现正常显示画面基础上减少引线条数和信号端个数,以达到设计上最优化,利于显示产品的高PPI(Pixel Per Inch,每英寸所拥有的像素数目)实现。
具体的,所述亚像素单元包括数据写入模块、驱动晶体管和发光元件;所述像素补偿单元包括补偿控制模块、读取控制模块和用于将所述发光元件发出的光信号转换为电信号的光感模块;
所述显示信号线可以包括:第一栅极扫描线和数据线;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线;所述补偿信号端可以包括:第三电压输入端;
所述数据写入模块与所述第一栅极扫描线、所述数据线和所述驱动晶体管的栅极连接;所述驱动晶体管的第一极与所述第一电压输入端连接,所述驱动晶体管的第二极与发光元件的第一极连接,所述发光元件的第二极与所述第二电压输入端连接;
所述读取控制模块与所述第二栅极扫描线、所述读取线和所述光感模块的第一端连接;所述光感模块的第二端与第三电压输入端连接;
所述补偿控制模块可以设置于所述外部主控单元中。
在实际操作时,所述发光元件可以包括OLED(有机发光二极管),此时,发光元件的第一极为OLED的阳极,发光元件的第二极为OLED的阴极。
在实际操作时,所述第一电压输入端可以为高电压输入端,所述第二电压输入端可以为低电压输入端,但不以此为限。
在实际操作时,所述补偿控制模块与所述读取线和数据线连接,所述补偿控制模块根据所述读取线上的电信号(由光感模块提供)进行数据电压补偿,得到相应的数据电压补偿值,并将该数据电压补偿值发送至所述数据线。
在优选情况下,所述第一栅极扫描线与所述第二栅极扫描线可以为同一栅极扫描线。
在优选情况下,所述第二电压输入端和所述第三电压输入端可以为同一电压输入端。
在优选情况下,所述第二电压输入端和所述第三电压输入端可以都为低电压输入端;
所述光感模块包括光敏二极管;所述光敏二极管的阳极与所述第三电压输入端连接,所光敏二极管的阴极与所述读取控制模块连接。
在优选情况下,所述第一电压输入端和所述第三电压输入端可以为同一电压输入端。
在优选情况下,所述第一电压输入端和所述第三电压输入端可以都为高电压输入端;
所述光感模块包括光敏二极管;所述光敏二极管的阴极与所述第三电压输入端连接,所述光敏二极管的阳极与所述读取控制模块连接。
优选的,本发明实施例所述的像素单元电路可以包括多路选择模块;所述数据线与所述多路选择模块的一输入端连接,所述读取线与所述多路选择模块的另一输入端连接;所述多路选择模块的输出端与所述外部主控单元连接。
下面通过具体实施例来说明发明所述的像素单元电路。
如图1所示,本发明所述的像素单元电路的第一具体实施例包括亚像素单元和像素补偿单元;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图1中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线RL;所述补偿信号端可以包括:第三电压输入端VI3;
在本发明所述的像素单元电路的第一具体实施例中,所述第二栅极扫描线与所述第一栅极扫描线Scan1为同一栅极扫描线;
在本发明如图1所示的像素单元电路的第一具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图1所示的像素单元电路的第一具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第一栅极扫描线Scan1连接,漏极与所述光敏二极管PD的阴极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阳极与所述第三电压输入端VI3连接;在第一具体实施例中,VI3可以为输入低电平的低电平输入端。
在图1所示的第一具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
本发明如图1所述的像素补偿单元在工作时,
首先,Scan1输出高电平,TD开启,Data上的数据电压写入TD的栅极,同时TW开启,对光敏二极管的阴极的电位进行复位;
然后Scan1输出低电平,OLED发光,OLED发出的光照射到光敏二极管 PD上,PD将接收到的光信号转换为相应的电信号;
经过积分时间后,Scan1再次输出高电平,TW开启,从而所述电信号通过开启的TW传送至读取线RL上,被传送至RL上的电荷信号仅为与积分时间内OLED发出的光的光亮度有关的电信号;所述补偿控制模块根据所述读取线RL上的电信号(由光敏二极管PD提供)判断是否需要进行数据电压补偿,并当判断到需要进行数据电压补偿时,得到相应的数据电压补偿值,并将该数据电压补偿值发送至所述数据线Data。
在本发明如图1所示的像素单元电路的第一具体实施例中,第一栅极扫描线和第二栅极扫描线为同一栅极扫描线,从而可以减少引线条数。
如图2所示,本发明所述的像素单元电路的第二具体实施例包括亚像素单元和像素补偿单元;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图2中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线RL;所述补偿信号端可以包括:第三电压输入端;
在本发明如图2所示的像素单元电路的第二具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
在本发明所述的像素单元电路的第二具体实施例中,所述第三电压输入端与所述输入低电压VSS的电压输入端为同一电压输入端;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图2所示的像素单元电路的第二具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第二栅极扫描线Scan2连接,漏极与所述光敏二极管PD的阴极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阳极与所述输入低电压VSS的低电压输入端连接。
在图2所示的第二具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
在图2所示的第二具体实施例中,OLED的阴极和PD的阳极与同一电压输入端连接,从而减少信号端的个数,从而减少引线。
如图3所示,本发明所述的像素单元电路的第三具体实施例包括亚像素单元和像素补偿单元;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图3中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线RL;所述补偿信号端可以包括:第三电压输入端;
在本发明如图3所示的像素单元电路的第三具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
在本发明所述的像素单元电路的第三具体实施例中,所述第三电压输入端与所述输入高电压VDD的电压输入端为同一电压输入端;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图3所示的像素单元电路的第三具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第二栅极扫描线Scan2连接,漏极与所述光敏二极管PD的阳极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阴极与所述输入高电压VDD的高电压输入端。
在图3所示的第三具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
在图3所示的第三具体实施例中,DTFT的漏极和PD的阴极与同一电压输入端连接,从而减少信号端的个数,从而减少引线。
在实际操作时,由于光敏二极管PD处于反向偏置状态时才能够进行光电转换,因此在如图3所示的具体实施例中,PD的PIN结与图1和图2中的PD 的PIN结反相制作。
如图4所示,本发明所述的像素单元电路的第四具体实施例包括像素补偿单元、亚像素单元和多路选择模块MUX;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图4中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线Scan2和读取线RL;所述补偿信号端可以包括:第三电压输入端VI3;
在本发明如图4所示的像素单元电路的第四具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图4所示的像素单元电路的第四具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第二栅极扫描线Scan2连接,漏极与所述光敏二极管PD的阴极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阳极与所述第三电压输入端VI3连接;在第四具体实施例中,VI3可以为输入低电平的低电平输入端;
所述数据线Data与所述多路选择模块MUX的一输入端连接,所述读取线RL与所述多路选择模块MUX的另一输入端连接;所述多路选择模块MUX 的输出端与所述外部主控单元50连接。
在图4所示的第四具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
在实际操作时,在图4所示的第四具体实施例中,所述外部主控单元50 中设置有所述补偿控制模块(图4中未示出)和数据驱动模块(图4中未示出);所述补偿控制模块通过所述多路选择模块与所述读取线连接;
在所述读取时间段,多路选择模块MUX控制导通所述读取线RL与所述外部主控单元50之间的连接,所述光敏二极管PD将该电信号通过所述读取线RL传送至设置于所述外部主控单元50中的补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压;
在所述补偿控制模块得到调节后数据电压之后,所述多路选择模块MUX 控制断开所述读取线RL与所述外部主控单元50之间的连接,所述多路选择模块MUX控制导通所述外部主控单元50与所述数据线Data之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线Data传送至所述亚像素单元。
在图4所示的像素单元电路的第四具体实施例中,通过采用多路选择模块 MUX连接数据线Data和读取线RL,使得该数据线Data和该读取线RL分时与外部主控单元50连通,从而可以在实现正常显示画面基础上减少引线条数。
如图5所示,本发明所述的像素单元电路的第五具体实施例包括亚像素单元和像素补偿单元;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图5中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线RL;所述补偿信号端可以包括:第三电压输入端;
在本发明所述的像素单元电路的第五具体实施例中,所述第二栅极扫描线与所述第一栅极扫描线Scan1为同一栅极扫描线;
在本发明如图5所示的像素单元电路的第五具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述第三电压输入端与所述输入低电压VSS的电压输入端为同一电压输入端;
所述发光元件13包括有机发光二极管OLED;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图5所示的像素单元电路的第五具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第一栅极扫描线Scan1连接,漏极与所述光敏二极管PD的阴极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阳极与所述第三电压输入端VI3连接;在第一具体实施例中,VI3可以为输入低电平的低电平输入端。
在图5所示的第五具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
在本发明如图5所示的像素单元电路的第五具体实施例中,第一栅极扫描线和第二栅极扫描线为同一栅极扫描线,从而可以减少引线条数;
并且,在图5所示的第五具体实施例中,OLED的阴极和PD的阳极与同一电压输入端连接,从而减少信号端的个数,从而减少引线。
如图6所示,本发明所述的像素单元电路的第六具体实施例包括亚像素单元和像素补偿单元;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图6中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线RL;所述补偿信号端可以包括:第三电压输入端;
在本发明所述的像素单元电路的第六具体实施例中,所述第二栅极扫描线与所述第一栅极扫描线Scan1为同一栅极扫描线;
在本发明如图6所示的像素单元电路的第六具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;所述第三电压输入端与所述第一电压输入端为同一电压输入端;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图6所示的像素单元电路的第三具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第二栅极扫描线Scan2连接,漏极与所述光敏二极管PD的阳极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阴极与所述输入高电压VDD的高电压输入端连接;
在图6所示的第六具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
在本发明如图6所示的像素单元电路的第六具体实施例中,第一栅极扫描线和第二栅极扫描线为同一栅极扫描线,从而可以减少引线条数;
并且,在图6所示的第六具体实施例中,DTFT的漏极和PD的阴极与同一电压输入端连接,从而减少信号端的个数,从而减少引线。
在实际操作时,由于光敏二极管PD处于反向偏置状态时才能够进行光电转换,因此在如图6所示的第六具体实施例中,PD的PIN结与图5中的PD 的PIN结反相制作。
如图7所示,本发明所述的像素单元电路的第七具体实施例包括像素补偿单元、亚像素单元和多路选择模块MUX;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图7中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线RL;所述补偿信号端可以包括:第三电压输入端VI3;
所述第一栅极扫描线Scan1和所述第二栅极扫描线为同一栅极扫描线;
在本发明如图7所示的像素单元电路的第七具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图7所示的像素单元电路的第七具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第一栅极扫描线Scan1连接,漏极与所述光敏二极管PD的阴极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阳极与所述第三电压输入端VI3连接;在第四具体实施例中,VI3可以为输入低电平的低电平输入端;
所述数据线Data与所述多路选择模块MUX的一输入端连接,所述读取线RL与所述多路选择模块MUX的另一输入端连接;所述多路选择模块MUX 的输出端与所述外部主控单元50连接;
在实际操作时,在图7所示的第七具体实施例中,所述外部主控单元50 中设置有所述补偿控制模块(图7中未示出)和数据驱动模块(图7中未示出);所述补偿控制模块通过所述多路选择模块与所述读取线连接;
在所述读取时间段,多路选择模块MUX控制导通所述读取线RL与所述外部主控单元50之间的连接,所述光敏二极管PD将该电信号通过所述读取线RL传送至设置于所述外部主控单元50中的补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压;
在所述补偿控制模块得到调节后数据电压之后,所述多路选择模块MUX 控制断开所述读取线RL与所述外部主控单元50之间的连接,所述多路选择模块MUX控制导通所述外部主控单元50与所述数据线Data之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线Data传送至所述亚像素单元。
在图7所示的像素单元电路的第七具体实施例中,通过采用多路选择模块 MUX连接数据线Data和读取线RL,使得该数据线Data和该读取线RL分时与外部主控单元50连通,从而可以在实现正常显示画面基础上减少引线条数;
在本发明如图7所示的像素单元电路的第七具体实施例中,第一栅极扫描线和第二栅极扫描线为同一栅极扫描线,从而可以减少引线条数。
在图7所示的第七具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
如图8所示,本发明所述的像素单元电路的第八具体实施例包括像素补偿单元、亚像素单元和多路选择模块MUX;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图8中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线Scan2和读取线RL;所述补偿信号端可以包括:第三电压输入端;
在本发明如图8所示的像素单元电路的第八具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图8所示的像素单元电路的第八具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第二栅极扫描线Scan2连接,漏极与所述光敏二极管PD的阴极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阳极与输入低电压VSS的低电压输入端连接;
所述数据线Data与所述多路选择模块MUX的一输入端连接,所述读取线RL与所述多路选择模块MUX的另一输入端连接;所述多路选择模块MUX 的输出端与所述外部主控单元50连接;
在实际操作时,在图8所示的第八具体实施例中,所述外部主控单元50 中设置有所述补偿控制模块(图8中未示出)和数据驱动模块(图8中未示出);所述补偿控制模块通过所述多路选择模块与所述读取线连接;
在所述读取时间段,多路选择模块MUX控制导通所述读取线RL与所述外部主控单元50之间的连接,所述光敏二极管PD将该电信号通过所述读取线RL传送至设置于所述外部主控单元50中的补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压;
在所述补偿控制模块得到调节后数据电压之后,所述多路选择模块MUX 控制断开所述读取线RL与所述外部主控单元50之间的连接,所述多路选择模块MUX控制导通所述外部主控单元50与所述数据线Data之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线Data传送至所述亚像素单元。
在图8所示的像素单元电路的第八具体实施例中,通过采用多路选择模块MUX连接数据线Data和读取线RL,使得该数据线Data和该读取线RL分时与外部主控单元50连通,从而可以在实现正常显示画面基础上减少引线条数;
在本发明如图8所示的像素单元电路的第八具体实施例中,第二电压输入端和第三电压输入端为同一电压输入端,OLED的阴极和PD的阳极与同一电压输入端连接,从而减少信号端的个数,从而减少引线。
在图8所示的第八具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
如图9所示,本发明所述的像素单元电路的第九具体实施例包括像素补偿单元、亚像素单元和多路选择模块MUX;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图9中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线Scan2和读取线RL;所述补偿信号端可以包括:第三电压输入端;
在本发明如图9所示的像素单元电路的第九具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图9所示的像素单元电路的第九具体实施例中,所述光感模块 22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第二栅极扫描线Scan2连接,漏极与所述光敏二极管PD的阳极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阴极与输入高电压VDD的高电压输入端连接;
所述数据线Data与所述多路选择模块MUX的一输入端连接,所述读取线RL与所述多路选择模块MUX的另一输入端连接;所述多路选择模块MUX 的输出端与所述外部主控单元50连接;
在实际操作时,在图9所示的第九具体实施例中,所述外部主控单元50 中设置有所述补偿控制模块(图9中未示出)和数据驱动模块(图9中未示出);所述补偿控制模块通过所述多路选择模块与所述读取线连接;
在所述读取时间段,多路选择模块MUX控制导通所述读取线RL与所述外部主控单元50之间的连接,所述光敏二极管PD将该电信号通过所述读取线RL传送至设置于所述外部主控单元50中的补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压;
在所述补偿控制模块得到调节后数据电压之后,所述多路选择模块MUX 控制断开所述读取线RL与所述外部主控单元50之间的连接,所述多路选择模块MUX控制导通所述外部主控单元50与所述数据线Data之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线Data传送至所述亚像素单元。
在图9所示的像素单元电路的第九具体实施例中,通过采用多路选择模块MUX连接数据线Data和读取线RL,使得该数据线Data和该读取线RL分时与外部主控单元50连通,从而可以在实现正常显示画面基础上减少引线条数;
在本发明如图9所示的像素单元电路的第八具体实施例中,第一电压输入端和第三电压输入端为同一电压输入端,DTFT的漏极和PD的阴极与同一电压输入端连接,从而减少信号端的个数,从而减少引线。
在图9所示的第九具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
如图10所示,本发明所述的像素单元电路的第十具体实施例包括像素补偿单元、亚像素单元和多路选择模块MUX;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图10中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线RL;所述补偿信号端可以包括:第三电压输入端;
所述第一栅极扫描线Scan1与所述第二栅极扫描线为同一栅极扫描线;
在本发明如图10所示的像素单元电路的第十具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图10所示的像素单元电路的第十具体实施例中,所述光感模块22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第一栅极扫描线Scan1连接,漏极与所述光敏二极管PD的阴极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阳极与输入低电压VSS的低电压输入端连接;
所述数据线Data与所述多路选择模块MUX的一输入端连接,所述读取线RL与所述多路选择模块MUX的另一输入端连接;所述多路选择模块MUX 的输出端与所述外部主控单元50连接;
在实际操作时,在图10所示的第十具体实施例中,所述外部主控单元50 中设置有所述补偿控制模块(图10中未示出)和数据驱动模块(图10中未示出);所述补偿控制模块通过所述多路选择模块与所述读取线连接;
在所述读取时间段,多路选择模块MUX控制导通所述读取线RL与所述外部主控单元50之间的连接,所述光敏二极管PD将该电信号通过所述读取线RL传送至设置于所述外部主控单元50中的补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压;
在所述补偿控制模块得到调节后数据电压之后,所述多路选择模块MUX 控制断开所述读取线RL与所述外部主控单元50之间的连接,所述多路选择模块MUX控制导通所述外部主控单元50与所述数据线Data之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线Data传送至所述亚像素单元。
在图10所示的像素单元电路的第十具体实施例中,通过采用多路选择模块MUX连接数据线Data和读取线RL,使得该数据线Data和该读取线RL分时与外部主控单元50连通,从而可以在实现正常显示画面基础上减少引线条数;
在本发明如图10所示的像素单元电路的第十具体实施例中,第二电压输入端和第三电压输入端为同一电压输入端,OLED的阴极和PD的阳极与同一电压输入端连接,从而减少信号端的个数,从而减少引线;
在本发明如图10所示的像素单元电路的第十具体实施例中,第一栅极扫描线和第二栅极扫描线为同一栅极扫描线,从而能够减少音效个数。
在图10所示的第十具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
如图11所示,本发明所述的像素单元电路的第十一具体实施例包括像素补偿单元、亚像素单元和多路选择模块MUX;
所述亚像素单元包括数据写入模块11、存储电容模块12、驱动晶体管 DTFT和发光元件13;所述亚像素单元与显示信号线和显示信号端连接;
所述像素补偿单元包括补偿控制模块(图11中未示出)、读取控制模块21 和用于将所述发光元件13发出的光信号转换为电信号的光感模块22;所述像素补偿单元与补偿信号线和补偿信号端连接;
所述显示信号线包括:第一栅极扫描线Scan1和数据线Data;所述显示信号端可以包括:第一电压输入端和第二电压输入端;所述补偿信号线可以包括:第二栅极扫描线和读取线RL;所述补偿信号端可以包括:第三电压输入端;
所述第一栅极扫描线Scan1和所述第二栅极扫描线为同一栅极扫描线;
在本发明如图11所示的像素单元电路的第十一具体实施例中,所述第一电压输入端为输入高电压VDD的高电压输入端,所述第二电压输入端为输入低电压VSS的低电压输入端;所述发光元件13包括有机发光二极管OLED;
所述数据写入模块11包括:数据写入晶体管TD,栅极与所述第一栅极扫描线Scan1连接,漏极与所述数据线Data连接,源极与所述驱动晶体管DTFT 的栅极G连接;
所述驱动晶体管DTFT的漏极与所述输入高电压VDD的高电压输入端连接,所述驱动晶体管DTFT的源极S与所述有机发光二极管OLED的阳极连接;
所述有机发光二极管OLED的阴极与所述输入低电压VSS的低电压输入端连接;
所述存储电容模块12包括存储电容Cst;所述存储电容Cst的第一端与所述驱动晶体管DTFT的栅极G连接,所述存储电容Cst的第二端与所述驱动晶体管DTFT的源极S连接;
在本发明如图11所示的像素单元电路的第十一具体实施例中,所述光感模块22包括光敏二极管PD;
所述读取控制模块21包括:读取控制晶体管TW,栅极与所述第一栅极扫描线Scan1连接,漏极与所述光敏二极管PD的阳极连接,源极与所述读取线RL连接;
所述光敏二极管PD的阴极与输入高电压VDD的高电压输入端连接;
所述数据线Data与所述多路选择模块MUX的一输入端连接,所述读取线RL与所述多路选择模块MUX的另一输入端连接;所述多路选择模块MUX 的输出端与所述外部主控单元50连接;
在实际操作时,在图11所示的第十一具体实施例中,所述外部主控单元 50中设置有所述补偿控制模块(图11中未示出)和数据驱动模块(图11中未示出);所述补偿控制模块通过所述多路选择模块与所述读取线连接;
在所述读取时间段,多路选择模块MUX控制导通所述读取线RL与所述外部主控单元50之间的连接,所述光敏二极管PD将该电信号通过所述读取线RL传送至设置于所述外部主控单元50中的补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压;
在所述补偿控制模块得到调节后数据电压之后,所述多路选择模块MUX 控制断开所述读取线RL与所述外部主控单元50之间的连接,所述多路选择模块MUX控制导通所述外部主控单元50与所述数据线Data之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线Data传送至所述亚像素单元。
在图11所示的像素单元电路的第十一具体实施例中,通过采用多路选择模块MUX连接数据线Data和读取线RL,使得该数据线Data和该读取线RL 分时与外部主控单元50连通,从而可以在实现正常显示画面基础上减少引线条数;
在本发明如图11所示的像素单元电路的第十一具体实施例中,第一电压输入端和第三电压输入端为同一电压输入端,DTFT的漏极和PD的阴极与同一电压输入端连接,从而减少信号端的个数,从而减少引线;
在本发明如图11所示的像素单元电路的第十一具体实施例中,第一栅极扫描线和第二栅极扫描线为同一栅极扫描线,从而能够减少引线个数。
在图11所示的第十一具体实施例中,TD与TW都为n型晶体管,但是在实际操作时,TD和TW也可以为p型晶体管,在此对晶体管的类型不作限定。
在本发明所述的像素单元电路的一优选实施例中,所述像素单元电路包括的亚像素单元的个数为至少两个;
所述像素单元电路还包括显示控制单元;所述显示控制单元控制所述像素单元电路包括的至少两个亚像素单元分时发光。
当一个像素补偿单元对应于多个亚像素单元时,该多个亚像素单元分时发光,本发明所述的像素单元电路的优选实施例通过一个像素补偿单元对应至少两个亚像素单元,以减少像素补偿单元的个数,从而减少元器件、引线以及信号端的个数。
如图12所示,标号为R1的为第一红色亚像素单元,标号为G1的为第一绿色亚像素单元,标号为B1的为第一蓝色亚像素单元,标号为W1的为第一白色亚像素单元,标号为Sen1的为第一像素补偿单元;
标号为R2的为第二红色亚像素单元,标号为G2的为第二绿色亚像素单元,标号为B2的为第二蓝色亚像素单元,标号为W2的为第二白色亚像素单元,标号为Sen2的为第二像素补偿单元;
标号为R3的为第三红色亚像素单元,标号为G3的为第三绿色亚像素单元,标号为B3的为第三蓝色亚像素单元,标号为W3的为第三白色亚像素单元,标号为Sen3的为第三像素补偿单元;
标号为R4的为第四红色亚像素单元,标号为G4的为第四绿色亚像素单元,标号为B4的为第四蓝色亚像素单元,标号为W4的为第四白色亚像素单元,标号为Sen4的为第四像素补偿单元。
在图12所示的具体实施例中,一个像素补偿单元对应于四个亚像素单元,但是在实际操作时,一个像素补偿单元也可以对应N个亚像素单元,N可以为大于1的整数。
在图12所示的具体实施例中,一个像素补偿单元对应于一个像素单元,该像素单元包括四个亚像素单元;在实际操作时,一个像素补偿单元也可以对应于至少两个像素单元。
本发明实施例所述的像素单元电路的驱动方法,应用于上述的像素单元电路,所述像素单元电路包括的亚像素单元包括发光元件;所述像素补偿单元包括补偿控制模块、读取控制模块、用于将所述发光元件发出的光信号转换为电信号的光感模块以及与读取线连接的补偿控制模块;所述亚像素单元与数据驱动器连接;所述数据驱动器用于向与所述亚像素单元连接的数据线提供数据电压;在两显示阶段之间设置有补偿阶段,所述补偿阶段包括与所述像素补偿单元对应的读取时间段,所述像素单元电路的驱动方法包括:
根据亚像素单元的伽马曲线得到预定数据电压对应的预定亮度,并根据光感模块的光电转换参数将该预定亮度转换为电信号的预定电信号值;
光感模块感应亚像素单元中的发光元件发出的光信号,将该光信号转换为相应的电信号;
在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压。
本发明实施例所述的像素单元电路在工作时,先根据需要监控的亚像素单元的Gamma(伽马)曲线得到预定数据电压对应的预定亮度,并根据光感模块的光电转换参数将该预定亮度转换为电信号的预定电信号值(在实际操作时,所述电信号例如可以包括电流信号、电压信号、电荷信号中的至少一个);然后在多帧显示画面的空余时间(也即在读取时间段)分别逐行对每个亚像素进行亮度监控,如果亮度满足要求,光感模块告诉补偿控制模块不需要进行亚像素的电压调整,如果亮度有偏差,比如偏大,光感模块就会得到比预定电信号值大的电信号值,传递给补偿控制模块,使得亚像素的数据电压调低,光感模块再去接收电信号值,再与预定电信号值比较,如此循环,反复调整,这样就可以保持显示画面正常。
在实际操作时,所述电信号可以包括电压信号、电流信号、电荷信号中的至少一个;所述电信号值包括电压值、电流值、电荷量中的至少一个。
具体的,所述亚像素单元还包括数据写入模块和驱动晶体管;显示信号线包括第一栅极扫描线和数据线;补偿信号线包括:第二栅极扫描线和读取线;数据写入模块与所述第一栅极扫描线、所述数据线和驱动晶体管的栅极连接;读取控制模块与所述第二栅极扫描线、读取线和光感模块的第一端连接;所述第一栅极扫描线与所述第二栅极扫描线为同一栅极扫描线;所述像素单元电路的驱动方法还包括:
在一显示阶段包括的一显示时间段,所述读取线上的电压为低电平,在所述栅极扫描线的控制下,数据写入模块控制所述数据线上的数据电压写入所述驱动晶体管的栅极,读取控制模块控制导通所述光感模块的第一端与所述读取线之间的连接,以对所述光感模块的第一端的电位进行复位;
所述在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块步骤具体包括:在设置于该显示阶段之后的所述读取时间段,所述读取控制模块控制导通所述光感模块的第一端与所述读取线之间的连接,以使得所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块。
在实际操作时,当第一栅极扫描线和第二栅极扫描线为同一栅极扫描线时,在一显示阶段包括的显示时间段,首先进行数据电压写入,并对光感模块的第一端的电位进行复位,在之后的读取时间端,读取控制模块控制导通光感模块与读取线之间的连接,以使得光感模块将电信号通过读取线传送至补偿控制模块。
具体的,所述亚像素单元还包括数据写入模块和驱动晶体管;显示信号线包括第一栅极扫描线和数据线;补偿信号线包括:第二栅极扫描线和读取线;数据写入模块与所述第一栅极扫描线、所述数据线和驱动晶体管的栅极连接;读取控制模块与所述第二栅极扫描线、读取线和光感模块的第一端连接;所述像素单元电路包括多路选择模块;所述数据线与所述多路选择模块的一输入端连接,所述读取线与所述多路选择模块的另一输入端连接;所述多路选择模块的输出端与所述外部主控单元连接;所述外部主控单元中设置有所述补偿控制模块和数据驱动模块;所述补偿控制模块通过所述多路选择模块与所述读取线连接;
所述在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块步骤包括:
在所述读取时间段,多路选择模块控制导通所述读取线与所述外部主控单元之间的连接,所述光感模块将该电信号通过所述读取线传送至设置于所述外部主控单元中的补偿控制模块;
所述像素单元电路的驱动方法在所述补偿控制模块得到调节后数据电压步骤之后还包括:
所述多路选择模块控制断开所述读取线与所述外部主控单元之间的连接,所述多路选择模块控制导通所述外部主控单元与所述数据线之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线传送至所述亚像素单元。
在实际操作时,当所述像素单元电路包括与数据线和读取线连接的多路选择模块时,在所述读取时间段,多路选择模块控制导通所述读取线与所述外部主控单元之间的连接,所述光感模块将电信号通过所述读取线传送至设置于所述外部主控单元中的补偿控制模块;所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压;在所述补偿控制模块得到调节后数据电压之后,所述多路选择模块控制断开所述读取线与所述外部主控单元之间的连接,所述多路选择模块控制导通所述外部主控单元与所述数据线a之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线传送至所述亚像素单元。
本发明实施例所述的像素电路包括多行多列阵列排布的上述的像素单元电路。
具体的,所述补偿信号线可以包括第二栅极扫描线和读取线;
位于同一行的像素单元电路包括的像素补偿单元与同一行第二栅极扫描线连接;
位于同一列的像素单元电路包括的像素补偿单元与同一列读取线连接。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (14)
1.一种像素单元电路,包括亚像素单元和像素补偿单元,所述亚像素单元与至少一条显示信号线和至少一个显示信号端连接;所述像素补偿单元与至少一条补偿信号线和至少一个补偿信号端连接;其特征在于,
一所述显示信号线与一所述补偿信号线为同一信号线,和/或,一所述显示信号端与一所述补偿信号端为同一信号端;和/或,
所述像素单元电路还包括多路选择模块,一所述显示信号线与所述多路选择模块的一输入端连接,一所述补偿信号线与所述多路选择模块的另一输入端连接,所述多路选择模块的输出端与外部主控单元连接。
2.如权利要求1所述的像素单元电路,其特征在于,所述亚像素单元包括数据写入模块、驱动晶体管和发光元件;所述像素补偿单元包括补偿控制模块、读取控制模块和用于将所述发光元件发出的光信号转换为电信号的光感模块;
所述显示信号线包括:第一栅极扫描线和数据线;所述显示信号端包括:第一电压输入端和第二电压输入端;所述补偿信号线包括:第二栅极扫描线和读取线;所述补偿信号端包括:第三电压输入端;
所述数据写入模块与所述第一栅极扫描线、所述数据线和所述驱动晶体管的栅极连接;所述驱动晶体管的第一极与所述第一电压输入端连接,所述驱动晶体管的第二极与发光元件的第一极连接,所述发光元件的第二极与所述第二电压输入端连接;
所述读取控制模块与所述第二栅极扫描线、所述读取线和所述光感模块的第一端连接;所述光感模块的第二端与第三电压输入端连接;
所述补偿控制模块设置于所述外部主控单元中。
3.如权利要求2所述的像素单元电路,其特征在于,所述第二电压输入端和所述第三电压输入端为同一电压输入端;
所述第二电压输入端和所述第三电压输入端都为低电压输入端;
所述光感模块包括光敏二极管;所述光敏二极管的阳极与所述第三电压输入端连接,所光敏二极管的阴极与所述读取控制模块连接。
4.如权利要求2所述的像素单元电路,其特征在于,所述第一电压输入端和所述第三电压输入端为同一电压输入端;
所述第一电压输入端和所述第三电压输入端都为高电压输入端;
所述光感模块包括光敏二极管;所述光敏二极管的阴极与所述第三电压输入端连接,所述光敏二极管的阳极与所述读取控制模块连接。
5.如权利要求2至4中任一权利要求所述的像素单元电路,其特征在于,所述第一栅极扫描线与所述第二栅极扫描线为同一栅极扫描线。
6.如权利要求2至4中任一权利要求所述的像素单元电路,其特征在于,还包括多路选择模块;所述数据线与所述多路选择模块的一输入端连接,所述读取线与所述多路选择模块的另一输入端连接;所述多路选择模块的输出端与所述外部主控单元连接。
7.如权利要求2至4中任一权利要求所述的像素单元电路,其特征在于,所述第一栅极扫描线与所述第二栅极扫描线为同一栅极扫描线;所述像素单元电路还包括多路选择模块;所述数据线与所述多路选择模块的一输入端连接,所述读取线与所述多路选择模块的另一输入端连接;所述多路选择模块的输出端与所述外部主控单元连接。
8.如权利要求1至4中任一权利要求所述的像素单元电路,其特征在于,所述像素单元电路包括的亚像素单元的个数为至少两个;
所述像素单元电路还包括显示控制单元;所述显示控制单元控制所述像素单元电路包括的至少两个亚像素单元分时发光。
9.一种像素单元电路的驱动方法,应用于如权利要求1至8中任一权利要求所述的像素单元电路,所述像素单元电路包括的亚像素单元包括发光元件;所述像素补偿单元包括补偿控制模块、读取控制模块、用于将所述发光元件发出的光信号转换为电信号的光感模块以及与读取线连接的补偿控制模块;所述亚像素单元与数据驱动器连接;所述数据驱动器用于向与所述亚像素单元连接的数据线提供数据电压;其特征在于,在两显示阶段之间设置有补偿阶段,所述补偿阶段包括与所述像素补偿单元对应的读取时间段,所述像素单元电路的驱动方法包括:
根据亚像素单元的伽马曲线得到预定数据电压对应的预定亮度,并根据光感模块的光电转换参数将该预定亮度转换为电信号的预定电信号值;
光感模块感应亚像素单元中的发光元件发出的光信号,将该光信号转换为相应的电信号;
在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块;
所述补偿控制模块检测所述电信号的实际电信号值,将该实际电信号值与所述预定电信号值比较,根据比较结果确定是否需调整发送至所述数据线上的数据电压,并当需要调整所述数据电压时向数据驱动器发送相应的数据电压调节控制信号,以使得所述数据驱动器相应调节输出至所述数据线的数据电压,得到调节后数据电压。
10.如权利要求9所述的像素单元电路的驱动方法,其特征在于,所述电信号包括电压信号、电流信号和/或电荷信号;所述电信号值包括电压值、电流值和/或电荷量。
11.如权利要求9所述的像素单元电路的驱动方法,其特征在于,所述亚像素单元还包括数据写入模块和驱动晶体管;显示信号线包括第一栅极扫描线和数据线;补偿信号线包括:第二栅极扫描线和读取线;数据写入模块与所述第一栅极扫描线、所述数据线和驱动晶体管的栅极连接;读取控制模块与所述第二栅极扫描线、读取线和光感模块的第一端连接;所述第一栅极扫描线与所述第二栅极扫描线为同一栅极扫描线;所述像素单元电路的驱动方法还包括:
在一显示阶段包括的一显示时间段,所述读取线上的电压为低电平,在所述栅极扫描线的控制下,数据写入模块控制所述数据线上的数据电压写入所述驱动晶体管的栅极,读取控制模块控制导通所述光感模块的第一端与所述读取线之间的连接,以对所述光感模块的第一端的电位进行复位;
所述在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块步骤具体包括:在设置于该显示阶段之后的所述读取时间段,所述读取控制模块控制导通所述光感模块的第一端与所述读取线之间的连接,以使得所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块。
12.如权利要求9所述的像素单元电路的驱动方法,其特征在于,所述亚像素单元还包括数据写入模块和驱动晶体管;显示信号线包括第一栅极扫描线和数据线;补偿信号线包括:第二栅极扫描线和读取线;数据写入模块与所述第一栅极扫描线、所述数据线和驱动晶体管的栅极连接;读取控制模块与所述第二栅极扫描线、读取线和光感模块的第一端连接;所述像素单元电路包括多路选择模块;所述数据线与所述多路选择模块的一输入端连接,所述读取线与所述多路选择模块的另一输入端连接;所述多路选择模块的输出端与所述外部主控单元连接;所述外部主控单元中设置有所述补偿控制模块和数据驱动模块;所述补偿控制模块通过所述多路选择模块与所述读取线连接;
所述在所述读取时间段,读取控制模块控制导通所述光感模块与所述读取线之间的连接,所述光感模块将该电信号通过所述读取线传送至所述补偿控制模块步骤包括:
在所述读取时间段,多路选择模块控制导通所述读取线与所述外部主控单元之间的连接,所述光感模块将该电信号通过所述读取线传送至设置于所述外部主控单元中的补偿控制模块;
所述像素单元电路的驱动方法在所述补偿控制模块得到调节后数据电压步骤之后还包括:
所述多路选择模块控制断开所述读取线与所述外部主控单元之间的连接,所述多路选择模块控制导通所述外部主控单元与所述数据线之间的连接,所述数据驱动器将所述调节后数据电压通过所述数据线传送至所述亚像素单元。
13.一种像素电路,其特征在于,包括多行多列阵列排布的如权利要求1至8中任一权利要求所述的像素单元电路。
14.如权利要求13所述的像素电路,其特征在于,补偿信号线包括第二栅极扫描线和读取线;
位于同一行的像素单元电路包括的像素补偿单元与同一行第二栅极扫描线连接;
位于同一列的像素单元电路包括的像素补偿单元与同一列读取线连接。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711190111.3A CN107863065A (zh) | 2017-11-24 | 2017-11-24 | 像素单元电路、驱动方法和像素电路 |
US16/197,834 US10867556B2 (en) | 2017-11-24 | 2018-11-21 | Pixel unit circuit, method for driving the same, and pixel circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711190111.3A CN107863065A (zh) | 2017-11-24 | 2017-11-24 | 像素单元电路、驱动方法和像素电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107863065A true CN107863065A (zh) | 2018-03-30 |
Family
ID=61703612
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711190111.3A Pending CN107863065A (zh) | 2017-11-24 | 2017-11-24 | 像素单元电路、驱动方法和像素电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10867556B2 (zh) |
CN (1) | CN107863065A (zh) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108538255A (zh) * | 2018-04-11 | 2018-09-14 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法、阵列基板和显示装置 |
CN108649059A (zh) * | 2018-05-14 | 2018-10-12 | 京东方科技集团股份有限公司 | 一种阵列基板、显示装置及其驱动方法 |
CN108877653A (zh) * | 2018-06-29 | 2018-11-23 | 京东方科技集团股份有限公司 | 像素电路、显示装置及其制造方法 |
CN108877677A (zh) * | 2018-08-17 | 2018-11-23 | 京东方科技集团股份有限公司 | 像素电路、显示面板、显示装置和驱动像素电路的方法 |
CN109037293A (zh) * | 2018-08-01 | 2018-12-18 | 京东方科技集团股份有限公司 | 显示面板及其制作方法、显示装置 |
CN109065582A (zh) * | 2018-08-02 | 2018-12-21 | 京东方科技集团股份有限公司 | 一种阵列基板及显示面板、显示装置 |
CN110164370A (zh) * | 2018-05-14 | 2019-08-23 | 京东方科技集团股份有限公司 | 一种像素电路、补偿组件、显示装置及其驱动方法 |
WO2019218719A1 (zh) * | 2018-05-14 | 2019-11-21 | 京东方科技集团股份有限公司 | 像素电路及驱动方法、显示装置 |
CN110556408A (zh) * | 2019-09-10 | 2019-12-10 | 京东方科技集团股份有限公司 | 显示基板及其控制方法、和显示装置 |
CN113409729A (zh) * | 2021-06-16 | 2021-09-17 | 京东方科技集团股份有限公司 | 像素电路、显示面板、装置及感测驱动方法 |
CN114299849A (zh) * | 2020-09-23 | 2022-04-08 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法和显示面板 |
CN115731856A (zh) * | 2022-12-07 | 2023-03-03 | 广州华星光电半导体显示技术有限公司 | 亮度侦测补偿电路、驱动背板及其亮度侦测补偿方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108428721B (zh) * | 2018-03-19 | 2021-08-31 | 京东方科技集团股份有限公司 | 一种显示装置及控制方法 |
US10957248B1 (en) * | 2020-04-12 | 2021-03-23 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel and mobile terminal |
US20230122765A1 (en) * | 2021-10-19 | 2023-04-20 | Huizhou China Star Optoelectronics Display Co., Ltd. | Display panel and brightness compensation method thereof |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080231562A1 (en) * | 2007-03-22 | 2008-09-25 | Oh-Kyong Kwon | Organic light emitting display and driving method thereof |
CN103280181A (zh) * | 2013-05-29 | 2013-09-04 | 上海中科高等研究院 | Amoled像素亮度的补偿方法及补偿系统 |
CN103714777A (zh) * | 2012-09-28 | 2014-04-09 | 乐金显示有限公司 | 有机发光二极管显示设备 |
CN104637440A (zh) * | 2013-11-06 | 2015-05-20 | 乐金显示有限公司 | 有机发光显示器和补偿其迁移率的方法 |
CN105427798A (zh) * | 2016-01-05 | 2016-03-23 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040222954A1 (en) * | 2003-04-07 | 2004-11-11 | Lueder Ernst H. | Methods and apparatus for a display |
JP2007141799A (ja) * | 2005-11-22 | 2007-06-07 | Nec Lcd Technologies Ltd | 面照明光源、該面照明光源に用いられる輝度補正回路及び輝度補正方法 |
JP5302915B2 (ja) * | 2009-03-18 | 2013-10-02 | パナソニック株式会社 | 有機el表示装置及び制御方法 |
KR102369835B1 (ko) * | 2014-12-08 | 2022-03-04 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 방법 |
KR102389581B1 (ko) * | 2016-01-18 | 2022-04-25 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치 |
CN108806599B (zh) * | 2017-05-05 | 2020-01-14 | 京东方科技集团股份有限公司 | 用于补偿oled像素电路的方法 |
-
2017
- 2017-11-24 CN CN201711190111.3A patent/CN107863065A/zh active Pending
-
2018
- 2018-11-21 US US16/197,834 patent/US10867556B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080231562A1 (en) * | 2007-03-22 | 2008-09-25 | Oh-Kyong Kwon | Organic light emitting display and driving method thereof |
CN103714777A (zh) * | 2012-09-28 | 2014-04-09 | 乐金显示有限公司 | 有机发光二极管显示设备 |
CN103280181A (zh) * | 2013-05-29 | 2013-09-04 | 上海中科高等研究院 | Amoled像素亮度的补偿方法及补偿系统 |
CN104637440A (zh) * | 2013-11-06 | 2015-05-20 | 乐金显示有限公司 | 有机发光显示器和补偿其迁移率的方法 |
CN105427798A (zh) * | 2016-01-05 | 2016-03-23 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板及显示装置 |
Cited By (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11380259B2 (en) | 2018-04-11 | 2022-07-05 | Boe Technology Group Co., Ltd. | Pixel driving circuit, pixel driving method, array substrate, and display device |
CN108538255A (zh) * | 2018-04-11 | 2018-09-14 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法、阵列基板和显示装置 |
CN110164370B (zh) * | 2018-05-14 | 2021-08-10 | 京东方科技集团股份有限公司 | 一种像素电路、补偿组件、显示装置及其驱动方法 |
US10916599B2 (en) | 2018-05-14 | 2021-02-09 | Boe Technology Group Co., Ltd. | Array substrate, display apparatus and luminance calibration method therefor |
US11348517B2 (en) | 2018-05-14 | 2022-05-31 | Boe Technology Group Co., Ltd. | Pixel circuit, driving method thereof and display device |
US11094261B2 (en) | 2018-05-14 | 2021-08-17 | Boe Technology Group Co., Ltd. | Pixel circuit, compensation assembly, display apparatus and driving method thereof |
CN110164370A (zh) * | 2018-05-14 | 2019-08-23 | 京东方科技集团股份有限公司 | 一种像素电路、补偿组件、显示装置及其驱动方法 |
WO2019218719A1 (zh) * | 2018-05-14 | 2019-11-21 | 京东方科技集团股份有限公司 | 像素电路及驱动方法、显示装置 |
WO2019218756A1 (zh) * | 2018-05-14 | 2019-11-21 | 京东方科技集团股份有限公司 | 像素电路、补偿组件、显示装置及其驱动方法 |
WO2019218831A1 (zh) * | 2018-05-14 | 2019-11-21 | 京东方科技集团股份有限公司 | 阵列基板、显示装置及其亮度校准方法 |
CN108649059A (zh) * | 2018-05-14 | 2018-10-12 | 京东方科技集团股份有限公司 | 一种阵列基板、显示装置及其驱动方法 |
CN108877653A (zh) * | 2018-06-29 | 2018-11-23 | 京东方科技集团股份有限公司 | 像素电路、显示装置及其制造方法 |
US11404002B2 (en) | 2018-06-29 | 2022-08-02 | Boe Technology Group Co., Ltd. | Pixel unit, compensation method of pixel unit, display device and manufacturing method of display device |
WO2020024858A1 (zh) * | 2018-08-01 | 2020-02-06 | 京东方科技集团股份有限公司 | 显示面板及其制作方法、显示装置 |
CN109037293B (zh) * | 2018-08-01 | 2021-08-31 | 京东方科技集团股份有限公司 | 显示面板及其制作方法、显示装置 |
CN109037293A (zh) * | 2018-08-01 | 2018-12-18 | 京东方科技集团股份有限公司 | 显示面板及其制作方法、显示装置 |
US11177327B2 (en) | 2018-08-01 | 2021-11-16 | Boe Technology Group Co., Ltd. | Display panel, manufacturing method thereof, and display device |
US11018211B2 (en) | 2018-08-02 | 2021-05-25 | Boe Technology Group Co., Ltd. | Array substrate and display pane, having subpixels including corresponding self-luminous units and photosensitive units |
CN109065582B (zh) * | 2018-08-02 | 2022-02-15 | 京东方科技集团股份有限公司 | 一种阵列基板及显示面板、显示装置 |
CN109065582A (zh) * | 2018-08-02 | 2018-12-21 | 京东方科技集团股份有限公司 | 一种阵列基板及显示面板、显示装置 |
US10783831B2 (en) | 2018-08-17 | 2020-09-22 | Boe Technology Group Co., Ltd. | Pixel circuit, display panel, display device, and method of driving pixel circuit |
CN108877677A (zh) * | 2018-08-17 | 2018-11-23 | 京东方科技集团股份有限公司 | 像素电路、显示面板、显示装置和驱动像素电路的方法 |
CN110556408A (zh) * | 2019-09-10 | 2019-12-10 | 京东方科技集团股份有限公司 | 显示基板及其控制方法、和显示装置 |
CN114299849A (zh) * | 2020-09-23 | 2022-04-08 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法和显示面板 |
CN113409729A (zh) * | 2021-06-16 | 2021-09-17 | 京东方科技集团股份有限公司 | 像素电路、显示面板、装置及感测驱动方法 |
CN115731856A (zh) * | 2022-12-07 | 2023-03-03 | 广州华星光电半导体显示技术有限公司 | 亮度侦测补偿电路、驱动背板及其亮度侦测补偿方法 |
US12283232B2 (en) | 2022-12-07 | 2025-04-22 | Guangzhou China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Luminance compensation circuits, drive backplanes, and luminance compensation methods |
Also Published As
Publication number | Publication date |
---|---|
US20190164493A1 (en) | 2019-05-30 |
US10867556B2 (en) | 2020-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107863065A (zh) | 像素单元电路、驱动方法和像素电路 | |
CN107799069B (zh) | 像素补偿系统、驱动系统及方法、时序控制模块、装置 | |
CN110021265A (zh) | 一种像素电路及其驱动方法、显示装置及驱动方法 | |
CN103578422B (zh) | 显示设备及电子装置以及显示面板的驱动方法 | |
CN103971632B (zh) | 比较器单元、显示器、以及驱动显示器的方法 | |
CN107358918A (zh) | 一种像素电路及其驱动方法、显示装置 | |
CN108538255A (zh) | 像素驱动电路、像素驱动方法、阵列基板和显示装置 | |
CN101645236B (zh) | 显示面板模块和电子装置 | |
DE102010019667B4 (de) | Schaltungsanordnung für in einer zweidimensionalen Matrix angeordnete organische Leuchtdioden | |
CN109509433A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN104282257B (zh) | 显示装置、用于显示装置的驱动方法和电子设备 | |
CN109671398A (zh) | 像素驱动电路的驱动方法、显示面板和显示装置 | |
CN105448234B (zh) | 像素电路及其驱动方法和有源矩阵有机发光显示器 | |
CN105931600A (zh) | Amoled显示器件及其补偿方法 | |
CN103578425A (zh) | 显示面板、显示装置及电子设备 | |
CN106448564B (zh) | 一种oled像素电路及其驱动方法、显示装置 | |
CN102034426B (zh) | 有机发光显示器及驱动方法 | |
CN105810145B (zh) | 像素、像素的驱动方法以及有机发光显示器 | |
CN104282260B (zh) | 显示装置、用于显示装置的驱动方法和电子设备 | |
CN110010066A (zh) | 像素电路、显示器和方法 | |
CN110459172A (zh) | 一种像素驱动电路及驱动方法、显示装置 | |
CN108538254A (zh) | 显示面板及其驱动方法、显示装置 | |
CN108492765A (zh) | 像素补偿电路及像素驱动电路补偿方法、显示装置 | |
CN105976764A (zh) | 电源芯片及amoled驱动系统 | |
CN105489154B (zh) | 一种显示装置及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20180330 |
|
RJ01 | Rejection of invention patent application after publication |