CN106782400A - 一种像素电路及其驱动方法、显示装置及其驱动方法 - Google Patents
一种像素电路及其驱动方法、显示装置及其驱动方法 Download PDFInfo
- Publication number
- CN106782400A CN106782400A CN201710036348.XA CN201710036348A CN106782400A CN 106782400 A CN106782400 A CN 106782400A CN 201710036348 A CN201710036348 A CN 201710036348A CN 106782400 A CN106782400 A CN 106782400A
- Authority
- CN
- China
- Prior art keywords
- signal line
- module
- input
- display
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3651—Control of matrices with row and column drivers using an active matrix using multistable liquid crystals, e.g. ferroelectric liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
- G09G2310/063—Waveforms for resetting the whole screen at once
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种像素电路及其驱动方法、显示装置及其驱动方法,涉及显示技术领域,可降低电压损失。所述像素电路,包括储能模块、驱动模块、显示模块、以及重置模块;储能模块连接第一扫描信号线、数据信号线、第一电压端和驱动模块,用于在第一扫描信号线的控制下对数据信号线输入的数据信号进行存储;驱动模块连接第二扫描信号线和显示模块,用于在第二扫描信号线的控制下驱动显示模块显示画面;显示模块连接第一电压端和第二电压端,用于在驱动模块和第二电压端的控制下进行画面显示;重置模块连接第三扫描信号线、数据信号线和显示模块,用于在第三扫描信号线的控制下将数据信号线输入的重置信号输出至显示模块,对显示模块内的电压进行重置。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置及其驱动方法。
背景技术
随着显示显示技术的发展,人们对显示装置的显示效果要求逐渐升高。而在显示装置显示运动图像时,第一帧图像和第二帧图像部分重叠的期间,出现的闪烁现象对显示效果有很大的影响。因此,一直是本领域技术人员研究的热点。
现有技术中提供了一种显示装置,显示装置包括多个呈阵列排布的像素单元,如图1所示,每个像素单元包括第一晶体管TFT1、第二晶体管TFT2、第一电容C1、第二电容C2以及液晶电容LC,其中,液晶电容LC具有保持电荷的功能。
具体的显示原理为:第一扫描信号线IN1控制第一晶体管TFT1开启,第一电容C1对数据信号线D输入的数据信号进行存储;第一扫描信号线IN1控制第一晶体管TFT1截止,第二扫描信号线IN2控制第二晶体管TFT2打开,第一电容C1将第一数据信号输出至液晶电容LC和第二电容C2,驱动液晶电容LC进行画面显示;第二扫描信号线IN2控制第二晶体管TFT2截止;第二电容C2将存储在其内部的数据信号输出至液晶电容LC,驱动液晶电容LC保持画面显示。
在显示时,由于液晶电容LC内部还存储有上一帧显示时的电荷,液晶电容LC内残留电荷Qp=Cp×Vp,其中,Cp是指液晶电容LC的电容,Vp是指液晶电容LC上残留的电压。而第一电容C1向液晶电容LC提供的电荷Q=C×Vd,其中,C是指第一电容C1的电容,Vd是指显示时输入到液晶电容LC上的电压。这样一来,液晶电容LC内总电荷Qt=Q+Qp=C×Vd+Cp×Vp=Vd′×(C+Cp),其中,Vd′是指第一电容C1释放到液晶电容LC上的电压。由此可以推出Vd′=(C×Vd+Cp×Vp)/(C+Cp),由于Vp的极性与Vd的极性相反,Vp会对Vd造成抵消,因此会产生相当大的电压损失。此外,在Vp的极性与Vd的极性相反的情况下,就需要通过增大C来保证正常显示,而C变大,用于向C1充电的TFT1也会变大,这样会导致子像素的开口率损失较大。
发明内容
本发明的实施例提供一种像素电路及其驱动方法、显示装置及其驱动方法,可降低电压损失,提高开口率。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种像素电路,包括储能模块、驱动模块、显示模块、以及重置模块;所述储能模块,分别连接第一扫描信号线、数据信号线、第一电压端和所述驱动模块,用于在所述第一扫描信号线的控制下,对所述数据信号线输入的数据信号进行存储;所述驱动模块,还连接第二扫描信号线和所述显示模块,用于在所述第二扫描信号线的控制下,驱动所述显示模块显示画面;所述显示模块,还连接第一电压端和第二电压端,用于在所述驱动模块和所述第二电压端的控制下,进行画面显示;所述重置模块,分别连接第三扫描信号线、所述数据信号线和所述显示模块,用于在所述第三扫描信号线的控制下,将所述数据信号线输入的重置信号输出至所述显示模块,对所述显示模块内的电压进行重置。
优选的,所述储能模块包括第一晶体管和第一电容;所述第一晶体管的栅极连接所述第一扫描信号线,第一极连接所述数据信号线,第二极连接所述驱动模块;所述第一电容的第一端与所述第一晶体管的第二极和所述驱动模块分别连接,第二端连接所述第一电压端。
优选的,所述驱动模块包括第二晶体管;所述第二晶体管的栅极连接所述第二扫描信号线,第一极连接所述储能模块,第二极连接所述显示模块。
优选的,所述显示模块包括液晶电容和第二电容;所述液晶电容的第一端连接所述驱动模块,第二端连接所述第二电压端;其中,所述第一端为像素电极,所述第二端为公共电极;所述第二电容的第一端连接所述驱动模块,第二端连接所述第一电压端。
基于上述,优选的,所述重置模块包括第三晶体管;所述第三晶体管的栅极连接所述第三扫描信号线,第一极连接所述数据信号线,第二极连接所述显示模块。
进一步优选的,所述显示模块包括液晶电容和第二电容时;所述第三晶体管的第二极与所述液晶电容的第一端和所述第二电容的第一端分别连接。
优选的,所述第一电压端和所述第二电压端均连接公共电压端。
第二方面,提供一种显示装置,包括第一方面所述的像素电路。
第三方面,提供一种第一方面所述的像素电路的驱动方法,一图像帧包括充电阶段、重置阶段以及显示阶段,在所述一图像帧内,所述方法包括:充电阶段,第一扫描信号线输入开启信号,控制储能模块开启,开启的储能模块对数据信号线输入的数据信号进行存储;重置阶段,第三扫描信号线输入开启信号,控制重置模块开启,开启的重置模块将所述数据信号线输入的重置信号输出至显示模块,以对所述显示模块的电压进行重置;显示阶段,所述第一扫描信号线输入关闭信号,控制所述储能模块关闭;所述第三扫描信号线输入关闭信号,控制所述重置模块关闭;第二扫描信号线输入开启信号,控制驱动模块开启,所述储能模块将存储在其内部的数据信号通过开启的驱动模块释放至所述显示模块,以对所述显示模块进行充电,并驱动所述显示模块显示画面;所述第二扫描信号线输入关闭信号,控制所述驱动模块关闭,控制所述显示模块保持画面显示。
优选的,所述驱动方法包括:充电阶段,所述第一扫描信号线输入开启信号,控制第一晶体管开启,所述数据信号线输入的数据信号存储至第一电容;重置阶段,所述第三扫描信号线输入开启信号,控制第三晶体管开启,所述数据信号线输入的重置信号通过所述第三晶体管输出至液晶电容和第二电容,以对所述液晶电容和所述第二电容上的电压进行重置;显示阶段,所述第一扫描信号线输入关闭信号,控制所述第一晶体管截止;所述第三扫描信号线输入关闭信号,控制所述第三晶体管截止;所述第二扫描信号线输入开启信号,控制第二晶体管开启,所述第一电容将存储在其内部的数据信号通过所述第二晶体管释放至所述液晶电容和所述第二电容,以对所述液晶电容和所述第二电容充电,所述液晶电容在所述数据信号和第二电压端信号的驱动下显示画面;所述第二扫描信号线输入关闭信号,控制第二晶体管截止,所述第二电容将存储在其内部的数据信号输出至所述液晶电容,控制所述液晶电容保持画面显示。
优选的,相邻两图像帧输入的所述数据信号极性相反时,在所述一图像帧内,所述方法包括:所述重置信号的极性与所述数据信号的极性相同。
优选的,所述重置信号的电压值为0V或接地。
第四方面,提供一种第二方面所述的显示装置的驱动方法,一图像帧包括充电阶段、重置阶段以及显示阶段,在所述一图像帧内,所述方法包括:充电阶段,多条所述第一扫描信号线依次输入开启信号,控制储能模块逐行开启;开启的储能模块对数据信号线输入的数据信号进行存储;重置阶段,第三扫描信号线同时输入开启信号,控制重置模块开启,开启的重置模块将所述数据信号线输入的重置信号输出至显示模块,以对所述显示模块的电压进行重置;显示阶段,多条所述第一扫描信号线同时输入关闭信号,控制所有的储能模块关闭;多条所述第三扫描信号线同时输入关闭信号,控制所有的重置模块关闭;多条第二扫描信号线同时输入开启信号,控制所有的驱动模块开启,每个所述储能模块将存储在其内部的数据信号通过开启的驱动模块释放至所述显示模块,以对所述显示模块进行充电,并驱动所述显示模块显示画面;多条所述第二扫描信号线同时输入关闭信号,控制所述驱动模块关闭,控制所述显示模块保持画面显示。
本发明的实施例提供一种像素电路及其驱动方法、显示装置及其驱动方法,通过在像素电路中增加重置模块,并在驱动模块和第二电压端控制显示模块进行显示之前,重置模块在第三扫描信号线的控制下将数据信号线输入的重置信号输出至显示模块,以对显示模块内的电压进行重置,使显示模块内电压的极性与数据信号线输入的数据信号的极性相同,或者将显示模块内的电压重置至0V,来避免显示模块内的电压对数据信号线输入的数据信号进行抵消,从而可减小电压损失。在不需要通过增大储能模块的储能能力即可保证正常显示时,本发明相对现有技术可增大像素的开口率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术提供的一种像素电路的示意图;
图2为本发明实施例提供的一种像素电路的结构示意图;
图3为图2中各模块的具体电路图一;
图4为图2中各模块的具体电路图二;
图5为本发明实施例提供的一种像素电路的时序图;
图6为本发明实施例提供的一种显示装置的时序图。
附图标记
10-储能模块;20-驱动模块;30-显示模块;40-重置模块;IN1-第一信号线;IN2-第二信号线;IN3-第三信号线;D-数据信号线;C1-第一电容;C2-第二电容;LC-液晶电筒;V1-第一电压端;V2-第二电压端;TFT1-第一晶体管;TFT2-第二晶体管;TFT3-第三晶体管。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种像素电路,如图2所示,包括储能模块10、驱动模块20、显示模块30、以及重置模块40。
储能模块10,分别连接第一扫描信号线IN1、数据信号线D、第一电压端V1和驱动模块20,用于在第一扫描信号线IN1的控制下,对数据信号线D输入的数据信号进行存储。
驱动模块20,还连接第二扫描信号线IN2和显示模块30,用于在第二扫描信号线IN2的控制下,驱动显示模块30显示画面。
显示模块30,还连接第一电压端V1和第二电压端V2,用于在驱动模块20和第二电压端V2的控制下,进行画面显示。
重置模块40,分别连接第三扫描信号线IN3、数据信号线D和显示模块30,用于在第三扫描信号线IN3的控制下,将数据信号线D输入的重置信号输出至显示模块30,对显示模块30内的电压进行重置。
其中,不对重置信号进行具体限制,能够消减显示模块30内的残余电压即可。
这样一来,通过在像素电路中增加重置模块40,并在驱动模块20和第二电压端V2控制显示模块30进行显示之前,重置模块40在第三扫描信号线IN3的控制下将数据信号线D输入的重置信号输出至显示模块30,以对显示模块30内的电压进行重置,使显示模块30内电压的极性与数据信号线D输入的数据信号的极性相同,或者将显示模块30内的电压重置至0V,来避免显示模块30内的电压对数据信号线D输入的数据信号进行抵消,从而可减小电压损失。在不需要通过增大储能模块10的储能能力即可保证正常显示时,本发明相对现有技术可增大像素的开口率。
以下对图2中各个模块的具体结构进行详细的说明。
具体的,如图3所示,上述储能模块10包括第一晶体管TFT1和第一电容C1;第一晶体管TFT1的栅极连接第一扫描信号线IN1,第一极连接数据信号线D,第二极连接驱动模块20。
第一电容C1的第一端与第一晶体管TFT1的第二极和驱动模块20分别连接,第二端连接第一电压端V1。
驱动模块20包括第二晶体管TFT2;第二晶体管TFT2的栅极连接第二扫描信号线IN2,第一极连接储能模块10,第二极连接显示模块30。
显示模块30包括液晶电容LC和第二电容C2。液晶电容LC的第一端连接驱动模块20,第二端连接第二电压端V2;其中,第一端为像素电极,第二端为公共电极。
第二电容C2的第一端连接驱动模块20,第二端连接第一电压端V1。
重置模块40包括第三晶体管TFT3;第三晶体管TFT3的栅极连接第三扫描信号线IN3,第一极连接数据信号线D,第二极连接显示模块30。
进一步具体的,第三晶体管TFT3的第二极与液晶电容LC的第一端和第二电容C2的第一端分别连接。
如图4所示,第一电压端V1和第二电压端V1均连接公共电压端。其中,公共电压端可以接地,也可以为固定电压,图4中以公共电压端接地进行示意。
需要说明的是,上述晶体管可以为N型晶体管,也可以为P型晶体管;可以为增强型晶体管,也可以为耗尽型晶体管;上述晶体管的第一极可以为源极,第二极可以为漏极,或者上述晶体管的第一极可以为漏极,第二极为源极,本发明对此不作限定。
以下以上述晶体管均为N型晶体管为例,并结合图5对如图3和图4所示的像素电路中的各个晶体管,在一图像帧(例如第U帧,U≥1,U为正整数)的不同的阶段(P1~P3)的通断情况进行详细的举例说明。其中第一电压端V1和第二电压端V2恒定输出低电平。
在充电阶段P1,IN1=1,IN2=0,IN3=0。其中“0”表示低电平,“1”表示高电平。
此时,由于第一信号线IN1输出高电平,因此第一晶体管TFT1导通,第一电容C1对数据信号线D输入的数据信号Vd进行存储,以使第一电容C1上的电荷Q=C×Vd,其中,C是指第一电容C1的电容。由于第二信号线IN2和第三信号线IN3均输出低电平,因此,第二晶体管TFT2和第三晶体管TFT3均截止。
在重置阶段P2,IN1=0,IN2=0,IN3=1。
此时,由于第三信号线IN3输出高电平,因此,第三晶体管TFT3导通,数据信号线D输入的重置信号Vr通过第三晶体管TFT3输出至液晶电容LC和第二电容C2,以使液晶电容LC上的电荷Qp=Cp×Vr,其中,Cp是指液晶电容LC的电容。由于第二信号线IN2和第一信号线IN1均输出低电平,因此,第二晶体管TFT2和第一晶体管TFT1均截止。需要说明的是,在对液晶电容LC上的电压进行重置时,第二电容C2上的电压也完成了重置过程。
在显示阶段P3,显示阶段P3分为两个阶段。
充电显示阶段P31,IN1=0,IN2=1,IN3=0。
此时,由于第二信号线IN2输出高电平,因此,第二晶体管TFT2导通,第一电容C1将存储在其内部的数据信号Vd通过第二晶体管TFT2释放至液晶电容LC和第二电容C2,以对液晶电容LC和第二电容C2充电,液晶电容LC在数据信号Vd和第二电压端V2信号的驱动下显示画面。该阶段液晶电容LC内总电荷Qt=Q+Qp=C×Vd+Cp×Vr=Vd′×(C+Cp)。其中,Vd′是指第一电容C1释放至液晶电容LC上的电压。由此可以推出Vd′=(C×Vd+Cp×Vr)/(C+Cp)。由于数据信号线D输入的重置信号Vr和数据信号Vd的极性相同,则不会出现Vr和Vd相互抵消的现象,从而可减小电压损失。这样一来,也无需通过增大第一电容C1的存储能力来保证正常显示,因此相对现有技术可增大子像素的开口率。需要注意的是,重置信号Vr的取值,应根据像素电路的实际情况进行合理选择。
此外,如果数据信号线D输入的重置信号Vr=0V,则液晶电容LC内的残余电荷为0V,每一帧输入到液晶电容LC上的电荷都相同,Qt=Q+Qp=C×Vd+0,可以使电压损失最小,并且使画面显示效果达到最优。
保持显示阶段P32,IN1=1,IN2=0,IN3=0。
此时,由于第二信号线IN2输入低电平,因此,第二晶体管TFT2截止,第一电容C1停止向显示模块30供电。第二电容C2将存储在其内部的数据信号输出至液晶电容LC,使液晶电容LC保持画面显示。
此外,由于第一信号线IN1输出高电平,因此,第一晶体管TFT1导通,第一电容C1对数据信号线D输入的数据信号Vd进行存储。由于第三信号线输入端IN3输出低电平,因此,第三晶体管TFT3截止。
这样一来,第U帧的保持显示阶段P32,与第U+1帧的充电阶段P1为重叠阶段,从而可避免第U帧显示的画面与第U+1帧显示的画面有部分重叠,很好的消除了画面闪烁的问题。
需要说明的是,第一,上述实施例中晶体管的通、断过程是以所有晶体管为N型晶体管为例进行说明的,当所有晶体管均为P型时,需要对图5中各个控制信号进行翻转,而像素电路中各个模块的晶体管的通断过程同上所述,此处不再赘述。
第二,没有通过重置模块40对显示模块30内的电压进行重置时,经实验得到,当输入的数据信号为Vd=8V,第一电容C1和液晶电容LC的比率与液晶电容LC上实际接收到的电压值的对应关系如表1所示。通过重置模块40对显示模块30内的电压进行重置后,经实验得到,当输入的数据信号为Vd=8V,第一电容C1和液晶电容LC的比率与液晶电容LC上实际接收到的电压值的对应关系如表2所示。表1和表2对比可以看出,在显示之前,通过重置模块40对显示模块30内的电压进行重置,可以降低对第一电容C1容量的要求,从而减小与第一电容C1相连的第一薄膜晶体管TFT1的大小,达到提高子像素开口率的效果。其中,在像素电路中增加重置模块40后,C:Cp=1:1~2:1的范围即可较好的保证子像素的正常显示。
C:Cp | 1:1 | 2:1 | 3:1 | 4:1 | 5:1 | 6:1 |
实际Vp | 4.07 | 4.84 | 5.4 | 5.73 | 6.02 | 6.23 |
Vp/Vd | 51% | 61% | 68% | 72% | 75% | 78% |
表1
C:Cp | 1:1 | 2:1 | 3:1 | 4:1 | 5:1 | 6:1 |
实际Vp | 5.7 | 6.3 | 6.6 | 6.8 | 7.01 | 7.14 |
Vp/Vd | 71.3% | 78.8% | 82.5% | 85% | 87.6% | 89.3% |
表2
本发明实施例还提供一种上述像素电路的驱动方法,一图像帧包括充电阶段P1、重置阶段P2以及显示阶段P3,在所述一图像帧内,所述方法包括:
在充电阶段P1:
第一扫描信号线IN1输入开启信号,控制储能模块10开启,开启的储能模块10对数据信号线D输入的数据信号进行存储。
在重置阶段P2:
第三扫描信号线IN3输入开启信号,控制重置模块40开启,开启的重置模块40将数据信号线D输入的重置信号输出至显示模块30,以对显示模块30的电压进行重置。
在显示阶段P3:
充电显示阶段P31,第一扫描信号线IN1输入关闭信号,控制储能模块10关闭。
第三扫描信号线IN3输入关闭信号,控制重置模块40关闭。
第二扫描信号线IN2输入开启信号,控制驱动模块20开启,储能模块10将存储在其内部的数据信号通过开启的驱动模块20释放至显示模块30,以对显示模块30进行充电,并驱动显示模块30显示画面。
保持显示阶段P32,第二扫描信号线IN2输入关闭信号,控制驱动模块20关闭,控制显示模块30保持画面显示。
这样一来,通过在像素电路中增加重置模块40,并在驱动模块20和第二电压端V2控制显示模块30进行显示之前,重置模块40在第三扫描信号线IN3的控制下将数据信号线D输入的重置信号输出至显示模块30,以对显示模块30内的电压进行重置,使显示模块30内电压的极性与数据信号线D输入的数据信号的极性相同,或者将显示模块30内的电压重置至0V,来避免显示模块30内的电压对数据信号线D输入的数据信号进行抵消,从而可减小电压损失。在不需要通过增大储能模块10的储能能力即可保证正常显示时,本发明相对现有技术可增大像素的开口率。
具体的,如3-5所示,在充电阶段P1:
第一扫描信号线IN1输入开启信号,控制第一晶体管TFT1开启,数据信号线D输入的数据信号存储至第一电容C1。
重置阶段P2:
第三扫描信号线IN3输入开启信号,控制第三晶体管TFT3开启,数据信号线D输入的重置信号通过第三晶体管TFT3输出至液晶电容LC和第二电容C2,以对液晶电容LC和第二电容C2上的电压进行重置。
其中,相邻两图像帧输入的数据信号极性相反时,在一图像帧内,重置信号的极性与数据信号的极性相同。
或者,在不考虑相邻两图像帧输入的数据信号的极性时,重置信号的电压值可以为0V或接地。
显示阶段P3:
充电显示阶段P31,第一扫描信号线IN1输入关闭信号,控制第一晶体管TFT1截止。
第三扫描信号线IN3输入关闭信号,控制第三晶体管TFT3截止。
第二扫描信号线IN2输入开启信号,控制第二晶体管TFT2开启,第一电容C1将存储在其内部的数据信号通过第二晶体管TFT2释放至液晶电容LC和第二电容C2,以对液晶电容LC和第二电容C2充电,液晶电容LC在数据信号和第二电压C2端信号的驱动下显示画面。
保持显示阶段P32,第二扫描信号线IN2输入关闭信号,控制第二晶体管TFT2截止,第二电容C2将存储在其内部的数据信号输出至液晶电容LC,控制液晶电容LC保持画面显示。
本发明实施例还提供一种显示装置,包括如上所述任一种像素电路,具有与前述实施例提供的像素电路相同的结构和有益效果。由于前述实施例已经对像素电路的结构和有益效果进行了详细的描述,此处不再赘述。
本发明实施例还提供一种显示装置的驱动方法,如图5和图6所示,一图像帧包括充电阶段P1、重置阶段P2以及显示阶段P3,在所述一图像帧内,所述方法包括:
在充电阶段P1:
多条第一扫描信号线IN1依次输入开启信号,控制储能模块10逐行开启;开启的储能模块10对数据信号线D输入的数据信号进行存储。
重置阶段P2:
第三扫描信号线IN3同时输入开启信号,控制重置模块40开启,开启的重置模块40将数据信号线D输入的重置信号输出至显示模块30,以对显示模块30的电压进行重置。
显示阶段P3:
充电显示阶段P31,多条第一扫描信号线IN1同时输入关闭信号,控制所有的储能模块10关闭。
多条第三扫描信号线IN3同时输入关闭信号,控制所有的重置模块40关闭。
多条第二扫描信号线IN2同时输入开启信号,控制所有的驱动模块20开启,每个储能模块10将存储在其内部的数据信号通过开启的驱动模块20释放至显示模块30,以对显示模块30进行充电,并驱动显示模块30显示画面。
保持显示阶段P32,多条第二扫描信号线IN2同时输入关闭信号,控制驱动模块20关闭,控制显示模块30保持画面显示。
其中,当第三扫描信号线IN3同时输入开启信号时,数据信号线D输入的重置信号可以为0V或者其他预设值,例如可以是1V。当输入的重置信号为1V时,如果相邻两图像帧输入的数据信号极性相反,在第U帧输入的重置信号为1V时,在第U+1帧输入的重置信号则为-1V。
此外,在第三扫描信号线IN3关闭的同时,第二扫描信号线IN2可以如图6所示立刻开启,也可以有一个大于0μs的时间差。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (13)
1.一种像素电路,其特征在于,包括储能模块、驱动模块、显示模块、以及重置模块;
所述储能模块,分别连接第一扫描信号线、数据信号线、第一电压端和所述驱动模块,用于在所述第一扫描信号线的控制下,对所述数据信号线输入的数据信号进行存储;
所述驱动模块,还连接第二扫描信号线和所述显示模块,用于在所述第二扫描信号线的控制下,驱动所述显示模块显示画面;
所述显示模块,还连接第一电压端和第二电压端,用于在所述驱动模块和所述第二电压端的控制下,进行画面显示;
所述重置模块,分别连接第三扫描信号线、所述数据信号线和所述显示模块,用于在所述第三扫描信号线的控制下,将所述数据信号线输入的重置信号输出至所述显示模块,对所述显示模块内的电压进行重置。
2.根据权利要求1所述的像素电路,其特征在于,所述储能模块包括第一晶体管和第一电容;
所述第一晶体管的栅极连接所述第一扫描信号线,第一极连接所述数据信号线,第二极连接所述驱动模块;
所述第一电容的第一端与所述第一晶体管的第二极和所述驱动模块分别连接,第二端连接所述第一电压端。
3.根据权利要求1所述的像素电路,其特征在于,所述驱动模块包括第二晶体管;所述第二晶体管的栅极连接所述第二扫描信号线,第一极连接所述储能模块,第二极连接所述显示模块。
4.根据权利要求1所述的像素电路,其特征在于,所述显示模块包括液晶电容和第二电容;
所述液晶电容的第一端连接所述驱动模块,第二端连接所述第二电压端;其中,所述第一端为像素电极,所述第二端为公共电极;
所述第二电容的第一端连接所述驱动模块,第二端连接所述第一电压端。
5.根据权利要求1-4任一项所述的像素电路,其特征在于,所述重置模块包括第三晶体管;
所述第三晶体管的栅极连接所述第三扫描信号线,第一极连接所述数据信号线,第二极连接所述显示模块。
6.根据权利要求5所述的像素电路,其特征在于,所述显示模块包括液晶电容和第二电容时;
所述第三晶体管的第二极与所述液晶电容的第一端和所述第二电容的第一端分别连接。
7.根据权利要求1所述的像素电路,其特征在于,所述第一电压端和所述第二电压端均连接公共电压端。
8.一种显示装置,其特征在于,包括权利要求1-7任一项所述的像素电路。
9.一种如权利要求1-7任一项所述的像素电路的驱动方法,其特征在于,一图像帧包括充电阶段、重置阶段以及显示阶段,在所述一图像帧内,所述方法包括:
充电阶段,第一扫描信号线输入开启信号,控制储能模块开启,开启的储能模块对数据信号线输入的数据信号进行存储;
重置阶段,第三扫描信号线输入开启信号,控制重置模块开启,开启的重置模块将所述数据信号线输入的重置信号输出至显示模块,以对所述显示模块的电压进行重置;
显示阶段,所述第一扫描信号线输入关闭信号,控制所述储能模块关闭;
所述第三扫描信号线输入关闭信号,控制所述重置模块关闭;
第二扫描信号线输入开启信号,控制驱动模块开启,所述储能模块将存储在其内部的数据信号通过开启的驱动模块释放至所述显示模块,以对所述显示模块进行充电,并驱动所述显示模块显示画面;
所述第二扫描信号线输入关闭信号,控制所述驱动模块关闭,控制所述显示模块保持画面显示。
10.根据权利要求9所述的驱动方法,其特征在于,所述驱动方法包括:
充电阶段,所述第一扫描信号线输入开启信号,控制第一晶体管开启,所述数据信号线输入的数据信号存储至第一电容;
重置阶段,所述第三扫描信号线输入开启信号,控制第三晶体管开启,所述数据信号线输入的重置信号通过所述第三晶体管输出至液晶电容和第二电容,以对所述液晶电容和所述第二电容上的电压进行重置;
显示阶段,所述第一扫描信号线输入关闭信号,控制所述第一晶体管截止;
所述第三扫描信号线输入关闭信号,控制所述第三晶体管截止;
所述第二扫描信号线输入开启信号,控制第二晶体管开启,所述第一电容将存储在其内部的数据信号通过所述第二晶体管释放至所述液晶电容和所述第二电容,以对所述液晶电容和所述第二电容充电,所述液晶电容在所述数据信号和第二电压端信号的驱动下显示画面;
所述第二扫描信号线输入关闭信号,控制第二晶体管截止,所述第二电容将存储在其内部的数据信号输出至所述液晶电容,控制所述液晶电容保持画面显示。
11.根据权利要求9所述的驱动方法,其特征在于,相邻两图像帧输入的所述数据信号极性相反时,在所述一图像帧内,所述方法包括:
所述重置信号的极性与所述数据信号的极性相同。
12.根据权利要求9所述的驱动方法,其特征在于,所述重置信号的电压值为0V或接地。
13.一种如权利要求8所述的显示装置的驱动方法,其特征在于,一图像帧包括充电阶段、重置阶段以及显示阶段,在所述一图像帧内,所述方法包括:
充电阶段,多条所述第一扫描信号线依次输入开启信号,控制储能模块逐行开启;开启的储能模块对数据信号线输入的数据信号进行存储;
重置阶段,第三扫描信号线同时输入开启信号,控制重置模块开启,开启的重置模块将所述数据信号线输入的重置信号输出至显示模块,以对所述显示模块的电压进行重置;
显示阶段,多条所述第一扫描信号线同时输入关闭信号,控制所有的储能模块关闭;
多条所述第三扫描信号线同时输入关闭信号,控制所有的重置模块关闭;
多条第二扫描信号线同时输入开启信号,控制所有的驱动模块开启,每个所述储能模块将存储在其内部的数据信号通过开启的驱动模块释放至所述显示模块,以对所述显示模块进行充电,并驱动所述显示模块显示画面;
多条所述第二扫描信号线同时输入关闭信号,控制所述驱动模块关闭,控制所述显示模块保持画面显示。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710036348.XA CN106782400A (zh) | 2017-01-17 | 2017-01-17 | 一种像素电路及其驱动方法、显示装置及其驱动方法 |
US15/705,604 US10453421B2 (en) | 2017-01-17 | 2017-09-15 | Pixel circuits and methods for driving the same and display apparatuses and methods for driving the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710036348.XA CN106782400A (zh) | 2017-01-17 | 2017-01-17 | 一种像素电路及其驱动方法、显示装置及其驱动方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106782400A true CN106782400A (zh) | 2017-05-31 |
Family
ID=58944463
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710036348.XA Pending CN106782400A (zh) | 2017-01-17 | 2017-01-17 | 一种像素电路及其驱动方法、显示装置及其驱动方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10453421B2 (zh) |
CN (1) | CN106782400A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107130144A (zh) * | 2017-06-01 | 2017-09-05 | 济南大学 | 大块匀质Al‑Bi难混溶合金及其制备方法 |
TWI673700B (zh) * | 2018-08-09 | 2019-10-01 | 友達光電股份有限公司 | 畫素電路及透明顯示器 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101211040A (zh) * | 2006-12-27 | 2008-07-02 | 财团法人工业技术研究院 | 显示组件的像素结构及其驱动方法 |
CN101452168A (zh) * | 2007-12-06 | 2009-06-10 | 奇美电子股份有限公司 | 液晶显示面板及其液晶显示器 |
CN102169668A (zh) * | 2010-02-25 | 2011-08-31 | 索尼公司 | 像素电路、液晶装置及电子装置 |
CN103048839A (zh) * | 2012-11-23 | 2013-04-17 | 友达光电股份有限公司 | 像素驱动电路及其驱动方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4508166B2 (ja) | 2006-07-04 | 2010-07-21 | セイコーエプソン株式会社 | 表示装置およびそれを用いた表示システム |
CN104599638A (zh) * | 2015-02-12 | 2015-05-06 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法和显示装置 |
CN104658480A (zh) * | 2015-03-06 | 2015-05-27 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN104700776B (zh) * | 2015-03-25 | 2016-12-07 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN105139804B (zh) * | 2015-09-28 | 2018-12-21 | 京东方科技集团股份有限公司 | 一种像素驱动电路、显示面板及其驱动方法和显示装置 |
-
2017
- 2017-01-17 CN CN201710036348.XA patent/CN106782400A/zh active Pending
- 2017-09-15 US US15/705,604 patent/US10453421B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101211040A (zh) * | 2006-12-27 | 2008-07-02 | 财团法人工业技术研究院 | 显示组件的像素结构及其驱动方法 |
CN101452168A (zh) * | 2007-12-06 | 2009-06-10 | 奇美电子股份有限公司 | 液晶显示面板及其液晶显示器 |
CN102169668A (zh) * | 2010-02-25 | 2011-08-31 | 索尼公司 | 像素电路、液晶装置及电子装置 |
CN103048839A (zh) * | 2012-11-23 | 2013-04-17 | 友达光电股份有限公司 | 像素驱动电路及其驱动方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107130144A (zh) * | 2017-06-01 | 2017-09-05 | 济南大学 | 大块匀质Al‑Bi难混溶合金及其制备方法 |
CN107130144B (zh) * | 2017-06-01 | 2019-02-15 | 济南大学 | 大块匀质Al-Bi难混溶合金及其制备方法 |
TWI673700B (zh) * | 2018-08-09 | 2019-10-01 | 友達光電股份有限公司 | 畫素電路及透明顯示器 |
Also Published As
Publication number | Publication date |
---|---|
US10453421B2 (en) | 2019-10-22 |
US20180204536A1 (en) | 2018-07-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103928001B (zh) | 一种栅极驱动电路和显示装置 | |
CN105206242B (zh) | 驱动电路及其驱动方法、显示面板 | |
CN104282287B (zh) | 一种goa单元及驱动方法、goa电路和显示装置 | |
CN100426063C (zh) | 液晶显示器件及其驱动方法 | |
CN104078017B (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
CN104795040B (zh) | 用于显示装置的关机残影改善电路、阵列基板、显示装置 | |
CN105185292B (zh) | 栅极驱动电路及显示装置 | |
CN107564491B (zh) | 一种关机放电电路、驱动方法、驱动电路及显示装置 | |
CN106057147A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN109935188A (zh) | 栅极驱动单元、方法、栅极驱动模组、电路及显示装置 | |
CN105489186B (zh) | 一种像素电路及其驱动方法、显示装置 | |
CN106128347A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN105405406A (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN102651207A (zh) | 栅极驱动电路 | |
CN106952628A (zh) | 一种残影消除电路及显示装置 | |
CN105632441A (zh) | 栅极驱动电路 | |
CN104376826B (zh) | 一种移位寄存器单元、栅极驱动电路及显示装置 | |
CN107464519A (zh) | 移位寄存单元、移位寄存器、驱动方法、显示面板和装置 | |
CN107610666A (zh) | 消除关机残影的电路及方法 | |
CN106098002A (zh) | 扫描驱动电路及具有该电路的平面显示装置 | |
CN109272960A (zh) | 栅极驱动电路及显示装置 | |
CN105489182B (zh) | 显示基板和显示装置 | |
CN102314010B (zh) | 液晶显示面板及其电压控制方法 | |
CN109584832A (zh) | 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN107731180A (zh) | 栅极驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170531 |