CN105161523A - 一种电极、薄膜晶体管、阵列基板及显示设备 - Google Patents
一种电极、薄膜晶体管、阵列基板及显示设备 Download PDFInfo
- Publication number
- CN105161523A CN105161523A CN201510497884.0A CN201510497884A CN105161523A CN 105161523 A CN105161523 A CN 105161523A CN 201510497884 A CN201510497884 A CN 201510497884A CN 105161523 A CN105161523 A CN 105161523A
- Authority
- CN
- China
- Prior art keywords
- electrode
- film transistor
- thin film
- layer
- copper
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
- H10D30/6713—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device characterised by the properties of the source or drain regions, e.g. compositions or sectional shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
Landscapes
- Thin Film Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
本发明公开了一种电极、薄膜晶体管、阵列基板及显示设备,属于显示设备领域。该电极包括铜电极、扩散阻挡层和刻蚀保护层,扩散阻挡层和刻蚀保护层均由锌基氮氧化物制成。本发明中的电极包括铜电极、扩散阻挡层和刻蚀保护层,使用该电极作为薄膜晶体管的源极和漏极,可减小薄膜晶体管的源极和漏极的电阻,保证显示器的图像信号传输速度稳定,且画质质量高,避免在薄膜晶体管两侧均安装驱动电路来驱动电极,降低薄膜晶体管的制造成本;且本发明通过扩散阻挡层和刻蚀保护层分别设置在铜电极的两侧,扩散阻挡层和刻蚀保护层均由锌基氮氧化物制成,避免铜电极的铜原子扩散,减少铜电极的过刻量,且减少铜原子扩散对薄膜晶体管的沟道层造成的破坏。
Description
技术领域
本发明涉及显示设备领域,特别涉及一种电极、薄膜晶体管、阵列基板及显示设备。
背景技术
LCD(LiquidCrystalDisplay,液晶显示器)和OLED(OrganicLightEmittingDisplay,有机发光显示器)因具有轻、薄、功耗低、亮度高以及画质高等优点,在平板显示领域占据了重要的地位。其中,LCD和OLED上的液晶像素点通过集成在其后的薄膜晶体管来驱动。薄膜晶体管包括源极、栅极和漏极三个电极,源极和漏极的电阻的大小会影响显示器的图像信号的传输速度和画质质量。
目前薄膜晶体管的源极和漏极的主流材料均为铝合金,薄膜晶体管的源极和漏极的电阻较大,显示器的图像信号传输速度不稳定,画质质量较差,且为了避免这种情况,通常在薄膜晶体管两侧安装驱动电路来驱动电极,但这样会导致薄膜晶体管的制造成本增加。
发明内容
为了解决现有技术的薄膜晶体管的源极和漏极的电阻较大,显示器的图像信号传输速度不稳定,画质质量较差,且为了避免这种情况在薄膜晶体管两侧安装驱动电路来驱动电极又会使薄膜晶体管的制造成本增加的问题,本发明实施例提供了一种电极、薄膜晶体管、阵列基板及显示设备。所述技术方案如下:
根据本发明的第一方面,提供了一种电极,所述电极包括铜电极、扩散阻挡层和刻蚀保护层;
所述扩散阻挡层和所述刻蚀保护层分别设置在所述铜电极的两侧,且所述扩散阻挡层和所述刻蚀保护层均由锌基氮氧化物制成。
进一步地,所述锌基氮氧化物中掺杂金属元素或非金属元素。
具体地,所述金属元素为铟、镓、锡、铪、铝、钛、锰或镁中的一种或几种。
具体地,所述非金属元素为硫、氟、氯或碳中的一种或几种。
具体地,所述扩散阻挡层和所述刻蚀保护层的厚度在2纳米至100纳米之间。
具体地,所述扩散阻挡层与铜的刻蚀选择比在5:1~100:1之间。
具体地,所述铜电极采用半色调光技术进行图形化处理。
根据本发明的第二方面,提供了一种薄膜晶体管,所述薄膜晶体管的源极和漏极为所述电极,且所述源极及所述漏极的扩散阻挡层与所述薄膜晶体管的沟道层接触。
进一步地,所述薄膜晶体管为底栅结构或顶栅结构。
具体地,所述沟道层为氧化物沟道层。
根据本发明的第三方面,提供了一种阵列基板,所述阵列基板包括所述薄膜晶体管。
根据本发明的第四方面,提供了一种显示设备,所述显示设备包括所述阵列基板。
本发明实施例提供的技术方案带来的有益效果是:
本发明中的电极包括铜电极、扩散阻挡层和刻蚀保护层,使用该电极作为薄膜晶体管的源极和漏极,可减小薄膜晶体管的源极和漏极的电阻,保证显示器的图像信号传输速度稳定,且画质质量高,避免在薄膜晶体管两侧均安装驱动电路来驱动电极,降低薄膜晶体管的制造成本;且本发明通过扩散阻挡层和刻蚀保护层分别设置在铜电极的两侧,扩散阻挡层和刻蚀保护层均由锌基氮氧化物制成,从而避免铜电极的铜原子扩散,减少铜电极的过刻量,且减少铜原子扩散对薄膜晶体管的沟道层造成的破坏,省去栅极绝缘层的曝光工艺,缩短加工周期,从而降低薄膜晶体管的制造成本。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例提供的电极的结构示意图;
图2是本发明又一实施例提供的底栅结构的薄膜晶体管的结构示意图;
图3是本发明又一实施例提供的底栅结构的薄膜晶体管的结构示意图;
图4是本发明又一实施例提供的顶栅结构的薄膜晶体管的结构示意图;
图5是本发明又一实施例提供的顶栅结构的薄膜晶体管的结构示意图。
其中:
1铜电极,
2扩散阻挡层,
3刻蚀保护层,
4源极,
5漏极,
6沟道层,
7基板,
8栅极,
9栅极绝缘层,
10保护层。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
实施例一
如图1所示,本发明实施例提供了一种电极,该电极包括铜电极1、扩散阻挡层2和刻蚀保护层3;
扩散阻挡层2和刻蚀保护层3分别设置在铜电极1的两侧,且扩散阻挡层2和刻蚀保护层3均由锌基氮氧化物制成。
本发明中的电极包括铜电极1、扩散阻挡层2和刻蚀保护层3,如图2所示,使用该电极作为薄膜晶体管的源极4和漏极5,可减小薄膜晶体管的源极4和漏极5的电阻,保证显示器的图像信号传输速度稳定,且画质质量高,避免在薄膜晶体管两侧均安装驱动电路来驱动电极,降低薄膜晶体管的制造成本;且本发明通过扩散阻挡层2和刻蚀保护层3分别设置在铜电极1的两侧,扩散阻挡层2和刻蚀保护层3均由锌基氮氧化物制成,从而避免铜电极1的铜原子扩散,减少铜电极1的过刻量,且减少铜原子扩散对薄膜晶体管的沟道层6造成的破坏,省去栅极绝缘层9的曝光工艺,缩短加工周期,降低薄膜晶体管的制造成本。
其中,锌基氮氧化物是指在氮氧化物中掺杂锌元素,锌基氮氧化物具有优秀的防干刻能力、较强的抗铜原子迁移能力和较快的刻蚀速率,其中,用于制作扩散阻挡层2和刻蚀保护层3的锌基氮氧化物中掺杂的锌元素的比例影响扩散阻挡层2和刻蚀保护层4与铜电极1的刻蚀选择比。在本发明实施例中,扩散阻挡层2与铜的刻蚀选择比在5:1~100:1之间。当然,本领域技术人员可知,锌基氮氧化物也可为其他具备优秀防干刻能力、较强抗铜原子迁移能力和较快刻蚀速率的金属基的非金属氧化物。
在本发明实施例中,锌基氮氧化物中可以掺杂金属元素或非金属元素。其中,锌基氮氧化物中可以掺杂的金属元素为铟、镓、锡、铪、铝、钛、锰或镁中的一种或几种,锌基氮氧化物中可以掺杂的非金属元素为硫、氟、氯或碳中的一种或几种。其中,锌基氮氧化物中掺杂的金属元素或非金属元素的种类及掺杂比例以能保证扩散阻挡层2和刻蚀保护层3的防干刻能力、抗铜原子迁移能力和刻蚀速率为准。
在本发明实施例中,铜电极1采用半色调光技术进行图形化处理,具体地,铜电极1采用半色调光技术形成在沟道层6上,其中,扩散阻挡层2和刻蚀保护层3的厚度在2纳米至100纳米之间。
实施例二
如图2所示,本发明实施例提供了一种薄膜晶体管,该薄膜晶体管的源极4和漏极5为实施例一中所述的电极,且源极4及漏极5的扩散阻挡层2与薄膜晶体管的沟道层6接触。
由于本实施例中的电极包含了实施例一中的全部内容,相同内容此处不再赘述。
本发明中的电极包括铜电极1、扩散阻挡层2和刻蚀保护层3,使用该电极作为薄膜晶体管的源极4和漏极5,可减小薄膜晶体管的源极4和漏极5的电阻,保证显示器的图像信号传输速度稳定,且画质质量高,避免在薄膜晶体管两侧均安装驱动电路来驱动电极,降低薄膜晶体管的制造成本;且本发明通过扩散阻挡层2和刻蚀保护层3分别设置在铜电极1的两侧,扩散阻挡层2和刻蚀保护层3均由锌基氮氧化物制成,从而避免铜电极1的铜原子扩散,减少铜电极1的过刻量,且减少铜原子扩散对薄膜晶体管的沟道层6造成的破坏,省去栅极绝缘层9的曝光工艺,缩短加工周期,降低薄膜晶体管的制造成本。
其中,薄膜晶体管包括基板7、栅极8、栅极绝缘层9、沟道层6、源极4和漏极5,薄膜晶体管的基板7、栅极8、栅极绝缘层9、沟道层6、源极4和漏极5形成底栅结构或顶栅结构。
如图3所示是底栅结构的薄膜晶体管的结构示意图,栅极8设置在基板7上,栅极绝缘层9设置在栅极8上,沟道层6设置在栅极绝缘层9上,源极4和漏极5并排设置在沟道层6上,且源极4和漏极5的扩散阻挡层2与沟道层6接触。
如图2所示是带有保护层10的底栅结构的薄膜晶体管的结构示意图,其中,保护层10形成在栅极绝缘层9上,且包裹在沟道层6、源极4及漏极5的外部,保护源极4、漏极5和沟道层6。
如图4所示是顶栅结构的薄膜晶体管的结构示意图,沟道层6设置在基板7上,源极4和漏极5并列地设置在沟道层6上,且源极4和漏极5的扩散阻挡层2与沟道层6接触,栅极绝缘层9设置在源极4和漏极5上,栅极8设置在栅极绝缘层9上。
如图5所示是带有保护层10的底栅结构的薄膜晶体管的结构示意图,其中,保护层10形成在基板7上,且包裹在沟道层6、源极4、漏极5和栅极8的外部,保护沟道层6、源极4、漏极5和栅极8。
源极4和漏极5通过扩散阻挡层2与沟道层6接触,利用锌基氮氧化物的防铜扩散能力,通过扩散阻挡层2避免铜电极1中的铜原子向沟道层6扩散,减少铜电极1的过刻量,且减少铜原子向沟道层6扩散对沟道层6造成的破坏;利用锌基氮氧化物具有较快刻蚀速率的特性,缩短源极4和漏极5的刻蚀时间。且通过源极4和漏极5的刻蚀保护层4由锌基氮氧化物制成,利用锌基氮氧化物优良的防干刻能力,可省去对栅极绝缘层9采取曝光工艺,保护层10和栅极绝缘层9可通过一步刻蚀完成,简化工艺,降低薄膜晶体管的加工成本。
其中,沟道层6为氧化物沟道层,沟道层6可以由铟镓锌氧化物、铪铟锌氧化物、铟锌氧化物、非晶铟锌氧化物、非晶氧化物掺杂氟氧化物、氧化铟掺杂锡氧化物、非晶氧化铟掺杂钼氧化物、铬锡氧化物、非晶氧化锌掺杂铝氧化物、非晶氧化钛掺杂铌氧化物或其他金属氧化物制成。
实施例三
本发明实施例提供了一种阵列基板,该阵列基板包括薄膜晶体管。
由于本实施例中的薄膜晶体管包括实施例二中的全部内容,相同内容此处不再赘述。
本发明中的电极包括铜电极、扩散阻挡层和刻蚀保护层,使用该电极作为薄膜晶体管的源极和漏极,可减小薄膜晶体管的源极和漏极的电阻,保证显示器的图像信号传输速度稳定,且画质质量高,避免在薄膜晶体管两侧均安装驱动电路来驱动电极,降低薄膜晶体管的制造成本;且本发明通过扩散阻挡层和刻蚀保护层分别设置在铜电极的两侧,扩散阻挡层和刻蚀保护层均由锌基氮氧化物制成,从而避免铜电极的铜原子扩散,减少铜电极的过刻量,且减少铜原子扩散对薄膜晶体管的沟道层造成的破坏,省去栅极绝缘层的曝光工艺,缩短加工周期,从而降低薄膜晶体管的制造成本。
实施例四
本发明实施例提供了一种显示设备,该显示设备包括阵列基板。
由于本实施例中的阵列基板包括实施例三中的全部内容,相同内容此处不再赘述。
本发明中的电极包括铜电极、扩散阻挡层和刻蚀保护层,使用该电极作为薄膜晶体管的源极和漏极,可减小薄膜晶体管的源极和漏极的电阻,保证显示器的图像信号传输速度稳定,且画质质量高,避免在薄膜晶体管两侧均安装驱动电路来驱动电极,降低薄膜晶体管的制造成本;且本发明通过扩散阻挡层和刻蚀保护层分别设置在铜电极的两侧,扩散阻挡层和刻蚀保护层均由锌基氮氧化物制成,从而避免铜电极的铜原子扩散,减少铜电极的过刻量,且减少铜原子扩散对薄膜晶体管的沟道层造成的破坏,省去栅极绝缘层的曝光工艺,缩短加工周期,从而降低薄膜晶体管的制造成本。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (12)
1.一种电极,其特征在于,所述电极包括铜电极、扩散阻挡层和刻蚀保护层;
所述扩散阻挡层和所述刻蚀保护层分别设置在所述铜电极的两侧,且所述扩散阻挡层和所述刻蚀保护层均由锌基氮氧化物制成。
2.根据权利要求1所述的电极,其特征在于,所述锌基氮氧化物中掺杂金属元素或非金属元素。
3.根据权利要求2所述的电极,其特征在于,所述金属元素为铟、镓、锡、铪、铝、钛、锰或镁中的一种或几种。
4.根据权利要求2所述的电极,其特征在于,所述非金属元素为硫、氟、氯或碳中的一种或几种。
5.根据权利要求1所述的电极,其特征在于,所述扩散阻挡层和所述刻蚀保护层的厚度在2纳米至100纳米之间。
6.根据权利要求1所述的电极,其特征在于,所述扩散阻挡层与铜的刻蚀选择比在5:1~100:1之间。
7.根据权利要求1-6任一项权利要求所述的电极,其特征在于,所述铜电极采用半色调光技术进行图形化处理。
8.一种薄膜晶体管,其特征在于,所述薄膜晶体管的源极和漏极为权利要求1-7任一项权利要求所述的电极,且所述源极及所述漏极的扩散阻挡层与所述薄膜晶体管的沟道层接触。
9.根据权利要求8所述的薄膜晶体管,其特征在于,所述薄膜晶体管为底栅结构或顶栅结构。
10.根据权利要求8或9所述的薄膜晶体管,其特征在于,所述沟道层为氧化物沟道层。
11.一种阵列基板,其特征在于,所述阵列基板包括权利要求8-10任一项权利要求所述的薄膜晶体管。
12.一种显示设备,其特征在于,所述显示设备包括权利要求11所述的阵列基板。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510497884.0A CN105161523B (zh) | 2015-08-13 | 2015-08-13 | 一种电极、薄膜晶体管、阵列基板及显示设备 |
EP16829055.9A EP3335241B1 (en) | 2015-08-13 | 2016-06-07 | Electrode layer, thin film transistor, array substrate and display apparatus having the same, and fabricating method thereof |
US15/501,854 US10141451B2 (en) | 2015-08-13 | 2016-06-07 | Electrode layer, thin film transistor, array substrate and display apparatus having the same, and fabricating method thereof |
PCT/CN2016/085093 WO2017024882A1 (en) | 2015-08-13 | 2016-06-07 | Electrode layer, thin film transistor, array substrate and display apparatus having the same, and fabricating method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510497884.0A CN105161523B (zh) | 2015-08-13 | 2015-08-13 | 一种电极、薄膜晶体管、阵列基板及显示设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105161523A true CN105161523A (zh) | 2015-12-16 |
CN105161523B CN105161523B (zh) | 2018-09-25 |
Family
ID=54802337
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510497884.0A Active CN105161523B (zh) | 2015-08-13 | 2015-08-13 | 一种电极、薄膜晶体管、阵列基板及显示设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10141451B2 (zh) |
EP (1) | EP3335241B1 (zh) |
CN (1) | CN105161523B (zh) |
WO (1) | WO2017024882A1 (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017024882A1 (en) * | 2015-08-13 | 2017-02-16 | Boe Technology Group Co., Ltd. | Electrode layer, thin film transistor, array substrate and display apparatus having the same, and fabricating method thereof |
CN106784013A (zh) * | 2016-11-29 | 2017-05-31 | 京东方科技集团股份有限公司 | 一种薄膜晶体管、阵列基板和显示装置 |
CN107179644A (zh) * | 2017-05-19 | 2017-09-19 | 京东方科技集团股份有限公司 | 一种显示基板、其制作方法及显示装置 |
CN107293517A (zh) * | 2017-07-06 | 2017-10-24 | 京东方科技集团股份有限公司 | 一种包含导电图案的基板及其制备方法、显示装置 |
CN109148539A (zh) * | 2018-08-29 | 2019-01-04 | 深圳市华星光电技术有限公司 | 一种tft阵列基板及制备方法、显示装置 |
CN112635102A (zh) * | 2020-12-04 | 2021-04-09 | 华南理工大学 | 复合导电薄膜及其制备方法以及薄膜晶体管 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107564922B (zh) | 2017-09-19 | 2020-03-13 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060108587A1 (en) * | 2004-10-26 | 2006-05-25 | Samsung Electronics Co., Ltd. | Thin film transistor array panel and manufacturing method thereof |
CN1808710A (zh) * | 2004-12-07 | 2006-07-26 | 三星电子株式会社 | 薄膜晶体管阵列面板及其制造方法 |
CN101719514A (zh) * | 2008-10-08 | 2010-06-02 | 佳能株式会社 | 场效应晶体管及其制造工艺 |
CN102549758A (zh) * | 2009-09-24 | 2012-07-04 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
US20140361256A1 (en) * | 2013-06-11 | 2014-12-11 | Samsung Display Co., Ltd. | Organic light emitting device including an auxiliary electrode |
TW201515232A (zh) * | 2009-09-24 | 2015-04-16 | Semiconductor Energy Lab | 氧化半導體薄膜及半導體裝置 |
CN104659106A (zh) * | 2015-02-25 | 2015-05-27 | 友达光电股份有限公司 | 一种薄膜晶体管及其制造方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2765884B2 (ja) * | 1988-11-15 | 1998-06-18 | 株式会社日立製作所 | 半導体装置 |
KR101054344B1 (ko) * | 2004-11-17 | 2011-08-04 | 삼성전자주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
US7701031B2 (en) * | 2006-04-07 | 2010-04-20 | United Microelectronics Corp. | Integrated circuit structure and manufacturing method thereof |
KR100910225B1 (ko) * | 2006-12-28 | 2009-07-31 | 주식회사 하이닉스반도체 | 반도체 소자의 다층 금속배선 형성방법 |
JP5345349B2 (ja) * | 2008-07-24 | 2013-11-20 | 富士フイルム株式会社 | 薄膜電界効果型トランジスタ |
JP2010113253A (ja) | 2008-11-07 | 2010-05-20 | Hitachi Displays Ltd | 表示装置及び表示装置の製造方法 |
US8846437B2 (en) * | 2010-10-01 | 2014-09-30 | Applied Materials, Inc. | High efficiency thin film transistor device with gallium arsenide layer |
KR20120138074A (ko) | 2011-06-14 | 2012-12-24 | 삼성디스플레이 주식회사 | 박막 트랜지스터, 및 박막 트랜지스터 표시판과 이들을 제조하는 방법 |
CN105161523B (zh) * | 2015-08-13 | 2018-09-25 | 京东方科技集团股份有限公司 | 一种电极、薄膜晶体管、阵列基板及显示设备 |
-
2015
- 2015-08-13 CN CN201510497884.0A patent/CN105161523B/zh active Active
-
2016
- 2016-06-07 EP EP16829055.9A patent/EP3335241B1/en active Active
- 2016-06-07 US US15/501,854 patent/US10141451B2/en active Active
- 2016-06-07 WO PCT/CN2016/085093 patent/WO2017024882A1/en active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060108587A1 (en) * | 2004-10-26 | 2006-05-25 | Samsung Electronics Co., Ltd. | Thin film transistor array panel and manufacturing method thereof |
CN1808710A (zh) * | 2004-12-07 | 2006-07-26 | 三星电子株式会社 | 薄膜晶体管阵列面板及其制造方法 |
CN101719514A (zh) * | 2008-10-08 | 2010-06-02 | 佳能株式会社 | 场效应晶体管及其制造工艺 |
CN102549758A (zh) * | 2009-09-24 | 2012-07-04 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
TW201515232A (zh) * | 2009-09-24 | 2015-04-16 | Semiconductor Energy Lab | 氧化半導體薄膜及半導體裝置 |
US20140361256A1 (en) * | 2013-06-11 | 2014-12-11 | Samsung Display Co., Ltd. | Organic light emitting device including an auxiliary electrode |
CN104659106A (zh) * | 2015-02-25 | 2015-05-27 | 友达光电股份有限公司 | 一种薄膜晶体管及其制造方法 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017024882A1 (en) * | 2015-08-13 | 2017-02-16 | Boe Technology Group Co., Ltd. | Electrode layer, thin film transistor, array substrate and display apparatus having the same, and fabricating method thereof |
CN106784013A (zh) * | 2016-11-29 | 2017-05-31 | 京东方科技集团股份有限公司 | 一种薄膜晶体管、阵列基板和显示装置 |
CN107179644A (zh) * | 2017-05-19 | 2017-09-19 | 京东方科技集团股份有限公司 | 一种显示基板、其制作方法及显示装置 |
CN107179644B (zh) * | 2017-05-19 | 2021-11-09 | 京东方科技集团股份有限公司 | 一种显示基板、其制作方法及显示装置 |
CN107293517A (zh) * | 2017-07-06 | 2017-10-24 | 京东方科技集团股份有限公司 | 一种包含导电图案的基板及其制备方法、显示装置 |
CN107293517B (zh) * | 2017-07-06 | 2020-06-02 | 京东方科技集团股份有限公司 | 一种包含导电图案的基板及其制备方法、显示装置 |
CN109148539A (zh) * | 2018-08-29 | 2019-01-04 | 深圳市华星光电技术有限公司 | 一种tft阵列基板及制备方法、显示装置 |
CN112635102A (zh) * | 2020-12-04 | 2021-04-09 | 华南理工大学 | 复合导电薄膜及其制备方法以及薄膜晶体管 |
Also Published As
Publication number | Publication date |
---|---|
EP3335241A1 (en) | 2018-06-20 |
WO2017024882A1 (en) | 2017-02-16 |
US20170236940A1 (en) | 2017-08-17 |
US10141451B2 (en) | 2018-11-27 |
EP3335241B1 (en) | 2022-05-04 |
CN105161523B (zh) | 2018-09-25 |
EP3335241A4 (en) | 2019-03-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105161523B (zh) | 一种电极、薄膜晶体管、阵列基板及显示设备 | |
US10367073B2 (en) | Thin film transistor (TFT) with structured gate insulator | |
CN103456793B (zh) | 薄膜晶体管、薄膜晶体管阵列面板及其制造方法 | |
CN105573549A (zh) | 阵列基板、触控屏和触控显示装置及其制作方法 | |
KR20110125105A (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
CN108878449A (zh) | 阵列基板的制作方法、阵列基板及显示装置 | |
CN104952880A (zh) | 双栅极tft基板的制作方法及其结构 | |
CN103489920A (zh) | 一种薄膜晶体管及其制备方法、阵列基板和显示装置 | |
CN104867870A (zh) | 双栅极氧化物半导体tft基板的制作方法及其结构 | |
CN104952879B (zh) | 采用coa技术的双栅极tft基板结构 | |
CN105226015A (zh) | 一种tft阵列基板及其制作方法 | |
CN106876479A (zh) | 薄膜晶体管及其制备方法、阵列基板及其制备方法、显示面板 | |
KR102318054B1 (ko) | Tft 기판 및 이의 제조 방법 | |
TWI497689B (zh) | 半導體元件及其製造方法 | |
CN104966718A (zh) | Amoled背板的制作方法及其结构 | |
US20170352711A1 (en) | Manufacturing method of tft backplane and tft backplane | |
KR102586938B1 (ko) | 박막 트랜지스터 표시판 및 그 제조 방법 | |
CN105629598B (zh) | Ffs模式的阵列基板及制作方法 | |
CN107507839B (zh) | 一种阵列基板及其制造方法 | |
CN104157609B (zh) | Tft基板的制作方法及其结构 | |
TW201503374A (zh) | 氧化物半導體薄膜電晶體 | |
KR20110135681A (ko) | 산화물 반도체를 이용한 박막트랜지스터 기판의 제조방법 | |
CN103489882A (zh) | 一种阵列基板及其制备方法、显示装置 | |
CN105826248A (zh) | Ffs模式的阵列基板及制作方法 | |
CN102683193A (zh) | 晶体管的制作方法、晶体管、阵列基板以及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |