CN103985766B - 一种瞬态电压抑制二极管 - Google Patents
一种瞬态电压抑制二极管 Download PDFInfo
- Publication number
- CN103985766B CN103985766B CN201410252813.XA CN201410252813A CN103985766B CN 103985766 B CN103985766 B CN 103985766B CN 201410252813 A CN201410252813 A CN 201410252813A CN 103985766 B CN103985766 B CN 103985766B
- Authority
- CN
- China
- Prior art keywords
- doped
- type region
- type
- lightly doped
- type area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/422—PN diodes having the PN junctions in mesas
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/112—Constructional design considerations for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layers, e.g. by using channel stoppers
Landscapes
- Bipolar Transistors (AREA)
- Bipolar Integrated Circuits (AREA)
Abstract
本发明公开了一种瞬态电压抑制二极管,包括上台体、与上台体底面面接触的中台体和与中台体底面面接触的下台体,上台体和与下台体各自的外侧面均为斜面,此上台体包括第一轻掺杂N型区、第一重掺杂N型区,所述中台体从上至下依次为第一轻掺杂P型区、重掺杂P型区和第二轻掺杂P型区,此下台体包括第二轻掺杂N型区、第二重掺杂N型区;第一重掺杂N型区、第一轻掺杂N型区接触并位于其正上方,所述第二重掺杂N型区、第二轻掺杂N型区接触并位于其正下方。本发明降低漏电流中来自表面的漏电流,大大降低整个器件的反向漏电流,从而进一步降低了功耗,避免了器件的局部温升,提高了电路稳定性和可靠性。
Description
技术领域
本发明涉及一种二极管,具体涉及一种瞬态电压抑制二极管。
背景技术
瞬态电压抑制二极管TVS可确保电路及电子元器件免受静电、浪涌脉冲损伤,甚至失效。一般TVS并联于被保护电路两端,处于待机状态。当电路两端受到瞬态脉冲或浪涌电流冲击,并且脉冲幅度超过TVS的击穿电压时,TVS能以极快的速度把两端的阻抗由高阻抗变为低阻抗实现导通,并吸收瞬态脉冲。在此状态下,其两端的电压基本不随电流值变化,从而把它两端的电压箝位在一个预定的数值,该值约为击穿电压的1.3~1.6倍,以而保护后面的电路元件不受瞬态脉冲的影响。
发明内容
针对上述存在的技术问题,本发明的目的是:提出了一种瞬态电压抑制二极管,该瞬态电压抑制二极管降低漏电流中来自表面的漏电流,大大降低整个器件的反向漏电流,从而进一步降低了功耗,避免了器件的局部温升,提高了电路稳定性和可靠性。
本发明的技术解决方案是这样实现的:一种瞬态电压抑制二极管,包括上台体、与上台体底面面接触的中台体和与中台体底面面接触的下台体,所述上台体和与下台体各自的外侧面均为斜面,此上台体包括第一轻掺杂N型区、第一重掺杂N型区,所述中台体从上至下依次为第一轻掺杂P型区、重掺杂P型区和第二轻掺杂P型区,此下台体包括第二轻掺杂N型区、第二重掺杂N型区;所述第一重掺杂N型区、第一轻掺杂N型区接触并位于其正上方,所述第二重掺杂N型区、第二轻掺杂N型区接触并位于其正下方;
所述中台体中第一轻掺杂P型区与上台体的第一轻掺杂N型区接触形成第一PN结接触面,所述中台体中第二轻掺杂P型区与下台体的第二轻掺杂N型区接触形成第二PN结接触面;
一第一钝化保护层覆盖于第一重掺杂N型区上表面的边缘区域和第一重掺杂N型区的侧表面,一第二钝化保护层覆盖于第二重掺杂N型区下表面的边缘区域和第二重掺杂N型区的侧表面,上金属层覆盖于第一重掺杂N型区的中央区域,下金属层覆盖于第二重掺杂N型区的中央区域;
所述第一轻掺杂N型区与第一重掺杂N型区接触的上部区域且位于第一轻掺杂N型区边缘的四周区域具有第一中掺杂N型区,此第一中掺杂N型区的上表面与第一重掺杂N型区的下表面接触,此第一中掺杂N型区的外侧面延伸至上台体外侧面,所述第一轻掺杂P型区与重掺杂P型区接触的下部区域且位于第一轻掺杂P型区边缘的四周区域具有第一中掺杂P型区,此第一中掺杂P型区的下表面与重掺杂P型区的上表面接触,此第一中掺杂P型区的外侧面延伸至中台体外侧面;
所述第二轻掺杂N型区与第二重掺杂N型区接触的下部区域且位于第二轻掺杂N型区边缘的四周区域具有第二中掺杂N型区,此第二中掺杂N型区的下表面与第二重掺杂N型区的上表面接触,此第二中掺杂N型区的外侧面延伸至下台体外侧面,所述第二轻掺杂P型区与重掺杂P型区接触的上部区域且位于第二轻掺杂P型区边缘的四周区域具有第二中掺杂P型区,此第二中掺杂P型区的上表面与重掺杂P型区的下表面接触,此第二中掺杂P型区的外侧面延伸至中台体外侧面。
上述技术方案中的有关内容解释如下:
上述方案中,所述上台体的外侧面和与中台体中第一轻掺杂P型区的外侧面的夹角为135°-155°,所述下台体的外侧面和与中台体中第二轻掺杂P型区的外侧面的夹角为135°-155°。
由于上述技术方案运用,本发明与现有技术相比具有下列优点和效果:
1. 本发明瞬态电压抑制二极管,其包括上台体和与上台体底面面接触的下台体,此上台体包括轻掺杂N型区、重掺杂N型区,此下台体包括重掺杂P型区、轻掺杂P型区,轻掺杂N型区与重掺杂N型区接触的上部区域且位于第一轻掺杂N型区边缘的四周区域具有中掺杂N型区,此中掺杂N型区的上表面与重掺杂N型区的下表面接触,此中掺杂N型区的外侧面延伸至上台体外侧面,所述轻掺杂P型区与重掺杂P型区接触的下部区域且位于轻掺杂P型区边缘的四周区域具有中掺杂P型区,此中掺杂P型区的下表面与重掺杂P型区的上表面接触,此中掺杂P型区的外侧面延伸至下台体外侧面,在低压(10V以下)TVS在隧道击穿模式下,降低漏电流中来自表面的漏电流,大大降低整个器件的反向漏电流,从而进一步降低了功耗,避免了器件的局部温升,提高了电路稳定性和可靠性。
2. 本发明瞬态电压抑制二极管,其上台体和与上台体底面面接触的下台体,上台体和与上台体各自的外侧面均为斜面,上台体的外侧面和与下台体的外侧面的夹角为135°-155°,提高了器件耐高温性能,保证了在高温下,能仰制反向电流快速升高。
附图说明
下面结合附图对本发明技术方案作进一步说明:
附图1为本发明的瞬态电压抑制二极管结构示意图;
以上附图中:1、上台体;2、中台体;3、第一轻掺杂N型区;4、第一重掺杂N型区;5、第二轻掺杂N型区;6、第二重掺杂N型区;7、第一钝化保护层;8、第二钝化保护层;9、上金属层;10、下金属层;11、第一中掺杂N型区;12、第一中掺杂P型区;13、下台体;14、第一轻掺杂P型区;15、重掺杂P型区;16、第二轻掺杂P型区;17、第二中掺杂N型区;18、第二中掺杂P型区。
具体实施方式
下面结合附图来说明本发明。
如附图1所示的一种瞬态电压抑制二极管,包括上台体1、与上台体1底面面接触的中台体2和与中台体2底面面接触的下台体13,所述上台体1和与下台体13各自的外侧面均为斜面,此上台体1包括第一轻掺杂N型区3、第一重掺杂N型区4,所述中台体2从上至下依次为第一轻掺杂P型区14、重掺杂P型区15和第二轻掺杂P型区16,此下台体2包括第二轻掺杂N型区5、第二重掺杂N型区6;所述第一重掺杂N型区4、第一轻掺杂N型区3接触并位于其正上方,所述第二重掺杂N型区6、第二轻掺杂N型区5接触并位于其正下方;
所述中台体2中第一轻掺杂P型区14与上台体1的第一轻掺杂N型区3接触形成第一PN结接触面,所述中台体2中第二轻掺杂P型区16与下台体13的第二轻掺杂N型区5接触形成第二PN结接触面;
一第一钝化保护层7覆盖于第一重掺杂N型区4上表面的边缘区域和第一重掺杂N型区4的侧表面,一第二钝化保护层8覆盖于第二重掺杂N型区6下表面的边缘区域和第二重掺杂N型区6的侧表面,上金属层9覆盖于第一重掺杂N型区4的中央区域,下金属层10覆盖于第二重掺杂N型区6的中央区域;
所述第一轻掺杂N型区3与第一重掺杂N型区4接触的上部区域且位于第一轻掺杂N型区3边缘的四周区域具有第一中掺杂N型区11,此第一中掺杂N型区11的上表面与第一重掺杂N型区4的下表面接触,此第一中掺杂N型区11的外侧面延伸至上台体1外侧面,所述第一轻掺杂P型区14与重掺杂P型区15接触的下部区域且位于第一轻掺杂P型区14边缘的四周区域具有第一中掺杂P型区12,此第一中掺杂P型区12的下表面与重掺杂P型区15的上表面接触,此第一中掺杂P型区12的外侧面延伸至中台体2外侧面;
所述第二轻掺杂N型区5与第二重掺杂N型区6接触的下部区域且位于第二轻掺杂N型区5边缘的四周区域具有第二中掺杂N型区17,此第二中掺杂N型区17的下表面与第二重掺杂N型区6的上表面接触,此第二中掺杂N型区17的外侧面延伸至下台体13外侧面,所述第二轻掺杂P型区16与重掺杂P型区15接触的上部区域且位于第二轻掺杂P型区16边缘的四周区域具有第二中掺杂P型区18,此第二中掺杂P型区18的上表面与重掺杂P型区15的下表面接触,此第二中掺杂P型区18的外侧面延伸至中台体2外侧面。
上述上台体1的外侧面和与中台体2中第一轻掺杂P型区14的外侧面的夹角为138°,所述下台体13的外侧面和与中台体2中第二轻掺杂P型区16的外侧面的夹角为140°;或者,上述上台体1的外侧面和与中台体2中第一轻掺杂P型区14的外侧面的夹角为145°,所述下台体13的外侧面和与中台体2中第二轻掺杂P型区16的外侧面的夹角为135°~150°;或者,上述上台体1的外侧面和与中台体2中第一轻掺杂P型区14的外侧面的夹角为150°,所述下台体13的外侧面和与中台体2中第二轻掺杂P型区16的外侧面的夹角为138°。
采用上述瞬态电压抑制二极管时,其在低压(10V以下)TVS在隧道击穿模式下,降低漏电流中来自表面的漏电流,大大降低整个器件的反向漏电流,从而进一步降低了功耗,避免了器件的局部温升,提高了电路稳定性和可靠性;再次,其上台体和与上台体底面面接触的下台体,上台体和与上台体各自的外侧面均为斜面,上台体的外侧面和与下台体的外侧面的夹角为135°-155°,提高了器件耐高温性能,保证了在高温下,能仰制反向电流快速升高。
上述实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并加以实施,并不能以此限制本发明的保护范围,凡根据本发明精神实质所作的等效变化或修饰,都应涵盖在本发明的保护范围内。
Claims (1)
1.一种瞬态电压抑制二极管,其特征在于:包括上台体(1)、与上台体(1)底面面接触的中台体(2)和与中台体(2)底面面接触的下台体(13),所述上台体(1)和与下台体(13)各自的外侧面均为斜面,此上台体(1)包括第一轻掺杂N型区(3)、第一重掺杂N型区(4),所述中台体(2)从上至下依次为第一轻掺杂P型区(14)、重掺杂P型区(15)和第二轻掺杂P型区(16),此下台体(13)包括第二轻掺杂N型区(5)、第二重掺杂N型区(6);所述第一重掺杂N型区(4)、第一轻掺杂N型区(3)接触并位于第一轻掺杂N型区(3)正上方,所述第二重掺杂N型区(6)、第二轻掺杂N型区(5)接触并位于第二轻掺杂N型区正下方;
所述中台体(2)中第一轻掺杂P型区(14)与上台体(1)的第一轻掺杂N型区(3)接触形成第一PN结接触面,所述中台体(2)中第二轻掺杂P型区(16)与下台体(13)的第二轻掺杂N型区(5)接触形成第二PN结接触面;
一第一钝化保护层(7)覆盖于第一重掺杂N型区(4)上表面的边缘区域和第一重掺杂N型区(4)的侧表面,一第二钝化保护层(8)覆盖于第二重掺杂N型区(6)下表面的边缘区域和第二重掺杂N型区(6)的侧表面,上金属层(9)覆盖于第一重掺杂N型区(4)的中央区域,下金属层(10)覆盖于第二重掺杂N型区(6)的中央区域;
所述第一轻掺杂N型区(3)与第一重掺杂N型区(4)接触的上部区域且位于第一轻掺杂N型区(3)边缘的四周区域具有第一中掺杂N型区(11),此第一中掺杂N型区(11)的上表面与第一重掺杂N型区(4)的下表面接触,此第一中掺杂N型区(11)的外侧面延伸至上台体(1)外侧面,所述第一轻掺杂P型区(14)与重掺杂P型区(15)接触的下部区域且位于第一轻掺杂P型区(14)边缘的四周区域具有第一中掺杂P型区(12),此第一中掺杂P型区(12)的下表面与重掺杂P型区(15)的上表面接触,此第一中掺杂P型区(12)的外侧面延伸至中台体(2)外侧面;
所述第二轻掺杂N型区(5)与第二重掺杂N型区(6)接触的下部区域且位于第二轻掺杂N型区(5)边缘的四周区域具有第二中掺杂N型区(17),此第二中掺杂N型区(17)的下表面与第二重掺杂N型区(6)的上表面接触,此第二中掺杂N型区(17)的外侧面延伸至下台体(13)外侧面,所述第二轻掺杂P型区(16)与重掺杂P型区(15)接触的上部区域且位于第二轻掺杂P型区(16)边缘的四周区域具有第二中掺杂P型区(18),此第二中掺杂P型区(18)的上表面与重掺杂P型区(15)的下表面接触,此第二中掺杂P型区(18)的外侧面延伸至中台体(2)外侧面;所述上台体(1)的外侧面和与中台体(2)中第一轻掺杂P型区(14)的外侧面的夹角为150°,所述下台体(13)的外侧面和与中台体(2)中第二轻掺杂P型区(16)的外侧面的夹角为138°。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410252813.XA CN103985766B (zh) | 2014-06-09 | 2014-06-09 | 一种瞬态电压抑制二极管 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410252813.XA CN103985766B (zh) | 2014-06-09 | 2014-06-09 | 一种瞬态电压抑制二极管 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103985766A CN103985766A (zh) | 2014-08-13 |
CN103985766B true CN103985766B (zh) | 2017-05-24 |
Family
ID=51277665
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410252813.XA Active CN103985766B (zh) | 2014-06-09 | 2014-06-09 | 一种瞬态电压抑制二极管 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103985766B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN201985106U (zh) * | 2010-10-19 | 2011-09-21 | 上海美高森美半导体有限公司 | 瞬态电压抑制二极管的复合内钝化层结构 |
CN202034373U (zh) * | 2011-03-17 | 2011-11-09 | 苏州固锝电子股份有限公司 | 一种低功耗二极管 |
CN103972304A (zh) * | 2014-04-18 | 2014-08-06 | 苏州锝耀电子有限公司 | 双向瞬态电压抑制半导体器件 |
CN203941908U (zh) * | 2014-06-09 | 2014-11-12 | 苏州市职业大学 | 一种瞬态电压抑制二极管 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2753837B1 (fr) * | 1996-09-25 | 1999-01-29 | Composant de protection a retournement bidirectionnel a claquage en surface |
-
2014
- 2014-06-09 CN CN201410252813.XA patent/CN103985766B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN201985106U (zh) * | 2010-10-19 | 2011-09-21 | 上海美高森美半导体有限公司 | 瞬态电压抑制二极管的复合内钝化层结构 |
CN202034373U (zh) * | 2011-03-17 | 2011-11-09 | 苏州固锝电子股份有限公司 | 一种低功耗二极管 |
CN103972304A (zh) * | 2014-04-18 | 2014-08-06 | 苏州锝耀电子有限公司 | 双向瞬态电压抑制半导体器件 |
CN203941908U (zh) * | 2014-06-09 | 2014-11-12 | 苏州市职业大学 | 一种瞬态电压抑制二极管 |
Also Published As
Publication number | Publication date |
---|---|
CN103985766A (zh) | 2014-08-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102376761B (zh) | Ldmos esd结构 | |
CN203941903U (zh) | 一种瞬态电压抑制半导体器件 | |
CN104022147B (zh) | 一种瞬态电压抑制半导体器件 | |
US9202807B2 (en) | Semiconductor structure for electrostatic discharge protection | |
JP2016035958A (ja) | 保護素子、保護回路及び半導体集積回路 | |
CN103985766B (zh) | 一种瞬态电压抑制二极管 | |
TWI477018B (zh) | 暫態電壓抑制器電路與用於其中之二極體元件及其製造方法 | |
CN203941908U (zh) | 一种瞬态电压抑制二极管 | |
CN103972304B (zh) | 双向瞬态电压抑制半导体器件 | |
CN205016523U (zh) | 一种静电保护电路及集成电路 | |
CN203941907U (zh) | 一种双向瞬态电压抑制保护器件 | |
CN203941910U (zh) | 一种耐高温整流二极管器件 | |
CN104022161B (zh) | 一种双向瞬态电压抑制保护器件 | |
CN204102909U (zh) | 一种整流二极管器件 | |
CN103972273A (zh) | 低反向漏电流的单向瞬态电压抑制芯片 | |
CN104009097B (zh) | 一种耐高温整流二极管器件 | |
TWI489616B (zh) | 靜電放電保護元件及其電路 | |
CN209658165U (zh) | 贴片式tvs半导体器件 | |
CN103515940B (zh) | 瞬时电压抑制器电路与用于其中的二极管元件及其制造方法 | |
CN202888176U (zh) | 一种bcd工艺下的esd器件结构 | |
CN106898656A (zh) | 低电容tvs二极管及其制造方法 | |
KR100861294B1 (ko) | 반도체 회로용 정전기 보호소자 | |
CN203895465U (zh) | 低反向漏电流的单向瞬态电压抑制芯片 | |
CN106449769A (zh) | 瞬变电压抑制二极管 | |
CN104009096A (zh) | 一种整流二极管器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |