[go: up one dir, main page]

CN103137557B - 阵列基板、显示装置及阵列基板的制造方法 - Google Patents

阵列基板、显示装置及阵列基板的制造方法 Download PDF

Info

Publication number
CN103137557B
CN103137557B CN201310046310.2A CN201310046310A CN103137557B CN 103137557 B CN103137557 B CN 103137557B CN 201310046310 A CN201310046310 A CN 201310046310A CN 103137557 B CN103137557 B CN 103137557B
Authority
CN
China
Prior art keywords
electrode
dielectric layer
capacitance electrode
capacitance
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201310046310.2A
Other languages
English (en)
Other versions
CN103137557A (zh
Inventor
许宗义
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201310046310.2A priority Critical patent/CN103137557B/zh
Priority to JP2015555535A priority patent/JP6063587B2/ja
Priority to PCT/CN2013/071662 priority patent/WO2014121525A1/zh
Priority to GB1513062.8A priority patent/GB2524212A/en
Priority to US13/818,988 priority patent/US20140217410A1/en
Priority to DE112013006398.0T priority patent/DE112013006398T5/de
Publication of CN103137557A publication Critical patent/CN103137557A/zh
Application granted granted Critical
Publication of CN103137557B publication Critical patent/CN103137557B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/481Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)

Abstract

阵列基板、显示装置及阵列基板的制造方法。本发明公开了一种阵列基板的制造方法,包括:于基板上形成源极、漏极、驱动电极和第一电容电极;形成第一介电层,覆盖源极、漏极、驱动电极和第一电容电极,第一介电层包括第一区域和覆盖驱动电极、厚度大于第一区域的第二区域;于第一介电层的第一区域上形成第二电容电极,第二电容电极、第一电容电极以及其间的第一介电层形成第一电容。通过上述方式,采用本发明阵列基板的显示装置能够取得良好的封胶效果。

Description

阵列基板、显示装置及阵列基板的制造方法
技术领域
本发明涉及液晶显示器领域,特别是涉及一种阵列基板、显示装置及阵列基板的制造方法。
背景技术
液晶面板通常包括彩膜基板和阵列基板。液晶面板的生产工序通常包括阵列制程、组立制程以及模组制程。阵列制程主要包括阵列基板的生产过程。组立制程主要包括将阵列基板和彩膜基板贴合在一起的过程。模组制程则包括将FPC(Flexible Printed Circuit,柔性电路板)等电路进行组装的过程。
阵列基板上形成呈阵列排布的TFT(Thin-Film Transistor,薄膜晶体管)、电容和像素电极,以及形成于外围的驱动电极。驱动电极控制TFT的通断电,因此驱动电极连接TFT和FPC。组立制程中,将阵列基板和彩膜基板贴合在一起的步骤之前还包括在阵列基板和彩膜基板的边框处封胶的步骤。具体来说,封胶步骤包括灌胶和固化两个步骤。
OLED(Organic Electroluminesence Display,有机电激光显示)面板作为液晶面板的未来发展新趋势,其对水汽和氧气等物质非常敏感,因此其封装条件较苛刻。
现有技术中,OLED面板的封装工艺为灌胶后采用激光烘烤的方法使封框胶固化。激光固化的温度达1000℃甚至更高。然而,封框胶的涂覆位置与驱动电极的排布位置部分重合,若封框胶与驱动电极直接接触则固化过程中极易发生封框胶自驱动电极的位置处发生剥离的现象。
发明内容
本发明主要解决的技术问题是提供一种改善封框效果的阵列基板、显示装置及阵列基板的制造方法。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种阵列基板的制造方法,该制造方法包括:提供一基板;于基板上形成源极、漏极、驱动电极和第一电容电极;形成第一介电层,第一介电层覆盖源极、漏极、驱动电极和第一电容电极,第一介电层包括覆盖第一电容电极的第一区域和覆盖驱动电极的第二区域,第二区域的厚度大于第一区域的厚度,第二区域用于在其上形成玻璃熔胶;于第一介电层的第一区域上形成第二电容电极,第二电容电极、第一电容电极以及其间的第一介电层形成第一电容;其中,于基板上形成源极、漏极、驱动电极和第一电容电极的步骤包括:于基板上形成第二介电层;于第二介电层上形成半导体层和第三电容电极;形成第三介电层,第三介电层形成于第二介电层上且覆盖半导体层和第三电容电极;于第三介电层上形成栅极和第四电容电极,栅极和半导体层正对,第四电容电极、第三电容电极以及其间的第三介电层形成第二电容;形成第四介电层,第四介电层形成于第三介电层上且覆盖栅极和第四电容电极;于第四介电层上形成源极、漏极、第一电容电极和驱动电极,源极和漏极均连接至半导体层。
其中,第一区域的厚度为200~1000埃,第二区域的厚度为1000~8000埃。
其中,形成第一介电层的步骤之后进一步包括:于第一介电层上形成像素电极,像素电极连接源极;于第一介电层上形成有机材料层,有机材料层覆盖第二电容电极,像素电极裸露出有机材料层;于有机材料层上形成若干凸出的间隔装置。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种阵列基板,包括基板、驱动电极、第一电容、源极、漏极和第一介电层,第一电容包括第一电容电极和第二电容电极,源极、漏极、驱动电极和第一电容电极形成于基板上,第一介电层覆盖源极、漏极、驱动电极和第一电容电极,第一介电层包括覆盖第一电容电极的第一区域和覆盖驱动电极的第二区域,第二区域的厚度大于第一区域的厚度,第二区域用于在其上形成玻璃熔胶,第二电容电极形成于第一区域上;其中,阵列基板进一步包括第二介电层、半导体层、第三介电层、栅极、第四介电层和第二电容,第二电容包括第三电容电极和第四电容电极,第二介电层形成于基板上,半导体层和第三电容电极位于第二介电层和第三介电层之间,栅极和第四电容电极位于第三介电层和第四介电层之间,源极和栅极均与半导体层连接。
其中,第一区域的厚度为200~1000埃,第二区域的厚度为1000~8000埃。
其中,阵列基板进一步包括像素电极、有机材料层和间隔装置,像素电极形成于第一介质层上且连接源极,有机材料层位于第一介电层上且覆盖第二电容电极,像素电极裸露出有机材料层,间隔装置于有机材料层上凸出设置。
其中,第二电容电极是金属材料或透明导电材料。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种显示装置,该显示装置包括如上所述的阵列基板。
本发明的有益效果是:区别于现有技术的情况,本发明阵列基板的第一介电层包括位于第一电容电极、第二电容电极之间的第一区域和覆盖驱动电极的第二区域,第二区域的厚度大于第一区域的厚度设计;从而在保障第一电容的电荷存储量的基础上,避免发生因驱动电极直接接触封框工艺中的玻璃熔胶而使玻璃熔胶剥离的现象,进一步地,驱动电极对应的第二区域的厚度较厚,因此封框工艺中的封框效果更好。
附图说明
图1是本发明阵列基板的局部主视示意图;
图2是本图1所示阵列基板应用于显示装置中的俯视示意图;
图3是图2所示显示装置的区域A对应的主视示意图;
图4是是本发明阵列基板的制造方法的流程图。
具体实施方式
参阅图1和图2,本发明阵列基板包括基板1、驱动电极2、第一电容3、TFT层(未标示)、第一介电层51、像素电极6、有机材料层7和间隔装置8。第一电容3包括第一电容电极31和第二电容电极32。
TFT层包括第二介电层52、半导体层43、第三介电层53、栅极44、第四介电层54、源极41、漏极42和第二电容9。第二电容9包括第三电容电极91和第四电容电极92。
第二介电层52形成于基板1上。半导体层43和第三电容电极91形成于第二介电层52的远离基板1的一侧上。第三电容电极91和半导体层43可以由不同的制程依次制成,或者在同一制程中同时生成。当第三电容电极91和半导体层43由同一制程形成时,二者为同样的材质,即,第三电容电极91亦为半导体材料。
第三介电层53形成于第二介电层52上。第三介电层53覆盖半导体层43和第三电容电极91,使第三电容电极91和半导体层43位于第二介电层52和第三介电层53之间。
栅极44和第四电容电极92形成于第三介电层53上。栅极44和第四电容电极92由同一制程同时形成,或者由不同制程依次形成。第四介电层形成于第三介电层53上。第四介电层54覆盖栅极44和第四电容电极92,使栅极44和第四电容电极92位于第三介电层53和第四介电层54之间。
源极41、漏极42、第一电容电极31和驱动电极2形成于第四介电层54上;四者由相同的制程同时形成或者不同的制程先后形成。驱动电极2形成于阵列基板100上靠近一侧边缘的位置处。第一介电层51形成于所述第四介电层54上。第一介电层51覆盖源极41、漏极42、第一电容电极31和驱动电极2。第一介电层51包括覆盖第一电容电极31的第一区域511和覆盖驱动电极2的第二区域512。第二区域512的厚度大于第一区域511的厚度。优选地,第一区域511的厚度为200~1000埃之间,第二区域512的厚度为1000~8000埃之间。
第一介电层51的第一区域511上形成第二电容电极32。第一电容电极31、第二电容电极32和二者之间的第一介电层51形成第一电容3。因第一电容电极31和第二电容电极32之间的第一介电层51的厚度较小,使第一电容3能够得到较高的电荷存储量,以满足使用需求。
请一并参照图2和图3,第一介电层51的第一区域511覆盖驱动电极2,第一区域511用于在其上形成玻璃熔胶22,以将阵列基板100和彩膜基板21进行封装。
玻璃熔胶22的封装工艺中,首先,将玻璃熔胶灌注在阵列基板100外围的封胶区(未标示)上,该封胶区与第二区域512部分重叠;接着,将采用激光烘烤的方法使玻璃熔胶固化。本发明中,因驱动电极2与玻璃熔胶22之间设置较厚的第一介电层51,第一介电层51在二者之间形成良好的过渡,使玻璃熔胶22取得良好的固化封装效果。
进一步地,像素电极6形成于第一介电层51上。像素电极6连接至源极41。像素电极6与第二电容电极32由相同的制程同时形成或者由不同的制程先后形成。优选地,像素电极6和第二电容电极32采用相同的制程同时形成,二者均采用透明导电材料或者银制程。当二者采用不同制程时,第二电容电极32亦可采用其他的导电材料。
有机材料层7形成于第一介电层51上。有机材料层7覆盖第二电极板并将像素电极6裸露出来。间隔装置8自有机材料层7上凸出间隔设置,以支撑与阵列基板100相互组装的彩膜基板21。
有机材料层7的设置面积小于第一介电层51。至少阵列基板100的框胶区上没有铺设有机材料层7,使得玻璃熔胶22灌注至设置于框胶区的表层的第一介质层51上。
本发明中,第一介质层51、第二介质层52、第三介质层53和第四介质层54均为氮化硅或氧化硅材料。实际应用中,上述介质层的材料不受上述材料限制。并且,相邻的介质层之间可以采用相同的材料,亦可以选用不同的材料。
区别于现有技术,本发明阵列基板100的第一介电层51包括位于第一电容电极31、第二电容电极32之间的第一区域511和覆盖驱动电极2的第二区域512,第二区域512的厚度大于第一区域511的厚度设计;从而在保障第一电容3的电荷存储量的基础上,避免发生因驱动电极2直接接触封框工艺中的玻璃熔胶22而使玻璃熔胶22剥离的现象,进一步地,驱动电极2对应的第二区域512的厚度较厚,因此,封框工艺中的封框效果更好。
请参照图2,本发明进一步提供一种显示装置,显示装置包括前述实施例中描述的阵列基板100、彩膜基板21、FPC20和玻璃熔胶22围设的胶框。胶框位于阵列基板100和彩膜基板21之间。FPC20连接至驱动电极2。
请参照图4,本发明进一步提供一种阵列基板的制造方法。该制造方法包括:
S10,提供一基板1。
基板1可以是玻璃基板或其他材料的透光板。
S20,于基板1上形成源极41、漏极42、驱动电极2和第一电容电极31。
S30,形成第一介电层51。第一介电层51覆盖源极41、漏极42、驱动电极2和第一电容电极31。第一介电层51包括覆盖第一电容电极31的第一区域511和覆盖驱动电极2的第二区域512。第二区域512的厚度大于第一区域511的厚度。第二区域512用于在其上形成玻璃熔胶22。
S40,于第一介电层51的第一区域511上形成第二电容电极32。第二电容电极32、第一电容电极31以及其间的第一介电层51形成第一电容3。
具体来说,步骤S20进一步包括:于基板1上形成第二介电层52。于第二介电层52上形成半导体层43和第三电容电极91。形成第三介电层53,第三介电层53形成于第二介电层52上且覆盖半导体层43和第三电容电极91。于第三介电层53上形成栅极44和第四电容电极92,栅极44和半导体层43正对,第四电容电极92、第三电容电极91以及其间的第三介电层形成第二电容9。形成第四介电层54,第四介电层54形成于第三介电层53上且覆盖栅极44和第四电容电极92。于第四介电层92上形成源极41、漏极42、第一电容电极31和驱动电极2,源极41和漏极42均连接至半导体层43。
步骤S30中,优选地,第一区域511的厚度为200~1000埃,第二区域512的厚度为1000~8000埃。
该制造方法于步骤S30之后进一步包括:于第一介电层51上形成像素电极6,像素电极6连接至源极41。形成像素电极6的步骤可与步骤S40同步完成或先后完成。像素电极6和第二电容电极32选择同一制程同步形成时,二者的材料相同,即均选择透明电极材料或银。
像素电极6制成后,于第一介电层51上形成有机材料层7。有机材料层7覆盖第二电容电极32。像素电极6裸露出有机材料层7。最后,于有机材料层7上凸出设置若干间隔装置8,间隔装置8用以支撑显示装置的与阵列基板100贴合组装的彩膜基板21。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (8)

1.一种阵列基板的制造方法,其特征在于,所述制造方法包括:
提供一基板;
于所述基板上形成源极、漏极、驱动电极和第一电容电极;
形成第一介电层,所述第一介电层覆盖所述源极、所述漏极、所述驱动电极和所述第一电容电极,所述第一介电层包括覆盖所述第一电容电极的第一区域和覆盖所述驱动电极的第二区域,所述第二区域的厚度大于所述第一区域的厚度,所述第二区域用于在其上形成玻璃熔胶;
于所述第一介电层的所述第一区域上形成第二电容电极,所述第二电容电极、所述第一电容电极以及其间的所述第一介电层形成第一电容;
其中,所述于所述基板上形成源极、漏极、驱动电极和第一电容电极的步骤包括:
于所述基板上形成第二介电层;
于所述第二介电层上形成半导体层和第三电容电极;
形成第三介电层,所述第三介电层形成于所述第二介电层上且覆盖所述半导体层和所述第三电容电极;
于所述第三介电层上形成栅极和第四电容电极,所述栅极和所述半导体层正对,所述第四电容电极、所述第三电容电极以及其间的所述第三介电层形成第二电容;
形成第四介电层,所述第四介电层形成于所述第三介电层上且覆盖所述栅极和所述第四电容电极;
于所述第四介电层上形成所述源极、所述漏极、所述第一电容电极和所述驱动电极,所述源极和所述漏极均连接至所述半导体层。
2.根据权利要求1所述的阵列基板的制造方法,其特征在于,所述第一区域的厚度为200~1000埃,所述第二区域的厚度为1000~8000埃。
3.根据权利要求1所述的阵列基板的制造方法,其特征在于,所述形成第一介电层的步骤之后进一步包括:
于所述第一介电层上形成像素电极,所述像素电极连接所述源极;
于所述第一介电层上形成有机材料层,所述有机材料层覆盖所述第二电容电极,所述像素电极裸露出所述有机材料层;
于所述有机材料层上形成若干凸出的间隔装置。
4.一种阵列基板,其特征在于,所述阵列基板包括基板、驱动电极、第一电容、源极、漏极和第一介电层,所述第一电容包括第一电容电极和第二电容电极,所述源极、所述漏极、所述驱动电极和所述第一电容电极形成于所述基板上,所述第一介电层覆盖所述源极、所述漏极、所述驱动电极和所述第一电容电极,所述第一介电层包括覆盖所述第一电容电极的第一区域和覆盖所述驱动电极的第二区域,所述第二区域的厚度大于所述第一区域的厚度,所述第二区域用于在其上形成玻璃熔胶,所述第二电容电极形成于所述第一区域上;其中所述阵列基板进一步包括第二介电层、半导体层、第三介电层、栅极、第四介电层和第二电容,所述第二电容包括第三电容电极和第四电容电极,所述第二介电层形成于所述基板上,所述半导体层和所述第三电容电极位于所述第二介电层和所述第三介电层之间,所述栅极和所述第四电容电极位于所述第三介电层和所述第四介电层之间,所述源极和所述栅极均与所述半导体层连接。
5.根据权利要求4所述的阵列基板,其特征在于,所述第一区域的厚度为200~1000埃,所述第二区域的厚度为1000~8000埃。
6.根据权利要求4所述的阵列基板,其特征在于,所述阵列基板进一步包括像素电极、有机材料层和间隔装置,所述像素电极形成于所述第一介质层上且连接所述源极,所述有机材料层位于所述第一介电层上且覆盖所述第二电容电极,所述像素电极裸露出所述有机材料层,所述间隔装置于所述有机材料层上凸出设置。
7.根据权利要求4所述的阵列基板,其特征在于,所述第二电容电极是金属材料或透明导电材料。
8.一种显示装置,其特征在于,所述显示装置包括如权利要求4~7任意一项所述的阵列基板。
CN201310046310.2A 2013-02-05 2013-02-05 阵列基板、显示装置及阵列基板的制造方法 Expired - Fee Related CN103137557B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201310046310.2A CN103137557B (zh) 2013-02-05 2013-02-05 阵列基板、显示装置及阵列基板的制造方法
JP2015555535A JP6063587B2 (ja) 2013-02-05 2013-02-19 アレイ基板、表示装置、及びアレイ基板の製造方法
PCT/CN2013/071662 WO2014121525A1 (zh) 2013-02-05 2013-02-19 阵列基板、显示装置及阵列基板的制造方法
GB1513062.8A GB2524212A (en) 2013-02-05 2013-02-19 Array substrate, display device and manufacturing method for array substrate
US13/818,988 US20140217410A1 (en) 2013-02-05 2013-02-19 Array Substrate, Display Device and Manufacturing Method Thereof
DE112013006398.0T DE112013006398T5 (de) 2013-02-05 2013-02-19 Array-Substrat, Verfahren zur Herstellung desselben und Anzeigevorrichtung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310046310.2A CN103137557B (zh) 2013-02-05 2013-02-05 阵列基板、显示装置及阵列基板的制造方法

Publications (2)

Publication Number Publication Date
CN103137557A CN103137557A (zh) 2013-06-05
CN103137557B true CN103137557B (zh) 2015-02-18

Family

ID=48497186

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310046310.2A Expired - Fee Related CN103137557B (zh) 2013-02-05 2013-02-05 阵列基板、显示装置及阵列基板的制造方法

Country Status (5)

Country Link
JP (1) JP6063587B2 (zh)
CN (1) CN103137557B (zh)
DE (1) DE112013006398T5 (zh)
GB (1) GB2524212A (zh)
WO (1) WO2014121525A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102329041B1 (ko) * 2014-07-31 2021-11-19 엘지디스플레이 주식회사 유기전계발광표시장치
KR102291362B1 (ko) * 2014-07-31 2021-08-19 엘지디스플레이 주식회사 유기전계발광표시장치
CN104143533B (zh) * 2014-08-07 2017-06-27 深圳市华星光电技术有限公司 高解析度amoled背板制造方法
KR102285911B1 (ko) * 2014-11-10 2021-08-06 엘지디스플레이 주식회사 유기발광표시장치
CN106125430A (zh) * 2016-08-26 2016-11-16 深圳市华星光电技术有限公司 阵列基板、显示面板及阵列基板的制备方法
CN106784367A (zh) * 2016-12-20 2017-05-31 杭州市质量技术监督检测院 一体化水密oled平板光源及其制备方法
KR102783427B1 (ko) * 2019-01-18 2025-03-18 삼성디스플레이 주식회사 표시 장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08234225A (ja) * 1995-02-28 1996-09-13 Sony Corp 液晶表示装置
EP1020920B1 (en) * 1999-01-11 2010-06-02 Sel Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a driver TFT and a pixel TFT on a common substrate
JP3989662B2 (ja) * 2000-01-13 2007-10-10 セイコーエプソン株式会社 液晶装置及びその製造方法
JP3525102B2 (ja) * 2000-08-10 2004-05-10 シャープ株式会社 液晶表示パネルの製造方法
JP3964223B2 (ja) * 2002-02-15 2007-08-22 シャープ株式会社 薄膜トランジスタ装置
JP2006108654A (ja) * 2004-09-09 2006-04-20 Semiconductor Energy Lab Co Ltd 無線チップ
TWI328877B (en) * 2006-07-20 2010-08-11 Au Optronics Corp Array substrate
CN101562154B (zh) * 2009-03-24 2011-12-07 福州华映视讯有限公司 薄膜晶体管的制造方法
KR101776655B1 (ko) * 2010-07-01 2017-09-11 삼성디스플레이 주식회사 어레이 기판, 그 제조 방법, 및 상기 어레이 기판을 포함하는 표시 장치
CN101957522B (zh) * 2010-09-01 2013-03-13 友达光电股份有限公司 显示面板
CN102650775B (zh) * 2011-06-03 2015-09-30 北京京东方光电科技有限公司 彩膜基板及其制造方法、触控型液晶显示面板
TWI415268B (zh) * 2011-09-22 2013-11-11 Au Optronics Corp 薄膜電晶體元件及顯示面板之畫素結構與驅動電路
CN203178636U (zh) * 2013-02-05 2013-09-04 深圳市华星光电技术有限公司 阵列基板及显示装置

Also Published As

Publication number Publication date
DE112013006398T5 (de) 2015-09-24
GB2524212A (en) 2015-09-16
JP2016510510A (ja) 2016-04-07
CN103137557A (zh) 2013-06-05
JP6063587B2 (ja) 2017-01-18
GB201513062D0 (en) 2015-09-09
WO2014121525A1 (zh) 2014-08-14

Similar Documents

Publication Publication Date Title
CN103137557B (zh) 阵列基板、显示装置及阵列基板的制造方法
CN104167429B (zh) 一种柔性显示面板及其制备方法、显示装置
CN103943660B (zh) 一种显示装置
TWI514055B (zh) 顯示面板與其製造方法
US9146429B2 (en) Display panel
CN103929880B (zh) 电路基板结构及其制作方法
CN104749806B (zh) 一种阵列基板、显示面板及显示装置
US20110255034A1 (en) Display device
CN104851892A (zh) 窄边框柔性显示装置及其制作方法
JP2013055062A5 (ja) 画像表示デバイス、モジュール、及び電子機器
TWI734074B (zh) 顯示面板及其製作方法
CN104576656A (zh) 一种显示基板及其制作方法、显示装置
WO2016074353A1 (zh) Boa型液晶面板及其制作方法
CN103163699B (zh) 用于非晶硅栅极驱动电路的电容器及液晶显示器
CN204314578U (zh) 一种显示基板和显示装置
TWI402586B (zh) 液晶顯示面板
US20140217410A1 (en) Array Substrate, Display Device and Manufacturing Method Thereof
CN203930286U (zh) 母板堆叠结构
KR102126537B1 (ko) 게이트 인 패널 구조의 박막 트랜지스터 어레이 기판
CN203983288U (zh) 一种柔性显示面板、显示装置
KR20130052669A (ko) 액정 디스플레이 장치와 이의 제조방법
CN203178636U (zh) 阵列基板及显示装置
CN110571241A (zh) 阵列基板及其制作方法
KR20180014330A (ko) 표시 기판 및 이의 제조 방법
CN105549250A (zh) 一种阵列基板、显示面板及其相应制备方法和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20160201

Address after: 430070 Hubei City, Wuhan Province, East Lake Development Zone, high tech Avenue, No. 666 biological city building C5

Patentee after: WUHAN CHINA STAR OPTOELECTRONICS TECHNOLOGY Co.,Ltd.

Address before: 518000 Guangdong province Shenzhen Guangming New District Office of Gongming Tong community tourism industry science and Technology Parks Road Building 1 first floor B District

Patentee before: SHENZHEN CHINA STAR OPTOELECTRONICS TECHNOLOGY Co.,Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150218