CN102549642A - 视频显示设备和视频显示方法 - Google Patents
视频显示设备和视频显示方法 Download PDFInfo
- Publication number
- CN102549642A CN102549642A CN200980161728.XA CN200980161728A CN102549642A CN 102549642 A CN102549642 A CN 102549642A CN 200980161728 A CN200980161728 A CN 200980161728A CN 102549642 A CN102549642 A CN 102549642A
- Authority
- CN
- China
- Prior art keywords
- video signal
- resolution
- horizontal
- dot clock
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0117—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Graphics (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
Abstract
提供了一种视频显示设备,当从外界输入未知分辨率的视频信号时,该视频显示设备快速地确定视频信号的分辨率以正确地显示视频。视频显示设备包括:A/D转换装置,用于通过使用点时钟将模拟视频信号转换成数字视频信号;时钟生成装置,用于生成预定频率的点时钟;相位调整装置,用于调整点时钟的相位;以及控制装置,其用于:基于垂直同步信号和水平同步信号推定模拟视频信号的垂直分辨率;使时钟生成装置生成与每个预先注册的水平分辨率候选相对应的频率的点时钟;在使相位调整装置调整点时钟的相位的同时,计算数字视频信号的最大总差分值;从所有水平分辨率候选中将最大总差分值为最大的水平分辨率确定为模拟视频信号的水平分辨率。
Description
技术领域
本发明涉及能够显示具有多种类型的分辨率的视频信号的视频显示设备和视频显示方法。
背景技术
近年来,与宽显示器兼容的笔记本个人计算机和桌面个人计算机(下文中,每个都称为PC)越发普及,该宽显示器比常规的显示器在水平方向上更长。每个PC输出具有各种分辨率的信号,诸如对应于常规显示器的分辨率和对应于宽显示器的分辨率。
图1示出了当前代表性的PC支持的视频信号分辨率和长宽比的组合的示例。如图1所示,存在各种视频信号的分辨率,并且与垂直分辨率相对应的水平分辨率不限于一种分辨率。
例如,当从PC输出的视频信号被输入到投影仪,并且该投影仪系显示视频时,该投影仪必须确定输入视频信号的分辨率。视频信号包括垂直同步信号和水平同步信号。这使得投影仪能够通过基于垂直同步信号和水平同步信号检测垂直线的数目来确定垂直分辨率。然而,与每个垂直分辨率相对应的水平分辨率未必是一种分辨率。因此,难于准确地确定水平分辨率。
视频显示设备生成点时钟(dot clock)以对输入视频信号进行采样。通常,视频显示设备包括PLL(Phase Locked Loop:锁相环;相位同步)电路。通过改变PLL电路的分频比(frequency division ratio),可以将点时钟的频率调整至输入视频信号的水平同步信号的整数倍。
具有确定的输入视频信号的水平分辨率的视频显示设备可以基于与水平分辨率对应的频率的点时钟而对输入视频信号进行采样。相应地,视频显示设备可以正确地对视频信号进行采样。然而,当基于与错误的水平分辨率对应的频率的点时钟而对输入视频信号进行采样时,视频显示设备不能正确地对视频信号进行采样。
例如,专利文献1公开了用于基于输入视频信号确定水平分辨率的技术。在专利文献1中公开的视频信号处理设备中,所有视频信号的分辨率注册在信号信息表中。视频信号处理设备基于输入视频信号的垂直线的数目缩小输入视频信号的水平分辨率的范围。当没有通过与输入视频信号的水平分辨率对应的频率的点时钟执行A/D(模拟/数字)转换的采样时,即使输入的是相同的模拟视频信号,也会输出不同的数字视频信号。因此,视频信号处理设备对于每个缩小范围的水平分辨率,对通过基于与水平分辨率对应的频率的点时钟来采样而生成的数字数据,与通过基于在特定时间段之后的相同点时钟来采样而生成的数字数据之间的差分进行测量,并将其中差分最小的水平分辨率确定为输入视频信号的水平分辨率。
在视频显示设备中,当没有正确调整输入视频信号和点时钟的相位时,显示的图像中出现抖动或闪烁。专利文献2公开了一种用于调整点时钟的相位的技术。图2A是示出专利文献2中公开的视频信号和点时钟之间的相位关系的正确调整状态的解释性视图。图2B是示出专利文献2中公开的视频信号和点时钟之间的相位关系的位移状态的解释性视图。
在PPL电路中生成的点时钟中,抖动出现在时间轴上。图2A和2B中示出的点时钟的阴影部分指示由于点时钟的上升沿处的抖动的影响而形成的抖动宽度(下文中为抖动区域)。如图2A所示,当视频信号和点时钟在相位上彼此匹配时,在点时钟的上升沿处采样期间,无论上升沿位于抖动区域中的何处输出的值都是恒定的。另一方面,如图2B所示,当在视频信号和点时钟之间出现相移时,输出的值取决于上升沿位于抖动区域中的位置而改变。
例如,假定图2A和2B中示出的视频信号对于每个像素都是黑色与白色反转的,并且像素值在0和255之间交替。当视频信号和点时钟在相位上彼此匹配时,输出值在0和255之间交替。因此,相邻像素之间的像素值差分的绝对值总是255。另一方面,当在视频信号和点时钟之间出现相移时,输出值在0和255之间波动。因此,相邻像素之间的像素值差分的绝对值小于255。
基于此关系,专利文献2中公开的技术调整点时钟的相位,以使得通过将相邻像素之间的像素值差分转换为绝对值并累加该绝对值而获取的值最大。
相关技术文献
专利文献
专利文献1:日本专利特开No.2009-3240
专利文献2:日本专利No.418214
发明内容
本发明要解决的问题
然而,为了通过使用专利文献1中公开的技术确定输入视频信号的水平分辨率,视频信号处理设备的A/D转换器必须为每个缩小范围的水平分辨率输出具有多个帧的数字数据。因此,在专利文献1中公开的技术中,直到确定水平分辨率的时间较长。
专利文献2中公开的、用于调整点时钟的相位的技术,并没有确定输入视频信号的分辨率。
因此,本发明的示例性目标是提供一种视频显示设备,其在从外部输入未知分辨率的视频信号时快速确定视频信号的分辨率以正确地显示视频图像。
问题的解决方法
为了达到此目的,本发明的示例性方面提供了一种视频显示设备,包括:A/D转换装置,用于通过使用限定用于模拟视频信号的采样时序的点时钟对模拟视频信号进行采样,来将输入模拟视频信号转换成数字视频信号;时钟生成装置,用于基于模拟视频信号的水平同步信号生成预定频率的点时钟;相位调整装置,用于调整由时钟生成装置生成的点时钟的相位;以及控制装置,用于基于模拟视频信号的垂直同步信号和水平同步信号推定模拟视频信号的垂直分辨率;对于每个预先注册的水平分辨率候选,使时钟生成装置生成与每个水平分辨率相对应的频率的点时钟;在使相位调整装置调整点时钟的相位的同时,计算指示图像的预定范围内的水平方向上的相邻像素之间的像素值的绝对差分值的总和的最大总差分值,该图像基于基于点时钟而转换的数字视频信号;从所有水平分辨率候选中将最大总差分值为最大的水平分辨率确定为模拟视频信号的水平分辨率;并显示与所确定的水平分辨率和垂直分辨率相对应的视频图像。
为了达到此目的,本发明的示例性方面提供了一种在视频显示设备中的视频显示方法,包括:A/D转换装置,用于通过使用限定用于模拟视频信号的采样时序的点时钟对模拟视频信号进行采样,来将输入模拟视频信号转换成数字视频信号;时钟生成装置,用于基于模拟视频信号的水平同步信号生成预定频率的点时钟;相位调整装置,用于调整由时钟生成装置生成的点时钟的相位。控制装置基于模拟视频信号的垂直同步信号和水平同步信号推定模拟视频信号的垂直分辨率;对于每个预先注册的水平分辨率候选,使时钟生成装置生成与每个水平分辨率相对应的频率的点时钟;在使相位调整装置调整点时钟的相位的同时,计算指示图像的预定范围内的水平方向上的相邻像素之间的像素值的绝对差分值的总和的最大总差分值,该图像基于基于点时钟而转换的数字视频信号;从所有水平分辨率候选中将最大总差分值为最大的水平分辨率确定为模拟视频信号的水平分辨率;并显示与所确定的水平分辨率和垂直分辨率相对应的视频图像。
发明的技术效果
根据本发明,在视频显示设备中,当从外部输入未知分辨率的视频信号时,可以快速地确定视频信号的分辨率以正确地显示视频图像。
附图说明
图1示出当前代表性的PC支持的视频信号分辨率和长宽比的组合的示例的视图。
图2A是示出视频信号和点时钟之间的相位关系的正确调整状态的解释性视图。
图2B是示出视频信号和点时钟之间的相位关系的位移状态的解释性视图。
图3A是示出视频信号和点时钟之间的频率和相位的匹配状态的解释性视图。
图3B是示出视频信号和点时钟之间的频率和相位的不匹配状态的解释性视图。
图4是示出根据示例性实施例的视频显示设备的配置的框图。
图5是示出分辨率表的示例的视图。
图6是示出图4中示出的CPU 35确定输入模拟视频信号的水平分辨率的处理的流程图。
具体实施方式
接下来,参考附图详细描述本发明。
视频显示设备生成用于对输入视频信号进行采样的点时钟。视频显示设备包括PLL电路。通过改变PLL电路的分频比,点时钟的频率被调整至输入视频信号的水平同步信号的整数倍。
图3A是示出视频信号和点时钟之间频率和相位的匹配状态的解释性视图。图3B是示出视频信号和点时钟之间频率或相位的不匹配状态的解释性视图。对于图3A和图3B中示出的视频信号,每个像素是黑色与白色反转的。黑色像素值为0,而白色像素值为255。
视频显示设备在点时钟的上升沿处对视频信号进行采样。如图3A所示,当视频信号和点时钟在频率和相位上彼此匹配时,视频显示设备可以在正确的时序对黑色像素和白色像素进行采样。另一方面,如图3B所示,当视频信号和点时钟在频率或相位上彼此不匹配时,视频显示设备在出现黑色像素和白色像素之间的值变化的时间期间执行采样,并因此存在没有对峰值采样的时段。
像素值在0和255之间交替。因此,当视频信号和点时钟在频率和相位上彼此匹配时,相邻像素之间的像素值中的差分的绝对值(下文中称为差分值)总是255。另一方面,当视频信号和点时钟在频率或相位上彼此不匹配时,在出现黑色像素和白色像素之间的值变化的时间期间执行采样,并因此存在其中差分值小于255的时段。
在图3A示出的示例中,视频信号在7个点被采样,并且差分值的总和(下文中称为总差分值)为1785。另一方面,在图3B示出的示例中,虽然视频信号在9个点被采样,但是总差分值为1425。在图3B示出的示例中,采样次数的数目大于图3A中示出的示例中的数目。然而,由于存在其中没有对视频信号的峰值采样的时段,所以总差分值小。
因此,当视频信号和点时钟在频率和相位上彼此匹配时,与采样次数的数目无关,具有对于每个像素都是黑色与白色反转的视频信号的差分值都变为最大。这不限于具有对于每个像素都是黑色与白色反转的视频信号。例如,除了水平方向上的像素值全部相等的情况,如仅有白色或黑色的视频信号的情况,以及除了水平方向上的像素值单调增加或减少的情况,如视频信号从黑色变化至白色或从白色变化至黑色的情况之外,当视频信号和点时钟在频率和相位上彼此匹配时,视频信号的差分值变为最大。
因此,根据实施例,在视频显示设备中事先注册输入模拟视频信号的水平分辨率候选。视频显示设备生成对应于每个水平分辨率候选的频率的点时钟,并计算基于每个点时钟生成的数字视频信号的最大总差分值。视频显示设备为所有的水平分辨率候选计算最大总差分值,并将最大总差分值为最大的水平分辨率确定为输入模拟视频信号的水平分辨率。
已经确定了输入模拟视频信号的水平分辨率的视频显示设备通过使用最大总差分值为最大的点时钟来对该输入视频信号进行采样以将输入模拟视频信号转换为数字视频信号。视频显示设备随后通过使用数字视频信号执行诸如显示视频图像的处理。
根据实施例的视频显示设备基于输入视频信号的帧中的像素之间的差分确定该输入视频信号的水平分辨率,从而缩短确定水平分辨率的时间。
图4示出根据实施例的视频显示设备的配置的框图。
如图4所示,根据实施例的视频显示设备包括A/D转换单元10、时钟调整单元20、控制单元30、视频处理单元40、视频显示单元50、和帧存储器60。
A/D转换单元10从诸如PC的外部设备接收模拟视频信号,并从时钟调整单元20接收点时钟。A/D转换单元10基于从时钟调整单元20输入的点时钟对模拟视频信号进行采样以将其转换为数字视频信号。
时钟调整单元20根据输入模拟视频信号的水平同步信号生成点时钟以将该点时钟输出到A/D转换单元10。时钟调整单元20包括时钟生成单元21和相位调整单元22。
时钟生成单元21是包括在众所周知的视频显示设备中的PLL电路。时钟生成单元21接收输入模拟视频信号的水平同步信号。时钟生成单元21倍增输入水平同步信号以生成点时钟。时钟生成单元21包括分割输入水平同步信号的频率的分频器。可以通过改变点时钟的分频比来调整该点时钟的频率。
相位调整单元22从时钟生成单元21接收点时钟。相位调整单元22调整输入点时钟的相位,并将经调整相位的点时钟输出到A/D转换单元10。相位调整单元22包括延迟电路,该延迟电路将输入信号延迟固定的时间以将其输出。相位调整单元22可以通过改变延迟时间来调整点时钟的相位。例如可以通过预定角度逐渐地位移点时钟的相位。
控制单元30包括同步检测单元31、视频检测单元32、差分检测单元33、设定储存存储器34、和CPU(中央处理器)35。
同步检测单元31接收数模模拟视频信号的水平同步信号和垂直同步信号。同步检测单元31根据水平同步信号和垂直同步信号检测输入模拟视频信号的水平同步频率和垂直同步频率。同步检测单元31随后将已经检测到的水平同步信号和垂直同步信号通知给CPU 35。
视频检测单元32从A/D转换单元10接收数字视频信号、输入模拟视频信号的水平同步信号和垂直同步信号、以及来自时钟调整单元20的点时钟。视频检测单元32通过分析数字视频信号的存在确定有效像素的范围(下文中称为有效区域),并检测数字视频信号的水平方向上的视频开始位置、垂直方向上的视频开始位置、水平分辨率、和垂直分辨率。视频检测单元32将已经检测到的数字视频信号的水平方向上的视频开始位置、垂直方向上的视频开始位置、水平分辨率、和垂直分辨率通知给CPU 35。
差分检测单元33从A/D转换单元10接收数字视频信号、以及输入模拟视频信号的水平同步信号和垂直同步信号。在差分检测单元33中,从CPU 35设定图像范围以计算数字视频信号的总差分值。差分检测单元33在基于输入数字视频信号的图像数据中对于从CPU 35设定的图像范围计算总差分值。差分检测单元33随后将计算的总差分值通知给CPU 35。
设定储存存储器34存储分辨率表,该分辨率表示出对于每个垂直分辨率的输入模拟视频信号的水平分辨率候选。图5示出水平分辨率表的示例。如图5中所示,分辨率表示出视频信号所带有的、由视频显示设备对于每个垂直分辨率支持的水平分辨率。该分辨率表事先设定在设定储存存储器34。
CPU 35从同步检测单元31接收输入模拟视频信号的水平同步频率和垂直同步频率,并基于已经接收到的水平同步频率和垂直同步频率来推定输入模拟视频信号的垂直分辨率。
CPU 35从存储在设定储存存储器34中的分辨率表提取水平分辨率候选,并计算分频比来将其设定到时钟生成单元21,该分频比用于倍增水平同步信号以生成与每个水平分辨率相对应的频率的点时钟。CPU 35设定延迟时间以在相位调整单元22中调整点时钟的相位。
CPU 35从视频检测单元32获取数字视频信号的水平方向上的视频开始位置、垂直方向上的视频开始位置、水平分辨率、和垂直分辨率,并基于所获取的信息计算数字视频信号的有效区域。CPU 35在数字视频信号的有效区域中确定用于计算总差分值的图像范围,来将其设定在差分检测单元33中。CPU 35从差分检测单元33获取数字视频信号的总差分值,并基于所获取的总差分值确定输入模拟视频信号的水平分辨率。
CPU 35在视频处理单元40中设定输入模拟视频信号的垂直分辨率和水平分辨率。
视频处理单元40从A/D转换单元10接收数字视频信号,并将输入数字视频信号存储在帧存储器60中。在视频处理单元40中,从CPU35设定输入模拟视频信号的垂直分辨率和水平分辨率。在必要的时候,视频处理单元40将输入数字视频信号的分辨率转换成根据视频显示单元50的显示分辨率的分辨率,并将转换的信号输出到视频显示单元50。
视频显示单元50显示从视频处理单元40输出的视频信号。
帧存储器60存储数字视频信号。
接下来,描述了图4中示出的CPU 35用于确定输入模拟视频信号的水平分辨率的处理。
图6是示出图4中示出的CPU 35用于确定输入模拟视频信号的水平分辨率的处理的流程图。
当输入模拟视频信号时,CPU 35首先从同步检测单元31接收输入模拟视频信号的水平同步频率和垂直同步频率(步骤S1)。在从同步检测单元31接收输入模拟视频信号的水平同步频率和垂直同步频率之后,CPU 35基于已接收的水平同步频率和垂直同步频率推定输入模拟视频信号的垂直分辨率(步骤S2)。在推定垂直分辨率后,CPU 35从存储在设定储存存储器34中的分辨率表提取与所计算的垂直分辨率相对应的水平分辨率候选(步骤S3)。
随后,CPU 35读取从存储在设定储存存储器34从的分辨率表所提取的水平分辨率候选中的一个(步骤S4)。在读取水平分辨率候选中的一个之后,CPU 35设定分频比以在时钟生成单元21中生成对应于该水平分辨率的频率的点时钟(步骤S5)。所设定的分频比取根据水平分辨率候选而假设的值。CPU 35随后设定延迟时间以在相位调整单元22中调整点时钟的相位(步骤S6)。
在设定分频比和点时钟的延迟时间之后,CPU 35从视频检测单元32获取通过与所设定的分频比和设定的延迟时间相对应的点时钟而采样的数字视频信号的水平方向上的视频开始位置、垂直方向上的视频开始位置、水平分辨率、和垂直分辨率(步骤S7)。在获取数字视频信号的水平方向上的视频开始位置、垂直方向上的视频开始位置、水平分辨率、和垂直分辨率之后,CPU 35基于所获取的信息计算数字视频信号的有效区域(步骤S8)。在计算数字视频信号的有效区域之后,CPU 35在数字视频信号的有效区域中确定用于计算总差分值的图像范围,来将其设定在差分检测单元33中(步骤S9)。
用于计算总差分值的图像范围事先设定在视频显示设备中。用于计算总差分值的图像范围例如是数字视频信号的一个完整帧。
在差分检测单元33中设定用于计算总差分值的图像范围之后,CPU 35从差分检测电路33获取所设定的图像范围的总差分值(步骤S10)。
CPU 35对于与作为候选提取的预定水平分辨率相对应的点时钟获取数字视频信号的总差分值,同时在该点时钟范围内改变在相位调整单元22中设定的延迟时间。因此,CPU 35确定对于在对应于当前水平分辨率候选的频率的点时钟的范围内的每个延迟时间是否已经获取了总差分值(步骤S11)。
当没有对于在对应于当前水平分辨率候选的频率的点时钟的范围内的每个延迟时间获取总差分值,CPU 35返回至步骤S6来重复用于在相位调整单元22中设定新的延迟时间以获取总差分值的处理。另一方面,当对于在对应于当前水平分辨率候选的频率的点时钟的范围内的每个延迟时间已经获取了总差分值时,CPU 35计算所获取的总差分值的最大值。CPU 35存储总差分值的最大值,以及在总差分值为最大时的延迟时间(步骤S12)。
在对于当前水平分辨率候选计算了总差分值的最大值之后,CPU35确定是否已对于所有提取的水平分辨率候选计算了最大总差分值(步骤S13)。
当没有对于所有提取的水平分辨率候选计算最大总差分值时,CPU 35返回至步骤S4以重复用于在所提取的水平分辨率候选中对于最大总差分值尚待计算的水平分辨率获取总分辨率的处理。另一方面,当已经为所有提取的水平分辨率候选计算最大总差分值时,CPU 35将所计算的最大总差分值为最大的水平分辨率确定为输入模拟视频信号的水平分辨率(步骤S14)。
在确定输入模拟视频信号的水平分辨率之后,为了使得时钟调整单元20生成最大总差分值此后为最大的点时钟,CPU 35设定分频比和延迟时间以在时钟调整单元20中生成点时钟(步骤S15)。
CPU 35在视频处理单元40中设定在步骤S2中推定的垂直分辨率和在步骤S14中确定的水平分辨率。在必要时,视频处理单元40将输入模拟视频信号的分辨率转换成根据视频显示单元50的显示分辨率的分辨率,并将经转换的信号输出到视频显示单元50。
例如,当在步骤S2中计算的垂直分辨率为768时,从图5中示出的分辨率表中提取4个分辨率候选1024、1360、1224和1280。在这样的情况下,CPU 35为该4个分辨率候选1024、1360、1224和1280执行从步骤S4到步骤S13的处理。
CPU 35首先在将与水平分辨率候选1024相对应的频率的点时钟的相位位移的同时,计算基于每个点时钟生成的数字视频信号的总差分值。随后,CPU 35为与水平分辨率候选1360、1224和1280相对应的频率的点时钟计算最大总差分值。CPU 35将所计算的最大总差分值为最大的水平分辨率确定为输入模拟视频信号的水平分辨率。
实施例针对这样的示例,其中为每个垂直分辨率示出输入模拟视频信号的水平分辨率候选。但是,本发明不限于这样的情况。可以采用任何分辨率表,只要可以提取水平分辨率候选。例如,可以采用仅示出水平分辨率的分辨率表。在此情况下,视频显示设备提取在分辨率表中示出的所有水平分辨率候选。
例如,可以采用示出每个垂直分辨率的输入模拟信号的长宽比候选的分辨率表。在此情况下,CPU 35从分辨率表提取与垂直分辨率相对应的长宽比候选,并根据每个长宽比和垂直分辨率计算水平分辨率候选。
如上所述,根据实施例,视频显示设备基于输入模拟视频信号的垂直同步信号和水平同步信号推定垂直分辨率。在视频显示设备中,事先注册输入模拟视频信号的水平分辨率候选。视频显示设备生成与每个水平分辨率候选相对应的频率的点时钟,并在调整点时钟的相位的同时计算基于每个点时钟生成的数字视频信号的最大总差分值。视频显示设备对于所有的水平分辨率候选计算最大总差分值,并将最大总差分值为最大的水平分辨率确定为输入模拟视频信号的水平分辨率。
视频显示设备基于输入模拟视频信号的帧中的像素之间的差分确定视频信号的水平分辨率。这使得视频显示设备能够在从外界输入未知分辨率的视频信号时快速地确定视频信号的分辨率以正确地显示视频图像。
根据实施例的视频显示设备基于基于输入模拟视频信号的垂直同步信号和水平同步信号计算的垂直分辨率缩小了水平分辨率候选的范围。因此,视频显示设备可以缩短用于确定水平分辨率的处理。
根据实施例的实现显示设备可以通过计算数字视频信号中一个帧的总差分值来确定输入模拟视频信号的水平分辨率。因此,视频显示设备可以快速地确定输入模拟视频信号的水平分辨率。
已经描述了本发明的实施例。然而,本发明不限于该实施例。可以在本发明的范围内对本发明的配置和具体内容作出本领域技术人员可以理解的各种变化。
附图标记说明
10:A/D转换单元
20:时钟调整单元
21:时钟生成单元
22:相位调整单元
30:控制单元
31:同步检测单元
32:视频检测单元
33:差分检测单元
34:设定储存存储器
35:CPU
40:视频处理单元
50:视频显示单元
60:帧存储器
Claims (6)
1.一种视频显示设备,包括:
A/D转换装置,所述A/D转换装置用于通过使用限定用于模拟视频信号的采样时序的点时钟对所述模拟视频信号进行采样,来将输入模拟视频信号转换成数字视频信号;
时钟生成装置,所述时钟生成装置用于基于所述模拟视频信号的水平同步信号生成预定频率的点时钟;
相位调整装置,所述相位调整装置用于调整由所述时钟生成装置生成的所述点时钟的相位;以及
控制装置,所述控制装置用于:基于所述模拟视频信号的垂直同步信号和所述水平同步信号,推定所述模拟视频信号的垂直分辨率;对于每个预先注册的水平分辨率候选,使所述时钟生成装置生成与每个水平分辨率相对应的频率的所述点时钟;在使所述相位调整装置调整所述点时钟的相位的同时,计算指示图像的预定范围内的水平方向上的相邻像素之间的像素值的绝对差分值的总和的最大总差分值,该图像基于基于所述点时钟而转换的数字视频信号;从所有所述水平分辨率候选中将所述最大总差分值为最大的水平分辨率确定为所述模拟视频信号的水平分辨率;并显示与所确定的水平分辨率和所述垂直分辨率相对应的视频图像。
2.根据权利要求1所述的视频显示设备,其中所述控制装置基于所述垂直同步信号和所述水平同步信号推定所述模拟视频信号的垂直分辨率,并基于所述垂直分辨率缩小所述模拟视频信号的所述水平分辨率候选的范围。
3.根据权利要求1或2所述的视频显示设备,其中所述预定范围是基于所述数字视频信号的所述图像的一帧。
4.一种视频显示设备中的视频显示方法,包括:A/D转换装置,所述A/D转换装置用于通过使用限定用于模拟视频信号的采样时序的点时钟对所述模拟视频信号进行采样,来将输入模拟视频信号转换成数字视频信号;时钟生成装置,所述时钟生成装置用于基于所述模拟视频信号的水平同步信号生成预定频率的点时钟;以及相位调整装置,所述相位调整装置用于调整由所述时钟生成装置生成的所述点时钟的相位,
该方法包括,通过控制装置:
基于所述模拟视频信号的垂直同步信号和所述水平同步信号推定所述模拟视频信号的垂直分辨率;
对于每个预先注册的水平分辨率候选,使所述时钟生成装置生成与每个水平分辨率相对应的频率的所述点时钟;
在使所述相位调整装置调整所述点时钟的相位的同时,计算指示图像的预定范围内的水平方向上的相邻像素之间的像素值的绝对差分值的总和的最大总差分值,该图像基于基于所述点时钟而转换的数字视频信号;
从所有所述水平分辨率候选中将所述最大总差分值为最大的水平分辨率确定为所述模拟视频信号的水平分辨率;并且
显示与所确定的水平分辨率和所述垂直分辨率相对应的视频图像。
5.根据权利要求4述的视频显示方法,其中所述控制装置基于所述垂直同步信号和所述水平同步信号推定所述模拟视频信号的垂直分辨率,并基于所述垂直分辨率缩小所述模拟视频信号的所述水平分辨率候选的范围。
6.根据权利要求4或5所述的视频显示方法,其中所述预定范围是基于所述数字视频信号的所述图像的一帧。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2009/067011 WO2011039852A1 (ja) | 2009-09-30 | 2009-09-30 | 映像表示装置および映像表示方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102549642A true CN102549642A (zh) | 2012-07-04 |
Family
ID=43825708
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200980161728.XA Pending CN102549642A (zh) | 2009-09-30 | 2009-09-30 | 视频显示设备和视频显示方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8502919B2 (zh) |
JP (1) | JPWO2011039852A1 (zh) |
CN (1) | CN102549642A (zh) |
WO (1) | WO2011039852A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104202551A (zh) * | 2014-08-26 | 2014-12-10 | 中安消技术有限公司 | 一种视频数据采集方法及装置 |
CN104796676A (zh) * | 2014-01-16 | 2015-07-22 | 佳能株式会社 | 显示设备和确定格式的方法 |
CN105007436A (zh) * | 2014-04-22 | 2015-10-28 | 纬创资通股份有限公司 | 显示装置及其图像显示方法 |
CN107241529A (zh) * | 2017-07-13 | 2017-10-10 | 上海帆声图像科技有限公司 | 一种ttl视频输出系统及其方法 |
CN112702553A (zh) * | 2019-10-23 | 2021-04-23 | 青岛海尔多媒体有限公司 | 显示系统及其数据传输方法、数据传输装置 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9247231B2 (en) | 2011-08-29 | 2016-01-26 | Nec Display Solutions, Ltd. | 3D image signal processing apparatus |
JP6034703B2 (ja) * | 2013-01-21 | 2016-11-30 | サターン ライセンシング エルエルシーSaturn Licensing LLC | 変換回路、画像処理装置および変換方法 |
WO2016063408A1 (ja) * | 2014-10-24 | 2016-04-28 | Necディスプレイソリューションズ株式会社 | 表示制御装置およびその制御方法 |
KR101573916B1 (ko) * | 2014-12-16 | 2015-12-02 | (주)넥스트칩 | 영상 수신 방법 및 장치 |
CN109348276B (zh) * | 2018-11-08 | 2019-12-17 | 北京微播视界科技有限公司 | 视频画面调整方法、装置、计算机设备和存储介质 |
JP6992769B2 (ja) * | 2019-01-17 | 2022-01-13 | セイコーエプソン株式会社 | 表示装置の制御方法、表示装置および表示システム |
CN111954070A (zh) * | 2020-07-16 | 2020-11-17 | 深圳市洲明科技股份有限公司 | 一种基于fpga的视频分辨率转换方法及终端 |
CN112954432B (zh) * | 2021-01-28 | 2022-08-16 | 宏晶微电子科技股份有限公司 | 视频数据处理方法、装置、系统及可读存储介质 |
CN116052578B (zh) * | 2023-03-31 | 2023-08-04 | 深圳曦华科技有限公司 | 一种显示芯片系统中码片输入输出同步控制方法及装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000122594A (ja) | 1998-10-15 | 2000-04-28 | Matsushita Electric Ind Co Ltd | 画像表示方法と画像表示装置 |
JP2000276092A (ja) * | 1999-03-23 | 2000-10-06 | Matsushita Electric Ind Co Ltd | ドットクロック再生装置 |
JP4154820B2 (ja) * | 1999-12-09 | 2008-09-24 | 三菱電機株式会社 | 画像表示装置のドットクロック調整方法およびドットクロック調整装置 |
JP3652583B2 (ja) | 2000-06-06 | 2005-05-25 | パイオニアプラズマディスプレイ株式会社 | アスペクト比変換用サンプリングクロック発生回路及び方法 |
JP2007086614A (ja) | 2005-09-26 | 2007-04-05 | Sony Corp | 画像表示装置および方法、プログラム並びに記録媒体 |
JP4612536B2 (ja) * | 2005-12-14 | 2011-01-12 | Necディスプレイソリューションズ株式会社 | 映像機器および映像処理方法 |
JP4182124B2 (ja) | 2006-06-30 | 2008-11-19 | Necディスプレイソリューションズ株式会社 | 画像表示装置、ドットクロック位相調整回路及びクロック位相調整方法 |
JP4363464B2 (ja) | 2007-06-22 | 2009-11-11 | ソニー株式会社 | 映像信号処理装置および映像信号処理方法 |
-
2009
- 2009-09-30 WO PCT/JP2009/067011 patent/WO2011039852A1/ja active Application Filing
- 2009-09-30 US US13/498,896 patent/US8502919B2/en active Active
- 2009-09-30 JP JP2011533991A patent/JPWO2011039852A1/ja active Pending
- 2009-09-30 CN CN200980161728.XA patent/CN102549642A/zh active Pending
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104796676A (zh) * | 2014-01-16 | 2015-07-22 | 佳能株式会社 | 显示设备和确定格式的方法 |
US9560306B2 (en) | 2014-01-16 | 2017-01-31 | Canon Kabushiki Kaisha | Display apparatus for determining a format of an analog video signal |
CN105007436A (zh) * | 2014-04-22 | 2015-10-28 | 纬创资通股份有限公司 | 显示装置及其图像显示方法 |
CN104202551A (zh) * | 2014-08-26 | 2014-12-10 | 中安消技术有限公司 | 一种视频数据采集方法及装置 |
CN107241529A (zh) * | 2017-07-13 | 2017-10-10 | 上海帆声图像科技有限公司 | 一种ttl视频输出系统及其方法 |
CN107241529B (zh) * | 2017-07-13 | 2020-04-07 | 上海帆声图像科技有限公司 | 一种ttl视频输出系统及其方法 |
CN112702553A (zh) * | 2019-10-23 | 2021-04-23 | 青岛海尔多媒体有限公司 | 显示系统及其数据传输方法、数据传输装置 |
Also Published As
Publication number | Publication date |
---|---|
JPWO2011039852A1 (ja) | 2013-02-21 |
US8502919B2 (en) | 2013-08-06 |
US20120188448A1 (en) | 2012-07-26 |
WO2011039852A1 (ja) | 2011-04-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102549642A (zh) | 视频显示设备和视频显示方法 | |
CN104754272B (zh) | 一种vga全分辨率锁定显示系统及方法 | |
US20050052440A1 (en) | Apparatus for and method of processing display signal | |
TW201815100A (zh) | 眼圖測量裝置及其時脈資料恢復系統與方法 | |
JP4154820B2 (ja) | 画像表示装置のドットクロック調整方法およびドットクロック調整装置 | |
CN110798682B (zh) | 一种延时测试系统 | |
US6449017B1 (en) | RGB self-alignment and intelligent clock recovery | |
JP4017335B2 (ja) | 映像信号の有効期間検出回路 | |
US8878993B2 (en) | Image data processing apparatus | |
CN111277725B (zh) | 视讯自动侦测相位同步系统及方法 | |
KR100705835B1 (ko) | 해상도 판단 장치 및 해상도 판단 방법 | |
TW436755B (en) | Automatic picture display position adjusting circuit and picture display apparatus using the same | |
KR100741764B1 (ko) | 디지털 티브이의 프레임 레이트 검출 장치 및 그 방법 | |
KR100299591B1 (ko) | 영상 크기를 자동으로 조정할 수 있는 평판디스플레이 장치 및 그의 조정방법 | |
JP2713063B2 (ja) | デジタル画像生成装置 | |
CN101631208B (zh) | 显示装置及其相位检测方法 | |
JP4646637B2 (ja) | ゲンロック装置 | |
JP2009100315A (ja) | 映像信号処理システム及び表示方法 | |
JP2001215937A (ja) | 映像信号処理装置 | |
JP2636951B2 (ja) | 画像処理装置の動画領域判定装置 | |
JP2021083052A (ja) | 制御装置、表示装置の制御方法、プログラムおよび記憶媒体 | |
JPH11119723A (ja) | 画像表示装置 | |
JP5363056B2 (ja) | 同期信号検出回路および半導体集積回路 | |
JPH05323929A (ja) | 表示装置 | |
JP2003058136A (ja) | 画像フォーマット変換前処理装置及び画像表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20120704 |