[go: up one dir, main page]

CN102457270B - 低增益压控振荡器的控制方法 - Google Patents

低增益压控振荡器的控制方法 Download PDF

Info

Publication number
CN102457270B
CN102457270B CN 201010527221 CN201010527221A CN102457270B CN 102457270 B CN102457270 B CN 102457270B CN 201010527221 CN201010527221 CN 201010527221 CN 201010527221 A CN201010527221 A CN 201010527221A CN 102457270 B CN102457270 B CN 102457270B
Authority
CN
China
Prior art keywords
voltage
oscillator
boundaries
control
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201010527221
Other languages
English (en)
Other versions
CN102457270A (zh
Inventor
林国凯
赵淳安
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ali Corp
Original Assignee
Ali Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ali Corp filed Critical Ali Corp
Priority to CN 201010527221 priority Critical patent/CN102457270B/zh
Publication of CN102457270A publication Critical patent/CN102457270A/zh
Application granted granted Critical
Publication of CN102457270B publication Critical patent/CN102457270B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种低增益压控振荡器的控制方法,包含设定一振荡器的控制位为一预设位及一振荡器控制电压为一预定值;比较振荡器控制电压是否超出第一组电压边界的范围;超出则将振荡器预设的控制位调整一阶层,再重复比较该振荡器控制电压是否超出该第一组电压边界的范围;否则,将该第一组电压边界改变为一第二组电压边界;比较该振荡器控制电压是否超出该第二组电压边界的范围;如果该振荡器控制电压超出该第二组电压边界的范围,将该振荡器所在的控制位调整一阶层,再重复比较该振荡器控制电压是否超出该第二组电压边界的范围;否则,第二组电压边界调回该第一组电压边界,并将振荡器控制电压输出;第一组电压边界范围大于该第二组电压边界。

Description

低增益压控振荡器的控制方法
技术领域
本发明系有关于一种锁相回路及其控制方法,尤指一种低增益压控振荡器的控制方法。
背景技术
请参照图1A,图1A系为现有技术说明低增益压控振荡器从开机至锁住时钟的过程之示意图。如图1A所示,当振荡器的控制位Bit_vco为零时,振荡器控制电压VCTR从圆圈0的位置慢慢升至大于电压边界的上限VH的圆圈1的位置。因此,振荡器的控制位Bit_vco跳至一,然后振荡器控制电压VCTR再从圆圈2的位置慢慢升至大于电压边界的上限VH的圆圈3的位置。直到振荡器的控制位Bit_vco等于二时,振荡器控制电压VCTR升至圆圈5的位置。此时,振荡器的振荡时钟刚好等于欲锁住的振荡时钟FLOCK,且振荡器控制电压VCTR亦落至电压边界之内。之后,振荡器的控制位Bit_vco的值不再变动。
请参照图1B,图1B系为说明低增益压控振荡器锁住时钟稳定后,振荡器控制电压VCTR重新回到不稳定状态之示意图。如图1B所示,当系统锁住振荡器的振荡时钟时,振荡器控制电压VCTR落在圆圈5的位置,其中圆圈5很靠近电压边界的上限VH。而振荡器控制电压VCTR有可能因为温度或是锁相回路内部的噪声,移动至圆圈5’。因为圆圈5’所对应的振荡器控制电压VCTR系大于电压边界的上限VH,因此,振荡器的控制位Bit_vco加一(亦即Bit_vco=3),振荡器控制电压VCTR最终停留在圆圈6、7的位置。但当锁相回路稳定时,振荡器的振荡时钟所对应的振荡器的控制位Bit_vco忽然间改变时,锁相回路需重新锁定,系统将无法正常运作。
发明内容
本发明的另一实施例提供一种低增益压控振荡器的控制方法。该方法包含设定一振荡器的控制位为一预设位及一振荡器控制电压为一预定值;比较该振荡器控制电压是否超出一第一组电压边界的范围;如果该振荡器控制电压超出该第一组电压边界的范围,将该振荡器预设的控制位调整一阶层,再重复进行上一步骤比较该振荡器控制电压是否超出该第一组电压边界的范围;如果该振荡器控制电压未超出该第一组电压边界的范围,将该第一组电压边界改变为一第二组电压边界;比较该振荡器控制电压是否超出该第二组电压边界的范围;如果该振荡器控制电压超出该第二组电压边界的范围,将该振荡器所在的控制位调整一阶层,再重复进行上一步骤比较该振荡器控制电压是否超出该第二组电压边界的范围;及如果该振荡器控制电压未超出该第二组电压边界的范围,将该第二组电压边界调回该第一组电压边界,并将该振荡器控制电压输出;其中该第一组电压边界范围大于该第二组电压边界。
本发明所提供的具有低增益压控振荡器的锁相回路及低增益压控振荡器的控制方法,系利用至少二组电压边界,使得根据第一组电压边界和振荡器欲锁住的振荡时钟所决定的振荡器控制电压,可再被第二组电压边界和振荡器欲锁住的振荡时钟调整,因而远离第一组电压边界。而振荡器控制电压被第二组电压边界和振荡器欲锁住的振荡时钟调整过后,可选择性地将第二组电压边界放宽为第一组电压边界。如此,将使得锁相回路更加稳定,较不受温度或是锁相回路内部的噪声所影响。
附图说明
图1A为现有技术说明低增益压控振荡器从开机至锁住时钟的过程的示意图;
图1B为说明低增益压控振荡器锁住时钟稳定后,振荡器控制电压重新回到不稳定状态的示意图;
图2为本发明的一实施例说明具有低增益压控振荡器的锁相回路的示意图;
图3A说明低增益压控电路根据第一组电压边界锁住振荡器的振荡时钟的示意图;
图3B说明低增益压控电路根据第二组电压边界锁住振荡器的振荡时钟的示意图;
图4A和图4B为二种实现低增益压控电路的电路架构的示意图;
图5为本发明的一实施例说明具有低增益压控振荡器的锁相回路的示意图;
图6为本发明的一实施例说明具有低增益压控振荡器的锁相回路的示意图;
图7为本发明的一实施例说明具有低增益压控振荡器的锁相回路的示意图;
图8A和图8B本发明的另一实施例说明低增益压控振荡器的控制方法的流程图;
图9A根据图8A和图8B的方法说明低增益压控电路根据第一组电压边界和第二组电压边界,调整控制位,以锁住振荡器的振荡时钟的示意图;
图9B在时间轴上说明图9A的示意图;
图10A和图10B本发明的另一实施例说明低增益压控振荡器的控制方法的流程图;
图11A根据图10A和图10B的方法说明低增益压控电路根据第一组电压边界和第二组电压边界,调整控制位,以锁住振荡器的振荡时钟的示意图;
图11B在时间轴上说明图11A的示意图;
图12A和图12B本发明的另一实施例说明低增益压控振荡器的控制方法的流程图;
图13A根据图12A和图12B的方法说明低增益压控电路根据第一组电压边界和第二组电压边界,调整控制位,以锁住振荡器的振荡时钟的示意图;
图13B在时间轴上说明图13A的示意图;
图14A和图14B本发明的另一实施例说明低增益压控振荡器的控制方法的流程图;
图15A根据图14A和图14B的方法说明低增益压控电路根据第一组电压边界和第二组电压边界,调整控制位,以锁住振荡器的振荡时钟的示意图;
图15B在时间轴上说明图15A的示意图。
主要元件符号说明:
200、500、600、700    锁相回路
202   相位/频率检测器
204   电荷泵
206   低通滤波器
208   振荡器
614、714    第二除频器
210、510、710    低增益压控电路
212   第一除频器
2102  比较器
2104  控制器
5106、7106    延迟电路
21022 电压边界上限比较器
21024 电压边界下限比较器
ICLK  输入时钟
CLK、FLOCK    振荡时钟
CR    比较结果
CREF  参考时钟
DCLK  除频振荡时钟
DP    检测脉冲
ADV   累加的检测电压
VCTR  振荡器控制电压
Vm    预定值
VH    上限
VH1   第一组电压边界的上限
VH2   第二组电压边界的上限
VH3   第三电压边界的上限
VHn   第n电压边界的上限
VL    下限
VL1   第一组电压边界的下限
VL2   第二组电压边界的下限
VL3   第三电压边界的下限
VLn   第n电压边界的下限
Bit_vco    控制位
800-828、1000-1028、1200-1228、1400-1428    步骤
具体实施方式
请参照图2,图2系为本发明的一实施例说明具有低增益压控振荡器的锁相回路200的示意图。锁相回路200包含一相位/频率检测器202、一电荷泵204、一低通滤波器206、一振荡器208、一低增益压控电路210及一第一除频器212。相位/频率检测器202系用以根据一参考时钟CREF与一除频振荡时钟DCLK的相位/频率差,产生一检测脉冲DP,其中检测脉冲DP和相位/频率差呈线性比例。电荷泵204系耦接于相位/频率检测器202,用以根据检测脉冲DP,产生一检测电压ADV;低通滤波器206系耦接于电荷泵204,用以根据检测电压ADV,产生一振荡器控制电压VCTR;振荡器208系耦接于低通滤波器206,用以根据振荡器控制电压VCTR,产生一振荡时钟CLK;低增益压控电路210系耦接于低通滤波器206和振荡器208,用以根据至少二组电压边界(VL1-VH1,VL2-VH2)调控振荡器208的振荡时钟;及第一除频器212系耦接于振荡器208和相位/频率检测器202,用以对振荡器208的振荡时钟CLK除频,以产生除频振荡时钟DCLK并传送至相位/频率检测器202。
请参照图2及图3A,图3A系说明低增益压控电路210根据第一组电压边界VH1-VL1锁住振荡器208的振荡时钟之示意图。如图2所示,低增益压控电路210包含一比较器2102和一控制器2104,比较器2102系耦接于低通滤波器206。如图3A所示,比较器2102先以第一组电压边界VH1-VL1和振荡器控制电压VCTR的预定值Vm做比较,此时振荡器208的控制位Bit_vco等于0。但本发明并不受限于振荡器208从低频开始起振,振荡器208亦可从高频开始起振,再藉由调整振荡器的控制位Bit_vco锁住振荡器208的振荡频率。振荡器控制电压VCTR沿着Bit_vco等于0的低增益曲线逐步增加振荡器208的振荡频率,直到振荡器控制电压VCTR大于第一组电压边界的上限VH1(图3A的圆圈1)时,比较器2102产生一比较结果CR。控制器2104系耦接于比较器2102,用以根据比较结果CR,改变振荡器208的控制位Bit_vco,因此,此时振荡器的控制位Bit_vco等于1。振荡器208则根据控制位Bit_vco,调整振荡器的振荡时钟。然后振荡器控制电压VCTR沿着Bit_vco等于1的低增益曲线逐步增加振荡器208的振荡频率,直到振荡器控制电压VCTR大于第一组电压边界的上限VH1(图3A的圆圈2)时,比较器2102再产生比较结果CR。如此,重复上述过程,直到振荡器208的振荡频率被锁住,而振荡器控制电压VCTR落在第一组电压边界VH1-VL1范围之内(图3A的圆圈3)。
如图3A所示,振荡器控制电压VCTR(圆圈3)虽落在第一组电压边界VH1-VL1范围之内,但离第一组电压边界的上限VH1很近。而振荡器控制电压VCTR有可能因为温度或是锁相回路内部的噪声,移动至第一组电压边界VH1-VL1范围之外。当锁相回路200稳定时,振荡器208的振荡时钟所对应的控制位Bit_vco忽然间改变时,锁相回路200需重新锁定,会造成系统无法正常运作。
所以振荡器208的振荡频率被锁住后经过一延迟时间,比较器2102会以较窄的第二组电压边界VH2-VL2和振荡器控制电压VCTR做比较,但本发明亦可不需经过延迟时间,比较器2102再以较窄的第二组电压边界VH2-VL2和振荡器控制电压VCTR做比较。请参照图3B,图3B系说明低增益压控电路210根据第二组电压边界VH2-VL2锁住振荡器208的振荡时钟之示意图。因此,如图3B所示,振荡器控制电压VCTR最后会落在圆圈4的位置,圆圈4的位置和圆圈3的位置比起来距离第一组电压边界VH1-VL1较远。但本发明并不受限于只有二组电压边界VH1-VL1、VH2-VL2,只要低增益压控电路210具有至少二电压边界,皆落入本发明的范畴。另外,振荡器控制电压VCTR最后会落在圆圈4的位置稳定后,经过一延迟时间,放宽第二组电压边界VH2-VL2回到第一组电压边界VH1-VL1,但本发明亦可不需经过延迟时间,放宽第二组电压边界VH2-VL2回到第一组电压边界VH1-VL1。
请参照图4A和图4B,图4A和图4B系为二种实现低增益压控电路210的电路架构的示意图。如图4A所示,比较器2102系以电阻分压决定电压边界,而电压边界上限比较器21022和电压边界下限比较器21024再根据电压边界,产生比较结果CRH和CRL给控制器2104。如图4B所示,比较器2102系以不同电流比例决定电压边界,而电压边界上限比较器21022和电压边界下限比较器21024再根据电压边界,产生比较结果CRH和CRL给控制器2104。另外,电压边界上限比较器21022和电压边界下限比较器21024皆为具有迟滞空间的比较器。
请参照图5,图5系为本发明的一实施例说明具有低增益压控振荡器的锁相回路500的示意图。锁相回路500和锁相回路200的差异在于锁相回路500的低增益压控电路510另包含一延迟电路5106,用以延迟振荡器控制电压VCTR进入比较器2102。延迟电路5106系减缓锁相回路500的反应时间,让锁相回路500不致于过度敏感。锁相回路500的其于操作原理皆和锁相回路200相同,在此不再赘述。
请参照图6,图6系为本发明的一实施例说明具有低增益压控振荡器的锁相回路600的示意图。锁相回路600和锁相回路200的差异在于锁相回路600另包含一第二除频器614,用以对一输入时钟ICLK降频,以产生参考时钟CREF至相位频率/检测器202。锁相回路600的其于操作原理皆和锁相回路200相同,在此不再赘述。
请参照图7,图7系为本发明的一实施例说明具有低增益压控振荡器的锁相回路700的示意图。锁相回路700和锁相回路200的差异在于锁相回路700另包含一第二除频器714和锁相回路700的低增益压控电路710另包含一延迟电路7106。锁相回路700的其于操作原理皆和锁相回路200相同,在此不再赘述。
请参照图8A和图8B,图8A和图8B系本发明的另一实施例说明低增益压控振荡器的控制方法之流程图。图8A和图8B之方法系利用图2的锁相回路200说明,详细步骤如下:
步骤800:开始;
步骤802:设定振荡器208的控制位Bit_vco为零及振荡器控制电压VCTR为预定值Vm;
步骤804:经过延迟时间DT,低增益压控电路210中的比较器2102比较振荡器控制电压VCTR是否升至第一组电压边界的上限VH1;如果是,进行步骤806;如果否,跳至步骤810;
步骤806:控制器2104将控制位Bit_vco加一;
步骤808:将控制位Bit_vco加一后,经过延迟时间DT再比较振荡器控制电压VCTR是否升至第一组电压边界的上限VH1;如果是,跳回步骤806;如果否,进行步骤810;
步骤810:比较器2102判断振荡器控制电压VCTR是否小于或等于第一组电压边界的下限VL1;如果是,跳至步骤814;如果否,进行步骤812;
步骤812:经过延迟时间后,比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,跳至步骤816;
步骤814:终止比较振荡器控制电压VCTR和第一组电压边界VH1-VL1,跳至步骤828;
步骤816:低增益压控电路210中的比较器2102比较振荡器控制电压VCTR是否升至第二组电压边界的上限VH2;如果是,进行步骤818;如果否,跳至步骤822;
步骤818:控制器2104将控制位Bit_vco加一;
步骤820:将控制位Bit_vco加一后,经过延迟时间DT再比较振荡器控制电压VCTR是否升至第二组电压边界的上限VH2;如果是,跳回步骤818;如果否,进行步骤822;
步骤822:比较器2102判断振荡器控制电压VCTR是否小于或等于第二组电压边界的下限VL2;如果是,跳至步骤826;如果否,进行步骤824;
步骤824:经过延迟时间后,改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1,跳至步骤828;
步骤826:终止比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,跳回步骤824;
步骤828:结束。
请参照图9A和图9B,图9A系根据图8A和图8B的方法说明低增益压控电路210根据第一组电压边界VH1-VL1和第二组电压边界VH2-VL2,调整控制位Bit_vco,以锁住振荡器208的振荡时钟之示意图,图9B系在时间轴上说明图9A之示意图。如图9A所示,在控制位Bit_vco等于零和一时,振荡器控制电压VCTR都会超过第一组电压边界VH1(圆圈2、4)。在控制位Bit_vco等于二时,振荡器控制电压VCTR因为振荡器208欲锁住的振荡时钟FLOCK和控制位Bit_vco等于二的曲线相交而停留在圆圈6。但圆圈6所对应的振荡器控制电压VCTR距离第一组电压边界的上限VH1很近,因此,透过步骤812,比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2。如图9A所示,圆圈6所对应的振荡器控制电压VCTR大于第二组电压边界的上限VH2,因此控制位Bit_vco加一(此时控制位Bit_vco等于三)。最后,振荡器控制电压VCTR因为振荡器208欲锁住的振荡时钟FLOCK和控制位Bit_vco等于三的曲线相交而停留在圆圈8。如图9A所示,圆圈8所对应的振荡器控制电压VCTR距离第一组电压边界的上限VH1较远。在步骤826中,终止比较振荡器控制电压VCTR和第二组电压边界后经过延迟时间,改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1,亦即放宽电压边界,但本发明亦可不需经过延迟时间,放宽第二组电压边界VH2-VL2回到第一组电压边界VH1-VL1。另外,本发明在步骤812亦可不需经一延迟时间比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,以及在步骤824亦可不需经一延迟时间改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1。
请参照图10A和图10B,图10A和图10B系本发明的另一实施例说明低增益压控振荡器的控制方法之流程图。图10A和图10B之方法系利用图2的锁相回路200说明,详细步骤如下:
步骤1000:开始;
步骤1002:设定振荡器208的控制位Bit_vco为N及振荡器控制电压VCTR为预定值Vm;
步骤1004:经过延迟时间DT,低增益压控电路210中的比较器2102比较振荡器控制电压VCTR是否降至第一组电压边界的下限VL1;如果是,进行步骤1006;如果否,跳至步骤1010;
步骤1006:控制器2104将控制位Bit_vco减一;
步骤1008:将控制位Bit_vco减一后,经过延迟时间再比较振荡器控制电压VCTR是否降至第一组电压边界的下限VL1;如果是,跳回步骤1006;如果否,进行步骤1010;
步骤1010:比较器2102判断振荡器控制电压VCTR是否大于或等于第一组电压边界的上限VH1;如果是,跳至步骤1014;如果否,进行步骤1012;
步骤1012:经过延迟时间后,比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,跳至步骤1016;
步骤1014:终止比较振荡器控制电压VCTR和第一组电压边界VH1-VL1,跳至步骤1028;
步骤1016:低增益压控电路210中的比较器2102比较振荡器控制电压VCTR是否降至第二组电压边界的下限VL2;如果是,进行步骤1018;如果否,跳至步骤1022;
步骤1018:控制器2104将控制位Bit_vco减一;
步骤1020:将控制位Bit_vco减一后,经过延迟时间DT再比较振荡器控制电压VCTR是否降至第二组电压边界的下限VL2;如果是,跳回步骤1018;如果否,进行步骤1022;
步骤1022:比较器2102判断振荡器控制电压VCTR是否大于或等于第二组电压边界的上限VH2;如果是,跳至步骤1026;如果否,进行步骤1024;
步骤1024:经过延迟时间后,改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1,跳至步骤1028;
步骤1026:终止比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,跳回步骤1024;
步骤1028:结束。
请参照图11A和图11B,图11A系根据图10A和图10B的方法说明低增益压控电路210根据第一组电压边界VH1-VL1和第二组电压边界VH2-VL2,调整控制位Bit_vco,以锁住振荡器208的振荡时钟之示意图,图11B系在时间轴上说明图11A之示意图。如图11A所示,在控制位Bit_vco等于七和六时,振荡器控制电压VCTR都会超过第一组电压边界VL1(圆圈2、4),但本发明并不受限于控制位Bit_vco从七开始,控制位Bit_vco从七开始仅系用以清楚说明本发明。在控制位Bit_vco等于五时,振荡器控制电压VCTR因为振荡器208欲锁住的振荡时钟FLOCK和控制位Bit_vco等于五的曲线相交而停留在圆圈6。但圆圈6所对应的振荡器控制电压VCTR距离第一组电压边界的下限VL1很近,因此,透过步骤1012,比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2。如图11A所示,圆圈6所对应的振荡器控制电压VCTR小于第二组电压边界的下限VL1,因此控制位Bit_vco减一(此时控制位Bit_vco等于四)。最后,振荡器控制电压VCTR因为振荡器208欲锁住的振荡时钟FLOCK和控制位Bit_vco等于四的曲线相交而停留在圆圈8。如图11A所示,圆圈8所对应的振荡器控制电压VCTR距离第一组电压边界的下限VL1较远。在步骤1026中,终止比较振荡器控制电压VCTR和第二组电压边界后延迟时间,改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1,亦即放宽电压边界,但本发明亦可不需经过延迟时间,放宽第二组电压边界VH2-VL2回到第一组电压边界VH1-VL1。另外,本发明在步骤1012亦可不需经一延迟时间比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,以及在步骤1024亦可不需经一延迟时间改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1。
请参照图12A和图12B,图12A和图12B系本发明的另一实施例说明低增益压控振荡器的控制方法之流程图。图12A和图12B之方法系利用图2的锁相回路200说明,详细步骤如下:
步骤1200:开始;
步骤1202:设定振荡器208的控制位Bit_vco为零及振荡器控制电压VCTR为预定值Vm;
步骤1204:经过延迟时间DT,低增益压控电路210中的比较器2102比较振荡器控制电压VCTR是否降至第一组电压边界的下限VL1;如果是,进行步骤1206;如果否,跳至步骤1210;
步骤1206:控制器2104将控制位Bit_vco加一;
步骤1208:将控制位Bit_vco加一后,经过延迟时间再比较振荡器控制电压VCTR是否降至第一组电压边界的上限VL1;如果是,跳回步骤1206;如果否,进行步骤1210;
步骤1210:比较器2102判断振荡器控制电压VCTR是否大于或等于第一组电压边界的上限VH1;如果是,跳至步骤1214;如果否,进行步骤1212;
步骤1212:经过延迟时间后,比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,跳至步骤1216;
步骤1214:终止比较振荡器控制电压VCTR和第一组电压边界VH1-VL1,跳至步骤1228;
步骤1216:低增益压控电路210中的比较器2102比较振荡器控制电压VCTR是否降至第二组电压边界的下限VL2;如果是,进行步骤1218;如果否,跳至步骤1222;
步骤1218:控制器2104将控制位Bit_vco加一;
步骤1220:将控制位Bit_vco加一后,经过延迟时间再比较振荡器控制电压VCTR是否降至第二组电压边界的上限VL2;如果是,跳回步骤1218;如果否,进行步骤1222;
步骤1222:比较器2102判断振荡器控制电压VCTR是否大于或等于第二组电压边界的上限VH2;如果是,跳至步骤1226;如果否,进行步骤1224;
步骤1224:经过延迟时间后,改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1,跳至步骤1228;
步骤1226:终止比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,跳回步骤1224;
步骤1228:结束。
请参照图13A和图13B,图13A系根据图12A和图12B的方法说明低增益压控电路210根据第一组电压边界VH1-VL1和第二组电压边界VH2-VL2,调整控制位Bit_vco,以锁住振荡器208的振荡时钟之示意图,图13B系在时间轴上说明图13A之示意图。如图13A所示,在控制位Bit_vco等于零和一时,振荡器控制电压VCTR都会超过第一组电压边界VL1(圆圈2、4)。在控制位Bit_vco等于二时,振荡器控制电压VCTR因为振荡器208欲锁住的振荡时钟FLOCK和控制位Bit_vco等于二的曲线相交而停留在圆圈6。但圆圈6所对应的振荡器控制电压VCTR距离第一组电压边界的下限VL1很近,因此,透过步骤1212,比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2。如图13A所示,圆圈6所对应的振荡器控制电压VCTR小于第二组电压边界的下限VL2,因此控制位Bit_vco加一(此时控制位Bit_vco等于三)。最后,振荡器控制电压VCTR因为振荡器208欲锁住的振荡时钟FLOCK和控制位Bit_vco等于三的曲线相交而停留在圆圈8。如图13A所示,圆圈8所对应的振荡器控制电压VCTR距离第一组电压边界的下限VL1较远。在步骤1226中,终止比较振荡器控制电压VCTR和第二组电压边界后延迟时间,改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1,亦即放宽电压边界,但本发明亦可不需经过延迟时间,放宽第二组电压边界VH2-VL2回到第一组电压边界VH1-VL1。另外,本发明在步骤1212亦可不需经一延迟时间比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,以及在步骤1224亦可不需经一延迟时间改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1。
请参照图14A和图14B,图14A和图14B系本发明的另一实施例说明低增益压控振荡器的控制方法之流程图。图14A和图14B之方法系利用图2的锁相回路200说明,详细步骤如下:
步骤1400:开始;
步骤1402:设定振荡器208的控制位Bit_vco为N及振荡器控制电压VCTR为预定值Vm;
步骤1404:经过延迟时间DT,低增益压控电路210中的比较器2102比较振荡器控制电压VCTR是否升至第一组电压边界的上限VH1;如果是,进行步骤1406;如果否,跳至步骤1410;
步骤1406:控制器2104将控制位Bit_vco减一;
步骤1408:将控制位Bit_vco减一后,经过延迟时间再比较振荡器控制电压VCTR是否升至第一组电压边界的上限VH1;如果是,跳回步骤1406;如果否,进行步骤1410;
步骤1410:比较器2102判断振荡器控制电压VCTR是否小于或等于第一组电压边界的下限VL1;如果是,跳至步骤1414;如果否,进行步骤1412;
步骤1412:经过延迟时间后,比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,跳至步骤1416;
步骤1414:终止比较振荡器控制电压VCTR和第一组电压边界VH1-VL1,跳至步骤1428;
步骤1416:低增益压控电路210中的比较器2102比较振荡器控制电压VCTR是否升至第二组电压边界的上限VH2;如果是,进行步骤1418;如果否,跳至步骤1422;
步骤1418:控制器2104将控制位Bit_vco减一;
步骤1420:将控制位Bit_vco减一后,经过延迟时间再比较振荡器控制电压VCTR是否升至第二组电压边界的上限VH2;如果是,跳回步骤1418;如果否,进行步骤1422;
步骤1422:比较器2102判断振荡器控制电压VCTR是否小于或等于第二组电压边界的下限VL2;如果是,跳至步骤1426;如果否,进行步骤1424;
步骤1424:经过延迟时间后,改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1,跳至步骤1428;
步骤1426:终止比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,跳回步骤1424;
步骤1428:结束。
请参照图15A和图15B,图15A系根据图14A和图14B的方法说明低增益压控电路210根据第一组电压边界VH1-VL1和第二组电压边界VH2-VL2,调整控制位Bit_vco,以锁住振荡器208的振荡时钟之示意图,图15B系在时间轴上说明图15A之示意图。如图15A所示,在控制位Bit_vco等于七和六时,振荡器控制电压VCTR都会超过第一组电压边界VL1(圆圈2、4),但本发明并不受限于控制位Bit_vco从七开始,控制位Bit_vco从七开始仅系用以清楚说明本发明。在控制位Bit_vco等于五时,振荡器控制电压VCTR因为振荡器208欲锁住的振荡时钟FLOCK和控制位Bit_vco等于五的曲线相交而停留在圆圈6。但圆圈6所对应的振荡器控制电压VCTR距离第一组电压边界的上限VH1很近,因此,透过步骤1412,比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2。如图15A所示,圆圈6所对应的振荡器控制电压VCTR大于第二组电压边界的上限VH2,因此控制位Bit_vco减一(此时控制位Bit_vco等于四)。最后,振荡器控制电压VCTR因为振荡器208欲锁住的振荡时钟FLOCK和控制位Bit_vco等于四的曲线相交而停留在圆圈8。如图15A所示,圆圈8所对应的振荡器控制电压VCTR距离第一组电压边界的下限VL1较远。在步骤1426中,终止比较振荡器控制电压VCTR和第二组电压边界后延迟时间,改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1,亦即放宽电压边界,但本发明亦可不需经过延迟时间,放宽第二组电压边界VH2-VL2回到第一组电压边界VH1-VL1。另外,本发明在步骤1412亦可不需经一延迟时间比较器2102比较振荡器控制电压VCTR和第二组电压边界VH2-VL2,以及在步骤1424亦可不需经一延迟时间改变第二组电压边界VH2-VL2至第一组电压边界VH1-VL1。
综上所述,本发明所提供的具有低增益压控振荡器的锁相回路及低增益压控振荡器的控制方法,系利用至少二组电压边界,让根据第一组电压边界和振荡器欲锁住的振荡时钟所决定的振荡器控制电压,可再被第二组电压边界和振荡器欲锁住的振荡时钟调整,因而远离第一组电压边界。而振荡器控制电压被第二组电压边界和振荡器欲锁住的振荡时钟调整过后,可选择性地将第二组电压边界放宽为第一组电压边界。如此,将使得锁相回路更加稳定,较不受温度或是锁相回路内部的噪声所影响。
以上所述仅为本发明之较佳实施例,凡依本发明权利要求范围所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (7)

1.一种低增益压控振荡器的控制方法,应用于一锁相回路中,其特征在于,所述的方法包含:
设定一振荡器的控制位为一预设位及一振荡器控制电压为一预定值;
比较所述的振荡器控制电压是否超出一第一组电压边界的范围;
如果所述的振荡器控制电压超出所述的第一组电压边界的范围,将所述的振荡器预设的控制位调整至少一阶层,再重复进行上一步骤比较所述的振荡器控制电压是否超出所述的第一组电压边界的范围;
如果所述的振荡器控制电压未超出所述的第一组电压边界的范围,将所述的第一组电压边界改变为一第二组电压边界;
比较所述的振荡器控制电压是否超出所述的第二组电压边界的范围;
如果所述的振荡器控制电压超出所述的第二组电压边界的范围,将所述的振荡器所在的控制位调整至少一阶层,再重复进行上一步骤比较所述的振荡器控制电压是否超出所述的第二组电压边界的范围;及
如果所述的振荡器控制电压未超出所述的第二组电压边界的范围,固定所述的振荡器所在的控制位,并将所述的第二组电压边界调回所述的第一组电压边界;
其中所述的第一组电压边界范围大于所述的第二组电压边界;
当所述的振荡器控制电压沿着一第一低增益曲线逐步增加所述振荡器的振荡频率时:
如果所述的振荡器控制电压大于所述的第一组电压边界的上限,将所述的振荡器预设的控制位调升至少一阶层;
如果所述的振荡器控制电压小于所述的第一组电压边界的下限,将所述的振荡器预设的控制位调降至少一阶层;
当所述的振荡器控制电压沿着一第二低增益曲线逐步减少所述振荡器的振荡频率时:
如果所述的振荡器控制电压大于所述的第一组电压边界的上限,将所述的振荡器预设的控制位调降至少一阶层;
如果所述的振荡器控制电压小于所述的第一组电压边界的下限,将所述的振荡器预设的控制位调升至少一阶层。
2.如权利要求1所述的低增益压控振荡器的控制方法,其特征在于,所述的比较所述的振荡器控制电压是否超出一第一组电压边界的范围与所述的比较所述的振荡器控制电压是否超出所述的第二组电压边界的范围更包含:
如果所述的振荡器控制电压小于所述的第一组电压边界的下限,终止比较所述的振荡器控制电压和所述的第一组电压边界;
如果所述的振荡器控制电压大于所述的第二组电压边界的上限,将所述的振荡器预设的控制位调升至少一阶层;及
如果所述的振荡器控制电压小于所述的第二组电压边界的下限,终止比较所述的振荡器控制电压和所述的第二组电压边界,固定所述的振荡器所在的控制位,并将所述的第二组电压边界调回所述的第一组电压边界。
3.如权利要求1所述的低增益压控振荡器的控制方法,其特征在于,所述的比较所述的振荡器控制电压是否超出一第一组电压边界的范围与所述的比较所述的振荡器控制电压是否超出所述的第二组电压边界的范围更包含:
如果所述的振荡器控制电压大于所述的第一组电压边界的上限,终止比较所述的振荡器控制电压和所述的第一组电压边界;
如果所述的振荡器控制电压小于所述的第二组电压边界的下限,将所述的振荡器预设的控制位调降至少一阶层;及
如果所述的振荡器控制电压大于所述的第二组电压边界的上限,终止比较所述的振荡器控制电压和所述的第二组电压边界,固定所述的振荡器所在的控制位,并将所述的第二组电压边界调回所述的第一组电压边界。
4.如权利要求1所述的低增益压控振荡器的控制方法,其特征在于,所述的比较所述的振荡器控制电压是否超出一第一组电压边界的范围与所述的比较所述的振荡器控制电压是否超出所述的第二组电压边界的范围更包含:
如果所述的振荡器控制电压小于所述的第一组电压边界的下限,终止比较所述的振荡器控制电压和所述的第一组电压边界;
如果所述的振荡器控制电压大于所述的第二组电压边界的上限,将所述的振荡器预设的控制位调降至少一阶层;及
如果所述的振荡器控制电压小于所述的第二组电压边界的下限,终止比较所述的振荡器控制电压和所述的第二组电压边界,固定所述的振荡器所在的控制位,并将所述的第二组电压边界调回所述的第一组电压边界。
5.如权利要求1所述的低增益压控振荡器的控制方法,其特征在于,所述的比较所述的振荡器控制电压是否超出一第一组电压边界的范围与所述的比较所述的振荡器控制电压是否超出所述的第二组电压边界的范围更包含:
如果所述的振荡器控制电压大于所述的第一组电压边界的上限,终止比较所述的振荡器控制电压和所述的第一组电压边界;
如果所述的振荡器控制电压小于所述的第二组电压边界的下限,将所述的振荡器预设的控制位调升至少一阶层;及
如果所述的振荡器控制电压大于所述的第二组电压边界的上限,终止比较所述的振荡器控制电压和所述的第二组电压边界,固定所述的振荡器所在的控制位,并将所述的第二组电压边界调回所述的第一组电压边界。
6.如权利要求1所述的低增益压控振荡器的控制方法,其特征在于,将所述的振荡器预设的控制位调整至少一阶层步骤后更包含经过一第一延迟时间再比较所述的振荡器控制电压是否超出所述的电压边界的范围。
7.如权利要求1所述的低增益压控振荡器的控制方法,其特征在于,将所述的第二组电压边界调回所述的第一组电压边界步骤前更包含经过一第二延迟时间再改变所述的第二组电压边界至所述的第一组电压边界。
CN 201010527221 2010-10-29 2010-10-29 低增益压控振荡器的控制方法 Expired - Fee Related CN102457270B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201010527221 CN102457270B (zh) 2010-10-29 2010-10-29 低增益压控振荡器的控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201010527221 CN102457270B (zh) 2010-10-29 2010-10-29 低增益压控振荡器的控制方法

Publications (2)

Publication Number Publication Date
CN102457270A CN102457270A (zh) 2012-05-16
CN102457270B true CN102457270B (zh) 2013-09-04

Family

ID=46040024

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201010527221 Expired - Fee Related CN102457270B (zh) 2010-10-29 2010-10-29 低增益压控振荡器的控制方法

Country Status (1)

Country Link
CN (1) CN102457270B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103259533B (zh) * 2012-02-15 2017-11-28 上海期成微电子技术有限公司 电感电容振荡器的锁相环电路及其温度补偿方法
US10644706B1 (en) * 2019-07-15 2020-05-05 Faraday Technology Corp. Data and clock recovery circuit

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549960A (zh) * 2001-08-29 2004-11-24 ģ���豸��˾ 锁相环迅速加电方法和装置
CN1860685A (zh) * 2003-10-23 2006-11-08 艾利森电话股份有限公司 多频带pll设备和用于控制这种设备的方法
CN101197571A (zh) * 2006-12-08 2008-06-11 智原科技股份有限公司 自动切换锁相回路
CN101399542A (zh) * 2008-09-16 2009-04-01 上海芯略电子科技有限公司 具有温度漂移补偿的锁相环及其方法
CN101471658A (zh) * 2007-12-26 2009-07-01 扬智科技股份有限公司 锁相回路装置及其控制方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549960A (zh) * 2001-08-29 2004-11-24 ģ���豸��˾ 锁相环迅速加电方法和装置
CN1860685A (zh) * 2003-10-23 2006-11-08 艾利森电话股份有限公司 多频带pll设备和用于控制这种设备的方法
CN101197571A (zh) * 2006-12-08 2008-06-11 智原科技股份有限公司 自动切换锁相回路
CN101471658A (zh) * 2007-12-26 2009-07-01 扬智科技股份有限公司 锁相回路装置及其控制方法
CN101399542A (zh) * 2008-09-16 2009-04-01 上海芯略电子科技有限公司 具有温度漂移补偿的锁相环及其方法

Also Published As

Publication number Publication date
CN102457270A (zh) 2012-05-16

Similar Documents

Publication Publication Date Title
TWI691171B (zh) 混合式鎖相迴路
CN101471658B (zh) 锁相回路装置及其控制方法
US9503105B2 (en) Phase frequency detector (PFD) circuit with improved lock time
US20080180185A1 (en) VCO amplitude control
KR101082724B1 (ko) 2π 슬립 검출을 이용하여 위상 동기 루프(PLL)합성기를 거칠게 동조시키는 시스템 및 방법
US9401724B1 (en) Frequency synthesizers with amplitude control
US8188776B2 (en) Phase-locked loop circuit
US8786329B1 (en) Method for doubling the frequency of a reference clock
US7827432B2 (en) Phase frequency detector with limited output pulse width and method thereof
US8686768B2 (en) Phase locked loop
US8629728B2 (en) VCO control circuit and method thereof, fast locking PLL and method for fast locking PLL
EP2283575B1 (en) Improved system and method for cycle slip prevention in a frequency synthesizer
CN102457270B (zh) 低增益压控振荡器的控制方法
US7471159B2 (en) Phase-locked loop for stably adjusting frequency-band of voltage-controlled oscillator and phase locking method
US20070046343A1 (en) PLL with controlled VCO bias
EP1538451B1 (en) Phase -locked loop with a programmable frequency detector
US7432749B1 (en) Circuit and method for improving frequency range in a phase locked loop
JP2001094416A (ja) Pll回路
US10608650B2 (en) Voltage-controlled oscillators with ramped voltages
JP4082507B2 (ja) 位相同期回路
CN102801416B (zh) 锁相回路电路
KR20090047153A (ko) 전하 공유 시점을 조절할 수 있는 루프 필터, 위상 고정루프 및 루프 필터의 동작 방법
TW201547209A (zh) 時脈數據恢復電路
US20040095195A1 (en) Adaptive loop bandwidth phase locked loop having deglitch circuit for providing short lock time
JP5643725B2 (ja) Pll

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130904

Termination date: 20181029