[go: up one dir, main page]

CN101312012B - 显示装置及其驱动方法和电子设备 - Google Patents

显示装置及其驱动方法和电子设备 Download PDF

Info

Publication number
CN101312012B
CN101312012B CN200810107933.5A CN200810107933A CN101312012B CN 101312012 B CN101312012 B CN 101312012B CN 200810107933 A CN200810107933 A CN 200810107933A CN 101312012 B CN101312012 B CN 101312012B
Authority
CN
China
Prior art keywords
signal
driving transistors
pixel
potential
sweep trace
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN200810107933.5A
Other languages
English (en)
Other versions
CN101312012A (zh
Inventor
山下淳一
内野胜秀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Design And Development Contract Society
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101312012A publication Critical patent/CN101312012A/zh
Application granted granted Critical
Publication of CN101312012B publication Critical patent/CN101312012B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/001Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background
    • G09G3/002Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background to project the image of a two-dimensional display, such as an array of light emitting or modulating elements or a CRT
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/11OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

这里公开的是显示装置及其驱动方法和电子设备。该显示装置包括:像素阵列单元;以及驱动单元,其中,所述像素阵列单元包括具有行形式的第一扫描线和第二扫描线、具有列形式的信号线以及具有矩阵形式的像素,每个像素都包括驱动晶体管、取样晶体管、开关晶体管、保持电容和发光元件,所述驱动单元包括用于顺序将控制信号供给每条第一扫描线的写扫描器、用于顺序将控制信号供给每条第二扫描线的驱动扫描器以及用于交替地将作为视频信号的信号电位和预定参考电位供给每条信号线的信号选择器。

Description

显示装置及其驱动方法和电子设备 
对相关申请的交叉引用 
本发明包含涉及于2007年5月21在日本专利局提交的日本专利申请JP2007-133864的主题,其整个内容通过引用合并在这里。 
技术领域
本发明涉及在像素中使用发光元件的有源矩阵型显示装置及其驱动方法和包括这种显示装置的电子设备。 
背景技术
显示装置(例如液晶显示器)具有以矩阵形式排列的大量液晶像素,并且通过根据要显示的图像信息在每个像素中控制入射光的透射强度或发射强度。这对于在像素中使用有机EL元件的有机EL显示器等是正确的。然而,与液晶像素不同,有机EL元件是自发光元件。与液晶显示器相比,有机EL显示器具有高图像可见度、不需要背光和高响应速度等的优点。此外,每个发光元件的亮度级(灰度)可以由流过该发光元件的电流的值控制。有机EL显示器极大地不同于诸如液晶显示器之类的压控型显示器,因为有机EL显示器是所谓电流控制型显示器。 
与液晶显示器一样,存在简单矩阵系统和有源矩阵系统作为有机EL显示器的驱动系统。前一种系统提供简单结构,但例如在实现大型高分辨率显示器时表现出困难。因此,目前正在积极研发有源矩阵驱系统。这种系统由提供在像素电路中的有源元件(通常是薄膜晶体管(TFT))控制流过每个像素电路中的发光元件的电流。有源矩阵系统描述在日本专利公开第2003-255856号、日本专利公开第2003-271095号、日本专利公开第2004-133240号、日本专利公开第2004-029791号、日本专利公开第2004-093682号和日本专利公开第2006-215213号中。 
发明内容
过去的像素电路被布置在如此的相应部分,在这些相应部分中,处于行形式的扫描线与处于列形式的信号线相互交叉,其中扫描线供给控制信号,而信号线供给视频信号。过去的每个像素电路至少包括取样晶体管、保持电容、驱动晶体管和发光元件。取样晶体管根据从扫描线供给的控制信号引导(conduct)来取样从信号线供给的视频信号。保持电容保持与经取样视频信号的信号电位对应的输入电压。驱动晶体管根据保持电容所保持的输入电压,在预定发射期间,供给输出电流作为驱动电流。附带地,该输出电流一般来说依赖于驱动晶体管中的沟道区域的载流子迁移率(carrier mobility)和驱动晶体管的阈值电压。发光元件基于从驱动晶体管供给的输出电流,以与视频信号对应的亮度发光。 
驱动晶体管接收由驱动晶体管的栅极侧的保持电容所保持的输入电压,使输出电流在驱动晶体管的源极和漏极之间流动,从而将该电流传过发光元件。发光元件的亮度一般与传过发光元件的电流量成比例。此外,由栅极电压(即,写到保持电容的输入电压)控制由驱动晶体管供给的输出电流的量。过去的像素电路通过根据输入视频信号改变施加到驱动晶体管的栅极的输入电压,来控制供给发光元件的电流的量。 
驱动晶体管的操作特性由下述等式1表达: 
Ids=(1/2)μ(W/L)Cox(Vgs-Vth)2  ……等式1 
在这个晶体管特性等式1中,Ids表示在源极和漏极之间流动的漏极电流,并且是供给像素电路中的发光元件的输出电流。Vgs表示以源极作为参考而施加到栅极的栅极电压,并且是像素电路中的上述输入电压。Vth表示晶体管的阈值电压。μ表示形成晶体管中的沟道的半导体薄膜的迁移率。W表示沟道宽度。L表示沟道长度。Cox表示栅极电容。如从这个晶体管特性等式1中清楚的那样,当薄膜晶体管运行在饱和区中并且栅极电压Vgs变成高于阈值电压Vth时,该薄膜晶体管开始进入导通状态,因此漏极电流Ids流动。在理论上,如上述晶体管特性等式1所指示的那样,当栅极电压Vgs为常量时,总是将相同量的漏极电流Ids供给发光元件。因此,当将所有具有同样电平的视频信号分别供给形成显示屏幕的各个像素时,所有像素都以同样亮度级发光,以便可以获得显示屏幕的一致性。 
然而,在实际上,用多晶硅之类的半导体膜形成的薄膜晶体管(TFT)的各个装置特性是变化的。特别地,阈值电压Vth不是常量,而在每个像素 中是变化的。如从上述晶体管特性等式1中清楚的那样,当每个驱动晶体管的阈值电压Vth变化时,即使当栅极电压Vgs为常量时,漏极电流Ids也变化,并且亮度在每个像素中也是变化的,因此,损害屏幕的一致性。过去已经开发出合并了消去驱动晶体管的阈值电压的变异的功能的像素电路,例如,该像素电路公开在上述日本专利公开第2004-133240号。 
然而,驱动晶体管的阈值Vth不是在供给发光元件的输出电流的变异中的唯一因素。如从上述晶体管特性等式1中清楚的那样,当驱动晶体管的迁移率μ变化时,输出电流Ids也变化。结果,损害屏幕的一致性。过去已经开发出合并了消去驱动晶体管的迁移率的变异的功能的像素电路,例如,该像素电路公开在上述日本专利公开第2006-215213号。 
过去的像素电路要求不同于被形成在像素电路内的驱动晶体管的晶体管,以便实施上述阈值电压校正功能和迁移率校正功能。为了更高的高分辨率,最好使形成像素电路的晶体管元件的数量达到最小。当晶体管元件的数量被限制为二个(即,例如,驱动晶体管和用于对视频信号取样的取样晶体管)时,需要将供给像素的电源电压脉动(pulse),以实施上述阈值电压校正功能和迁移率校正功能。 
在这种情况下,要求电源扫描器将经脉动的电源电压(电源脉冲)顺序施加到每个像素。为了电源扫描器稳定地将驱动电流供给每个像素,需要电源扫描器的输出缓冲器具有很大尺寸。因此,电源扫描器占用很大面积。当在面板上与像素阵列单元集成来形成电源扫描器时,电源扫描器的布局面积会很大,因此限制了显示装置的有效屏幕尺寸。除此而外,由于电源扫描器在行顺序扫描(line-sequential scanning)的大部分时间期间,连续施加驱动电流到每个像素,因此极具地恶化了输出缓冲器的晶体管特性,因而不可能获得长期使用时的可靠性。 
考虑到上述现有技术的问题,希望提供使得在保持像素的阈值电压校正功能和迁移率校正功能的同时可以固定电源电压的显示装置。根据本发明的实施方式,提供包括以下单元的显示装置:像素阵列单元;以及驱动单元,其中,该像素阵列单元包括具有行形式的第一扫描线和第二扫描线、具有列形式的信号线以及具有矩阵形式的像素,该像素布置在该第一扫描线与该信号线相互交叉的部分上,每个像素都包括驱动晶体管、取样晶体管、开关晶体管、保持电容和发光元件,该驱动晶体管是P沟道型晶体管并且具有作为 栅极的控制端子以及作为源极和漏极的一对电流端子,该取样晶体管的控制端子连接到第一扫描线,而该取样晶体管的一对电流端子连接在信号线和该驱动晶体管的栅极之间,该开关晶体管的控制端子连接到第二扫描线,该开关晶体管的一对电流端子之一连接到该驱动晶体管的源极,而该开关晶体管的该对电流端子中的另一个连接到该电源线,该保持电容连接在该驱动晶体管的栅极和源极之间,该发光元件连接在该驱动晶体管的漏极与接地线之间,该驱动单元包括用于顺序将控制信号供给每条第一扫描线的写扫描器、用于顺序将控制信号供给每条第二扫描线的驱动扫描器以及用于交替地将作为视频信号的信号电位和预定参考电位供给每条信号线的信号选择器,当该信号线处于参考电位时该写扫描器输出控制信号给第一扫描线以驱动该像素,凭此执行校正驱动晶体管的阈值电压的操作,当该信号线处于信号电位时该写扫描器输出控制信号给该第一扫描线以驱动该像素,凭此执行将该信号电位写到该保持电容的写操作,而该驱动扫描器在该信号电位被写到该保持电容之后输出控制信号给第二扫描线以将电流传过该像素,凭此执行发光元件的发光操作。 
最好,该取样晶体管和该开关晶体管也都是P沟道型晶体管,而且形成该像素的晶体管全部是P沟道型晶体管。除此而外,当该信号线处于该信号电位时,该写扫描器输出控制信号到该第一扫描线来驱动该像素,凭此在将信号电位写到该保持电容的同时,执行校正该驱动晶体管的迁移率的变异的校正操作。 
根据本发明的上述实施方式的显示装置中的每个像素都包括驱动晶体管、取样晶体管、保持电容和发光元件。在本发明的上述实施方式中,开关晶体管被添加到该像素,而P沟道型晶体管被用作该驱动晶体管。通过这样用该三个晶体管形成该像素并且将P沟道型晶体管用作该驱动晶体管,可以固定供给每个像素的电源电压。这种电源固定消去了对电源扫描器的需要,并且提供了关于屏幕布局面积的余地(margin)。虽然需要另一个扫描器来执行添加到每个像素的开关晶体管的行顺序驱动(line-sequential-driving),但这种扫描器不需要提供电源脉冲。因此,不要求大型输出缓冲器,并且布局面积相当小。与电源扫描器不同,供给用于控制开关晶体管的栅极脉冲的普通扫描器被恶化很小的程度,因而是高可靠的。通过这样拿去在过去被要求的电源扫描器,可以增加该像素阵列单元的布局面积,并提高外围驱动单元 的的可靠性。与此同时,通过将P沟道型晶体管用作该驱动晶体管,可以减少迁移率校正操作的误差(error),从而获得高一致性。 
附图说明
图1是示出根据本发明的第一实施方式的显示装置的一般配置的框图; 
图2是示出图1中所示的显示装置的具体配置的电路图; 
图3是协助解释图2中所示的显示装置的第一实施方式的操作的时序图; 
图4是类似地协助解释该第一实施方式的操作的示意图; 
图5是类似地协助解释该第一实施方式的操作的示意图; 
图6是类似地协助解释该第一实施方式的操作的示意图; 
图7是类似地协助解释该第一实施方式的操作的示意图; 
图8是协助解释根据发明的第二实施方式的显示装置的图形; 
图9是类似地协助解释该第二实施方式的时序图; 
图10是类似地协助解释该第二实施方式的波形图; 
图11是示出用在第二实施方式中的写扫描器的配置的电路图; 
图12是协助解释图11所示的写扫描器的操作的时序图; 
图13是示出根据参考示例的显示装置的一般配置的框图; 
图14是示出图13中所示的显示装置的具体配置的电路图; 
图15是协助解释根据参考示例的显示装置的操作的时序图; 
图16是类似地协助解释该参考示例的示意图; 
图17是根据本发明的实施方式的显示装置的装置结构的截面图; 
图18协助解释根据本发明的实施方式的显示装置的模块配置的平面图; 
图19是包括根据本发明的实施方式的显示装置的电视机的透视图; 
图20是包括根据本发明的实施方式的显示装置的数字静态照相机的透视图; 
图21是包括根据本发明的实施方式的显示装置的膝上型个人计算机的透视图; 
图22是包括根据本发明的实施方式的显示装置的便携式终端装置的透视图;以及 
图23是包括根据本发明的实施方式的显示装置的视频摄像机的透视图。 
具体实施方式
以下将参考附图详细描述本发明的优选实施方式。图1是示出根据本发明的第一实施方式的显示装置的一般配置的框图。如图1所示,该显示装置包括像素阵列单元1和用于驱动该像素阵列单元1的驱动单元。像素阵列单元1包括具有行形式的第一扫描线WS、类似地具有行形式的第二扫描线DS、具有列形式的信号线SL以及具有矩阵形式的像素2,其中,在该矩阵形式中像素布置在扫描线WS与信号线SL相互交叉的部分上。附带地,在本示例中,将三RGB原色之一分配给每个像素2,依此允许彩色显示。然而,显示装置不限于此,也包括单色显示板。该驱动单元包括:写扫描器4,用于通过顺序将控制信号供给各条扫描线WS来以行为单位执行像素2的行顺序驱动;驱动扫描器5,用于根据行顺序扫描来将控制信号供给另一扫描线DS,以使得像素2执行预定校正操作;以及水平选择器(信号选择器)3,用于根据行顺序驱动,将作为视频信号的信号电位和参考电位供给具有列形式的信号线SL。 
图2是示出包括在图1所示的显示装置中的像素2的具体配置和连接关系的电路图。如图2所示,像素2包括以有机EL装置等为代表的发光元件、取样晶体管Tr1、驱动晶体管Tr2、开关晶体管Tr3、保持电容Cs和辅助电容Csub。驱动晶体管Tr2是N沟道型的,具有作为栅极G的控制端子以及作为源极和漏极的一对电流端子。取样晶体管Tr1具有连接到第一扫描线WS的控制端子,还具有连接在信号线SL和驱动晶体管Tr2的栅极G之间的一对电流端子。如上所述,将作为视频信号的信号电位Vsig和预定参考电位Vofs从水平选择器供给信号线SL,以使得该信号电位Vsig与该参考电位Vofs交替。开关晶体管Tr3具有连接到第二扫描线DS的栅极,还具有一对电流端子,其中,该对电流端子中的一个连接到驱动晶体管Tr2的源极S,而该对电流端子中的另一个连接到电源线Vcc。注意,该电源线Vcc具有固定电压。保持电容Cs连接在驱动晶体管Tr2的栅极G和源极S之间。辅助电容Csub具有连接到固定电压Vcc的一个端子,还具有连接到保持电容Cs的另一端子。发光元件EL连接在驱动晶体管Tr2的漏极和接地线之间。换句话说,该二极管型发光元件EL具有连接到驱动晶体管Tr2的漏极的阳极,还具有连接到接地线的阴极。该接地线被供给预定的阴极电压Vcath。 
在图2所示的像素2中,驱动晶体管Tr2是P沟道型的。其他晶体管(即, 取样晶体管Tr1和开关晶体管Tr3)可以是P沟道型的,也可以是N沟道型的。在图的实施方式中,取样晶体管Tr1和开关晶体管Tr3都是P沟道型的,因此,形成该像素2的晶体管都是P沟道型的晶体管。 
如上所述,驱动单元包括:写扫描器4,用于将控制信号顺序地供给第一扫描线WS;驱动扫描器5,用于将控制信号顺序地供给每条第二扫描线DS;以及水平选择器3,用于交替地将作为视频信号的信号电位Vsig和预定参考电位Vofs供给每条信号线SL。 
在这种配置中,当该信号线SL处于参考电位Vofs时该写扫描器4输出控制信号给第一扫描线WS以驱动该像素2,凭此执行校正驱动晶体管Tr2的阈值电压Vth的操作。进一步,当该信号线SL处于信号电位Vsig时该写扫描器4输出控制信号给该第一扫描线WS以驱动该像素2,凭此执行将该信号电位Vsig写到该保持电容Cs的写操作。在该信号电位Vsig被写到该保持电容Cs之后,该驱动扫描器5输出控制信号给第二扫描线DS以将电流传过该像素2,以便执行发光元件EL的发光操作。当该信号线SL处于该信号电位Vsig时,该写扫描器4输出控制信号到该第一扫描线WS来驱动该像素2,并且该写扫描器4同时执行校正该驱动晶体管Tr2的迁移率μ的变异的校正操作。 
图3是协助解释图2所示的像素2的操作的时序图。该时序图沿时间轴示出施加到各条扫描线WS和DS的控制信号的波形。为了简化符号,以下将用与对应的扫描线的附图标记相同的附图标记来表示控制信号。由于取样晶体管Tr1和开关晶体管Tr3都是P沟道型的,因此当扫描线WS和DS处于低电平时,取样晶体管Tr1和开关晶体管Tr3处于导通,而当扫描线WS和DS处于高电平时,取样晶体管Tr1和开关晶体管Tr3处于截止。该时序图连同各控制信号WS和DS的波形一起,示出驱动晶体管Tr2的栅极G的电位变化以及驱动晶体管Tr2的源极G的电位变化。该时序图还示出了施加到信号线SL的视频信号的波形。该视频信号具有使得信号电位Vsig与参考电位Vofs在一个水平期间(1H期间)内相互交替的波形。 
在图3的时序图中,从时间T1至时间T9的期间被设置为一场的期间。在一场的该期间,顺序扫描像素阵列的每一行一次。该顺序图示出施加到一行中的像素的各条扫描线WS和DS的波形。 
在开始当前场的时间T1之前,取样晶体管Tr1处于截止状态,而开关晶 体管Tr3处于导通状态。因此,驱动晶体管Tr2经由处于导通状态的开关晶体管Tr3连接到电源电压Vcc。由此,驱动晶体管Tr2一直根据预定输入电压Vgs将输出电流Ids供给发光元件EL。因此,在时间T1之前的阶段中,发光元件EL一直发光。此时施加到驱动晶体管Tr2的输入电压Vgs由栅极电位(G)和源极电位(S)之间的差表示。 
在开始当前场的时间T1,控制信号DS从低电平改变到高电平。从而,截止开关晶体管Tr3以将驱动晶体管Tr2与电源Vcc断开。因此,停止发光,并开始非发光期间。 
在接下来的时间T2,控制信号DS再次变到低电平,以导通开关晶体管Tr3。从而将驱动晶体管Tr2的源极S升高到电源电位Vcc。驱动晶体管Tr2的栅极电位(G)也以与驱动晶体管Tr2的源极S的电位上高连锁的这种方式向上偏移(shift)到电源电位Vcc。 
此后,在信号线SL处于参考电位Vofs的时间T3上,控制信号WS变到低电平以导通取样晶体管Tr1。从而将参考电位Vofs写到驱动晶体管Tr2的栅极G。在这个阶段,驱动晶体管Tr2的输入电压Vgs为Vcc-Vofs,其高于阈值电压Vth足够多,因此,驱动晶体管Tr2被设置在导通状态。从时间T2到时间T3的期间为用于阈值电压校正的准备期间,在该期间,驱动晶体管Tr2的源极S和栅极G分别被复位到Vcc和Vofs。 
之后,在时间T4,控制信号DS被设置在高电平,以截止开关晶体管Tr3。另一方面,取样晶体管Tr1保持在导通状态。在这种情况下,电流源中断,而驱动晶体管Tr2的栅极G保持固定在参考电位Vofs,以便源极S的电位降低。结果,在驱动晶体管Tr2截止的时间点,电流停止流动。当驱动晶体管Tr2截止时,与驱动晶体管Tr2的精确阈值电压Vth对应的电位差出现在源极S和栅极G之间。这个电位差被连接在驱动晶体管Tr2的源极S和栅极G之间的保持电容Cs保持。 
此后,在时间T5,控制信号WS被设置到高电平,以截止取样晶体管Tr1。驱动晶体管Tr2的栅极G与信号线SL断开,凭此结束阈值电压校正操作。因此,从时间T4到时间T5的期间为用于阈值电压校正操作的期间。 
在接下来的时间T6,控制信号WS被设置到低电平,以导通取样晶体管Tr1。此时,信号线SL处于信号电位Vsig。因此,信号电位Vsig被处于导通状态的取样晶体管Tr1取样,并且被写到驱动晶体管Tr2的栅极G。在接下来的时间T7,控制信号WS被设置到高电平,以截止取样晶体管Tr1,凭此结束将写信号电位Vsig的操作。即,在T6到T7的、取样晶体管Tr1处于导通的很短期间中,执行写信号电位Vsig到驱动晶体管Tr2的栅极G的信号电位写操作。从而驱动晶体管Tr2的输入电压Vgs变成Vth+Vsig。然而,当参考电位被设置在0V时获得这个所计算出来的值。 
在信号电位写期间T6到T7中,同时进行关于驱动晶体管Tr2的迁移率μ的校正。在时序图中,用ΔV表示这种迁移率校正的量。即,在信号电位写期间T6到T7中,将信号电位Vsig写到驱动晶体管Tr2的栅极G,与此同时,将驱动晶体管Tr2的源极S的电位改变ΔV。因此,驱动晶体管Tr2的输入电压Vgs变成Vsig+Vth-ΔV,将是精确的。改变量ΔV精确地在消去驱动晶体管Tr2的迁移率μ的变异的方向起作用。具体来说,当驱动晶体管Tr2的迁移率μ相对高时,改变量ΔV大,输入电压Vgs相应地被压缩,因此迁移率μ的效应被抑制。另一方面,当驱动晶体管Tr2具有低迁移率μ时,改变量ΔV小,因此输入电压Vgs很少被压缩。因此,当迁移率μ低时,阻止了输入电压Vgs被非常大地压缩,因此迁移率μ的变异被均分(average)。
之后,在时间T8,控制信号DS被设置到低电平,以导通开关晶体管Tr3。由于驱动晶体管Tr2的源极S被连接到电源Vcc,所以电流开始流动,并且发光元件EL开始发光。此时,驱动晶体管Tr2的栅极G也由于自举效应而上升。由保持电容Cs保持栅极-源极电压Vgs维持值(Vsig+Vth-ΔV)。此时的漏极电流Ids和输入电压Vgs之间的关系通过在早先的晶体管特性等式1中用Vsig-ΔV+Vth替换Vgs给定如在下列等式2那样。 
 Ids=kμ(Vgs-Vth)2=kμ(Vsig-ΔV)2...等式2
在上述等式2中,k=(1/2)(W/L)Cox。这个特性等式2表明消去了阈值电压Vth的项,并且供给发光元件EL的输出电流Ids不依赖于驱动晶体管Tr2的阈值电压Vth。漏极电流Ids基本上由视频信号的信号电位Vsig确定。换句话说,发光元件EL以对应于信号电位Vsig的亮度发光。此时,该信号电位Vsig被校正改变量ΔV。校正量ΔV精确地用作消去定位于特性等式2的系数部分的迁移率μ的效应。因此,漏极电流Ids仅仅有效地依赖于信号电位Vsig。 
当到达最后时间T9时,将控制信号DS设置到高电平,以截止开关晶体管Tr3。从而,发光结束,并且完成当前场。之后,作出到下一场的过渡,以重复Vth校正操作、信号电位写与迁移率校正操作以及发光操作。 
接下来将参考图4至图7详细描述图2中所示的像素的操作。图4示出了在阈值校正准备期间T2至T4中像素电路的操作的状态。如图4所示,在准备期间T2至T4,取样晶体管Tr1和开关晶体管Tr3都处于导通。信号线SL处于参考电位Vofs。因此,在准备期间T2至T4中,电源电压Vcc被写到驱动晶体管Tr2的源极S,而参考电位Vofs被写到驱动晶体管Tr2的栅极G。驱动晶体管Tr2的输入电压Vgs因此而成为Vcc-Vofs。在这种情况下,将参考电压Vofs设置成满足Vcc-Vofs>|Vth|。Vth为驱动晶体管Tr2的阈值电压。在这个条件下,Vgs>|Vth|,因此驱动晶体管Tr2处于导通状态。在这种状态下,不必要的电流流向发光元件EL。为了防止出现这种情况,期望将准备期间T2至T4设置得尽量短,即,设置在几μs或更少。除此而外,期望设置参考电位Vofs的值仅仅稍微高于阈值电压Vth。 
图5示出了在阈值校正期间T4至T5中像素的操作的状态。开关晶体管Tr3处于截止状态。作为结果,保存在保持电容Cs和辅助电容Csub中的电荷通过驱动晶体管Tr2放电到发光元件EL的阴极电位Vcath的一侧。驱动晶体管Tr2的源极电位在该放电过程中下降。在驱动晶体管Tr2的源极电位达到Vofs+|Vth|的时间点,驱动晶体管Tr2截止。从而,连接在驱动晶体管Tr2的栅极G和源极S之间的保持电容Cs保持驱动晶体管Tr2的阈值电压|Vth|。在这样执行阈值电压校正操作之后,取样晶体管Tr1被截止。 
图6示出在信号写与迁移率校正期间T6至T7中像素的操作的状态。在该状态下,信号线SL从参考电位Vofs改变到信号电位Vsig。取样晶体管Tr1再次被导通。从而,将信号电位Vsig写到驱动晶体管Tr2的栅极G。另一方面,由保持电容Cs与辅助电容Csub之间的电容比确定的耦合(coupling)进入在驱动晶体管Tr2的源极S处的电位。从而,驱动晶体管Tr2的输入电压Vgs具有由下列等式3表达的值。 
Vgs = | Vth | + Csub Cs + Csub ( Vofs - Vsig ) 2 ...等式3
在这种状态下,如虚线所示,电流流过驱动晶体管Tr2。因此源极S的电位改变ΔV,以便进行迁移率校正。即,信号写与迁移率校正期间T6至T7限定迁移率校正时间t。迁移率校正时间t为几μs的值那么短。迁移率校正之后的电流值Ids由下列等式4表达。 
I ds = kμ ( V gs ′ 1 + V gs ′ kμ C t ) 2 ...等式4 
(其中 V gs ′ = + Csub Cs + Csub ( V ofs - V sig )
图7示出在发光期间T8至T9中像素电路的操作的状态。在该发光期间中,取样晶体管Tr1处于截止,而开关晶体管Tr3处于导通。因此稳态电流从电源电位Vcc通过开关晶体管Tr3和驱动晶体管Tr流向发光元件EL的阴极电位Vcath,以便执行发光操作。此时流动的该稳态电流(驱动电流Ids)受驱动晶体管Tr2的输入电压Vgs控制。如上所述,已经针对阈值电压Vth和迁移率μ变异对输入电压Vgs进行了校正,以便可以获得高一致性图像质量,而没有亮度差异。附带地,在发光期间中,驱动晶体管Tr2的源极电位上升到电源电位Vcc,而驱动晶体管Tr2的栅极电位也以与驱动晶体管Tr2的源极电位连锁的方式上升。 
如从上述描述清楚地那样,在使用P沟道型驱动晶体管并且开关晶体管Tr3被添加到的、根据本发明的第一实施方式的像素电路中,可以固定供给每个像素的电源电位Vcc。这消除了对电源脉冲的需要,以及对大输出缓冲器尺寸的需要。因此而可以保障其面积占据面板的屏幕有宽广的布局面积,并且获得更长的寿命。除此而外,通常,没有LDD区域的P沟道型驱动晶体管的特性的变异小于N沟道型驱动晶体管的特性的变异,这是熟知的。因此,在本发明中,通过选择P沟道型的驱动晶体管Tr2,可以抑制驱动晶体管Tr2的特性的变异,并且容易被校正。除此而外,在本发明中,施加到驱动晶体管Tr2的电压的幅度最大为大约Vcc-Vcath。这个电压Vcc-Vcath为大约10V。因此,例如,可以保障对驱动晶体管Tr2的耐压(withstand voltage)有足够的余地,并且减少栅极绝缘膜的厚度。 
接下来将描述本发明的第二实施方式的显示装置。该实施方式可以可变地自动根据信号电位的电平来调整迁移率校正时间t。图8是示出信号电位与最佳迁移率校正时间之间的关系的图形。纵坐标轴指示信号电位,而横坐标轴指示最佳迁移率校正时间。在驱动晶体管Tr2是如本发明中的那样的P沟道型的晶体管的情况下,随着信号电位变低,驱动电流增加并且发光亮度升高。因此,随着信号电位向上偏移,发光亮度从白电平通过灰度电平改变到黑电平。从该图形清楚的那样,当信号电位处于白电平时,最佳迁移率校正时间趋向于相当短,而当信号电位处于黑电平时,相反地趋向于长。为了提供屏幕的一致性并增强图像质量,希望自适应地根据信号电位控制迁移率校正时间。 
图9是协助解释根据本发明的第二实施方式的显示装置的操作的时序图。为了便于理解,用相同附图标记标识与图3中的第一实施方式的时序图对应的部件。该第二实施方式在如下的方面不同于第一实施方式:限定信号写与迁移率校正期间的控制信号WS的负极性脉冲的上升沿被变钝(blunt)。从而,迁移率校正时间t可以自动根据信号电位Vsig的电平可变地调整。 
图10是以放大的尺度示出出现在图9所示的时间T6至时间T7的期间中的控制信号WS的负极性脉冲的波形图。取样晶体管Tr1是P沟道型的。取样晶体管Tr1通过将控制信号WS从高电平改变到低电平来导通,相反,通过将控制信号WS从低电平改变到高电平来截止。从高电平改变到低电平的下降沿很陡峭,以便取样晶体管Tr1被立即导通。另一方面,从低电平到高电平的改变期间的上升沿波形被变钝,并且截止时间(off timing)根据操作点而不同。将信号电位Vsig施加到取样晶体管Tr1的源极侧(source side),并且将控制信号WS施加到取样晶体管Tr1的栅极侧(gate side)。取样晶体管Tr1的操作点根据信号电位Vsig而不同。在信号电位Vsig很低的白层次(white gradation)处,操作点也很低,因此取样晶体管Tr1被截止的相对早。因此,在白层次处的迁移率校正时间相对短。另一方面,当信号电位Vsig处于黑层次(black gradation)时,操作点接近高电平。因此,取样晶体管Tr1被截止的时间向后偏移,而黑层次处的迁移率校正时间延长。介于白层次和黑层次之间的灰度层次处的迁移率校正时间也介于其间。因此,本实施方式可以自动根据信号电位Vsig的电平最佳地调整迁移率校正时间。对于这样的迁移率校正,希望取样晶体管Tr1是P沟道型而不是N沟道型的晶体管。 
图11是示出用于该第二实施方式的写扫描器的实施方式的电路图。图11示意性地示出了写扫描器4的输出部分的三个级(stage)以及连接到写扫描器4的像素阵列单元1的三个行(三条线)。写扫描器4由移位寄存器S/R形成。写扫描器4根据外部输入的时钟信号操作,以顺序地类似地发送外部输入的开始信号,从而在每个级顺序输出信号。NAND元件连接到移位寄存器S/R的各个级。NAND元件使从相邻级的移位寄存器S/R输出的顺序信号经历NAND处 理,从而产生担当控制信号的基的矩形波形。该矩形波形经由反相器(inverter)输入到输出缓冲器。该输出缓冲器根据从移位寄存器S/R侧供给输入信号操作,以将最终的控制信号供给像素阵列单元1的对应扫描线WS。 
该输出缓冲器由在电源电位Vcc与地电位Vss之间相互串联的一对开关元件形成。一个开关元件是P沟道型晶体管TrP,而另一个是N沟道型晶体管TrN。附带地,在等效电路中,连接到各个缓冲器的像素阵列单元1侧的线由电阻元件R和电容元件C表示。在这种情况下,脉冲电源7连接到每一级中的输出缓冲器的接地线Vss。该脉冲电源7以1H周期输出电源脉冲,并将该电源脉冲供给接地线Vss。输出缓冲器根据从NAND元件侧供给的输入脉冲提取电源脉冲,并将该电源脉冲作为输出脉冲供给扫描线WS侧。如图11的下部所示,负极性的阴影部分的电源脉冲具有很陡峭的下降沿和缓慢的上升沿。将上升沿的缓慢部分照其原样提取出来,以便用作针对迁移率校正时间的自动控制的控制信号WS。 
图12是协助解释图11所示的写扫描器的操作的时序图。如图12所示,在每一1H期间,脉冲电源7都输出包括负极性脉冲P的电源脉冲串到输出缓冲器的接地线。图12的时序图还示出其时序与电源脉冲的时序一致的、输出缓冲器的输入脉冲和输出脉冲。图12示出供给第(N-1)级和第N级的输出缓冲器的输入脉冲和输出脉冲。在每级中,输入脉冲是偏移一H的矩形脉冲。当输入脉冲被施加到第(N-1)级的输出缓冲器时,导通反相器来从接地线照原样提取脉冲P。该脉冲P成为第(N-1)级的输出缓冲器的输出脉冲,然后被照原样输出到相应的第(N-1)扫描线WS。类似地,当输入永冲被施加到第N级的输出缓冲器时,将输出脉冲从第N级的输出缓冲器输出到相应的扫描线WS。 
作为参考,以下将描述电源线不固定在电源电位Vcc而是被供给脉冲的显示装置的示例。图13是示出根据本参考示例的显示装置的一般配置的框图。如图13所示,该显示装置包括像素阵列单元1和用于驱动该像素阵列单元1的驱动单元。像素阵列单元1包括具有行形式的扫描线WS、具有列形式的信号线SL、具有矩阵形式的像素2以及与像素2的每行相对应地排列的馈送器线(电源线)VL,其中,在该矩阵形式中像素布置在扫描线WS与信号线SL相互交叉的部分上。附带地,在本示例中,将三RGB原色之一分配给每个像素2,依此允许彩色显示。然而,显示装置不限于此,也包括单色 显示装置。该驱动单元包括:写扫描器4,用于通过顺序将控制信号供给各条扫描线WS来以行为单位执行像素2的行顺序驱动;电源扫描器6,用于根据行顺序驱动,将在第一电位和第二电位之间变化的电源电压供给每条馈送器线;以及信号选择器(水平选择器)3,用于根据行顺序驱动,将作为驱动信号的信号电位以及参考电位供给具有列形式的信号线SL。 
图14是示出包括在根据图13所示的参考示例的显示装置中的像素2的具体配置和连接关系的电路图。如图13所示,像素2包括以有机EL装置等为代表的发光元件、取样晶体管Tr1、驱动晶体管Tr2和保持电容Cs。取样晶体管Tr1的控制端子(栅极)连接到相应的扫描线WS,取样晶体管Tr1的一对电流端子(源极和漏极)之一连接到相应信号线SL,而取样晶体管Tr1的该对电流端子中的另一个连接到驱动晶体管Tr2的控制端子(栅极G)。驱动晶体管Tr2的一对电流端子(源极S和漏极G)之一连接到发光元件EL,而驱动晶体管Tr2的该对电流端子中的另一个连接到相应馈送器线VL。在本示例中,驱动晶体管Tr2是N沟道型的。驱动晶体管Tr2的漏极连接到馈送器线VL,而驱动晶体管Tr2的源极S作为输出节点连接到发光元件EL的阳极。发光元件EL的阴极连接到预定阴极电压Vcath。保持电容Cs连接在作为驱动晶体管Tr2的一个电流端子的源极S和作为驱动晶体管Tr2的控制端子的栅极G之间。 
在这样的配置中,取样晶体管Tr1根据从扫描线WS供给的控制信号引导(conduct)对从信号线SL供给的信号电位取样,并将该信号电位保持在保持电容Cs中。驱动晶体管Tr2被从馈送线VL以第一电位(高电位Vdd)供给电流,并根据保持在保持电容Cs中的信号电位将驱动电流传过发光元件EL。为了在信号线SL处于信号电位的时间期间中将取样晶体管Tr1设置在引导状态中,写扫描器4输出预定脉冲宽度的控制信号到扫描线WS,凭此将信号电位保持在保持电容Cs中,并且同时对信号电位进行关于驱动晶体管Tr2的迁移率μ的校正。此后,驱动晶体管Tr2根据写到保持电容Cs的信号电位Vsig,向发光元件EL供给驱动电流。由此开始发光操作。 
该像素2具有阈值电压校正功能以及上述迁移率校正功能。具体来说,在取样晶体管Tr1取样信号电位Vsig之前的第一时间,电源扫描器6将馈送器线VL从第一电位(高电位Vdd)改变到第二电位(低电位Vss2)。此外,写扫描器4在取样晶体管Tr1取样信号电位Vsig之前的第二时间,使得取样 晶体管Tr1引导将来自信号线SL的参考电位Vss1施加到驱动晶体管Tr2的栅极G,并且驱动晶体管Tr2的源极S被设置到第二电位(Vss2)。在该第二时间之后的第三时间,电源扫描器6将馈送器线VL从第二电位Vss2改变到第一电位Vdd,以将与驱动晶体管Tr2的阈值电压Vth相应的电压保持在保持电容Cs。通过这样的阈值电压校正功能,显示装置可以消去驱动晶体管Tr2的阈值电压Vth在每个像素中变化的影响。 
该像素2还具有自举功能(bootstrap function)。具体来说,写扫描器4在信号电位Vsig被保持在保持电容Cs中的阶段,取消控制信号向扫描线WS的施加,以便将取样晶体管Tr1设置在非引导状态,来将驱动晶体管Tr2的栅极G与信号线SL电断开。从而,驱动晶体管Tr2的栅极G的电位与驱动晶体管Tr2的源极的电位的变化互锁(interlock),因此栅极G与源极S之间的电压Vgs可以保持恒定。 
图15是协助解释根据示出在图14中的像素2的操作的时序图。图15沿公共时间轴示出了扫描线WS的电位的变化、馈送器线VL的电位的变化以及信号线SL的电位的变化。也与这些电位变化平行地示出了驱动晶体管的栅极G和源极S的电位的变化。 
用于导通取样晶体管Tr1的控制信号脉冲被施加到扫描线WS。根据像素阵列单元的行顺序驱动,以一场(1f)的周期(cycle of one field(1f))将这种控制信号脉冲施加到扫描线WS。在一个水平扫描期间(1H),这种控制信号脉冲包括两个脉冲。之后,在本说明书中,头一脉冲可以称为第一脉冲P1,随后的脉冲可以成为第二脉冲P2。在一场(1f)的同一周期中,馈送器线VL在高电位Vdd和低电位Vss2之间改变。在一个水平扫描期间(1H)内,向信号线SL供给在信号电位Vsig和参考电位Vss1之间改变的驱动信号。 
如图15的时序图所示,该像素从之前场的发光期间进入当前场(field inquestion)的非发光期间(non-emission period),此后开始当前场的发光期间。在非发光期间,执行准备操作、阈值电压校正操作、信号写操作、迁移率校正操作等等。 
在之前场的发光期间,馈送器线VL处于高电位Vdd,并且驱动晶体管Tr2将驱动电流Ids供给发光元件EL。驱动电流Ids经由驱动晶体管Tr2从馈送器线VL传送通过发光元件EL,然后流入阴极线。 
接下来,当开始当前场的非发光期间时,馈送器线VL在第一时间T1从 高电位Vdd改变到低电位Vss2。从而,馈送器线VL被放电到低电位Vss2,并且驱动晶体管Tr2的源极S的电位降到低电位Vss2。由此而将发光元件EL的阳极电位(即,驱动晶体管Tr2的源极电位)设置在反偏压状态(reverse biasstate),以便驱动电流停止流动并且发光元件EL截止。驱动晶体管的栅极G的电位也以与驱动晶体管的源极S的电位下降互锁的方式下降。 
在接下来的时间T2,扫描线WS从低电平改变到高电平,从而将取样晶体管Tr1设置在引导状态(conducting state)。此时,信号线SL处于参考电位Vss1。因此,驱动晶体管Tr2的栅极G的电位通过引导取样晶体管Tr1而变成信号线SL的参考电位Vss1。此时的驱动晶体管Tr2的源极S的电位是电位Vss2,其比参考电位Vss1低得多。由此而初始化驱动晶体管Tr2的栅极G与源极S之间的电压Vgs,以使得其比驱动晶体管Tr2的阈值电压Vth更大。从时间T1到时间T3的期间T1到T3是用于事先设置驱动晶体管Tr2的栅极G与源极S之间的电压Vgs等于或大于阈值电压Vth的准备期间。 
此后,在时间T3,馈送器线VL从低电位Vss2转变到高电位Vdd,而驱动晶体管Tr2的源极S的电位开始上升。不久,当驱动晶体管Tr2的栅极G与源极S之间的电压Vgs变成阈值电压Vth时切断电流。因此,与驱动晶体管Tr2的阈值电压Vth相应的电压被写入保持电容Cs。这就是阈值电压校正操作。此时,为了电流仅仅流到保持电容Cs侧而不流过发光元件EL,将阴极电位Vcath设置成使得发光元件EL截止。 
在时间T4,扫描线WS从高电平返回低电平。换句话说,消除了施加到扫描线WS的第一脉冲P1,以便将取样晶体管设置在截止状态。像从上述描述清楚地看出的那样,施加第一脉冲P1到取样晶体管Tr1的栅极来执行阈值电压校正操作。 
此后,信号线SL从参考电位Vss1改变到信号电位Vsig。接下来,在时间T5,扫描线WS再次从低电平上升到高电平。换句话说,将第二脉冲P2施加到取样晶体管Tr1的栅极。从而,再次导通取样晶体管Tr1来对来自信号线SL的信号电位取样。驱动晶体管Tr2的栅极G的电位因此成为信号电位Vsig。在这种情况下,因为发光元件EL首先处于截止状态(高阻抗状态),所以流过驱动晶体管Tr2的漏极和源极之间的电流完全流入到保持电容Cs和发光元件EL的等效电容,并开始充电。此后,在取样晶体管Tr1被截止的时间T6之前,驱动晶体管Tr2的源极S的电位上升ΔV。因此,将视频信号的 信号电位Vsig以被添加到阈值电压Vth的形式写入保持电容Cs,并且将用于迁移率校正的电压ΔV从保持在保持电容Cs中的电压中减去。因此,从时间T5到时间T6的期间T5至T6是信号写期间和迁移率校正期间。换句话说,当将第二脉冲P2施加到扫描线WS时,执行信号写操作和迁移率校正操作。信号写期间和迁移率校正期间T5至T6等于第二脉冲P2的脉冲宽度。即,第二脉冲P2的脉冲宽度限定迁移率校正期间。 
因此,在信号写期间T5至T6同时执行信号电位Vsig的写和校正量ΔV的调整。信号电位Vsig越高,则驱动晶体管Tr2供给的电流Ids就越大,并且校正量ΔV的绝对值就越高。因此,根据发光亮度的级别来进行迁移率校正。当固定信号电位Vsig时,驱动晶体管Tr2的迁移率μ越高,则校正量ΔV的绝对值越高。换句话说,迁移率μ越高,则对保持电容Cs的负反馈量ΔV越大。因此,可以消除每个像素的迁移率μ的变异。 
最后,在时间T6,如上所述,扫描线WS改变到低电平侧,以将取样晶体管Tr1设置在截止状态。从而,驱动晶体管Tr2的栅极G与信号线SL断开。与此同时,漏极电流Ids开始流过发光元件EL。从而,发光元件EL的阳极电位根据驱动电流Ids上升。发光元件EL的阳极电位的上升正是驱动晶体管Tr2的源极S的电位的上升。当驱动晶体管Tr2的源极S的电位上升时,由于保持电容Cs的自举操作的缘故,驱动晶体管Tr2的栅极G的电位也以与驱动晶体管Tr2的源极S的电位互锁的方式上升。栅极电位的上升量等于源极电位的上升量。因此在发光期间,驱动晶体管Tr2的栅极G与源极S之间的电压Vgs保持为恒定。栅极电压Vgs的值为关于阈值电压Vth和迁移率μ校正信号电位Vsig的结果。驱动晶体管Tr2运行在饱和区。即,驱动晶体管Tr2供给与栅极-源极电压Vgs相应的驱动电流Ids。电压Vgs的值为关于阈值电压Vth和迁移率μ校正信号电位Vsig的结果。 
图16是以放大的尺寸示出根据图13和图14所示的参考示例的显示装置的电源扫描器6的示意图。如图16所示,在每一级中,电源扫描器6具有由反相器形成的输出缓冲器。该输出缓冲器输出电源脉冲到相应的馈送器线VL。如上所述,根据参考示例的显示装置向电源线供给脉冲。将该脉冲作为电源脉冲从电源扫描器6供给像素2侧。在发光的时候,面板电源处于高电位Vdd,因此电源扫描器6的最后级中的缓冲器的P沟道晶体管被导通,以便将电源电压供给像素侧。一个像素的发光电流为几μA。由于每线(每行) 大约有1000个像素沿水平方向相互连接,所以总输出电流为几mA。为了防止在使得驱动电流流动时的电压降,需要配置几mm的大尺寸输出缓冲器,因此导致很大的布局面积。此外,由于发光电流一直不断地流,所以输出缓冲器的晶体管的特性急剧恶化,从而不可能获得长期使用的可靠性。 
如图17所示,根据本发明的实施方式的显示装置具有薄膜装置结构。该图示意性地示出了形成在绝缘衬底上的像素的截面结构。如图17所示,像素包括包含多个薄膜晶体管的晶体管部分(在图中图示了一个TFT)、保持电容等的电容部分以及有机EL元件等的发光部分。通过TFT工艺将晶体管部分和电容部分形成在衬底上,并且将有机EL元件等的发光部分堆叠在晶体管部分和电容部分上。通过粘合剂将透明背衬附着在发光部分来形成平板。 
根据本发明的实施方式的显示装置包括图18所示的平板模块形状的显示装置。例如,在其中集成了每个都包括有机EL元件、薄膜晶体管、薄膜电容等的像素并且以矩阵形式形成的像素阵列单元布置在绝缘衬底上。以环绕像素阵列单元(像素矩阵部分)的方式布置粘合剂,并附着诸如玻璃之类的背衬来形成显示模块。按照需要,透明背衬可以提供有滤色镜、保护膜、光屏蔽膜等。例如,显示模块可以提供有FPC(Flexible Printed Circuit,柔性印刷电路)作为从外输入或输出信号等到像素阵列单元的连接器。 
根据本发明的上述实施方式的显示装置具有平板形状,并且可应用于在将输入到电子装置或在电子设备内产生的驱动信号显示为图像或视频的所有领域中的各种电子装置的显示器,该电子装置包括数字照相机、膝上型个人计算机、便携式电话和视频摄影机。以下将说明这样的显示装置所应用到的电子装置的示例。 
图19示出本发明应用到的电视机。该电视机包括由前面板12、滤色玻璃13等构成的视频显示屏幕11。使用根据本发明的实施方式的显示装置作为视频显示屏幕11来制造该电视机。 
图20示出本发明应用到的数字照相机。图20的上面部分为正面图,而图20的下面部分为后视图。该数字照相机包括图像拾取镜、闪光用发光单元15、显示单元16、控制开关、菜单开关和快门19。使用根据本发明的实施方式的显示装置作为显示单元16来制造该数字照相机。 
图21示出本发明应用到的膝上型个人计算机。该膝上型个人计算机的主体单元20包括操作来输入字符的键盘21等,而该膝上型个人计算机的主体单 元盖包括显示图像的显示单元22。使用根据本发明的实施方式的显示装置作为显示单元22来制造该膝上型个人计算机。 
图22示出本发明应用到的便携式终端装置,图22的左边部分示出了打开状态,而图22的右边部分示出了合上状态。便携式终端装置包括上侧外壳23、下侧外壳24、耦合部分(在这种情况下为铰链部分)25、显示器26、副显示器27、画面灯28和照相机29。使用根据本发明的实施方式的显示装置作为显示器26和副显示器27来制造该便携式终端装置。 
图23示出本发明应用到的摄影机。该摄影机包括主体单元30、置于面向前面侧上用于拍摄景物画面的镜头34、画面拍摄的时间的开始/停止开关35以及监视器36。使用根据本发明的实施方式的显示装置作为监视器36来制造该摄影机。 
本领域技术人员应该理解,依赖于设计要求和其他因素,只要它们在附属权利要求或其等效物的范围内,可以出现各种修改、组合、部分组合和变更。 

Claims (5)

1. 一种显示装置,包括:
像素阵列单元;以及
驱动单元,
其中,所述像素阵列单元包括
具有行形式的第一扫描线和第二扫描线、
具有列形式的信号线、以及
具有矩阵形式的像素,像素布置在所述第一扫描线与所述信号线相互交叉的部分上,
每个像素都包括
驱动晶体管、
取样晶体管、
开关晶体管、
保持电容、和
发光元件,
所述驱动晶体管是P沟道型晶体管并且具有作为栅极的控制端子以及作为源极和漏极的一对电流端子,
所述取样晶体管的控制端子连接到第一扫描线,而所述取样晶体管的一对电流端子连接在信号线和所述驱动晶体管的栅极之间,
所述开关晶体管的控制端子连接到第二扫描线,所述开关晶体管的一对电流端子之一连接到所述驱动晶体管的源极,而所述开关晶体管的所述对电流端子中的另一个连接到电源线,
所述保持电容连接在所述驱动晶体管的栅极和源极之间,
所述发光元件连接在所述驱动晶体管的漏极与接地线之间,所述驱动单元包括
用于顺序将控制信号供给每条第一扫描线的写扫描器、
用于顺序将控制信号供给每条第二扫描线的驱动扫描器、以及
用于交替地将作为视频信号的信号电位和预定参考电位供给每条信号线的信号选择器,
所述写扫描器当所述信号线处于参考电位时输出控制信号给第一扫描线以驱动像素,并且执行校正驱动晶体管的阈值电压的操作,
所述写扫描器当所述信号线处于信号电位时输出控制信号给第一扫描线以驱动像素,并且执行将信号电位写到所述保持电容的写操作,而
所述驱动扫描器在信号电位被写到所述保持电容之后输出控制信号给第二扫描线以将电流传过像素,并且执行发光元件的发光操作。
2. 根据权利要求1的显示装置,
其中,所述取样晶体管和所述开关晶体管也都是P沟道型晶体管,而且形成像素的晶体管全部是P沟道型晶体管。
3. 根据权利要求1的显示装置,
其中,所述写扫描器当所述信号线处于信号电位时,输出控制信号到第一扫描线来驱动像素,并且在将信号电位写到所述保持电容的同时,执行校正所述驱动晶体管的迁移率的变异的校正操作。
4. 一种显示装置的驱动方法,所述显示装置包括像素阵列单元以及驱动单元,其中,所述像素阵列单元包括具有行形式的第一扫描线和第二扫描线、具有列形式的信号线以及具有矩阵形式的像素,像素布置在所述第一扫描线与所述信号线相互交叉的部分上,每个像素都包括驱动晶体管、取样晶体管、开关晶体管、保持电容和发光元件,所述驱动晶体管是P沟道型晶体管并且具有作为栅极的控制端子以及作为源极和漏极的一对电流端子,所述取样晶体管的控制端子连接到第一扫描线,而所述取样晶体管的一对电流端子连接在信号线和所述驱动晶体管的栅极之间,所述开关晶体管的控制端子连接到第二扫描线,所述开关晶体管的一对电流端子之一连接到所述驱动晶体管的源极,而所述开关晶体管的所述对电流端子中的另一个连接到电源线,所述保持电容连接在所述驱动晶体管的栅极和源极之间,所述发光元件连接在所述驱动晶体管的漏极与接地线之间,所述驱动单元包括用于顺序将控制信号供给每条第一扫描线的写扫描器、用于顺序将控制信号供给每条第二扫描线的驱动扫描器以及用于交替地将作为视频信号的信号电位和预定参考电位供给每条信号线的信号选择器,所述驱动方法包括步骤:
当所述信号线处于参考电位时从所述写扫描器输出控制信号给第一扫描线以驱动像素,并且执行校正驱动晶体管的阈值电压的操作,
当所述信号线处于信号电位时从所述写扫描器输出控制信号给第一扫描线以驱动像素,并且执行将信号电位写到所述保持电容的写操作,而
在信号电位被写到所述保持电容之后从所述驱动扫描器输出控制信号给第二扫描线以将电流传过像素,并且执行发光元件的发光操作。
5. 一种包括权利要求1的显示装置的电子装置。
CN200810107933.5A 2007-05-21 2008-05-21 显示装置及其驱动方法和电子设备 Active CN101312012B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP133864/07 2007-05-21
JP2007133864A JP2008287141A (ja) 2007-05-21 2007-05-21 表示装置及びその駆動方法と電子機器

Publications (2)

Publication Number Publication Date
CN101312012A CN101312012A (zh) 2008-11-26
CN101312012B true CN101312012B (zh) 2011-03-23

Family

ID=40071959

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810107933.5A Active CN101312012B (zh) 2007-05-21 2008-05-21 显示装置及其驱动方法和电子设备

Country Status (5)

Country Link
US (1) US8988320B2 (zh)
JP (1) JP2008287141A (zh)
KR (1) KR20080103000A (zh)
CN (1) CN101312012B (zh)
TW (1) TWI407407B (zh)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010002498A (ja) * 2008-06-18 2010-01-07 Sony Corp パネルおよび駆動制御方法
JP5157825B2 (ja) 2008-10-29 2013-03-06 ソニー株式会社 有機elディスプレイの製造方法
JP5308796B2 (ja) * 2008-11-28 2013-10-09 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置および画素回路
JP2010145578A (ja) * 2008-12-17 2010-07-01 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP5287210B2 (ja) * 2008-12-17 2013-09-11 ソニー株式会社 表示装置および電子機器
CN101770737B (zh) * 2009-01-06 2013-09-11 群创光电股份有限公司 图像显示系统与显示面板
JP5299126B2 (ja) * 2009-07-01 2013-09-25 セイコーエプソン株式会社 発光装置および電子機器、並びに画素回路の駆動方法。
CN101667418B (zh) * 2009-09-25 2012-03-28 深圳丹邦投资集团有限公司 一种显示屏显示亮度补偿的方法及其系统
KR101692367B1 (ko) * 2010-07-22 2017-01-04 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP5415565B2 (ja) 2010-09-06 2014-02-12 パナソニック株式会社 表示装置およびその駆動方法
JP6031954B2 (ja) * 2012-11-14 2016-11-24 ソニー株式会社 発光素子、表示装置及び電子機器
TW201426709A (zh) 2012-12-26 2014-07-01 Sony Corp 顯示裝置、顯示裝置之驅動方法及電子機器
JP6201465B2 (ja) * 2013-07-08 2017-09-27 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
JP2015014764A (ja) 2013-07-08 2015-01-22 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
JP6164059B2 (ja) 2013-11-15 2017-07-19 ソニー株式会社 表示装置、電子機器、及び表示装置の駆動方法
JP2015187672A (ja) * 2014-03-27 2015-10-29 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
JP2016062076A (ja) 2014-09-22 2016-04-25 Nltテクノロジー株式会社 画素回路、その駆動方法及び表示装置
JP2017026973A (ja) 2015-07-28 2017-02-02 ソニー株式会社 表示パネル、表示装置、及び、電子機器
CN105206217B (zh) * 2015-10-27 2018-02-06 京东方科技集团股份有限公司 显示处理方法、装置及显示器件
KR102641557B1 (ko) 2016-06-20 2024-02-28 소니그룹주식회사 표시 장치 및 전자 기기
KR102595130B1 (ko) * 2017-12-07 2023-10-26 엘지디스플레이 주식회사 발광 표시 장치 및 이의 구동 방법
CN111681611B (zh) * 2020-06-11 2021-06-25 昆山国显光电有限公司 像素电路和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004133240A (ja) * 2002-10-11 2004-04-30 Sony Corp アクティブマトリクス型表示装置およびその駆動方法
CN1553424A (zh) * 2003-06-11 2004-12-08 友达光电股份有限公司 提供数据线信号以控制电流至有机发光二极管像素的装置
CN1815538A (zh) * 2005-02-02 2006-08-09 索尼株式会社 像素电路、显示屏及其驱动方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3956347B2 (ja) 2002-02-26 2007-08-08 インターナショナル・ビジネス・マシーンズ・コーポレーション ディスプレイ装置
JP3613253B2 (ja) 2002-03-14 2005-01-26 日本電気株式会社 電流制御素子の駆動回路及び画像表示装置
JP4195337B2 (ja) 2002-06-11 2008-12-10 三星エスディアイ株式会社 発光表示装置及びその表示パネルと駆動方法
JP2004093682A (ja) 2002-08-29 2004-03-25 Toshiba Matsushita Display Technology Co Ltd El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置
GB0220614D0 (en) * 2002-09-05 2002-10-16 Koninkl Philips Electronics Nv Electroluminescent display devices
GB0223305D0 (en) 2002-10-08 2002-11-13 Koninkl Philips Electronics Nv Electroluminescent display devices
KR100497246B1 (ko) * 2003-04-01 2005-06-23 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
JP2005099715A (ja) * 2003-08-29 2005-04-14 Seiko Epson Corp 電子回路の駆動方法、電子回路、電子装置、電気光学装置、電子機器および電子装置の駆動方法
JP2005151015A (ja) * 2003-11-13 2005-06-09 Sony Corp 表示装置およびその駆動方法
TWI286654B (en) * 2003-11-13 2007-09-11 Hannstar Display Corp Pixel structure in a matrix display and driving method thereof
GB0400213D0 (en) * 2004-01-07 2004-02-11 Koninkl Philips Electronics Nv Electroluminescent display devices
US20050275352A1 (en) * 2004-06-14 2005-12-15 Au Optronics Corporation. Redundant storage capacitor and method for repairing OLED pixels and driving circuits
KR101080351B1 (ko) * 2004-06-22 2011-11-04 삼성전자주식회사 표시 장치 및 그 구동 방법
KR100604058B1 (ko) * 2004-09-24 2006-07-24 삼성에스디아이 주식회사 직류/직류 변환기와 이를 이용한 발광 표시장치 및 그의구동방법
GB0425188D0 (en) * 2004-11-16 2004-12-15 Koninkl Philips Electronics Nv Active matrix display devices
US20060164345A1 (en) 2005-01-26 2006-07-27 Honeywell International Inc. Active matrix organic light emitting diode display
TWI282537B (en) * 2005-04-21 2007-06-11 Au Optronics Corp Display units
JP5376296B2 (ja) * 2005-10-12 2013-12-25 コーニンクレッカ フィリップス エヌ ヴェ トランジスタ制御回路及び制御方法並びにこれを用いたアクティブマトリックス表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004133240A (ja) * 2002-10-11 2004-04-30 Sony Corp アクティブマトリクス型表示装置およびその駆動方法
CN1553424A (zh) * 2003-06-11 2004-12-08 友达光电股份有限公司 提供数据线信号以控制电流至有机发光二极管像素的装置
CN1815538A (zh) * 2005-02-02 2006-08-09 索尼株式会社 像素电路、显示屏及其驱动方法

Also Published As

Publication number Publication date
US20080291182A1 (en) 2008-11-27
CN101312012A (zh) 2008-11-26
TWI407407B (zh) 2013-09-01
TW200907900A (en) 2009-02-16
US8988320B2 (en) 2015-03-24
JP2008287141A (ja) 2008-11-27
KR20080103000A (ko) 2008-11-26

Similar Documents

Publication Publication Date Title
CN101312012B (zh) 显示装置及其驱动方法和电子设备
CN101312007B (zh) 显示装置及其驱动方法以及电子设备
CN100592364C (zh) 显示设备、用于驱动其的方法、以及电子装置
CN100583212C (zh) 图像显示装置
CN101310318B (zh) 像素电路和显示装置
CN100587775C (zh) 显示设备和驱动该显示设备的方法
TWI397039B (zh) Display device and its driving method and electronic machine
CN101136176B (zh) 显示装置和电子设备
CN101131804B (zh) 显示设备及其驱动方法和电子设备
CN101266753B (zh) 显示装置、其驱动方法、和电子系统
CN101436381B (zh) 显示装置及其驱动方法和电子设备
CN101399004B (zh) 显示装置及其驱动方法和电子设备
CN101630483A (zh) 显示装置及其驱动方法、以及电子设备
KR20100051567A (ko) 표시 장치 및 전자 제품
CN101488317B (zh) 显示装置及电子设备
CN101436384A (zh) 显示装置、用于显示装置的驱动方法和电子装置
CN101276549B (zh) 显示装置和电子设备
CN101551974A (zh) 面板和驱动控制方法
CN100594535C (zh) 显示设备、其驱动方法以及电子设备
CN101399003B (zh) 显示装置及其驱动方法和电子设备
CN101504823B (zh) 显示装置、用于显示装置的驱动方法和电子装置
CN101504824B (zh) 显示装置、用于显示装置的驱动方法和电子装置
CN101447172B (zh) 显示装置、用于显示装置的驱动方法及电子装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: JANPAN ORGANIC RATE DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORPORATION

Effective date: 20150730

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20150730

Address after: Tokyo, Japan

Patentee after: JOLED Inc.

Address before: Tokyo, Japan

Patentee before: Sony Corp.

TR01 Transfer of patent right

Effective date of registration: 20231122

Address after: Tokyo, Japan

Patentee after: Japan Display Design and Development Contract Society

Address before: Tokyo, Japan

Patentee before: JOLED Inc.

TR01 Transfer of patent right