WO2018186613A1 - 보정기능을 포함하는 드라이버 ic 장치 - Google Patents
보정기능을 포함하는 드라이버 ic 장치 Download PDFInfo
- Publication number
- WO2018186613A1 WO2018186613A1 PCT/KR2018/003426 KR2018003426W WO2018186613A1 WO 2018186613 A1 WO2018186613 A1 WO 2018186613A1 KR 2018003426 W KR2018003426 W KR 2018003426W WO 2018186613 A1 WO2018186613 A1 WO 2018186613A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- value
- unit
- pixel
- correction
- unit block
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims description 15
- 238000000034 method Methods 0.000 claims description 14
- 238000010586 diagram Methods 0.000 description 4
- 238000012886 linear function Methods 0.000 description 2
- 238000010295 mobile communication Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920001690 polydopamine Polymers 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2044—Display of intermediate tones using dithering
- G09G3/2051—Display of intermediate tones using dithering with use of a spatial dither pattern
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0285—Improving the quality of display appearance using tables for spatial correction of display data
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/029—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
Definitions
- the present invention relates to a driver IC device, and more particularly, to a driver IC device including a correction function, which is applied to a small display panel having a plurality of pixels to correct an output value of a pixel.
- the display panel displays information on a screen and is widely used in home appliances. Recently, as an example of such a display panel, LCD is commonly used.
- LCD is a display device developed to replace a cathode ray tube used for a monitor such as a TV or a computer, and is widely used in the industry because it has advantages such as light weight, high image quality, and low power consumption.
- advantages such as light weight, high image quality, and low power consumption.
- mobile communication terminals such as mobile phones and PDAs
- the market for small display panels mounted in the mobile communication terminals is exponentially expanding.
- a driver IC device is a semiconductor that provides driving signals and data as electrical signals (multi high voltage level signals) to a display panel such that a character or a video image is displayed on a screen. It is a key component for driving various types of displays.
- the conventional driver IC only serves to provide driving signals and data as electrical signals to the display panel so that characters or video images can be displayed on the screen. There was a limit to not provide.
- the present invention has been made to overcome the above-mentioned problem, and is formed in the same form corresponding to each of a gain value and an offset value of a plurality of unit blocks, which are divided into predetermined units, and the arrangement of pixels included in the unit block.
- a driver IC device including a correction function capable of correcting pixels in a unit block more precisely by correcting output values of pixels in a unit block by using coordinate values of correction roots having a plurality of detail regions arranged therein. Its purpose is to provide.
- the present invention relates to a driver IC device that is applied to a small display panel having a plurality of pixels and includes a correction function for correcting an output value of the pixels, wherein the pixels of the display panel are preset.
- a unit block setting unit for dividing into units and setting a plurality of unit blocks;
- a correction route setting unit configured to set a correction route (LUT) having a plurality of detail regions arranged in the same shape corresponding to the arrangement of the pixels included in the unit block set through the unit block setting unit;
- a storage unit for storing a correction route set through the correction route setting unit and storing a gain value and an offset value for each of the plurality of unit blocks set through the unit block setting unit;
- a converter configured to convert an input value (input gray) input to a pixel of the display panel by using a gain value and an offset value stored in the storage unit;
- a correction output unit configured to generate a correction output value (output gray) of the pixel in the unit block of the display panel using the converted value converted through the conversion unit and the coordinate value of the correction root set through the correction route setting unit. It is characterized by including.
- the conversion value converted through the conversion unit may be a real gray value and an integer gray value.
- the real gray value is
- the integer gray value is
- the real gray value is an integer value excluding a decimal value.
- the correction output unit Preferably, the correction output unit,
- OG Corrected output value (output gray)
- BS total size of the unit block
- BHS horizontal size of the unit block
- F gray real gray value
- I gray integer gray value
- I x x coordinate value of the correction route
- I y y-coordinate of the correction route
- the correction root setting unit Preferably, the correction root setting unit,
- the method may include setting one correction route having a plurality of detail regions arranged in the same shape corresponding to the arrangement of the plurality of pixels included in the unit block set through the unit block setting unit.
- the unit block setting unit Preferably, the unit block setting unit,
- the plurality of unit blocks are all formed in the same shape.
- the driver IC device including the correction function according to the present invention may be configured in the same form corresponding to the respective gain and offset values of a plurality of unit blocks, which are divided and set in predetermined units, and the arrangement of pixels included in the unit block.
- FIG. 1 conceptually illustrates the role of a conventional driver IC device.
- FIG. 2 is a view showing the overall configuration of a driver IC device including a correction function according to an embodiment of the present invention
- FIG. 3 is a diagram illustrating a unit block setting unit of a driver IC device including a correction function configured to divide a plurality of pixels of a display panel into predetermined units to set a unit block according to an embodiment of the present invention.
- FIG. 4 is a view illustrating a correction route corresponding to a unit block set through a unit block setting unit in the driver IC device including the correction function according to an embodiment of the present invention.
- FIG. 5 illustrates that in a driver IC device including a correction function according to an embodiment of the present invention, when the first unit block is lit in 25.5 gray, each pixel in the first unit block is corrected to obtain a correction output value.
- FIG. 6 is a view illustrating a correction route having a plurality of detail regions disposed in the same form corresponding to a first unit block in a driver IC device including a correction function according to an embodiment of the present invention.
- FIG. 7 illustrates that in a driver IC device including a correction function according to another exemplary embodiment of the present disclosure, when the first unit block is lit in 25.5 gray, each pixel in the first unit block is corrected to obtain a correction output value.
- first, second, A, B, (a), and (b) may be used. These terms are only for distinguishing the components from other components, and the nature, order or order of the components are not limited by the terms.
- a component is described as being “connected”, “coupled” or “connected” to another component, the component may be directly connected, coupled or connected to the other component, but the component and its other components It is to be understood that another component may be “connected”, “coupled” or “connected” between the elements.
- the driver IC device 100 including a correction function includes a unit block setting unit 110, a correction route setting unit 120, a storage unit 130, a conversion unit 140, and a correction unit. It may be configured to include an output unit 150, based on this configuration can be applied to a small display panel having a plurality of pixels to correct the output value of the pixel.
- the driver IC device 100 including the correction function will be described in more detail.
- the unit block setting unit 110 divides pixels of the display panel 200 into predetermined units to set a plurality of unit blocks.
- the display panel 200 includes a plurality of pixels, and each pixel is turned on.
- the unit block setting unit 110 divides the plurality of pixels included in the display panel 200 into predetermined units. It can be set as a plurality of unit blocks.
- the plurality of unit blocks set through the unit block setting unit 110 are all formed in the same shape. For example, when the unit block is set in the form of 2X2 Block, all the unit blocks of the display panel 200 are formed in the form of 2X2 Block, and if the unit block is set in the form of 3X3 Block, the display panel 200 All unit blocks may be formed in the form of 3X3 blocks.
- setting the unit block in the unit block setting unit 110 will be described in more detail with reference to FIG. 3.
- FIG. 3 is a diagram illustrating a unit block setting unit for dividing a plurality of pixels of a display panel into predetermined units in a unit block setting unit of a driver IC device including a correction function according to an embodiment of the present invention.
- the display panel 200 includes a plurality of pixels, and the unit block setting unit 110 may set a unit block by dividing the plurality of pixels into predetermined units.
- 3 illustrates that the unit block is set by the unit block setting unit 110 in the form of 2X2 Block.
- the unit block is set in the form of 3X3 Block, 4X4 Block, or 8X8 Block. It may be.
- the unit block set in the form of 2X2 Block will be described for a smooth description of the present invention.
- the correction route setting unit 120 sets the correction route 300 having a plurality of detail regions 310 arranged in the same shape corresponding to the arrangement of pixels included in the unit block set through the unit block setting unit 110. It plays a role.
- the correction route setting unit 120 includes a plurality of detail regions 310 arranged in the same shape corresponding to the arrangement of the plurality of pixels included in the unit block set through the unit block setting unit 110.
- the correction route 300 is set.
- the correction route 300 set through the correction route setting unit 120 may be configured to have a correction root coordinate value for each subregion 310. The setting of the correction route 300 in the correction route setting unit 120 will be described in more detail with reference to FIG. 4 below.
- the correction route setting unit 120 may set the correction route 300 corresponding to the unit block set through the unit block setting unit 110. More specifically, as shown in FIG. 4, when the unit block is set in the form of 2X2 Block through the unit block setting unit 110, the correction route setting unit 120 includes four subregions 310. The branch may set a correction route 300 having a 2 ⁇ 2 block type.
- the fourth detail region located at the lower right side may be configured to have a correction root coordinate value of (1,1).
- the correction route setting unit 120 may have a 3X3 Block type having nine subregions 310.
- the correction route 300 may be set.
- the correction route setting unit 120 may rearrange the positions of each subregion including the correction route coordinate value. For example, a first detail region having a correction root coordinate value of (0,0) is on the left side, and a third detail region having a correction root coordinate value of (0,1) is on the right side of (1,1). The fourth detail region having the correction root coordinate value may be rearranged to the lower right position, and the second detail region having the correction root coordinate value of (1, 0) may be rearranged to the lower right position.
- the storage unit 130 stores the correction route 300 set through the correction route setting unit 120, and gains and offsets for each of the plurality of unit blocks set through the unit block setting unit 110. (offset) Stores the value.
- the plurality of unit blocks set through the unit block setting unit 110 may have different gain values and offset values, respectively, and the storage unit 130 may include the respective gain values for the plurality of unit blocks.
- Each offset value can be stored.
- the storage unit 130 is the correction root coordinate value information for each subregion 310 of the correction route 300 set through the correction route setting unit 120 and the position where each subregion 310 is disposed. Information can also be stored.
- the gain values for the plurality of unit blocks set through the unit block setting unit 110 mean a first term coefficient a in the first function equation, and the offset value means a constant term b in the first function equation.
- the converter 140 converts an input value (input gray) input to a pixel of the display panel 200 by using the gain value and the offset value stored in the storage 130.
- the converter 140 may convert an input value (input gray) input to a pixel of the display panel 200 into a real gray value and an integer gray value.
- a process of converting an input value (input gray) input to a pixel of the display panel 200 into a real gray value and an integer gray value by the converter 140 will be described in more detail below.
- the mean gray value, the first-order coefficient a value, the gain value for the plurality of unit blocks set through the unit block setting unit 110, the constant term b means the offset value. That is, the real gray value is obtained by multiplying an input value (input gray) input to a pixel in a unit block through the converter 140 and a gain value for the corresponding unit block previously stored in the storage unit 130.
- the value may be generated by adding an offset value for the corresponding unit block. For example, if the input value (input gray) input to the pixel in the unit block is 25, the gain value for the block is 1, and the offset value is 0.5, the real gray value is 25X1 + 0.5, so it is 25.5. Can be.
- the integer gray value means an integer value excluding a decimal value from the real gray value generated by the conversion unit 140.
- the integer gray value may be 25 except for the decimal value 0.5.
- the correction output unit 150 corrects the pixels in the unit block of the display panel by using the converted value converted through the conversion unit 140 and the coordinate values of the correction route 300 set through the correction route setting unit 120. It is responsible for generating output values (output grays).
- the converted value converted through the conversion unit 140 refers to a real gray value and an integer gray value.
- the correction output unit 150 of the present invention, the conversion value for converting the input value (input gray) input to the pixel in the unit block through the conversion unit 140, and the correction root setting unit 120 Based on the coordinate value of the correction route set through the above, the correction output value (output gray) of the pixel in the unit block of the display panel 200 may be generated using Equation 1 below. Correcting the pixel in the unit block of the display panel 200 through the correction output unit 150 will be described in detail with reference to FIGS. 5 and 6.
- OG Corrected output value (output gray)
- BS total size of the unit block
- BHS horizontal size of the unit block
- F gray real gray value
- I gray integer gray value
- I x x coordinate value of the correction route
- I y y-coordinate of the correction route
- FIG. 5 illustrates that in a driver IC device including a correction function according to an embodiment of the present invention, when the first unit block is lit in 25.5 gray, each pixel in the first unit block is corrected to obtain a correction output value.
- 6 illustrates a correction route having a plurality of subregions arranged in the same form corresponding to the first unit block in the driver IC device including the correction function according to an embodiment of the present invention. The figure shown.
- the first unit block is in the form of a 2X2 block
- the input value (input gray) input to the pixel in the first unit block is 25
- the gain value for the first unit block is 1
- the offset value is
- the real gray value 25X1 + 0.1 becomes 25.5
- the integer gray value becomes 25
- the total size of the unit block 2X2 becomes 4, and the horizontal size of the unit block becomes 2.
- Substituting the derived value into Equation 1 may generate a correction output value for each pixel in the first unit block, as shown in FIG. 5.
- the pixel located at the top left in the first unit block is referred to as the first pixel
- the pixel located at the bottom right as the fourth pixel is positioned on the first detail region 311 and on the upper right side.
- the detail region is referred to as the second detail region 312, the detail region located at the bottom left is referred to as the third detail region 313, and the detail region located at the bottom right is referred to as the fourth detail region 314.
- the first detail region 311 is (0,0)
- the second detail region 312 located at the upper right is (1,0)
- the third detail region 313 located at the lower left is
- the fourth detail region 314 located at the bottom right of (0,1) may be configured to have a correction root coordinate value of (1,1).
- the third detail region having the correction root coordinate value of (0,0) on the left and the third root region having the correction root coordinate value of (0,1) When the fourth detail region having the corrected root coordinate value of (1,1) is arranged on the lower left side, and the second detail region having the corrected root coordinate value of (1,0) is arranged on the lower right side of the detail region.
- Each pixel in the first unit block may be corrected as shown in FIG. 7 to represent a correction output value.
- each gain value and offset value for a plurality of unit blocks which are divided and set in predetermined units, may be used.
- the pixel in the unit block can be more precisely corrected.
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 보정기능을 포함하는 드라이버 IC 장치에 관한 것으로, 상기 디스플레이 패널의 픽셀을 기 설정된 단위로 구획하여 복수 개의 단위블록으로 설정하는 단위블록 설정부; 상기 단위블록 설정부를 통해 설정된 상기 단위블록에 포함된 상기 픽셀의 배치에 대응하여 동일한 형태로 배치된 복수 개의 세부영역을 가지는 보정루트(LUT)를 설정하는 보정루트 설정부; 상기 보정루트 설정부를 통해 설정된 보정루트를 저장하고, 상기 단위블록 설정부를 통해 설정된 상기 복수 개의 단위블록에 대한 각각의 게인(gain)값과 오프셋(offset)값을 저장하는 저장부; 상기 저장부에 저장된 게인 값과 오프셋 값을 이용하여, 상기 디스플레이 패널의 픽셀에 입력되는 입력 값(인풋그레이)을 변환시키는 변환부; 및 상기 변환부를 통해 변환된 변환 값, 상기 보정루트 설정부를 통해 설정된 상기 보정루트의 좌표 값을 이용하여, 상기 디스플레이 패널의 단위블록 내의 상기 픽셀의 보정출력 값(아웃풋 그레이)을 생성하는 보정출력부를 포함하는 것을 특징으로 한다.
Description
본 발명은 드라이버 IC 장치에 관한 것으로, 보다 상세하게는 복수 개의 픽셀을 가지는 소형 디스플레이 패널에 적용되어 픽셀의 출력 값을 보정할 수 있는, 보정기능을 포함하는 드라이버 IC 장치에 관한 것이다.
디스플레이 패널이란 화면을 통해 정보를 표시하는 것으로써, 가전제품에 널리 사용되고 있다. 최근에는 이런 디스플레이 패널의 일 예로 LCD가 보편적으로 사용되고 있다.
일반적으로 LCD란 TV나 컴퓨터 등의 모니터에 사용되고 있는 음극선관을 대체하기 위해 개발된 표시장치로, 경량화가 용이하고 고화질, 저전력 소비 등의 장점을 가지므로 산업에서 널리 이용되고 있다. 특히, 근래에는 휴대폰이나 PDA와 같은 이동통신단말기의 수요가 지속적으로 확산됨에 따라, 그 이동통신단말기에 탑재되는 소형 디스플레이 패널 시장이 기하급수적으로 팽창하고 있다.
한편, 디스플레이 패널의 구동에 필수적인 핵심 구성요소로 디스플레이 드라이버 IC 장치(이하 드라이버 IC 장치)가 있다. 드라이버 IC 장치는 도 1에 도시된 바와 같이, 화면에 문자나 영상 이미지 등이 표시되도록 구동신호 및 데이터를 디스플레이 패널에 전기신호(Multi High Voltage Level 신호)로 제공하는 반도체로서, LCD, PDP, OLED 등 다양한 방식의 디스플레이 구동에 필요한 핵심 부품이다. 하지만, 종래의 드라이버 IC는 화면에 문자나 영상 이미지 등이 표시되도록 구동신호 및 데이터를 디스플레이 패널에 전기신호로 제공하는 역할만 했을 뿐, 디스플레이 패널의 수 많은 픽셀에서 불량을 찾아내고 보정하는 기능은 제공하지 못한다는 한계점이 있었다.
본 발명은 상기한 문제점을 극복하기 위하여 안출된 것으로, 기 설정된 단위로 구획되어 설정된 복수 개의 단위 블록에 대한 각각의 게인 값과 오프셋 값, 상기 단위블록에 포함된 픽셀의 배치에 대응하여 동일한 형태로 배치된 복수 개의 세부영역을 가지는 보정루트의 좌표 값을 이용하여, 단위블록 내의 픽셀의 출력 값을 보정함으로써, 단위블록 내의 픽셀을 보다 정밀하게 보정할 수 있는, 보정기능을 포함하는 드라이버 IC 장치를 제공하는 것을 그 목적으로 한다.
상기의 목적을 달성하기 위하여 본 발명은, 복수 개의 픽셀을 가지는 소형 디스플레이 패널에 적용되어 상기 픽셀의 출력 값을 보정하는 보정기능을 포함하는 드라이버 IC 장치에 관한 것으로서, 상기 디스플레이 패널의 픽셀을 기 설정된 단위로 구획하여 복수 개의 단위블록으로 설정하는 단위블록 설정부; 상기 단위블록 설정부를 통해 설정된 상기 단위블록에 포함된 상기 픽셀의 배치에 대응하여 동일한 형태로 배치된 복수 개의 세부영역을 가지는 보정루트(LUT)를 설정하는 보정루트 설정부; 상기 보정루트 설정부를 통해 설정된 보정루트를 저장하고, 상기 단위블록 설정부를 통해 설정된 상기 복수 개의 단위블록에 대한 각각의 게인(gain)값과 오프셋(offset)값을 저장하는 저장부; 상기 저장부에 저장된 게인 값과 오프셋 값을 이용하여, 상기 디스플레이 패널의 픽셀에 입력되는 입력 값(인풋그레이)을 변환시키는 변환부; 및 상기 변환부를 통해 변환된 변환 값, 상기 보정루트 설정부를 통해 설정된 상기 보정루트의 좌표 값을 이용하여, 상기 디스플레이 패널의 단위블록 내의 상기 픽셀의 보정출력 값(아웃풋 그레이)을 생성하는 보정출력부를 포함하는 것을 특징으로 한다.
바람직하게는,
상기 변환부를 통해 변환된 변환 값은, 실수형 그레이 값 및 정수형 그레이 값인 것을 특징으로 한다.
더욱 바람직하게는, 상기 실수형 그레이 값은,
단위블록 내의 픽셀에 입력되는 입력 값(인풋그레이)과, 상기 저장부에 기 저장되어 있는 상기 단위블록에 대한 게인 값을 곱한 값에, 상기 단위블록에 대한 오프셋 값을 합하여 생성되는 것을 특징으로 한다.
더욱 바람직하게는, 상기 정수형 그레이 값은,
상기 실수형 그레이 값에서 소수 값을 제외한 정수 값인 것을 특징으로 한다.
바람직하게는, 상기 보정출력부는,
상기 변환부를 통해 단위블록 내의 픽셀에 입력되는 입력 값(인풋그레이)을 변환시킨 변환 값, 및 상기 보정루트 설정부를 통해 설정된 상기 보정루트의 좌표 값에 기초하여, 하기의 수학식 1을 이용하여 상기 디스플레이 패널의 단위블록 내의 픽셀의 보정출력 값(아웃풋 그레이)을 생성하는 것을 특징으로 한다.
[수학식 1]
OG: 보정출력 값(아웃풋 그레이), BS: 단위블록의 전체사이즈, BHS: 단위블록의 가로 사이즈, F
gray: 실수형 그레이 값, I
gray: 정수형 그레이 값, I
x: 보정루트의 x좌표 값, I
y: 보정루트의 y좌표 값
바람직하게는, 상기 보정루트 설정부는,
상기 단위블록 설정부를 통해 설정된 상기 단위블록에 포함된 복수 개의 픽셀의 배치에 대응하여 동일한 형태로 배치된 복수 개의 세부영역을 가지는 하나의 보정루트를 설정하는 것을 특징으로 한다.
바람직하게는, 상기 단위블록 설정부는,
상기 복수 개의 단위블록을 모두 동일한 형태로 형성하는 것을 특징으로 한다.
본 발명에 따른 보정기능을 포함하는 드라이버 IC 장치는, 기 설정된 단위로 구획되어 설정된 복수 개의 단위 블록에 대한 각각의 게인 값과 오프셋 값, 상기 단위블록에 포함된 픽셀의 배치에 대응하여 동일한 형태로 배치된 복수 개의 세부영역을 가지는 보정루트의 좌표 값을 이용하여, 단위블록 내의 픽셀의 출력 값을 보정함으로써, 단위블록 내의 픽셀을 보다 정밀하게 보정할 수 효과를 제공한다.
도 1은 종래의 드라이버 IC 장치의 역할을 개념적으로 나타낸 도면
도 2는 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치의 전체적인 구성을 도시한 도면
도 3은 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치의 단위블록 설정부에서 디스플레이 패널의 복수 개의 픽셀을 기 설정된 단위로 구획하여 단위블록을 설정하는 모습을 도시한 도면
도 4는 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치에서, 단위블록 설정부를 통해 설정된 단위블록에 대응되는 보정루트를 나타낸 도면
도 5는 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치에서, 제1단위블록을 25.5 그레이로 점등한다고 가정한 경우, 제1단위블록 내의 각각의 픽셀이 보정되어 보정출력 값을 출력하고 있는 것을 나타낸 도면
도 6은 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치에서, 제1단위블록에 대응하여 동일한 형태로 배치된 복수 개의 세부영역을 가지는 보정루트를 나타낸 도면
도 7은 본 발명의 다른 실시예에 따른 보정기능을 포함하는 드라이버 IC 장치에서, 제1단위블록을 25.5 그레이로 점등한다고 가정한 경우, 제1단위블록 내의 각각의 픽셀이 보정되어 보정출력 값을 출력하고 있는 것을 나타낸 도면
이하, 본 발명의 일부 실시 예들을 예시적인 도면을 통해 설명한다. 각 도면의 구성요소들에 참조부호를 기재함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호로 표시한다.
또한, 본 발명의 실시 예의 구성 요소를 설명하는 데 있어서, 제1, 제2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질이나 차례 또는 순서 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결, 결합 또는 접속될 수 있지만, 그 구성 요소와 그 다른 구성요소 사이에 또 다른 구성 요소가 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
이하에서는 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 구체적으로 설명한다.
도 2는 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치의 전체적인 구성을 도시한 도면이다. 도 2에 도시된 바와 같이, 보정기능을 포함하는 드라이버 IC 장치(100)는, 단위블록 설정부(110), 보정루트 설정부(120), 저장부(130), 변환부(140) 및 보정출력부(150)를 포함하여 구성될 수 있고, 이러한 구성을 바탕으로 복수 개의 픽셀을 가지는 소형 디스플레이 패널에 적용되어 픽셀의 출력 값을 보정할 수 있다. 이하에서는 보정기능을 포함하는 드라이버 IC 장치(100)의 각각의 구성에 대해 보다 상세하게 설명하기로 한다.
단위블록 설정부(110)는 디스플레이 패널(200)의 픽셀을 기 설정된 단위로 구획하여 복수 개의 단위블록으로 설정하는 역할을 한다. 구체적으로 디스플레이 패널(200)은 복수 개의 픽셀을 포함하며, 각각의 픽셀이 점등되도록 구성되는데, 단위블록 설정부(110)는 디스플레이 패널(200)에 포함된 복수 개의 픽셀을 기 설정된 단위로 구획하여 복수 개의 단위블록으로 설정할 수 있다. 여기서, 단위블록 설정부(110)를 통해 설정된 복수 개의 단위블록들은 모두 동일한 형태로 형성된다. 예를 들어, 단위블록이 2X2 Block의 형태로 설정되면, 디스플레이 패널(200)의 모든 단위블록이 2X2 Block의 형태로 형성되고, 단위블록이 3X3 Block의 형태로 설정되면, 디스플레이 패널(200)의 모든 단위블록이 3X3 Block의 형태로 형성될 수 있다. 이하에서는 도 3을 참조하여 단위블록 설정부(110)에서 단위블록을 설정하는 것에 대해 보다 상세히 설명하기로 한다.
도 3은 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치의 단위블록 설정부에서 디스플레이 패널의 복수 개의 픽셀을 기 설정된 단위로 구획하여 단위블록을 설정하는 모습을 도시한 도면이다. 도 3에 도시된 바와 같이, 디스플레이 패널(200)은 복수 개의 픽셀로 포함하여 구성되는데, 단위블록 설정부(110)는 복수 개의 픽셀을 기 설정된 단위로 구획하여 단위블록을 설정할 수 있다. 도 3은 일실시에에 따라 단위블록 설정부(110)에서 2X2 Block의 형태로 단위블록을 설정한 것을 나타낸 것인데, 다른 실시예에 따라 3X3 Block, 4X4 Block 또는 8X8 Block의 형태로 단위블록을 설정할 수도 있다. 이하에서는, 본 발명의 원활한 설명을 위해 2X2 Block의 형태로 설정된 단위블록을 통해 설명하기로 한다.
보정루트 설정부(120)는 단위블록 설정부(110)를 통해 설정된 단위블록에 포함된 픽셀의 배치에 대응하여 동일한 형태로 배치된 복수 개의 세부영역(310)을 가지는 보정루트(300)를 설정하는 역할을 한다. 이때, 보정루트 설정부(120)는, 단위블록 설정부(110)를 통해 설정된 단위블록에 포함된 복수 개의 픽셀의 배치에 대응하여 동일한 형태로 배치된 복수 개의 세부영역(310)을 가지는 하나의 보정루트(300)를 설정한다. 여기서, 보정루트 설정부(120)를 통해 설정된 보정루트(300)는, 각각의 세부영역(310)에 대한 보정루트 좌표 값을 가지도록 구성될 수 있다. 보정루트 설정부(120)에서 보정루트(300)를 설정하는 것에 대해서는 이하에서 도 4를 참조하여 보다 상세하게 설명하기로 한다.
도 4는 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치에서, 단위블록 설정부를 통해 설정된 단위블록에 대응되는 보정루트를 나타낸 도면이다. 보정루트 설정부(120)는 도 4에 도시된 바와 같이, 단위블록 설정부(110)를 통해 설정된 단위블록에 대응되는 보정루트(300)를 설정할 수 있다. 좀 더 구체적으로, 도 4에 도시된 바와 같이, 단위블록 설정부(110)를 통해 2X2 Block의 형태로 단위블록이 설정된 경우, 보정루트 설정부(120)에서는, 4개의 세부영역(310)을 가지는 2X2 Block 형태의 보정루트(300)를 설정할 수 있다. 여기서, 4개의 세부영역(310) 중에서, 좌상에 위치한 제1세부영역은 (0,0), 우상에 위치한 제2세부영역은 (1,0), 좌하에 위치한 제3세부영역은 (0,1), 우하에 위치한 제4세부영역은 (1,1)의 보정루트 좌표 값을 가지도록 구성될 수 있다. 또한, 다른 실시예에 따라, 단위블록 설정부(110)를 통해 3X3 Block의 형태로 단위블록이 설정된 경우, 보정루트 설정부(120)에서는, 9개의 세부영역(310)을 가지는 3X3 Block 형태의 보정루트(300)를 설정할 수 있다.
더 나아가, 실시예에 따라, 보정루트 설정부(120)에서는 보정루트 좌표 값을 포함한 각각의 세부영역의 위치를 재배치할 수 있다. 예를 들어, (0,0)의 보정루트 좌표 값을 갖는 제1세부영역을 좌상에, (0,1)의 보정루트 좌표 값을 갖는 제3세부영역을 우상에, (1,1)의 보정루트 좌표 값을 갖는 제4세부영역을 좌하에, (1,0)의 보정루트 좌표 값을 갖는 제2세부영역을 우하의 위치로 재배치할 수 있다.
저장부(130)는 보정루트 설정부(120)를 통해 설정된 보정루트(300)를 저장하고, 단위블록 설정부(110)를 통해 설정된 복수 개의 단위블록에 대한 각각의 게인(gain) 값과 오프셋(offset) 값을 저장하는 역할을 한다. 실시예에 따라, 단위블록 설정부(110)를 통해 설정된 복수 개의 단위블록들은 각각 다른 게인 값과 오프셋 값을 가질 수 있는데, 저장부(130)는 복수 개의 단위블록들에 대한 각각의 게인 값과 오프셋 값을 각각 저장할 수 있다. 또한, 저장부(130)는 보정루트 설정부(120)를 통해 설정된 보정루트(300)의 각각의 세부영역(310)에 대한 보정루트 좌표 값 정보와 각각의 세부영역(310)이 배치된 위치 정보도 저장할 수 있다.
한편, 추후 설명할 본 발명의 변환부(140)에서는 일차함수식(y=ax+b)에 따라 디스플레이 패널(200)의 픽셀에 입력되는 입력 값(인풋그레이)을 변환시킬 수 있는데, 본 발명에서, 단위블록 설정부(110)를 통해 설정된 복수 개의 단위블록에 대한 게인 값은 일차함수식에서의 1차항 계수(a)를 의미하고, 오프셋 값은 일차함수식에서의 상수항(b)을 의미한다.
변환부(140)는 저장부(130)에 저장된 게인 값과 오프셋 값을 이용하여, 디스플레이 패널(200)의 픽셀에 입력되는 입력 값(인풋그레이)을 변환시키는 역할을 한다. 여기서, 변환부(140)는 디스플레이 패널(200)의 픽셀에 입력되는 입력 값(인풋그레이)을 실수형 그레이 값 및 정수형 그레이 값으로 변환시킬 수 있다. 변환부(140)에서 디스플레이 패널(200)의 픽셀에 입력되는 입력 값(인풋그레이)을 실수형 그레이 값 및 정수형 그레이 값으로 변환시키는 과정에 대해서는 이하에서 보다 자세히 설명하기로 한다.
앞서 설명한 바와 같이, 변환부(140)에서는 일차함수식(y=ax+b)에 따라 디스플레이 패널(200)의 픽셀에 입력되는 입력 값(인풋그레이)을 변환시킬 수 있는데, 여기서, y 값은 실수형 그레이 값을 의미하고, 1차항 계수 a 값은, 단위블록 설정부(110)를 통해 설정된 복수 개의 단위블록에 대한 게인 값을 의미하며, 상수항 b는 오프셋 값을 의미한다. 즉, 실수형 그레이 값은, 변환부(140)를 통해, 단위블록 내의 픽셀에 입력되는 입력 값(인풋그레이)과, 저장부(130)에 기 저장되어 있는 해당 단위블록에 대한 게인 값을 곱한 값에, 해당 단위블록에 대한 오프셋 값을 합하여 생성될 수 있다. 예를 들어, 단위블록 내의 픽셀에 입력되는 입력 값(인풋그레이)이 25이고, 해당 블록에 대한 게인 값이 1 이며, 오프셋 값이0.5인 경우, 실수형 그레이 값은 25X1+0.5이므로 25.5가 될 수 있다.
한편, 정수형 그레이 값은, 변환부(140)를 통해 생성된 실수형 그레이 값에서 소수 값을 제외한 정수 값을 의미한다. 예를 들어, 변환부(140)를 통해 생성된 실수형 그레이 값이 25.5인 경우, 정수형 그레이 값은 소수 값 0.5를 제외한 25가 될 수 있다.
보정출력부(150)는 변환부(140)를 통해 변환된 변환 값, 보정루트 설정부(120)를 통해 설정된 보정루트(300)의 좌표 값을 이용하여, 디스플레이 패널의 단위블록 내의 픽셀의 보정출력 값(아웃풋그레이)을 생성하는 역할을 한다. 여기서, 변환부(140)를 통해 변환된 변환 값은 실수형 그레이 값 및 정수형 그레이 값을 말한다. 보다 구체적으로, 본 발명의 보정출력부(150)는, 변환부(140)를 통해 단위블록 내의 픽셀에 입력되는 입력 값(인풋그레이)을 변환시킨 변환 값, 및 보정루트 설정부(120)를 통해 설정된 보정루트의 좌표 값에 기초하여, 하기의 수학식 1을 이용하여 디스플레이 패널(200)의 단위블록 내의 픽셀의 보정출력 값(아웃풋 그레이)을 생성할 수 있다. 보정출력부(150)를 통해 디스플레이 패널(200)의 단위블록 내의 픽셀이 보정되는 것에 대해서는 이하에서 도 5 및 도 6을 참조하여 보다 상세히 설명하기로 한다.
[수학식 1]
OG: 보정출력 값(아웃풋 그레이), BS: 단위블록의 전체 사이즈, BHS: 단위블록의 가로 사이즈, F
gray: 실수형 그레이 값, I
gray: 정수형 그레이 값, I
x: 보정루트의 x좌표 값, I
y: 보정루트의 y좌표 값
도 5는 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치에서, 제1단위블록을 25.5 그레이로 점등한다고 가정한 경우, 제1단위블록 내의 각각의 픽셀이 보정되어 보정출력 값을 출력하고 있는 것을 나타낸 도면이고, 도 6은 본 발명의 일실시예에 따른 보정기능을 포함하는 드라이버 IC 장치에서, 제1단위블록에 대응하여 동일한 형태로 배치된 복수 개의 세부영역을 가지는 보정루트를 나타낸 도면이다.
실시예에 따라, 제1단위블록이 2X2 Block의 형태이고, 제1단위블록 내의 픽셀에 입력되는 입력 값(인풋그레이)이 25이고, 제1단위블록에 대한 게인 값이 1이며, 오프셋 값이 0.5인 경우, 실수형 그레이 값(25X1+0.1)은 25.5가되고, 정수형 그레이 값은 25가 되며, 단위블록의 전체 사이즈(2X2)는 4가 되고, 단위블록의 가로사이즈는 2가 된다. 이렇게 도출된 값을 수학식 1에 대입하면 도 5에 도시된 바와 같이, 제1단위블록 내의 각각의 픽셀에 대한 보정출력 값이 생성될 수 있다.
이하에서는, 도 5에 도시된 제1단위블록 내의 각각의 픽셀의 보정출력 값이 생성되는 과정에 대해 보다 상세히 설명하기로 한다. 보다 원활한 설명을 위해 제1단위블록 내의 좌상에 위치한 픽셀을 제1픽셀, 우상에 위치한 픽셀을 제2픽셀, 좌하에 위치한 픽셀을 제3픽셀, 우하에 위치한 픽셀을 제4픽셀이라고 한다. 또한, 도 6에 도시된 바와 같이, 제1단위블록에 대응하여 동일한 형태로 배치된 보정루트(300) 내의 복수 개의 세부영역 중 좌상에 위치한 세부영역을 제1세부영역(311), 우상에 위치한 세부영역을 제2세부영역(312), 좌하에 위치한 세부영역을 제3세부영역(313), 우하에 위치한 세부영역을 제4세부영역(314)이라고 한다. 더 나아가, 실시예에 따라, 제1세부영역(311)은 (0,0), 우상에 위치한 제2세부영역(312)은 (1,0), 좌하에 위치한 제3세부영역(313)은 (0,1), 우하에 위치한 제4세부영역(314)은 (1,1)의 보정루트 좌표 값을 가지도록 구성될 수 있다
수학식 1을 통해 제1픽셀의 보정출력 값을 생성하는 과정은 다음과 같다. 앞서 설명한 바와 같이, F
gray=25.5, I
gray=25이고, 제1픽셀에 대응하는 제1세부영역(311)의 좌표 값이 (0,0) 이므로 I
x=0, I
y=0이 된다. 이 값들을 수학식 1에 대입하면, (25.5-25)X4 의 값이 (0X2 +0)의 값보다 크므로, 제1픽셀의 보정출력 값은 25+1이 되어 26이 된다.
위에 설명한 방식에 따라, 제2픽셀의 보정출력 값을 생성하는 과정은 다음과 같다. F
gray=25.5, I
gray=25, I
x=1, I
y=0이 되어, (25.5-25)X4 의 값이 (0X2 +1)의 값보다 크므로, 제2픽셀의 보정출력 값은 25+1이 되어 26이 된다.
마찬가지로, 제3픽셀의 보정출력 값을 생성하는 과정은 다음과 같다. F
gray=25.5, I
gray=25, I
x=0, I
y=1이 되어, (25.5-25)X4 의 값이 (1X2 +0)의 값과 같으므로, 제3픽셀의 보정출력 값은 25가 된다.
동일한 방식으로, 제4픽셀의 보정출력 값을 생성하는 과정은 다음과 같다. F
gray=25.5, I
gray=25, I
x=1, I
y=1이 되어, (25.5-25)X4 의 값이 (1X2 +1)의 값보다 작으므로, 제4픽셀의 보정출력 값은 25가 된다.
한편, 다른 실시예에 따라, 보정루트 설정부(120)에서 (0,0)의 보정루트 좌표 값을 갖는 제1세부영역을 좌상에, (0,1)의 보정루트 좌표 값을 갖는 제3세부영역을 우상에, (1,1)의 보정루트 좌표 값을 갖는 제4세부영역을 좌하에, (1,0)의 보정루트 좌표 값을 갖는 제2세부영역을 우하의 위치로 배치한 경우에는, 제1단위블록 내의 각각의 픽셀이 도 7에 도시된 바와 같이 보정되어 보정출력 값을 나타낼 수 있다.
이상 설명한 바와 같이, 본 발명에서 제안하는 보정기능을 포함하는 드라이버 IC 장치에 따르면, 기 설정된 단위로 구획되어 설정된 복수 개의 단위 블록에 대한 각각의 게인 값과 오프셋 값, 상기 단위블록에 포함된 픽셀의 배치에 대응하여 동일한 형태로 배치된 복수 개의 세부영역을 가지는 보정루트의 좌표 값을 이용하여, 단위블록 내의 픽셀의 출력 값을 보정함으로써, 단위블록 내의 픽셀을 보다 정밀하게 보정할 수 있다.
이상에서, 본 발명의 실시 예를 구성하는 모든 구성 요소들이 하나로 결합하거나 결합하여 동작하는 것으로 설명되었다고 해서, 본 발명이 반드시 이러한 실시 예에 한정되는 것은 아니다. 즉, 본 발명의 목적 범위 안에서라면, 그 모든 구성 요소들이 하나 이상으로 선택적으로 결합하여 동작할 수도 있다. 또한, 이상에서 기재된 "포함하다", "구성하다" 또는 "가지다" 등의 용어는, 특별히 반대되는 기재가 없는 한, 해당 구성 요소가 내재할 수 있음을 의미하는 것이므로, 다른 구성 요소를 제외하는 것이 아니라 다른 구성 요소를 더 포함할 수 있는 것으로 해석되어야 한다. 기술적이거나 과학적인 용어를 포함한 모든 용어들은, 다르게 정의되지 않는 한, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미가 있다. 사전에 정의된 용어와 같이 일반적으로 사용되는 용어들은 관련 기술의 문맥상의 의미와 일치하는 것으로 해석되어야 하며, 본 발명에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시 예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시 예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
Claims (7)
- 디스플레이에 포함된 픽셀의 출력 값을 보정하는 장치에 있어서,상기 디스플레이에 포함된 복수개의 픽셀들을 기설정된 단위로 구획하여 복수개의 단위 블록들을 결정하고,상기 복수개의 단위 블록들 중 상기 픽셀이 포함된 단위 블록에 대한 게인 값과 오프셋 값을 획득하고,상기 게인 값, 오프셋 값 및 상기 픽셀에 대한 입력 값에 기초하여 실수형 그레이 값을 획득하고,상기 실수형 그레이 값의 소수 부분과 상기 픽셀에 대응되는 보정 루트(LUT) 값에 기초하여 상기 실수형 그레이 값에 대한 올림 또는 내림을 수행하여 상기 픽셀의 출력 값을 결정하는 프로세서; 및상기 결정된 상기 픽셀의 출력 값을 저장하는 메모리;를 포함하는 장치.
- 제 1 항에 있어서,상기 실수형 그레이는 상기 입력 값을 상기 게인 값 및 상기 오프셋 값을 이용한 변환을 통해 결정되는, 장치.
- 제 1 항에 있어서,상기 실수형 그레이 값은,상기 픽셀에 대한 입력 값(인풋그레이)과, 상기 픽셀이 포함된 단위 블록에 대한 상기 게인 값을 곱한 값과, 상기 픽셀이 포함된 단위 블록에 대한 상기 오프셋 값을 합한 값에 대응되는 것을 특징으로 하는, 장치.
- 제 1 항에 있어서,상기 보정 루트 값은 상기 픽셀이 포함된 단위 블록에서 상기 픽셀의 상대적 위치에 따라 결정되는, 장치.
- 제 1 항에 있어서,상기 보정 루트 값은상기 픽셀이 포함된 단위 블록에 포함된 픽셀들의 수에 따라 결정되는, 장치.
- 제 1 항에 있어서,상기 보정 루트 값은0 이상이고, 상기 픽셀이 포함된 단위 블록에 포함된 픽셀들의 수보다 작은 정수 값들 중 적어도 하나를 포함하는, 장치.
- 제 6 항에 있어서,상기 보정 루트 값은 상기 픽셀이 포함된 단위 블록의 각각의 픽셀에 따라 서로 상이한, 장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/313,082 US10741140B2 (en) | 2017-04-07 | 2018-03-23 | Driver IC device including correction function |
CN201880023751.1A CN110494913A (zh) | 2017-04-07 | 2018-03-23 | 具有校正功能的驱动器ic装置 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170045105A KR101835764B1 (ko) | 2017-04-07 | 2017-04-07 | 보정기능을 포함하는 드라이버 ic 장치 |
KR10-2018-0023632 | 2017-04-07 | ||
KR10-2017-0045105 | 2017-04-07 | ||
KR1020180023632A KR101980596B1 (ko) | 2018-02-27 | 2018-02-27 | 보정기능을 포함하는 드라이버 ic 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2018186613A1 true WO2018186613A1 (ko) | 2018-10-11 |
Family
ID=63713487
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/KR2018/003426 WO2018186613A1 (ko) | 2017-04-07 | 2018-03-23 | 보정기능을 포함하는 드라이버 ic 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10741140B2 (ko) |
CN (1) | CN110494913A (ko) |
WO (1) | WO2018186613A1 (ko) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050061445A (ko) * | 2002-08-09 | 2005-06-22 | 일진디스플레이(주) | 안티-콘투어링 디스플레이 보정 |
KR20070017391A (ko) * | 2004-04-30 | 2007-02-09 | 미쓰비시덴키 가부시키가이샤 | 계조 보정 장치, 휴대 단말 기기, 촬상 장치, 휴대 전화,계조 보정 방법 및 프로그램 |
KR20120006539A (ko) * | 2009-04-23 | 2012-01-18 | 글로벌 오엘이디 테크놀러지 엘엘씨 | 디스플레이 디바이스 |
KR20130036676A (ko) * | 2011-10-04 | 2013-04-12 | 엘지전자 주식회사 | 디스플레이장치 및 그의 화질 조정 방법 |
KR101696609B1 (ko) * | 2015-10-26 | 2017-01-16 | 주식회사 홍익기술 | 디스플레이 패널 보정방법 및 보정모듈 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6577775B1 (en) * | 1998-05-20 | 2003-06-10 | Cognex Corporation | Methods and apparatuses for normalizing the intensity of an image |
JP4711825B2 (ja) * | 2003-03-27 | 2011-06-29 | 三洋電機株式会社 | 表示むら補正方法 |
CN100377205C (zh) * | 2003-12-12 | 2008-03-26 | 南京Lg新港显示有限公司 | 利用非线性取样的影像信号灰度系数补偿方法 |
JP2005260849A (ja) * | 2004-03-15 | 2005-09-22 | Toshiba Corp | 表示装置と表示方法 |
JP3949684B2 (ja) | 2004-04-30 | 2007-07-25 | 三菱電機株式会社 | 階調補正装置、階調補正用プログラム、携帯端末機器及びパーソナルコンピュータ |
JP2006267929A (ja) * | 2005-03-25 | 2006-10-05 | Fujitsu Hitachi Plasma Display Ltd | 画像表示方法および画像表示装置 |
US7605785B2 (en) * | 2005-07-12 | 2009-10-20 | Eastman Kodak Company | Black level uniformity correction method |
CN102857696A (zh) * | 2009-08-18 | 2013-01-02 | 夏普株式会社 | 拍摄条件决定装置、拍摄条件决定方法和不均校正系统 |
KR101295882B1 (ko) * | 2009-11-30 | 2013-08-12 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 로컬디밍 제어방법 |
JP5047344B2 (ja) * | 2009-12-28 | 2012-10-10 | キヤノン株式会社 | 画像処理装置及び画像処理方法 |
JP5560076B2 (ja) * | 2010-03-25 | 2014-07-23 | パナソニック株式会社 | 有機el表示装置及びその製造方法 |
JP5267496B2 (ja) * | 2010-04-05 | 2013-08-21 | 株式会社Jvcケンウッド | 液晶表示装置およびこれに用いる映像表示方法 |
-
2018
- 2018-03-23 US US16/313,082 patent/US10741140B2/en not_active Expired - Fee Related
- 2018-03-23 CN CN201880023751.1A patent/CN110494913A/zh active Pending
- 2018-03-23 WO PCT/KR2018/003426 patent/WO2018186613A1/ko active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050061445A (ko) * | 2002-08-09 | 2005-06-22 | 일진디스플레이(주) | 안티-콘투어링 디스플레이 보정 |
KR20070017391A (ko) * | 2004-04-30 | 2007-02-09 | 미쓰비시덴키 가부시키가이샤 | 계조 보정 장치, 휴대 단말 기기, 촬상 장치, 휴대 전화,계조 보정 방법 및 프로그램 |
KR20120006539A (ko) * | 2009-04-23 | 2012-01-18 | 글로벌 오엘이디 테크놀러지 엘엘씨 | 디스플레이 디바이스 |
KR20130036676A (ko) * | 2011-10-04 | 2013-04-12 | 엘지전자 주식회사 | 디스플레이장치 및 그의 화질 조정 방법 |
KR101696609B1 (ko) * | 2015-10-26 | 2017-01-16 | 주식회사 홍익기술 | 디스플레이 패널 보정방법 및 보정모듈 |
Also Published As
Publication number | Publication date |
---|---|
US20190197980A1 (en) | 2019-06-27 |
US10741140B2 (en) | 2020-08-11 |
CN110494913A (zh) | 2019-11-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107863081B (zh) | 多基色转换方法及其转换器、显示控制方法、显示装置 | |
US7522172B2 (en) | Display device | |
US7038735B2 (en) | Video display system utilizing gamma correction | |
US9396557B2 (en) | Apparatus and method for encoding image data | |
US9324283B2 (en) | Display device, driving method of display device, and electronic apparatus | |
US8194104B2 (en) | Liquid-crystal display device and drive control circuit | |
CN113380170B (zh) | 显示面板的显示补偿方法、装置、显示装置及介质 | |
CN109308868B (zh) | 一种显示面板的驱动方法、系统及显示装置 | |
CN106816143A (zh) | 显示面板色域转换方法、装置、系统、显示面板及显示装置 | |
KR20150051390A (ko) | 영상 데이터 인코딩 장치 및 방법 | |
CN103581588A (zh) | 显示设备、图像处理设备和图像处理方法 | |
US10621930B2 (en) | Image processing method and image processing device for reducing color shift | |
WO2019004701A1 (ko) | 영상을 처리하기 위한 방법 및 디스플레이 장치 | |
KR20170040865A (ko) | 표시장치와 그 영상 렌더링 방법 | |
CN109637495B (zh) | 充电补偿电路及充电补偿方法、显示装置 | |
CN110599943B (zh) | 显示面板像素补偿方法及补偿装置、显示面板 | |
KR102249675B1 (ko) | 영상 저장 fpga를 활용하며 발광 소자 단위로 보정가능한 led 전광판 제어시스템 | |
KR101980596B1 (ko) | 보정기능을 포함하는 드라이버 ic 장치 | |
US20090086094A1 (en) | Apparatus and method of converting image signal for four-color display device | |
WO2018186613A1 (ko) | 보정기능을 포함하는 드라이버 ic 장치 | |
KR20130143509A (ko) | 신호 처리 회로, 표시 장치 및 전자 기기 | |
CN101513045A (zh) | 用于控制显示装置的亮度的设备和方法 | |
US5598186A (en) | System and method for image mapping in linear space | |
CN110867168B (zh) | 伽马电压调整电路、调整方法及显示装置 | |
US20110285674A1 (en) | Control apparatus and method for liquid crystal display |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 18780932 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 18780932 Country of ref document: EP Kind code of ref document: A1 |