[go: up one dir, main page]

WO2006118033A1 - シート状アンダーフィル材および半導体装置の製造方法 - Google Patents

シート状アンダーフィル材および半導体装置の製造方法 Download PDF

Info

Publication number
WO2006118033A1
WO2006118033A1 PCT/JP2006/308190 JP2006308190W WO2006118033A1 WO 2006118033 A1 WO2006118033 A1 WO 2006118033A1 JP 2006308190 W JP2006308190 W JP 2006308190W WO 2006118033 A1 WO2006118033 A1 WO 2006118033A1
Authority
WO
WIPO (PCT)
Prior art keywords
adhesive layer
bump
sheet
underfill material
adhesive
Prior art date
Application number
PCT/JP2006/308190
Other languages
English (en)
French (fr)
Inventor
Akinori Sato
Osamu Yamazaki
Kazuhiro Takahashi
Original Assignee
Lintec Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lintec Corporation filed Critical Lintec Corporation
Priority to JP2007514624A priority Critical patent/JPWO2006118033A1/ja
Priority to US11/912,825 priority patent/US20090075429A1/en
Publication of WO2006118033A1 publication Critical patent/WO2006118033A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/293Organic, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/1134Stud bumping, i.e. using a wire-bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • H01L2224/2743Manufacturing methods by blanket deposition of the material of the layer connector in solid form
    • H01L2224/27436Lamination of a preform, e.g. foil, sheet or layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/731Location prior to the connecting process
    • H01L2224/73101Location prior to the connecting process on the same surface
    • H01L2224/73103Bump and layer connectors
    • H01L2224/73104Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01025Manganese [Mn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/28Web or sheet containing structurally defined element or component and having an adhesive outermost layer
    • Y10T428/2839Web or sheet containing structurally defined element or component and having an adhesive outermost layer with release or antistick coating

Definitions

  • the present invention relates to a sheet-like underfill material used for flip chip mounting and a method for manufacturing a semiconductor device using the same.
  • a liquid thermosetting resin (underfill material) is injected and cured in the gap between the entire surface where the bump electrodes are provided and the printed wiring board facing each other, and the entire surface of the bump joint is applied to the chip mounting substrate.
  • a method has been proposed in which thermal stress concentrated on the bump electrodes is dispersed by bonding to prevent breakage.
  • the gap between the semiconductor chip and the chip mounting substrate in flip chip mounting is as small as 40 to 200 m. Therefore, it takes a considerable amount of time to fill the underfinole material without voids, and There are problems such as complicated viscosity management between lots of underfill materials.
  • JP-A-10-270497 a bump electrode of a semiconductor chip is bitten into an insulating adhesive film and connected to a terminal portion of a chip mounting substrate, so that a coating of an insulating adhesive film is formed at the end of the bump electrode.
  • problems in terms of process and reliability such as remaining, which may impair connection reliability.
  • semiconductor chips have also been usually ground thinly due to the increasing demand for thinner semiconductor packages.
  • the back grind tape is pressure-bonded to the bump electrode surface of the wafer on which the circuit is formed, and after grinding the back surface of the wafer, the tape is peeled off and separated by dicing and joined. Processed through the process. Further, when the thin sheet wafers are ground, they are often damaged during the nodling, resulting in a problem.
  • Patent Document 1 discloses a semiconductor in which a thermosetting resin layer having a thickness approximately equal to the bump height of a semiconductor chip to be mounted is provided on one surface of a synthetic resin film. Chip mounting seats have been proposed. The semiconductor chip mounting sheet is bonded to the wafer by thermocompression bonding at a temperature not lower than the softening temperature of the thermosetting resin layer before curing and not higher than the curing temperature.
  • Patent Document 1 JP 2002-118147 A
  • the semiconductor chip mounting sheet as in Patent Document 1 embeds bumps and obtains continuity only by the fluidity of the thermosetting resin layer, so that the temperature and pressure strongly affect the fluidity and make the operation difficult. For example, if the temperature is increased to increase the fluidity, the thermosetting resin is cured, and if the pressure is increased, an excessive burden S is applied to the local part of the wafer on which the bump is formed.
  • An object of the present invention is to provide a sheet-like underfill material that does not require any particular control of temperature and pressure, and a semiconductor device using the same.
  • an object of the present invention is to provide a sheet-like underfill material capable of forming an underfill without a void in the shape of a stud bump, and a semiconductor device using the same.
  • the storage elastic modulus force of the substrate is S 1.0 X 10 6 Pa to 4.0 X 10 9 Pa
  • the breaking stress is 1.0 X 10 5 Pa to 2.0 X 10 8 Pa
  • the Young's modulus is 1.0 X 10 7 Pa to ll X 10 W Pa
  • a sheet-like underfill material having a storage elastic modulus of 1.0 ⁇ 10 4 Pa to 1.0 ⁇ 10 7 Pa and a breaking stress of 1.0 ⁇ 10 3 Pa to 3.0 ⁇ 10 7 Pa.
  • the adhesive layer is made of an adhesive that can be applied at room temperature
  • the storage elastic modulus, breaking stress and Young's modulus of the base material, and the storage elastic modulus and breaking stress of the adhesive layer are values measured at room temperature (25 ° C.) (1)
  • the adhesive layer is made of a thermoplastic adhesive that can be applied at an application temperature of 100 ° C or less,
  • the storage elastic modulus, breaking stress and Young's modulus of the base material, and the storage elastic modulus and breaking stress of the adhesive layer are values measured at the application temperature. Sheet underfill material.
  • Chip and chip A method for manufacturing a semiconductor device comprising a step of bonding and fixing a chip to a chip mounting substrate through an adhesive layer while ensuring conduction with the mounting substrate.
  • the temperature and pressure of the semiconductor wafer having bumps are not particularly controlled.
  • An underfill can be easily formed. Even if the bump is a standard bump, no void is generated near the base of the bump.
  • FIG. 1 is a cross-sectional view of a sheet-like underfill material according to the present invention.
  • FIG. 2 is a cross-sectional view of a semiconductor wafer on which bumps are formed.
  • FIG. 3 Shows a state where a sheet-like underfill material is attached to a wafer.
  • sheet-like underfill material 4 consists of a base material 1 and an adhesive layer 2 formed on one side thereof, and protects the adhesive layer 2 before use.
  • a release film 3 is temporarily attached to the adhesive layer 2.
  • the sheet-like underfill material 4 of the present invention can be attached to an adherend such as a semiconductor wafer without performing precise control of temperature and pressure, and in particular, the substrate 1 has the following physical properties. It is said.
  • the storage elastic modulus of the substrate 1 is 1.0 ⁇ 10 6 Pa to 4.0 ⁇ 10 9 Pa, preferably 1.0 ⁇ 10 7 Pa to 1.0 ⁇ 10 9 Pa, more preferably 5.0 ⁇ 10 7 Pa to 5.0 ⁇ 10 8 Pa.
  • the breaking stress of the substrate 1 is 1.0 X 10 5 ? & ⁇ 2.0 1 ( ⁇ 3 ⁇ 4, preferably 1.0 10 6 Pa to 1.0 X 10 8 Pa, more preferably 5.0 X 10 6 Pa to 5.0 X is 10 7 Pa.
  • the Young's modulus of the base material 1, 1.0 X 10 7 Pa ⁇ l.
  • the storage elastic modulus, breaking strength and Young's modulus of the substrate 1 are values measured at the temperature at which the sheet-like underfill material is applied to the adherend. For a sheet-like underfill material that is applied at normal temperature, the above physical properties are measured at room temperature (25 ° C). If the application temperature is 70 ° C, it is measured at 70 ° C. Value.
  • the storage elastic modulus of the substrate 1 is too high, the adhesive layer 2 cannot be deformed when the sheet-like underfill material 4 is applied to the bump surface and the pressure is applied, and the tip of the bump 5 is bonded. It will not break through agent layer 2. On the other hand, if the storage elastic modulus is too small, the pressure on the sheet-like underfill material 4 is excessively dispersed in the adhesive layer 2, and the adhesive cannot be sufficiently buried in the base of the bump 5.
  • the tip of the bump 5 penetrating the adhesive layer 2 partially ruptures the substrate 1 and penetrates the lower surface of the substrate 1. If the breaking stress of the base material 1 is too high, the bump 5 cannot tear the base material 1 and cannot penetrate the adhesive layer, or the tip of the protruding bump 5 cannot be moved straight but bends and becomes conductive with the chip mounting substrate. There is a risk of failure. If the rupture stress of the base material 1 is too low, the sheet material becomes easy to cut at the time of sticking or peeling, and the mechanical handling and properties become poor.
  • the Young's modulus of the substrate 1 is too high, the tips of the bumps 5 penetrating the adhesive layer 2 may be crushed, which may cause poor conduction. If the Young's modulus is too low, Causes of void formation due to the tension when the seal material 4 is applied to the bump surface, including the adhesive layer 2, and an oval void not filled with adhesive formed behind the bump 5 It becomes.
  • the substrate 1 is not particularly limited as long as it has the above-mentioned physical properties. Films such as coalesced film, polyurethane film, ethylene vinyl acetate film, ionomer resin film, ethylene '(meth) acrylic acid copolymer film, ethylene' (meth) acrylic acid ester copolymer film, fluorine resin film It is done. These cross-linked films are also used. Furthermore, these laminated films may be sufficient. Furthermore, these films may be transparent films, colored films or opaque films.
  • the adhesive layer 2 on the base material 1 is transferred to the circuit surface of the chip (Ueno), and thus bonded to the base material 1. It is laminated so that it can be separated from the agent layer 2.
  • the surface tension of the surface of the substrate 1 in contact with the adhesive layer 2 is preferably 40 mN / m or less, more preferably 37 mN / m or less, and particularly preferably 35 mN / m or less.
  • a release agent such as silicone resin, alkyd resin, etc. is applied to the surface of the film and subjected to a release treatment. It can also be obtained.
  • the film thickness of the substrate 1 is usually about 10 to 500 ⁇ m, preferably about 15 to 300 ⁇ m, and particularly preferably about 20 to 250 ⁇ m.
  • the adhesive layer 2 used in the present invention has a storage elastic modulus of 1.0 ⁇ 10 4 Pa to 1.0 ⁇ 10 7 Pa, preferably 2.0 ⁇ 10 4 Pa to 5.0 ⁇ 10 6 Pa, more preferably 5.0 ⁇ 10 4 Pa to 1.0 X 10 6 Pa.
  • the breaking stress of the adhesive layer 2 is 1.0 X 10 3 Pa to 3.0 X 10 7 Pa, preferably 1.0 X 10 4 Pa to 2.0 X 10 7 Pa, more preferably 1.0 X 10 5 Pa to 8.0 X 10 6 Pa. It is.
  • the storage elastic modulus and breaking strength of the adhesive layer 2 are also measured at the temperature at which the sheet-like underfill material is applied to the adherend.
  • the storage elastic modulus of the adhesive layer 2 is too high, the adhesive layer 2 is difficult to deform and it is difficult to penetrate the adhesive layer 2 up to the base of the bump 5. If the storage modulus is too low, bump 5 There is a possibility that the adhesive adheres while penetrating the adhesive layer 2 and covers the tip of the bump with the adhesive, resulting in poor conduction.
  • the bump 5 receives a large resistance due to the movement of the adhesive layer 2, and the bump 5 cannot penetrate the adhesive layer 2. If the breaking stress of the adhesive layer 2 is too low, the adhesive layer 2 may crack and become unusable when a sheet-like underfill material is applied to the bump surface.
  • the adhesive may be thermosetting or thermoplastic. There may be.
  • the thermosetting adhesive may be an adhesive having tackiness at room temperature. When the adhesive is thermosetting, the storage elastic modulus and breaking stress of the adhesive layer described above are values before thermosetting.
  • the adhesive that forms the adhesive layer 2 refers to an adhesive that exhibits tackiness at normal temperature in the initial state and is cured by a trigger such as heating to exhibit strong adhesiveness.
  • the adhesive with the above-mentioned storage elasticity and breaking strength can penetrate the bumps at room temperature, and can be applied to the adherend at room temperature, so temperature management is unnecessary and pressure control is also possible. It is very easy.
  • Examples of the adhesive having tackiness at normal temperature include a mixture of a binder resin having pressure-sensitive adhesive property at normal temperature and a thermosetting resin.
  • Examples of the binder resin having pressure-sensitive adhesive properties at room temperature include acrylic resin, polyester resin, polyvinylino ether, urethane resin, and polyamide.
  • Thermosetting resin is generally epoxy, phenoxy, phenol, resorcinol, urea, melamine, furan, unsaturated polyester, silicone, and the like, and is used in combination with an appropriate curing accelerator.
  • Various types of such thermosetting resins are known, and various known thermosetting resins can be used in the present invention without particular limitation.
  • the adhesive is preferably blended with an energy ray curable resin such as urethane acrylate oligomer.
  • energy ray-curable resin When energy ray-curable resin is blended, it adheres well to the substrate 1 before irradiation with energy rays, and is easily peeled off from the substrate 1 after irradiation with energy rays.
  • the storage bullet of the adhesive layer 2 is stored.
  • the property ratio and the breaking strength are values measured in a state before energy beam curing. Examples of the energy rays to be irradiated include ultraviolet rays and electron beams.
  • Adhesives composed of the above components have energy ray curable properties and heat curable properties, and adhere to the substrate 1 to contribute to fixing the wafer. It can be used as an adhesive to bond the chip mounting substrate. And after heat curing, it can give a cured product with high impact resistance and excellent balance between shear strength and peel strength, which is sufficient even under severe hot and humid conditions. Adhesive properties can be maintained.
  • the adhesive layer 2 may be formed of a thermoplastic adhesive.
  • a thermoplastic adhesive is non-tacky at room temperature, and can be bonded to an adherend by heating and pressing.
  • the thermoplastic adhesive used in the present invention has the above-described storage elasticity and breaking strength at a temperature at which it can be applied, and preferably has an application temperature of 100 ° C. or less.
  • thermoplastic adhesives adhesive films mainly composed of various thermoplastic resins such as polyimide resin, polyester resin, acrylic resin, polyacetate butyl, polyvinyl butyral, and polyamide resin are used. .
  • a polyimide resin-based adhesive having particularly high heat resistance is preferably used.
  • UL27 (trade name) sold by Ube Industries Co., Ltd. can be used.
  • thermoplastic polyamide-imide resin may be used as the polyimide resin-based adhesive.
  • the thickness of the adhesive layer 2 is usually 10 to 500 ⁇ m, preferably 15 to 300 ⁇ m, and particularly preferably about 20 to 250 ⁇ m.
  • the circuit surface is covered without generating voids, and the bump penetrates the adhesive layer. Therefore, the ratio (H ZT) of the average height (H) of the bump to the thickness (T) of the adhesive layer is 1 .0 / 0. 3 ⁇ 1
  • the average height of the knob ( ⁇ ) is from the chip surface (circuit surface excluding the bump) to the top of the bump.
  • the bump height is too high with respect to the thickness of the adhesive layer, there is a gap between the chip surface (the circuit surface excluding the bump) and the chip mounting substrate, causing voids.
  • the adhesive layer is too thick, the bumps do not penetrate the adhesive layer, which causes conduction failure.
  • the thickness (T) of the base material in the sheet-like underfill material 4 and the thickness of the adhesive layer is the thickness of the adhesive layer (T) of the base material in the sheet-like underfill material 4 and the thickness of the adhesive layer (T)
  • the ratio ( ⁇ ⁇ ) to ⁇ ) is preferably 0.5 or more, more preferably 1.0 or more, particularly preferably
  • the bump may not penetrate the adhesive layer and cause conduction failure. This is because when the base material is thick to some extent, it plays a cushioning role, and the bump tip penetrates into the base material, making it easier for the bumps to penetrate. This is thought to be because of difficulty.
  • the sheet-like underfill material 4 as described above is applied to the circuit surface of a semiconductor wafer having bumps on the circuit surface, and at the same time, the bump penetrates the adhesive layer and the bump top portion penetrates into the substrate. It is preferably used in a method for manufacturing a semiconductor device including the semiconductor device, particularly a method for manufacturing a semiconductor device according to the present invention described later.
  • the volume resistance of the adhesive layer 2 of the sheet-like underfill material 4 of the present invention is preferably 10 10 ⁇ 'cm or more, particularly preferably 10 12 ⁇ 'cm or more. If the adhesive layer 2 has such a volume resistivity, the gap between the bumps of the flip chip bonded device is surely insulative, and leakage does not occur.
  • the release film 3 may be temporarily attached to protect the adhesive layer 2.
  • various release films that have been used in conventional adhesive tapes are not particularly limited.
  • a semiconductor wafer 6 having bumps 5 on the circuit surface is prepared.
  • the circuit bumps are formed by a conventional method.
  • the shape of the bump is not particularly limited, but the sheet-like underfill material of the present invention can be particularly suitably applied to a bump having a sharp tip top, such as a stud bump.
  • the adhesive layer 2 of the sheet-like underfill material 4 according to the present invention described above is attached to the circuit surface of the semiconductor wafer 6.
  • Sheet underfill material 4 is supplied in the form of a long tape
  • the sheet-like underfill material 4 punched into the wafer shape may be supplied in a state of being continuously bonded onto the release film 3.
  • the sheet-like underfill material 4 is supplied as a long tape
  • the sheet-like underfill material 4 is cut along the outer periphery of the semiconductor wafer 6 after the application of the sheet-like underfill material 4 is completed.
  • the method of attaching the sheet-like underfill material 4 to the circuit surface (bump surface) is performed while applying pressure with a laminating roller made of metal or rubber.
  • the pasting device has a structure in which a heating mechanism such as a heater is attached to the laminating unit and Z or the table that supports the wafer so that it can be heated when the sheet-like underfill material 4 or semiconductor wafer 6 is pressurized. It may be. If the adhesive layer 2 is an adhesive, it has room temperature tackiness, so that it is not necessary to heat the sheet-like underfill material 4 for application.
  • the sheet-like underfill material 4 and the semiconductor wafer 6 can be strongly pressed so that the bumps 5 can easily penetrate the adhesive layer 2. You may pressurize Fill Material 4 while applying a certain amount of tension. In this way, when the sheet-like underfill material 4 is pasted, the bump 5 penetrates the adhesive layer 2 and the top of the bump penetrates into the substrate 1.
  • the circuit surface and bumps of the semiconductor wafer 6 are protected by the sheet-like underfill material 4. In this state, do semiconductor back grinding, backside grinding of 6 and other backside processing.
  • the method for cutting and separating the wafer 6 is not particularly limited, and is performed by various conventionally known methods.
  • a normal dicing tape can be attached to the back side of Ueno 6 and fixed to a ring frame through this, and the wafer can be cut and separated using a dicing apparatus to obtain a chip.
  • Various dicing methods such as laser dicing can also be employed.
  • a groove having a predetermined depth is formed from the circuit surface side of the wafer before the sheet-like underfill material 4 is attached to the wafer circuit surface, and then the sheet-like underfill material 4 is attached to the circuit surface.
  • the wafer can also be made into chips by grinding the back side and removing the bottom of the groove. This method is also called “first dicing method” and is an effective means for obtaining an ultrathin chip.
  • the weak part which becomes the cutting starting point is formed in the semiconductor wafer, The wafer may be chipped by applying a thermal or mechanical impact to the wafer to cause a cutting start force cleaving.
  • the cutting starting point can be formed, for example, by collecting laser light inside the wafer and forming a modified portion partially inside the wafer or by cutting a groove.
  • the substrate 1 is peeled off from the two surfaces of the adhesive layer, and the bump tops are exposed.
  • the substrate 1 may be peeled off after the above-described chipping process or before the chipping process.
  • the adhesive layer 2 may be irradiated with energy rays prior to the peeling of the base material 1 to reduce the adhesive force and then peel off the base material 1. preferable.
  • the chip 7 having the circuit surface covered with the adhesive layer, the bump top portion penetrating the adhesive layer, and the bump top portion protruding from the adhesive layer 2 is formed. can get.
  • the bump top is preferably protruded from the adhesive layer surface by 2 ⁇ m or more, more preferably 4 ⁇ m or more, and particularly preferably 6 to 20 m.
  • the height from the surface of the adhesive layer to the top of the bump is referred to as a bump penetration amount.
  • the amount of bump penetration is the ratio of the bump height (H) to the adhesive layer thickness (T) (H /
  • the chip is mounted on the chip so that the bumps of the chip 7 are positioned so as to be opposed to the electrode portions of the chip mounting substrate, and conduction between the chip and the chip mounting substrate is ensured. Place on the substrate. Thereafter, the adhesive layer 2 is thermally cured, whereby the chip and the chip mounting substrate can be firmly bonded.
  • the semiconductor device is obtained through a known process such as resin sealing.
  • an underfill can be easily formed on a semiconductor wafer having bumps without particularly controlling the temperature and pressure.
  • voids are generated even with bumps with unusual shapes such as stud bumps. There is no. This simplifies the process and contributes to reducing the manufacturing cost of the semiconductor device.
  • the “bump penetration amount” was evaluated as follows.
  • a gold bonder was formed at a predetermined position on the wafer by using a bump bonder (SBB4 (manufactured by Shinkawa Co., Ltd.)) and melted and stretched to form a bump having a height of 65 m.
  • SBB4 sold by Shinkawa Co., Ltd.
  • the base material was cut into a size of 4 mm x 30 mm (distance between grips: about 20 mm), and used as a sample for dynamic viscoelasticity measurement.
  • the storage elastic modulus was measured at a frequency of 11 Hz using a dynamic viscoelasticity measuring device (Orientec Co., Ltd., RHEOVIBR ON DDV-II-EP).
  • the base material used for the sheet material of the example and the comparative example was measured for each breaking stress and Young's modulus.
  • the adhesive layer was laminated to a thickness of 3 mm to obtain a sample for dynamic viscoelasticity measurement.
  • the adhesive layer was laminated to a thickness of 200 m, cut to a size of 15 mm x 50 mm, and used as a sample for a tensile test (distance between grips: 30 mm).
  • the tensile stress was measured with an I tension testing machine (Tensilon RTA-100, manufactured by Orientec Co., Ltd.) at a tensile speed of 200 mmZ until breaking.
  • binder resin acrylic copolymer (A1 to A3), petital resin (A4)), thermosetting resin (B) Thermally active latent curing agent (C), energy ray polymerizable compound (D), photopolymerization initiator (E), crosslinking agent (F), and polyimide resin (Gl The following were used for G2).
  • A1 Weight of 55 parts by weight of butyl acrylate, 10 parts by weight of methyl methacrylate, 20 parts by weight of glycidyl methacrylate, and 15 parts by weight of 2-hydroxyethyl acrylate.
  • Thermosetting resin (epoxy resin) 22 parts by weight of bisphenol A type epoxy resin (Japan Epoxy Resin Co., Ltd., Epicoat 828, epoxy equivalent 180-200eq / g) and solid bisphenol A type epoxy resin (manufactured by Japan Epoxy Resin Co., Ltd.) Epicoat 1055, epoxy equivalent 800-900eq / g) dissolved in organic solvent (methyl ethyl ketone) (solid content is 60%) with a solid content equivalent to 44 parts by weight, 0-cresol novolac type epoxy The solid content of a solution (solid concentration is 70%) in which rosin (manufactured by Nippon Gyaku Co., Ltd., EOCN-10 4S, epoxy equivalent 210 to 230 g / eq) is dissolved in an organic solvent (methyl ethyl ketone) Mixture with 14 parts by weight
  • G1 UL27 (trade name, manufactured by Ube Industries, Ltd.)
  • G2 UL004 (trade name, manufactured by Ube Industries, Ltd.)
  • the above component (G1) was applied to the release-treated surface of the release film (SP-PET3811) so that the applied thickness after drying was 50 m, and dried at 130 ° C for 1 minute. Next, it was bonded to a low density polyethylene film (thickness 110 ⁇ m) to obtain a sheet-like underfill material.
  • Example 2 Apply the adhesive composition obtained in Example 1 to the release-treated surface of the release film (SP-PET3811) so that the coating thickness after drying is 50 m, and dry at 100 ° C for 1 minute. did. Next, it was bonded to a linear low-density polyethylene film (thickness 100 m, surface tension 34 mNZm) to obtain a sheet-like underfill material.
  • Example 2 Apply the adhesive composition obtained in Example 1 to the release-treated surface of the release film (SP-PET3811) so that the coating thickness after drying is 50 m, and dry at 100 ° C for 1 minute. did. Next, it was bonded to a chloride chloride film (thickness 90 m, surface tension 40 mNZm) to obtain a sheet-like underfill material.
  • Example 2 Apply the adhesive composition obtained in Example 1 to the release-treated surface of the release film (SP-PET3811) so that the coating thickness after drying is 50 m, and dry at 100 ° C for 1 minute. did. Next, it was bonded to a peeled polypropylene film (thickness 80 ⁇ m, surface tension 35 mNZm) to obtain a sheet-like underfill material.
  • the above component (G2) is a polyethylene naphthalate film (thickness 38 m) It was applied to the peeled surface so that the coating thickness after drying was 50 m, and dried at 130 ° C for 1 minute. Next, it was bonded to a low density polyethylene film (thickness 110 m, surface tension 35 mNZm) to obtain a sheet-like underfill material.
  • Example 2 Apply the adhesive composition obtained in Example 1 to the release-treated surface of the release film (SP-PET3811) so that the coating thickness after drying is 50 m, and dry at 100 ° C for 1 minute. did. Next, it was bonded to a polyethylene terephthalate film (thickness: 50 m, surface tension: 38 mNZm) peel-treated with a release agent comprising alkyd resin to obtain a sheet-like underfill material.
  • a bump bonder manufactured by Shinkawa Co., Ltd., SBB4
  • gold balls and solder were formed at predetermined positions on a silicon wafer (6 inches, thickness 300 m), and this was melt-stretched and cut. As a result, a wafer on which stud bumps with a height of 65 ⁇ m were formed was prepared.
  • Examples 1 to 10 were applied to the bump surface of the wafer using a sticking apparatus (Rintec Co., Ltd., RAD3500m / 8) with a sticking speed of 3 mmZ second, a load of 3 MPa, and a rubber laminating roller (rubber hardness 50) And the sheet-like underfill material of Comparative Examples 1 and 2 was pasted.
  • the laminating roller temperature and the table temperature were 25 ° C. except for Example 6 and Comparative Example 1, and Example 6 was 70 ° C. and Comparative Example 1 was 100 ° C.
  • the adhesive layer was subjected to ultraviolet irradiation (light amount 1 lOnj / cm 2 , illuminance 150 mWZcm 2 ) using an ultraviolet irradiation device (RAD2000m / 8, manufactured by Lintec Corporation). Was cured.
  • ultraviolet irradiation light amount 1 lOnj / cm 2 , illuminance 150 mWZcm 2
  • an ultraviolet irradiation device RAD2000m / 8, manufactured by Lintec Corporation
  • a dicing tape was applied to the base material side of the sheet-like underfill material of the example and the comparative example, and a sheet-like underfill was used using a dicing machine (DFG-2H / 6T, manufactured by DISCO Corporation). The wafer was cut and separated to such a depth that the adhesive layer of the material was completely cut to obtain chips. Next, the chip was picked up from the base layer of the sheet-like underfill material with the adhesive layer remaining on the bump surface of the chip, and stored in the chip tray.
  • a dicing machine DFG-2H / 6T, manufactured by DISCO Corporation
  • flip chip bonder stage temperature is 60 ° C
  • head temperature is 130 ° C
  • load is 20 N
  • time was 60 seconds.
  • Example 6 After mounting, except for Example 6 and Comparative Example 1, it was held in an oven at 150 ° C. for 60 minutes to completely cure the adhesive layer and obtain a semiconductor device.
  • the resistance value between each terminal of the obtained semiconductor device was measured using a low resistivity meter (Loresta-GP MCP-T600, manufactured by Mitsubishi Chemical Corporation), and terminals to be conducted in Examples 1 to 10 It was confirmed that the space between the terminals was insulative and that the other terminals were insulated. Further, in Comparative Examples 1 and 2, insulation was provided between any terminals.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Adhesive Tapes (AREA)
  • Wire Bonding (AREA)
  • Adhesives Or Adhesive Processes (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Description

明 細 書
シート状アンダーフィル材および半導体装置の製造方法
技術分野
[0001] 本発明は、フリップチップ実装に用いられるシート状アンダーフィル材およびこれを 用いた半導体装置の製造方法に関する。 背景技術
[0002] 従来、 MPUやゲートアレー等に用いる多ピンの LSIパッケージをプリント配線基板 に実装する場合には、半導体チップの接続パッド部に共晶ハンダ、高温ハンダ、金 等力も成る凸状電極 (バンプ)を形成し、所謂フェースダウン方式により、それらのバ ンプ電極をチップ搭載用基板上の相対応する端子部に対面、接触させ、溶融 Z拡 散接合するフリップチップ実装方法が採用されてきた。しかし、この方法によるときは 、温度の周期的変動を受けたとき、半導体チップとチップ搭載用基板の熱膨張係数 の違いにより接合部が破断する恐れがあるため、フェースダウンで接続された半導体 チップのバンプ電極が設けられた面全体と、相対向するプリント配線基板の間の間隙 に液状の熱硬化性榭脂(アンダーフィル材)を注入、硬化させ、バンプ接合部全面を チップ搭載用基板に接合してバンプ電極に集中する熱応力を分散させ、破断を防止 する方法が提案されている。し力しながら、フリップチップ実装における半導体チップ とチップ搭載用基板の間の空隙は 40〜200 mと小さぐそのためアンダーフィノレ材 をボイドなく充填させる工程には相当の時間が掛ること、および、アンダーフィル材の ロット間の粘度管理が煩雑なこと等の問題がある。
[0003] この解決方法としてシート状の熱硬化性榭脂あるいは熱可塑性榭脂を半導体チッ プとチップ搭載用基板の間に挟み、熱圧着する技術が、例えば、特開平 9— 21374 1号、特開平 10- 242208号、特開平 10— 270497号などにより提案されている。し 力しながら、特開平 9— 213741号の技術は、別途封止材によりバンプ部を囲むよう に封止部を設ける工程が必要であり、工程が煩雑になると同時にボイドの発生を完 全に回避することができないという問題がある。また、特開平 10— 242208号の提案 では、アンダーフィル榭脂の位置合わせが必要であり、場所によりアンダーフィル榭 脂量の過不足が発生したり、逃げ穴によるボイド発生の可能性があることが否めない
。また、特開平 10— 270497号では、絶縁接着フィルムに半導体チップのバンプ電 極を食い込ませてチップ搭載用基板の端子部に接続させているため、バンプ電極先 端には絶縁接着フィルムの被膜が残存し、接続の信頼性を損ねることがあるなど、ェ 程の面、信頼性の面より問題がある。また、近年、半導体パッケージの薄型化の要求 拡大により、半導体チップも薄く研削されることが通常に行われている。その目的のた め、従来、回路が形成されたウェハのバンプ電極面にバックグラインドテープを圧着 し、ウェハの裏面を研削した後、該テープを剥がし、ダイシングにより個片化し接合を 行うという煩雑な工程を経て加工されている。さらに研削された薄板ィ匕ウェハの搬送 ゃノヽンドリングの際に破損することが多 、と 、う問題も生じて 、る。
[0004] これらの問題を解決するため、特許文献 1には、装着すべき半導体チップのバンプ 高さと同一程度の厚みを有する熱硬化性榭脂層を、合成樹脂フィルムの片面に設け てなる半導体チップ装着用シートが提案されている。この半導体チップ装着用シート のウェハへの貼り合わせは、硬化前の熱硬化性榭脂層の軟化温度以上、硬化温度 以下の温度で熱圧着することで行われる。
特許文献 1 :特開 2002— 118147号公報
発明の開示
発明が解決しょうとする課題
[0005] 特許文献 1のような半導体チップ装着シートは、熱硬化性榭脂層の流動性のみで バンプを埋め込み導通を得るので、温度と圧力が流動性に強く影響し操作を困難に する。たとえば、流動性を高めようと温度を上げると熱硬化性榭脂が硬化してしまい、 圧力を高めるとバンプの形成されたウェハの局部に過剰な負担力 Sかかる。
ところで、近年、上記のバンプの一種として、先端が鋭利な形状のスタッドバンプと 呼ばれるものが採用されている。特許文献 1のような手法では、このようなスタッドバン プが対象であっても上記の傾向は変わらず、温度および圧力の緻密な制御を行わな ければならない。さらに、スタッドバンプはバンプの径に比してバンプの高さが高いた め、バンプ頂部が折れやすぐまたバンプの根本に空気を巻き込みやすくボイドが発 生しやすい。 [0006] 本発明は、温度や圧力の制御が特段不要となるシート状アンダーフィル材およびこ れを利用した半導体装置を提供することを目的としている。特にスタッドバンプのよう な形状にぉ ヽてボイドのな 、アンダーフィルを形成できるシート状アンダーフィル材 およびこれを利用した半導体装置を提供することを目的としている。
課題を解決するための手段
[0007] 上記の課題を解決する本発明は、以下の事項を要旨としている。
(1)半導体のフリップチップ実装工程に用いられるシート状アンダーフィル材であつ て
基材と、その上に剥離可能に形成された接着剤層を含み、
前記基材の貯蔵弾性率力 S 1.0 X 106 Pa〜4.0 X 109Paであり、破断応力が 1.0 X 105 P a〜2.0 X 108Paであり、ヤング率が 1.0 X 107 Pa〜l.l X 10WPaであり、
前記接着剤層の貯蔵弾性率が 1.0 X 104 Pa〜1.0 X 107Paであり、破断応力が 1.0 X 103 Pa〜3.0 X 107Paであるシート状アンダーフィル材。
(2)前記接着剤層が、常温貼付可能な粘接着剤からなり、
前記基材の貯蔵弾性率、破断応力およびヤング率、ならびに前記接着剤層の貯 蔵弾性率および破断応力が、常温 (25°C)で測定される値であることを特徴とする(1 )に記載のシート状アンダーフィル材。
(3)前記接着剤層が、 100°C以下の貼付温度で貼付可能な熱可塑性接着剤からな り、
前記基材の貯蔵弾性率、破断応力およびヤング率、ならびに前記接着剤層の貯 蔵弾性率および破断応力が、当該貼付温度で測定される値であることを特徴とする( 1)に記載のシート状アンダーフィル材。
(4)回路面にバンプを有する半導体ウェハの回路面に、(1)〜(3)の何れかに記載 のシート状アンダーフィル材を、該バンプが接着剤層を貫通するように貼付する工程 該半導体ウェハを回路毎に個別のチップに切断分離する工程、
接着剤層面から基材を剥離し、バンプ頂部を露出させる工程、
チップ搭載用基板の所定位置に、チップのバンプ形成面を載置し、チップとチップ 搭載用基板との導通を確保しながら、接着剤層を介してチップをチップ搭載用基板 に接着固定する工程を含む半導体装置の製造方法。
(5)バンプ頂部を露出させた段階で、バンプ頂部が接着剤層面より 2 m以上突出し て!、ることを特徴とする (4)に記載の半導体装置の製造方法。
(6)バンプ力スタッドバンプであることを特徴とする(4)または(5)に記載の半導体装 置の製造方法。
発明の効果
[0008] 本発明に係るフリップチップ実装に用いられるシート状アンダーフィル材およびこれ を利用した半導体装置によれば、バンプを有する半導体ウェハに対して、温度や圧 力を特段に制御することなしにアンダーフィルを簡便に形成できる。また、バンプがス タッドバンプであってもバンプの根本付近などにボイドが発生することがない。
図面の簡単な説明
[0009] [図 1]本発明に係るシート状アンダーフィル材の断面図である。
[図 2]バンプを形成した半導体ウェハの断面図である。
[図 3]ウェハにシート状アンダーフィル材を貼付した状態を示す。
圆 4]接着剤層をバンプが貫通した状態を示す。
符号の説明
[0010] 1…基材
2…接着剤層
3…剥離フィルム
4…シート状アンダーフィル材
5· "バンプ
6…半導体ウェハ
7…半導体チップ
発明を実施するための最良の形態
[0011] 以下、本発明について図面を参照しながらさらに具体的に説明する。
図 1に示すように、本発明のフリップチップ実装に用いられるシート状アンダーフィ ル材 (以下、単に「シート状アンダーフィル材 4」と記載する)は、基材 1と、その片面に 形成された接着剤層 2とからなり、その使用前には接着剤層 2を保護するための剥離 フィルム 3が接着剤層 2上に仮着されている。
[0012] 本発明のシート状アンダーフィル材 4は、温度や圧力の緻密な制御を行うことなぐ 半導体ウェハ等の被着体に貼付可能であり、特に基材 1が下記物性を有することを 特徴としている。
すなわち、基材 1の貯蔵弾性率は、 1.0 X 106 Pa〜4.0 X 109Pa、好ましくは 1.0 X 107 Pa〜1.0 X 109Pa、さらに好ましくは 5.0 X 107 Pa〜5.0 X 108Paである。また、基材 1の破 断応力は、 1.0 X 105 ?&〜2.0 1(^¾、好ましくは1.0 106 Pa〜1.0 X 108Pa、さらに好 ましくは 5.0 X 106 Pa〜5.0 X 107Paである。さらに、基材 1のヤング率は、 1.0 X 107 Pa〜 l. l X 1010Paゝ好ましくは 2.0 X 107 Pa〜1.0 X 109Pa、さらに好ましくは 5.0 X 107 Pa〜5.0 X 108Paである。なお、基材 1の貯蔵弾性率、破断強度およびヤング率は、シート状ァ ンダーフィル材を被着体へ貼付する温度において測定される値である。すなわち、常 温で貼付を行うシート状アンダーフィル材であれば、上記諸物性の値は常温(25°C) における値であり、貼付温度が 70°Cであれば、 70°Cで測定される値である。
[0013] 基材 1の貯蔵弾性率が高すぎると、シート状アンダーフィル材 4をバンプ面に貼付し 圧力を力 4ナた際に接着剤層 2が変形できず、バンプ 5の先端は接着剤層 2を突き破 れなくなる。また、貯蔵弾性率が過小であると、シート状アンダーフィル材 4への圧力 が接着剤層 2で分散しすぎてしまいバンプ 5の根本に十分に接着剤を埋めることがで きなくなる。
接着剤層 2を貫通したバンプ 5の先端は基材 1を部分的に断裂させて基材 1の下面 に貫入している。基材 1の破断応力が高すぎると、バンプ 5は基材 1を断裂できず接 着剤層を貫通できなくなるか、突出したバンプ 5の先端が直進できずに折れ曲がり、 チップ搭載基板との導通不良となるおそれがある。基材 1の破断応力が低すぎれば、 貼付時あるいは剥離時などでシート材が切断しやすくなるなど機械的な取り扱 、性 に劣るようになる。
[0014] 基材 1のヤング率が高すぎると、接着剤層 2を貫通したバンプ 5の先端が潰れてしま い、導通不良の原因となるおそれがある。ヤング率が低すぎると、シート状アンダーフ ィル材 4をバンプ面に貼付する際のテンションで接着剤層 2を含めて伸びてしまい、 接着剤で埋められていない楕円形の空隙がバンプ 5の貼付方向後方にでき、ボイド 発生の原因となる。
[0015] 基材 1としては、上記物性を有する限り特に限定はされないが、たとえば、ポリェチ レンフィルム、ポリプロピレンフィルム、ポリブテンフィルム、ポリブタジエンフィルム、ポ リメチルペンテンフィルム、ポリ塩化ビュルフィルム、塩化ビュル共重合体フィルム、ポ リウレタンフィルム、エチレン酢ビフィルム、アイオノマー榭脂フィルム、エチレン'(メタ )アクリル酸共重合体フィルム、エチレン'(メタ)アクリル酸エステル共重合体フィルム 、フッ素榭脂フィルム等のフィルムが用いられる。またこれらの架橋フィルムも用いら れる。さらにこれらの積層フィルムであってもよい。さらにこれらのフィルムは、透明フィ ルム、着色フィルムあるいは不透明フィルムであってもよ 、。
[0016] 本発明に係る半導体装置の製造方法においては、後述するように、基材 1上の接 着剤層 2を、チップ (ウエノ、)の回路面に転写するため、基材 1と接着剤層 2とは剥離 可能なように積層されている。このため、基材 1の接着剤層 2に接する面の表面張力 は、好ましくは 40mN/m以下、さらに好ましくは 37mN/m以下、特に好ましくは 35mN /m以下であることが望ましい。このような表面張力が低いフィルムは、材質を適宜に 選択して得ることが可能であるし、またフィルムの表面に、シリコーン榭脂ゃアルキッド 榭脂などの剥離剤を塗布して剥離処理を施すことで得ることもできる。
[0017] このような基材 1の膜厚は、通常は 10〜500 μ m、好ましくは 15〜300 μ m、特に 好ましくは 20〜250 μ m程度である。
本発明において使用する接着剤層 2は、貯蔵弾性率は 1.0 X 104 Pa〜1.0 X 107Pa、 好ましくは 2.0 X 104 Pa〜5.0 X 106Pa、さらに好ましくは 5.0 X 104 Pa〜1.0 X 106Paであ る。また、接着剤層 2の破断応力は 1.0 X 103 Pa〜3.0 X 107Pa、好ましくは 1.0 X 104 Pa 〜2.0 X 107Pa、さらに好ましくは 1.0 X 105 Pa〜8.0 X 106 Paである。なお、接着剤層 2 の貯蔵弾性率および破断強度もシート状アンダーフィル材を被着体に貼付する温度 にお 、て測定される値である。
[0018] 接着剤層 2の貯蔵弾性率が高すぎると、接着剤層 2が変形しにくくバンプ 5の根本 まで接着剤層 2に貫入することが困難になる。貯蔵弾性率が低すぎると、バンプ 5が 接着剤層 2を貫通する間に接着剤が付着してバンプ先端を接着剤で覆ってしまい、 導通不良となるおそれがある。
接着剤層 2の破断応力が高すぎると、バンプ 5が接着剤層 2の移動で大きな抵抗を 受けバンプ 5が接着剤層 2を貫通することができなくなる。接着剤層 2の破断応力が 低すぎると、シート状アンダーフィル材をバンプ面に貼付する際に接着剤層 2が割れ 使用不能となるおそれがある。
[0019] このような接着剤としては、上記物性を有する限り、従来公知の接着剤が特に制限 されることなく用いられ、接着剤の性質としては熱硬化性であってもよいし熱可塑性 であってもよい。熱硬化性の接着剤としては、常温で粘着性を有する粘接着剤であ つてもよい。接着剤が熱硬化性である場合は、前述した接着剤層の貯蔵弾性率、破 断応力は熱硬化前における値である。
[0020] 接着剤層 2を形成する粘接着剤とは、初期状態において常温で粘着性を示し、加 熱のようなトリガーにより硬化し強固な接着性を示す接着剤をいう。上記した貯蔵弾 性率および破断強度を有する粘接着剤は、常温でバンプの貫通が可能である上、 常温のまま被着体に貼付できるので、温度管理は不要であり、圧力の制御も極めて 容易である。
常温で粘着性を有する粘接着剤としては、たとえば常温で感圧接着性を有するバ インダー榭脂と熱硬化性榭脂との混合物が挙げられる。常温で感圧接着性を有する バインダー榭脂としては、たとえばアクリル榭脂、ポリエステル榭脂、ポリビニノレエーテ ル、ウレタン榭脂、ポリアミド等が挙げられる。熱硬化性榭脂は、一般的にはエポキシ 、フエノキシ、フエノール、レゾルシノール、ユリア、メラミン、フラン、不飽和ポリエステ ル、シリコーン等であり、適当な硬化促進剤と組み合わせて用いられる。このような熱 硬化性榭脂は種々知られており、本発明においては特に制限されることなく公知の 様々な熱硬化性榭脂を用いることができる。また粘接着剤には基材 1との剥離性を制 御するため、ウレタン系アタリレートオリゴマーなどのエネルギー線硬化性榭脂を配合 することが好ましい。エネルギー線硬化性榭脂を配合すると、エネルギー線照射前は 基材 1とよく密着し、エネルギー線照射後は基材 1から剥離しやすくなる。この場合、 被着体貼付時点でエネルギー線照射は行われていないので、接着剤層 2の貯蔵弾 性率および破断強度はエネルギー線硬化前の状態で測定される値である。照射す るエネルギー線としては、紫外線や電子線等があげられる。
[0021] 上記のような各成分からなる粘接着剤は、エネルギー線硬化性と加熱硬化性とを有 し、基材 1に密着してウェハの固定に寄与し、マウントの際にはチップとチップ搭載用 基板とを接着する接着剤として使用することができる。そして熱硬化を経て最終的に は耐衝撃性の高 、硬化物を与えることができ、しかも剪断強度と剥離強度とのバラン スにも優れ、厳 、熱湿条件下にお 、ても充分な接着物性を保持しうる。
[0022] また、接着剤層 2は熱可塑性の接着剤から形成されてもよい。熱可塑性の接着剤 は常温で非粘着性であり、加温加圧することにより被着体との接着が可能になる。本 発明に使用される熱可塑性の接着剤としては、貼付可能な温度で上記した貯蔵弾 性率および破断強度となるものであり、貼付温度が 100°C以下であるものが好ましい 。このような熱可塑性の接着剤としてはポリイミド榭脂、ポリエステル榭脂、アクリル榭 脂、ポリ酢酸ビュル、ポリビニルブチラール、ポリアミド榭脂等の各種の熱可塑性榭脂 を主成分とした接着フィルムが用いられる。これらの中でも特に耐熱性の高いポリイミ ド榭脂系の接着剤が好ましく用いられる。具体的には、たとえば宇部興産 (株)から巿 販されて!/、る UL27 (商品名)などを用いることができる。ポリイミド榭脂系の接着剤とし ては、熱可塑性ポリアミドイミド榭脂であってもよ 、。
[0023] このような接着剤層 2の膜厚は、通常は 10〜500 μ m、好ましくは 15〜300 μ m、 特に好ましくは 20〜250 μ m程度である。
この際、ボイドの発生なく回路面を覆い、かつバンプが接着剤層を貫通するため、 バンプの平均高さ(H )と、接着剤層の厚み (T )との比 (H ZT )が 1. 0/0. 3〜1
B A B A
. 0/0. 95、好ましくは 1. 0/0. 5〜1. 0/0. 9、さらに好ましくは 1. 0/0. 6〜1. 0/0. 85、特【こ好ましく ίま 1. 0/0. 7〜1. 0/0. 8の範囲【こある。ノ ンプの平均高 さ (Η )は、図 2に示しように、チップ表面 (バンプを除く回路面)からバンプ頂部まで
Β
の高さであり、バンプが複数ある場合には、これらの算術平均による。
[0024] 接着剤層の厚みに対して、バンプ高さが高すぎると、チップ表面 (バンプを除く回路 面)とチップ搭載用基板との間隔があき、ボイド発生の原因となる。一方、接着剤層が 厚すぎると、バンプが接着剤層を貫通しないため、導通不良の原因となる。 また、シート状アンダーフィル材 4における 基材の厚み (T )と、接着剤層の厚み(
S
τ )との比 (τ Ζτ )は、好ましくは 0. 5以上、さらに好ましくは 1. 0以上、特に好まし
A S A
くは 2. 0以上の範囲にある。
[0025] 接着剤層の厚みに対して、基材の厚みが薄過ぎると、バンプが接着剤層を貫通せ ずに導通不良の原因となることがある。これは、基材がある程度厚いと、クッション的 な役割を果たし、貫通したバンプ先端が基材内にめりこむためバンプが貫通しやすく なるのに対し、基材が薄過ぎるとかかるクッション作用を期待しがたいためと考えられ る。
上記のようなシート状アンダーフィル材 4は、回路面にバンプを有する半導体ウェハ の回路面に、貼付すると同時に、該バンプが接着剤層を貫通し、バンプ頂部を基材 内に貫入する工程を含む半導体装置の製造方法、特に後述する本発明に係る半導 体装置の製造方法において好ましく使用される。
[0026] また、本発明のシート状アンダーフィル材 4の接着剤層 2の体積抵抗は、好ましくは 1010 Ω 'cm以上、特に好ましくは 1012 Ω 'cm以上である。接着剤層 2がこのような体積 抵抗率を有して 、れば、フリップチップボンドしたデバイスのバンプ間が確実に絶縁 性となり、リークの発生はなくなる。
本発明のシート状アンダーフィル材 4の使用前には、前述したように、接着剤層 2を 保護するために、剥離フィルム 3が仮着されていてもよい。このような剥離フィルムとし ては、従来力 粘着テープ類に使用されてきた種々の剥離フィルムが特に制限され ることなく使用でさる。
[0027] 次に本発明のシート状アンダーフィル材 4を利用した半導体装置の製造方法につ いて説明する。
まず、図 2に示すように、回路面にバンプ 5を有する半導体ウェハ 6を準備する。回 路ゃバンプの形成は、常法により行われる。バンプの形状は、特に限定はされないが 、本発明のシート状アンダーフィル材は、スタッドバンプのように鋭利な先端頂部を有 するバンプに特に好適に適用できる。
[0028] 次に、半導体ウェハ 6の回路面に、上述した本発明に係るシート状アンダーフィル 材 4の接着剤層 2を貼付する。シート状アンダーフィル材 4は長尺のテープ状で供給 されてもょ ヽし、ウェハ形状に打ち抜かれたシート状アンダーフィル材 4が剥離フィル ム 3上に連続的に貼合された状態で供給されてもょ ヽ。シート状アンダーフィル材 4 は長尺のテープ状で供給された場合は、シート状アンダーフィル材 4の貼付が完了し た後、半導体ウェハ 6の外周に沿ってシート状アンダーフィル材 4が切断される。
[0029] 回路面 (バンプ面)にシート状アンダーフィル材 4を貼付する方法としては、金属製 やゴム製などのラミネートローラーで加圧しながら行われる。貼付装置は、シート状ァ ンダーフィル材 4や半導体ウェハ 6の加圧の際に加熱可能となるように、ラミネート口 一ラーおよび Zまたはウェハを支持するテーブルにヒーター等の加熱機構が付属し た構造であってもよい。なお、接着剤層 2が粘接着剤であれば常温粘着性を有する ため、シート状アンダーフィル材 4の貼付に際しては加熱を行う必要はなくなる。
[0030] シート状アンダーフィル材 4の貼付工程において、バンプ 5が接着剤層 2を貫通しや すくなるように、シート状アンダーフィル材 4と半導体ウェハ 6を強圧してもよぐシート 状アンダーフィル材 4にある程度のテンションを付カ卩しながら加圧してもよ ヽ。このよう にして、シート状アンダーフィル材 4を貼付すると、バンプ 5が接着剤層 2を貫通し、ま たバンプ頂部が基材 1内に貫入する。
[0031] この結果、図 3に示すように、半導体ウェハ 6の回路面およびバンプがシート状アン ダーフィル材 4に保護された状態となる。この状態で、半導体ウエノ、 6の裏面研削や、 その他の裏面加工を行ってもょ 、。
次いで、半導体ウェハ 6を回路毎に個別のチップに切断分離する。ウェハ 6の切断 分離法は、特に限定されず、従来より公知の種々の方法により行われる。たとえば、 ウエノ、 6の裏面側に通常のダイシングテープを貼着し、これを介してリングフレームに 固定して、ダイシング装置を用いてウェハを切断分離し、チップを得ることができる。 また、レーザーダイシング等の種々のダイシング法を採用することもできる。
[0032] また、シート状アンダーフィル材 4をウェハ回路面に貼付するに先立ってウェハの 回路面側から所定深さの溝を形成した後、回路面上にシート状アンダーフィル材 4を 貼付してその裏面側力 研削し、溝の底部を除去することで、ウェハをチップ化する こともできる。この方法は、「先ダイシング法」とも呼ばれ、極薄チップを得る上で有効 な手段となっている。さらに半導体ウェハに切断起点となる脆弱部を形成しておき、 ウェハに熱的あるいは機械的衝撃を与えることで、切断起点力 割断を起こさせて、 ウェハをチップィ匕してもよい。切断起点は、たとえば、レーザー光をウェハ内部に集 光し、ウェハ内部に部分的に改質部を形成したり、あるいは溝を削成することで形成 できる。
[0033] 次いで、接着剤層 2面から基材 1を剥離し、バンプ頂部を露出させる。なお、基材 1 の剥離は、上述したチップィ匕工程後でもよぐまたチップィ匕工程の前であってもよい。 また、接着剤層 2がエネルギー線硬化性を有する場合には、基材 1の剥離に先立ち 、接着剤層のエネルギー線照射を行い、粘着力を低下させた後に基材 1を剥離する ことが好ましい。
このような工程を経ることで、図 4に示すように、回路面が接着剤層で覆われ、かつ バンプ頂部が接着剤層を貫通し、バンプ頂部が接着剤層 2から突出したチップ 7が 得られる。なお、本発明では、バンプ頂部が露出した段階で、該バンプ頂部が接着 剤層面より好ましくは 2 μ m以上、さらに好ましくは 4 μ m以上、特に好ましくは 6〜20 m突出させる。以下、接着剤層表面からバンプ頂部までの高さをバンプの貫通量 と呼ぶ。バンプの貫通量は、バンプ高さ(H )と、接着剤層の厚み (T )との比 (H /
B A B
T )や、シート状アンダーフィル材の貼付条件を適宜に選択することで、好適な範囲
A
に制御することができる。一般的には、 H /Ύが大きい程、バンプの貫通量も大きく
B A
なり、またシート状アンダーフィル材の貼付時の圧力が高い程、バンプの貫通出量が 大きくなる。
[0034] 次 、で、チップ 7のバンプが、チップ搭載用基板の電極部に相対するように位置合 わせをし、チップとチップ搭載用基板との導通を確保するように、チップをチップ搭載 用基板に載置する。その後、接着剤層 2を熱硬化することで、チップとチップ搭載用 基板とを強固に接着できる。
その後、榭脂封止などの公知の工程を経ることで半導体装置が得られる。 産業上の利用可能性
[0035] 本発明に係るシート状アンダーフィル材によれば、バンプを有する半導体ウェハに 対して、温度や圧力を特段に制御することなしにアンダーフィルを簡便に形成できる 。また、スタッドバンプのような特異な形状なバンプであっても、ボイドが発生すること がない。このためプロセスが簡略ィ匕され、半導体装置の製造コストの削減に寄与でき る。
(実施例)
以下、本発明を実施例により説明するが、本発明はこれら実施例に限定されるもの ではない。
[0036] なお、以下の実施例および比較例において、「バンプ貫通量」は次のように評価し た。
「バンプ貫通量」
ウェハ上の所定位置にバンプボンダ一 (SBB4 (新川社製) )を用い金ボールノヽンダ を形成し、これを溶融、引き伸ばし、高さ 65 mのバンプを形成した。
実施例 11〜20および比較例 3〜4でバンプ付きチップに貼付したシート状アンダ 一フィル材において、接着剤層表面側に全てのバンプ頂部が突出した力 ピックアツ プ後のチップを電子顕微鏡((株)日立製作所製、 日立走査電子顕微鏡 S-2360)を用 いて観察した。続いて、広視野コンフォーカル顕微鏡 (レーザーテック (株)製、 HD10 0D)を用いて接着剤層表面側に突出したバンプの高さ(単位:; z m、接着剤層表面 力もバンプ頂点までの距離)を計測 (n= 10)し、その平均値をバンプ貫通量とした。
[0037] また、基材の貯蔵弾性率、破断応力およびヤング率は、次のように測定した。
「基材の貯蔵弾性率」
基材を 4mm X 30mmの大きさに切り取り(つかみ間距離:約 20mm)、動的粘弾性測 定用のサンプルとした。動的粘弾性測定装置((株)オリエンテック社製、 RHEOVIBR ON DDV-II-EP)により周波数 11Hzで貯蔵弾性率を測定した。
「基材の破断応力」および「基材のヤング率」
実施例および比較例のシート材に用いた基材を JIS K-7127に基づき、それぞれの 破断応力およびヤング率を測定した。
[0038] また、硬化前の接着剤層の貯蔵弾性率および破断応力は、次にように測定した。
「接着剤層の貯蔵弾性率」
接着剤層を厚さ 3mmとなるように積層し、動的粘弾性測定用のサンプルとした。動 的粘弾性測定装置 (レオメトリックス社製、 RDA-II)により周波数 1Hzで貯蔵弾性率を 測定した。
「接着剤層の破断応力」
接着剤層を厚さ 200 mとなるように積層し、 15mm X 50mmの大きさに切り取り、引 張試験用のサンプル (つかみ間距離: 30mm)とした。 I張試験機 ( (株)オリエンテツ ク社製、テンシロン RTA-100)により引張速度 200mmZ分で破断するまで引張り、破 断応力を測定した。
また、実施例および比較例において、粘接着剤を構成する成分として、バインダー 榭脂 (アクリル系共重合体 (A1〜A3)、プチラール榭脂 (A4) )、熱硬化性榭脂 (B)、 熱活性型潜在性硬化剤 (C)、エネルギー線重合性化合物 (D)、光重合開始剤 (E) 、架橋剤 (F)、および熱可塑性接着剤を構成する成分としてポリイミド榭脂 (Gl、 G2) は以下のものを用いた。
(A)バインダー榭脂
A1 :ブチルアタリレート 55重量部、メチルメタタリレート 10重量部、グリシジルメタタリ レート 20重量部と 2—ヒドロキシェチルアタリレート 15重量部とを共重合してなる重量 平均分子量 30万の共重合体を有機溶媒(トルエン Z酢酸ェチル =6Z4)に溶解し た溶液(固形濃度 50%)
A2 :ブチノレアタリレート 55重量部、メチルメタタリレート 10重量部、グリシジルメタタリ レート 20重量部と 2—ヒドロキシェチルアタリレート 15重量部とを共重合してなる重量 平均分子量 80万の共重合体を有機溶媒(トルエン Z酢酸ェチル =6Z4)に溶解し た溶液(固形濃度 35%)
A3 :ブチノレアタリレート 30重量部、メチルメタタリレート 10重量部、グリシジルメタタリ レート 10重量部、 2—ヒドロキシェチルアタリレート 15重量部、酢酸ビュル 35重量部 を共重合してなる重量平均分子量 78万の共重合体を有機溶媒(トルエン Z酢酸ェ チル =6Z4)に溶解した溶液(固形濃度 35%)
A4:プチラール榭脂 (電気化学工業 (株)製、デンカブチラール # 6000 - C)を有機 溶媒 (メチルェチルケトン Zトルエン Z酢酸ェチル = 2Z1ZDに溶解した溶液(固 形分が 30%)
(B)熱硬化性榭脂 (エポキシ榭脂) ビスフエノール A型エポキシ榭脂(ジャパンエポキシレジン (株)社製、ェピコート 828、 エポキシ当量 180〜200eq/g) 22重量部と、固形ビスフエノール A型エポキシ榭脂( ジャパンエポキシレジン(株)製、ェピコート 1055、エポキシ当量 800〜900eq/g)を有 機溶媒 (メチルェチルケトン)に溶解した溶液(固形濃度が 60%)の固形分量で 44重 量部相当と、 0-クレゾ一ルノボラック型エポキシ榭脂(日本ィ匕薬 (株)社製、 EOCN-10 4S、エポキシ当量 210〜230g/eq)を有機溶媒 (メチルェチルケトン)に溶解した溶液 (固形濃度が 70%)の固形分量で 14重量部相当との混合物
(C)熱活性型潜在性硬化剤
ジシアンジアミド (旭電ィ匕工業 (株)製、ハードナー 3636AS) 1重量部と 2-フエ-ル- 4,5 -ヒドロキシメチルイミダゾール(四国化成工業 (株)製、キュアゾール 2PHZ) 1重量部 の混合物を、有機溶媒 (メチルェチルケトン)に溶解した溶液(固形濃度が 30%)
(D)エネルギー線硬化性榭脂
ジペンタエリスリトールへキサアタリレート
(E)光重合開始剤
ィルガキュア 184 (チノくスぺシャリティケミカルズ社製)を有機溶媒(トルエン)に溶解し た溶液(固形濃度が 30%)
(F)イソシナネート系架橋剤
コロネート L (日本ポリウレタン工業 (株)製)を有機溶媒 (トルエン)に溶解した溶液(固 形濃度が 38%)
(G)熱可塑性榭脂 (ポリイミド系榭脂)
G1 :UL27 (商品名、宇部興産 (株)社製)
G2: UL004 (商品名、宇部興産 (株)社製)
(実施例 1)
上記成分を固形重量比で、(Al) 20重量部、(B) 80重量部、(C) 2重量部、(D) 1 0重量部、(E) 0. 3重量部、 (F) 0. 3重量部を混合し、メチルェチルケトンを固形濃 度が 55%になるように混合して粘接着剤組成物を得た。剥離フィルム(リンテック (株 )製、 SP-PET3811、厚さ 38 m)の剥離処理面にこの粘接着剤組成物を、乾燥後の 塗布厚が 50 mになるように塗布し、 100°Cで 1分間乾燥した。次に低密度ポリェチ レンフィルム(厚さ 110 /z m、表面張力 34mNZm)に貼合し、シート状アンダーフィ ル材を得た。
(実施例 2)
上記成分を固形重量比で、(A2) 40重量部、(B) 80重量部、(C) 2重量部、(D) 1 0重量部、(E) O. 3重量部、 (F) O. 3重量部を混合し、メチルェチルケトンを固形濃 度が 55%になるように混合して粘接着剤組成物を得た。剥離フィルム (SP-PET3811 )の剥離処理面にこの粘接着剤組成物を、乾燥後の塗布厚が 50 μ mになるように塗 布し、 100°Cで 1分間乾燥した。次に低密度ポリエチレンフィルム (厚さ 110 m)に 貼合し、シート状アンダーフィル材を得た。
(実施例 3)
上記成分を固形重量比で、(A2) 20重量部、(B) 80重量部、(C) 2重量部、(D) 5 重量部、(E) 0. 15重量部、 (F) 0. 3重量部を混合し、メチルェチルケトンを固形濃 度が 55%になるように混合して粘接着剤組成物を得た。剥離フィルム (SP-PET3811 )の剥離処理面にこの粘接着剤組成物を、乾燥後の塗布厚が 50 μ mになるように塗 布し、 100°Cで 1分間乾燥した。次に低密度ポリエチレンフィルム (厚さ 110 m)に 貼合し、シート状アンダーフィル材を得た。
(実施例 4)
上記成分を固形重量比で、(A3) 20重量部、(B) 80重量部、(C) 2重量部、(D) 1 0重量部、(E) 0. 3重量部、 (F) 0. 3重量部を混合し、メチルェチルケトンを固形濃 度が 45%になるように混合して粘接着剤組成物を得た。剥離フィルム (SP-PET3811 )の剥離処理面にこの粘接着剤組成物を、乾燥後の塗布厚が 50 μ mになるように塗 布し、 100°Cで 1分間乾燥した。次に低密度ポリエチレンフィルム (厚さ 110 m)に 貼合し、シート状アンダーフィル材を得た。
(実施例 5)
上記成分を固形重量比で、(A2) 15重量部、(A4) 5重量部、(B) 80重量部、 (C) 2重量部、(D) 10重量部、(E) 0. 3重量部、 (F) 0. 3重量部を混合し、メチルェチル ケトンを固形濃度が 45%〖こなるように混合して粘接着剤組成物を得た。剥離フィルム (SP-PET3811)の剥離処理面にこの粘接着剤組成物を、乾燥後の塗布厚が 50 m になるように塗布し、 100°Cで 1分間乾燥した。次に低密度ポリエチレンフィルム (厚さ 110 m)に貼合し、シート状アンダーフィル材を得た。
(実施例 6)
上記成分 (G1)を剥離フィルム (SP-PET3811)の剥離処理面に、乾燥後の塗布厚 が 50 mになるように塗布し、 130°Cで 1分間乾燥した。次に低密度ポリエチレンフィ ルム(厚さ 110 μ m)に貼合し、シート状アンダーフィル材を得た。
(実施例 7)
実施例 1で得られた粘接着剤組成物を、剥離フィルム (SP-PET3811)の剥離処理 面に、乾燥後の塗布厚が 50 mになるように塗布し、 100°Cで 1分間乾燥した。次に 直鎖低密度ポリエチレンフィルム (厚さ 100 m、表面張力 34mNZm)に貼合し、シ ート状アンダーフィル材を得た。
(実施例 8)
実施例 1で得られた粘接着剤組成物を、剥離フィルム (SP-PET3811)の剥離処理 面に、乾燥後の塗布厚が 50 mになるように塗布し、 100°Cで 1分間乾燥した。次に エチレン Zメタクリル酸共重合体フィルム(厚さ 80 m、エチレン Zメタクリル酸 =91 Z9 (重量比)、表面張力 35mNZm)に貼合し、シート状アンダーフィル材を得た。 (実施例 9)
実施例 1で得られた粘接着剤組成物を、剥離フィルム (SP-PET3811)の剥離処理 面に、乾燥後の塗布厚が 50 mになるように塗布し、 100°Cで 1分間乾燥した。次に 塩化ビュルフィルム(厚さ 90 m、表面張力 40mNZm)に貼合し、シート状アンダ 一フィル材を得た。
(実施例 10)
実施例 1で得られた粘接着剤組成物を、剥離フィルム (SP-PET3811)の剥離処理 面に、乾燥後の塗布厚が 50 mになるように塗布し、 100°Cで 1分間乾燥した。次に 剥離処理したポリプロピレンフィルム(厚さ 80 μ m、表面張力 35mNZm)に貼合し、 シート状アンダーフィル材を得た。
(比較例 1)
上記成分 (G2)を、剥離処理したポリエチレンナフタレートフィルム (厚さ 38 m)の 剥離処理面に、乾燥後の塗布厚が 50 mになるように塗布し、 130°Cで 1分間乾燥 した。次に低密度ポリエチレンフィルム (厚さ 110 m、表面張力 35mNZm)に貼合 し、シート状アンダーフィル材を得た。
(比較例 2)
実施例 1で得られた粘接着剤組成物を、剥離フィルム (SP-PET3811)の剥離処理 面に、乾燥後の塗布厚が 50 mになるように塗布し、 100°Cで 1分間乾燥した。次に アルキッド榭脂からなる剥離剤で剥離処理したポリエチレンテレフタレートフィルム( 厚さ 50 m、表面張力 38mNZm)に貼合し、シート状アンダーフィル材を得た。
[0040] 各接着剤層の組成を表 1に記載し、結果を表 2にまとめる。
(半導体装置の製造工程)
バンプボンダ一((株)新川製、 SBB4)を用いてシリコンウェハ(6インチ、厚さ 300 m)の所定位置に金ボールノ、ンダを形成し、これを溶融引き延ばし切断した。これ により高さ 65 μ mのスタッドバンプを形成したウェハを用意した。
[0041] 貼付装置(リンテック (株)製、 RAD3500m/8)を用いて、貼付速度 3mmZ秒、荷重 3 MPa、ゴム製ラミネートローラー(ゴム硬度 50)でウェハのバンプ面に、実施例 1〜10 および比較例 1、 2のシート状アンダーフィル材を貼付した。なお、ラミネートローラー 温度およびテーブル温度は、実施例 6および比較例 1を除きそれぞれ 25°Cで行!ヽ、 実施例 6は 70°C、比較例 1は 100°Cで行った。続いて、実施例 6および比較例 1を除 き、紫外線照射装置 (リンテック (株)製、 RAD2000m/8)を用いて紫外線照射 (光量 1 lOnj/cm2,照度 150mWZcm2)を行い接着剤層を硬化させた。
[0042] 実施例および比較例のシート状アンダーフィル材の基材側にダイシングテープを 貼付し、ダイシング装置((株)ディスコ製、 DFG- 2H/6T)を使用して、シート状アンダ 一フィル材の接着剤層を完全切断するような深さでウェハを切断分離し、チップを得 た。次いで、チップのバンプ面に接着剤層を残存させた状態でシート状アンダーフィ ル材の基材層よりチップをピックアップし、チップトレーに収納した。
[0043] 次 、で、フリップチップボンダ一(九州松下電器産業 (株)製、 FB30T-M)を用い、バ ンプの位置に対応する配線パターンを有する評価用のチップ搭載用基板に実装し た。フリップチップボンダ一のステージ温度は 60°C、ヘッド温度は 130°C、荷重は 20 N、時間は 60秒とした。
実装後、実施例 6および比較例 1を除き 150°Cのオーブン中で 60分保持し、粘接 着剤層を完全に硬化させ半導体装置を得た。得られた半導体装置の各端子間の抵 抗値を低抵抗率計 (三菱化学 (株)製、 Loresta-GP MCP-T600)を用いて測定し、実 施例 1〜10について導通すべき端子間が導通状態であること、その他の端子間では 絶縁であることを確認した。また、比較例 1, 2については、いずれの端子間でも絶縁 であった。
[0044] [表 1]
Figure imgf000020_0001
[0045] [表 2]
Figure imgf000021_0001
(測定温度、 貼付温度:実施例 6、 比較例 1を除き室温 ( 2 5 °C)、 実施例 6は 7 0 °C、 比較例 1は 1 0 0 °C)

Claims

請求の範囲
[1] 半導体のフリップチップ実装工程に用いられるシート状アンダーフィル材であって 基材と、その上に剥離可能に形成された接着剤層を含み、
前記基材の貯蔵弾性率力 S 1.0 X 106 Pa〜4.0 X 109Paであり、破断応力が 1.0 X 105 P a〜2.0 X 108Paであり、ヤング率が 1.0 X 107 Pa〜l.l X 10WPaであり、
前記接着剤層の貯蔵弾性率が 1.0 X 104 Pa〜1.0 X 107Paであり、破断応力が 1.0 X 103 Pa〜3.0 X 107Paであるシート状アンダーフィル材。
[2] 前記接着剤層が、常温貼付可能な粘接着剤からなり、
前記基材の貯蔵弾性率、破断応力およびヤング率、ならびに前記接着剤層の貯 蔵弾性率および破断応力が、常温 (25°C)で測定される値であることを特徴とする請 求項 1に記載のシート状アンダーフィル材。
[3] 前記接着剤層が、 100°C以下の貼付温度で貼付可能な熱可塑性接着剤からなり、 前記基材の貯蔵弾性率、破断応力およびヤング率、ならびに前記接着剤層の貯 蔵弾性率および破断応力が、当該貼付温度で測定される値であることを特徴とする 請求項 1に記載のシート状アンダーフィル材。
[4] 回路面にバンプを有する半導体ウェハの回路面に、請求項 1〜3の何れかに記載 のシート状アンダーフィル材を、該バンプが接着剤層を貫通するように貼付する工程 該半導体ウェハを回路毎に個別のチップに切断分離する工程、
接着剤層面から基材を剥離し、バンプ頂部を露出させる工程、
チップ搭載用基板の所定位置に、チップのバンプ形成面を載置し、チップとチップ 搭載用基板との導通を確保しながら、接着剤層を介してチップをチップ搭載用基板 に接着固定する工程を含む半導体装置の製造方法。
[5] バンプ頂部を露出させた段階で、バンプ頂部が接着剤層面より 2 m以上突出して いることを特徴とする請求項 4に記載の半導体装置の製造方法。
[6] バンプがスタッドバンプであることを特徴とする請求項 4または 5に記載の半導体装 置の製造方法。
PCT/JP2006/308190 2005-04-27 2006-04-19 シート状アンダーフィル材および半導体装置の製造方法 WO2006118033A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2007514624A JPWO2006118033A1 (ja) 2005-04-27 2006-04-19 シート状アンダーフィル材および半導体装置の製造方法
US11/912,825 US20090075429A1 (en) 2005-04-27 2006-04-19 Sheet-Like Underfill Material and Semiconductor Device Manufacturing Method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005-129502 2005-04-27
JP2005129502 2005-04-27

Publications (1)

Publication Number Publication Date
WO2006118033A1 true WO2006118033A1 (ja) 2006-11-09

Family

ID=37307834

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/308190 WO2006118033A1 (ja) 2005-04-27 2006-04-19 シート状アンダーフィル材および半導体装置の製造方法

Country Status (5)

Country Link
US (1) US20090075429A1 (ja)
JP (1) JPWO2006118033A1 (ja)
KR (1) KR20080003002A (ja)
TW (1) TWI407513B (ja)
WO (1) WO2006118033A1 (ja)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008288455A (ja) * 2007-05-18 2008-11-27 Hitachi Chem Co Ltd 半導体装置の実装方法及び半導体装置実装品
JP2009027054A (ja) * 2007-07-23 2009-02-05 Lintec Corp 半導体装置の製造方法
JP2010199187A (ja) * 2009-02-24 2010-09-09 Fujitsu Semiconductor Ltd 半導体装置及び半導体装置の製造方法
JP2012104716A (ja) * 2010-11-11 2012-05-31 Sekisui Chem Co Ltd 半導体加工用接着シート及び半導体チップの実装方法
JP2014007426A (ja) * 2013-10-03 2014-01-16 Hitachi Chemical Co Ltd 回路部材接続用接着シート及び半導体装置
JP2014111680A (ja) * 2012-12-05 2014-06-19 Sumitomo Bakelite Co Ltd 接着フィルム、電子部品の製造方法、および電子部品
WO2014142154A1 (ja) * 2013-03-13 2014-09-18 日東電工株式会社 補強シート及び二次実装半導体装置の製造方法
WO2015162808A1 (ja) * 2014-04-22 2015-10-29 デクセリアルズ株式会社 保護テープ、及びこれを用いた半導体装置の製造方法
KR20150135211A (ko) * 2013-03-22 2015-12-02 꼼미사리아 아 레네르지 아토미끄 에뜨 옥스 에너지스 앨터네이티브즈 프리-코팅 상호연결 요소를 포함하는 플립-칩 조립 방법
KR20170129250A (ko) 2015-06-04 2017-11-24 데쿠세리아루즈 가부시키가이샤 보호 테이프, 및 이것을 사용한 반도체 장치의 제조 방법
JP2020004909A (ja) * 2018-06-29 2020-01-09 リンテック株式会社 実装方法
JP7521271B2 (ja) 2020-06-19 2024-07-24 株式会社レゾナック 多層フィルムの製造方法、多層フィルム及び半導体装置の製造方法

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100757910B1 (ko) * 2006-07-06 2007-09-11 삼성전기주식회사 매립패턴기판 및 그 제조방법
US20110151114A1 (en) * 2009-12-18 2011-06-23 Cooledge Lighting, Inc. Composite patterning device and method for removing elements from host substrate by establishing conformal contact between device and a contact surface
EP2671248A4 (en) * 2011-02-01 2015-10-07 Henkel Corp ON A PRECUTED WAFER APPLIED FILM ON A DICING TAPE
EP2671249A4 (en) * 2011-02-01 2015-10-07 Henkel IP & Holding GmbH FILLING FILM APPLIED TO A PRE-CUTTING WAFER
JP5830250B2 (ja) * 2011-02-15 2015-12-09 日東電工株式会社 半導体装置の製造方法
TWI430376B (zh) * 2011-02-25 2014-03-11 The Method of Fabrication of Semiconductor Packaging Structure
CN103137501A (zh) * 2011-11-28 2013-06-05 日东电工株式会社 半导体装置的制造方法
US8872358B2 (en) * 2012-02-07 2014-10-28 Shin-Etsu Chemical Co., Ltd. Sealant laminated composite, sealed semiconductor devices mounting substrate, sealed semiconductor devices forming wafer, semiconductor apparatus, and method for manufacturing semiconductor apparatus
JP5965185B2 (ja) * 2012-03-30 2016-08-03 デクセリアルズ株式会社 回路接続材料、及びこれを用いた半導体装置の製造方法
US9202714B2 (en) * 2012-04-24 2015-12-01 Micron Technology, Inc. Methods for forming semiconductor device packages
US8756546B2 (en) 2012-07-25 2014-06-17 International Business Machines Corporation Elastic modulus mapping of a chip carrier in a flip chip package
US8650512B1 (en) 2012-11-15 2014-02-11 International Business Machines Corporation Elastic modulus mapping of an integrated circuit chip in a chip/device package
JP6175515B2 (ja) * 2013-01-23 2017-08-02 ヘンケル アイピー アンド ホールディング ゲゼルシャフト ミット ベシュレンクテル ハフツング アンダーフィル組成物およびそれを使用したパッケージング工程
JP6157890B2 (ja) * 2013-03-26 2017-07-05 日東電工株式会社 アンダーフィル材、封止シート及び半導体装置の製造方法
JP6131115B2 (ja) * 2013-06-13 2017-05-17 パナック株式会社 固体高分子型燃料電池シール材用の樹脂組成物、該樹脂組成物を用いた固体高分子型燃料電池用のシール材、及び該シール材を用いた固体高分子型燃料電池
KR102338917B1 (ko) * 2013-08-02 2021-12-13 알파 어셈블리 솔루션스 인크. 양면 보강 재료의 도포 방법
US20150064851A1 (en) * 2013-09-03 2015-03-05 Rohm And Haas Electronic Materials Llc Pre-applied underfill
US10126153B2 (en) * 2014-07-22 2018-11-13 Deere & Company Particulate matter impact sensor
TWI671831B (zh) * 2015-09-30 2019-09-11 日商富士軟片股份有限公司 半導體元件的製造方法
JP6721963B2 (ja) * 2015-10-28 2020-07-15 日東電工株式会社 バンプ根元補強用シート
US20180320029A1 (en) * 2015-11-04 2018-11-08 Lintec Corporation Curable resin film and first protective film forming sheet
KR102563013B1 (ko) * 2017-03-17 2023-08-04 헨켈 아게 운트 코. 카게아아 다층 물품에 대한 워크라이프 개선 및 그의 제조 및 사용 방법
US10729067B2 (en) 2018-10-20 2020-08-04 Deere & Company Biomass impact sensor having a conformal encasement enveloping a pressure sensitive film
CN112967985B (zh) * 2020-09-28 2022-04-19 重庆康佳光电技术研究院有限公司 转移结构及其制作方法、芯片转移方法、显示面板及装置
WO2022208767A1 (ja) 2021-03-31 2022-10-06 三菱電機株式会社 空調システム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005028734A (ja) * 2003-07-11 2005-02-03 Nitto Denko Corp 積層シート
JP2005093788A (ja) * 2003-09-18 2005-04-07 Hitachi Chem Co Ltd 半導体装置およびその製造方法
JP2005206665A (ja) * 2004-01-21 2005-08-04 Nitto Denko Corp シート状半導体封止用樹脂組成物

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3604248B2 (ja) * 1997-02-25 2004-12-22 沖電気工業株式会社 半導体装置の製造方法
FR2823596B1 (fr) * 2001-04-13 2004-08-20 Commissariat Energie Atomique Substrat ou structure demontable et procede de realisation
TWI309882B (en) * 2003-04-16 2009-05-11 Oki Electric Ind Co Ltd Semiconductor device, heat dissipation structure of semiconductor device and method of making the same
KR101169182B1 (ko) * 2003-06-06 2012-07-30 히다치 가세고교 가부시끼가이샤 반도체 장치의 제조방법
TWI304835B (en) * 2003-06-10 2009-01-01 Hitachi Chemical Co Ltd Film adhesive and manufacturing method thereof,adhesive sheet and semiconductor device
JP2005064239A (ja) * 2003-08-12 2005-03-10 Lintec Corp 半導体装置の製造方法
KR100696287B1 (ko) * 2004-01-28 2007-03-19 미쓰이 가가쿠 가부시키가이샤 반도체 웨이퍼의 보호방법
JP2006261529A (ja) * 2005-03-18 2006-09-28 Lintec Corp フリップチップ実装用アンダーフィルテープおよび半導体装置の製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005028734A (ja) * 2003-07-11 2005-02-03 Nitto Denko Corp 積層シート
JP2005093788A (ja) * 2003-09-18 2005-04-07 Hitachi Chem Co Ltd 半導体装置およびその製造方法
JP2005206665A (ja) * 2004-01-21 2005-08-04 Nitto Denko Corp シート状半導体封止用樹脂組成物

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008288455A (ja) * 2007-05-18 2008-11-27 Hitachi Chem Co Ltd 半導体装置の実装方法及び半導体装置実装品
JP2009027054A (ja) * 2007-07-23 2009-02-05 Lintec Corp 半導体装置の製造方法
JP2010199187A (ja) * 2009-02-24 2010-09-09 Fujitsu Semiconductor Ltd 半導体装置及び半導体装置の製造方法
JP2012104716A (ja) * 2010-11-11 2012-05-31 Sekisui Chem Co Ltd 半導体加工用接着シート及び半導体チップの実装方法
JP2014111680A (ja) * 2012-12-05 2014-06-19 Sumitomo Bakelite Co Ltd 接着フィルム、電子部品の製造方法、および電子部品
US9472439B2 (en) 2013-03-13 2016-10-18 Nitto Denko Corporation Reinforcing sheet and method for producing secondary mounted semiconductor device
WO2014142154A1 (ja) * 2013-03-13 2014-09-18 日東電工株式会社 補強シート及び二次実装半導体装置の製造方法
JP2014179377A (ja) * 2013-03-13 2014-09-25 Nitto Denko Corp 補強シート及び二次実装半導体装置の製造方法
KR20150135211A (ko) * 2013-03-22 2015-12-02 꼼미사리아 아 레네르지 아토미끄 에뜨 옥스 에너지스 앨터네이티브즈 프리-코팅 상호연결 요소를 포함하는 플립-칩 조립 방법
JP2016512929A (ja) * 2013-03-22 2016-05-09 コミッサリア ア レネルジー アトミーク エ オ ゼネルジ ザルタナテイヴ 相互接続部材をプレコーティングすることを含むフリップチップ組立方法
KR102305916B1 (ko) * 2013-03-22 2021-09-27 꼼미사리아 아 레네르지 아토미끄 에뜨 옥스 에너지스 앨터네이티브즈 프리-코팅 상호연결 요소를 포함하는 플립-칩 조립 방법
JP2014007426A (ja) * 2013-10-03 2014-01-16 Hitachi Chemical Co Ltd 回路部材接続用接着シート及び半導体装置
JP2015206006A (ja) * 2014-04-22 2015-11-19 デクセリアルズ株式会社 保護テープ、及びこれを用いた半導体装置の製造方法
US9741598B2 (en) 2014-04-22 2017-08-22 Dexerials Corporation Protective tape and method for manufacturing a semiconductor device using the same
WO2015162808A1 (ja) * 2014-04-22 2015-10-29 デクセリアルズ株式会社 保護テープ、及びこれを用いた半導体装置の製造方法
KR20170129250A (ko) 2015-06-04 2017-11-24 데쿠세리아루즈 가부시키가이샤 보호 테이프, 및 이것을 사용한 반도체 장치의 제조 방법
US10312125B2 (en) 2015-06-04 2019-06-04 Dexerials Corporation Protective tape and method for manufacturing semiconductor device using the same
JP2020004909A (ja) * 2018-06-29 2020-01-09 リンテック株式会社 実装方法
CN112219268A (zh) * 2018-06-29 2021-01-12 琳得科株式会社 安装方法
JP7382708B2 (ja) 2018-06-29 2023-11-17 リンテック株式会社 実装方法
TWI835783B (zh) * 2018-06-29 2024-03-21 日商琳得科股份有限公司 安裝方法
JP7521271B2 (ja) 2020-06-19 2024-07-24 株式会社レゾナック 多層フィルムの製造方法、多層フィルム及び半導体装置の製造方法

Also Published As

Publication number Publication date
TWI407513B (zh) 2013-09-01
JPWO2006118033A1 (ja) 2008-12-18
KR20080003002A (ko) 2008-01-04
US20090075429A1 (en) 2009-03-19
TW200727374A (en) 2007-07-16

Similar Documents

Publication Publication Date Title
WO2006118033A1 (ja) シート状アンダーフィル材および半導体装置の製造方法
JP5032231B2 (ja) 半導体装置の製造方法
JP4536660B2 (ja) ダイシング・ダイボンド用粘接着シートおよび半導体装置の製造方法
WO2017110203A1 (ja) 半導体加工用テープ
JP4766200B2 (ja) 接着剤組成物及び半導体装置の製造方法
KR20120028253A (ko) 다이싱?다이본드 필름
JP2010129701A (ja) ダイシング・ダイボンドフィルム及び半導体装置の製造方法
JP2011187571A (ja) ダイシング・ダイボンドフィルム
JP2010126598A (ja) ダイシング・ダイボンドフィルム及び半導体装置の製造方法
JP2012089630A (ja) 半導体用フィルムおよび半導体装置
JP2006303472A (ja) ダイシング・ダイボンドフィルム
JP5499516B2 (ja) 接着剤組成物、回路部材接続用接着剤シート及び半導体装置の製造方法
JP2011018806A (ja) 半導体用フィルムおよび半導体装置の製造方法
JP2008135448A (ja) ダイシング・ダイボンドフィルム
WO2017168820A1 (ja) 電子デバイスパッケージ用テープ
JP2014133823A (ja) 接着フィルム、ダイシング・ダイボンドフィルム、半導体装置の製造方法及び半導体装置
JP2003206457A (ja) ウエハダイシング・接着用シートおよび半導体装置の製造方法
JP2005064239A (ja) 半導体装置の製造方法
JP2006261529A (ja) フリップチップ実装用アンダーフィルテープおよび半導体装置の製造方法
JP2008211224A (ja) ダイシングシート機能付きダイアタッチフィルム及びそれを用いた半導体装置の製造方法
JP2006128567A (ja) 半導体パッケージのプリント配線板への接続方法
JP2012216651A (ja) 半導体装置
JP2012119641A (ja) 半導体装置の製造方法
JP5728859B2 (ja) 半導体用フィルムおよび半導体装置の製造方法
JP2008251883A (ja) 半導体装置の製造方法に用いられる接着剤

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
DPE2 Request for preliminary examination filed before expiration of 19th month from priority date (pct application filed from 20040101)
WWE Wipo information: entry into national phase

Ref document number: 2007514624

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 11912825

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 1020077027194

Country of ref document: KR

NENP Non-entry into the national phase

Ref country code: RU

122 Ep: pct application non-entry in european phase

Ref document number: 06732097

Country of ref document: EP

Kind code of ref document: A1