[go: up one dir, main page]

WO2005088596A1 - 有機el表示装置 - Google Patents

有機el表示装置 Download PDF

Info

Publication number
WO2005088596A1
WO2005088596A1 PCT/JP2005/004113 JP2005004113W WO2005088596A1 WO 2005088596 A1 WO2005088596 A1 WO 2005088596A1 JP 2005004113 W JP2005004113 W JP 2005004113W WO 2005088596 A1 WO2005088596 A1 WO 2005088596A1
Authority
WO
WIPO (PCT)
Prior art keywords
organic
display
scanning
panels
panel
Prior art date
Application number
PCT/JP2005/004113
Other languages
English (en)
French (fr)
Inventor
Jun Maede
Shinichi Abe
Masanori Fujisawa
Original Assignee
Rohm Co., Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co., Ltd filed Critical Rohm Co., Ltd
Priority to JP2006510963A priority Critical patent/JP5124138B2/ja
Priority to US10/591,959 priority patent/US7400097B2/en
Publication of WO2005088596A1 publication Critical patent/WO2005088596A1/ja

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3216Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using a passive matrix

Definitions

  • the present invention relates to an organic EL display device, and more particularly, to an organic EL display device having a main display and a sub-display, which is used when a display is switched from one display car to another display.
  • the present invention relates to an organic EL display device that reduces power consumption and is suitable for miniaturization.
  • Organic EL display devices are capable of high-luminance display by self-emission, so they are suitable for small-screen display, and are used in mobile phones, PHS, DVD players, PDAs (portable terminal devices), etc. It is currently attracting attention as a generation display device.
  • a main display and a sub-display are arranged back to back.
  • the sub-display is located on the front side of the lid of the device, displays necessary information on the sub-display when the lid is closed, and the main display provided on the back of the lid when the lid is open. Is displayed.
  • the main display is a high-resolution color display
  • the sub-display is a monochrome display having a smaller screen size than the main display.
  • the sub-display of the mobile phone displays the time and the video for a call when a call is received.
  • Drivers for the main display and the sub-display have different specifications, and are usually provided individually because they are mounted on the display board.
  • a current drive circuit of an organic EL display panel is provided with a drive circuit of a current source corresponding to a terminal pin (column pin), for example, an output circuit by a current mirror circuit, for both an active matrix type and a passive matrix type. Te ru.
  • a pixel circuit is provided for a display cell (pixel)!
  • Each pixel circuit drives a transistor according to a voltage stored in a capacitor, and the organic circuit is driven through the transistor.
  • EL element (hereinafter, OEL element) is driven by current.
  • OEL element the anodes of OEL elements arranged in a matrix are directly connected to the output pins of the current source drive circuit via column pins, and each OEL element is driven by the drive circuit of each current source .
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2003-234655 of the applicant, in which a DZA conversion circuit (hereinafter referred to as DZA) is provided corresponding to a column pin, is known (Patent Document 1).
  • DZA DZA conversion circuit
  • This is a circuit in which a DZA corresponding to a column pin receives display data and a reference drive current, DZA converts display data according to the reference drive current, and generates a drive current corresponding to the column pin or a current based on this drive current. It is.
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2003-234655
  • the main display and the sub-display are provided with driver ICs each having a current source driving circuit corresponding to a data line or a column pin. Therefore, for small electronic devices such as mobile phones, the area for mounting the main display and sub-display becomes larger, which is an obstacle to the thinning of the lid-side case of the device, for example. Has become.
  • the drive current source of the other display is usually set to a standby state rather than being completely turned off.
  • power consumption increases accordingly, and when the display is switched, the standby setting of one drive circuit and the return from the standby state of the other drive circuit are performed, and the resulting transient current increases power consumption. It is a factor.
  • An object of the present invention is to solve such a problem of the prior art, and to prevent erroneous light emission of a display when a display is switched from one display to another display, and to reduce power consumption at the time of display switching.
  • An object of the present invention is to provide an organic EL display device which is suitable for reduction in size and thickness.
  • the display drive side (lighting side) display power line is connected to the display stop side via the driver output pin. It is also connected to the power line of the display (non-lit side).
  • the OEL element is a capacitive element, and many OEL elements are connected to the column line of the display on the non-lighting side. Therefore, when driven by a common driver, the column line of the display on the lighting side is connected to the other column line on the lighting side via the parasitic capacitance of the OEL element on the non-lighting side. Moreover, in a passive matrix organic EL panel in which many OEL elements are connected to column lines, the parasitic capacitance seen from a certain column line becomes large, and the driving current of another column line being driven through this parasitic capacitance is increased. There is a problem that goes around a specific column line.
  • the resolution will be higher, and the full color of QVGA will be 360 pins with 120 pins each for R, G, and B.
  • three drivers are required. Therefore, the number of OEL elements to which one column driver IC is connected is equal to the number of column pins ⁇ the number of row pins, which is 10,000 or more for the main display. On the sub-display side, more than 5,000 OEL elements are connected. A single OEL element has a power of several pF. As the number of OEL elements increases, the drive current flowing to a column line with other column line power increases accordingly.
  • another object of the present invention is to provide a passive matrix type main display and a sub-matrix.
  • OLED display device that can prevent erroneous light emission when the display brightness of the column line that displays black level on the display on the lighting side becomes gray level when the display and the common driver are driven. Is to provide.
  • a configuration of the organic EL display device according to the first invention for achieving such an object has first and second organic EL panels, and according to a selection signal,! / In the organic EL display device which selectively drives the organic EL panel of
  • It has an output pin commonly connected to the data line or column pin of the first and second organic EL display panels, and the output pin power also drives the OEL element to the data line or column pin connected to this.
  • Current drive circuits each outputting a drive current for resetting, a reset circuit connected to the output pin, and resetting the terminal voltage of the OEL element to a predetermined voltage via the output pin during the reset period;
  • a first and a second scanning circuit for scanning a scanning line to be scanned in a row direction or a vertical direction of the first and second organic EL panels corresponding to the second organic EL panel, and a reset period.
  • the first and second scanning circuits for either the first or second organic EL panel to be driven by generating a selection signal at Square is stopped scanning operation of the scanning circuit, the Ru der those stopping the display drive one organic EL panel by stopping the operation itself of the other organic EL panel.
  • the first and second organic EL panels are of a passive matrix type, and the column lines of the first and second organic EL panels are connected to these.
  • a first diode for preventing backflow is provided between each terminal pin of the organic EL panel to be used.
  • a current driving circuit that shares the output pin of the driver is provided for the first organic EL panel and the second organic EL panel. Therefore, it is not necessary to provide a current drive circuit for each of the first organic EL panel and the second organic EL panel. Therefore, the current drive circuit on the non-selected side is set to the standby state. Power consumption can be reduced as much as necessary.
  • the display is switched by selecting a scanning circuit that scans the scanning line in the row direction or the vertical direction, it is not necessary to provide a switching switch corresponding to the output pin, thereby suppressing an increase in circuit scale.
  • the display is switched to the other organic EL panel during the reset period of one of the currently displaying organic EL panels in response to the reset control pulse in response to the reset control pulse. False emission of the panel is prevented.
  • all output terminals connected to the low-side scanning lines (one horizontal scanning line in the vertical direction) of the scanning circuit on which display is stopped are set to high impedance (Hi-Z).
  • the first diodes for preventing backflow are provided between each column line and each terminal pin of the organic EL panel, respectively.
  • Parasitic capacitance due to the first diode enters in series in the column line. Therefore, the drive current sneaking through the column pins having other column line powers on the lighting-side organic EL panel also sneak through the parasitic capacitance of the first diode.
  • the parasitic capacitance of the first diode is very small and the number P F, it is possible to reduce the wraparound of the drive current.
  • the backflow of the driving current is also prevented by the first diode.
  • the column line displaying the black level on the display on the lighting side is hardly pushed up to the gray level, and even if it is pushed up, the level is small, so the black level can be visually confirmed.
  • erroneous light emission is prevented at least when the display is switched between the main display and the sub-display, the power consumption at the time of switching the display is reduced, and the organic EL display device suitable for miniaturization and thinning is achieved. Can be realized.
  • FIG. 1 is a block diagram of an embodiment of an organic EL display device of the present invention in which a current drive circuit is shared with two passive matrix type organic EL panels
  • FIG. Fig. 3 is an explanatory diagram of an organic EL panel in which the display is stopped when the display is switched in the low side scanning circuit
  • Fig. 4 is a column line that displays a black level on the lighting side display.
  • FIG. 5 is an explanatory diagram of an embodiment for preventing erroneous light emission in which the display luminance is set to a gray level
  • FIG. 5 is an explanatory diagram of a load impedance of a non-lighting side column line in the embodiment of FIG.
  • reference numeral 1 denotes an organic EL display device, which is a passive matrix type organic EL display device.
  • Reference numeral 4 denotes a driver IC (hereinafter referred to as a dry line) provided in common with the organic EL panels 2 and 3, and includes a column-side output stage current source 40a,---401, "'40! 1, Scanning circuits 41 and 42, an inverter 43, and a reset circuit 44.
  • a driver IC hereinafter referred to as a dry line
  • the reset circuit 44 is composed of an analog switch (transmission gate) 44a, ⁇ 44 ⁇ , ⁇ 44 ⁇ connected to each output pin 5a, ⁇ 5 ⁇ , and a constant voltage diode Dz. .
  • the driver 4 receives a display selection signal (hereinafter, selection signal SEL) "H” (HIGH level) or “L” (LOW level) from the control circuit 12 via the input terminal 4a, and receives an OLED panel. 2.
  • selection signal SEL a display selection signal
  • H H
  • L LOW level
  • the control circuit 12 generates a selection signal SEL “H” when the display switching switch 11 is turned on, for example.
  • the selection signal SEL is set to "L" (LOW level) and output.
  • the display switching switch 11 is, for example, a switch that is turned on by being pushed by the lid of the device when the lid of the device is closed in a mobile phone or the like incorporating the display device 1.
  • the control circuit 12 has a one-shot circuit 12a, an OR circuit 12b, a timing signal generation circuit 12c, and a selection signal generation circuit 12d, and the lid of the device is closed in response to the ON / OFF of the display switching switch 11. Generates the selection signal SEL “H” when it is pressed, and generates the selection signal SEL “L” when the lid of the device is opened.
  • the organic EL panel 2 is a mobile phone or the like incorporating the display device 1 as a main display.
  • the organic EL panel 3 is provided on the back side of the device lid, and the organic EL panel 3 is provided on the front side of the device lid as a sub-display.
  • These two OLED panels are mounted back-to-back in the case on the lid side of the device, and the driver 4 has a common output pin for each column line (column pin) of each of the OLED panels 2 and 3 when back-to-back. Connected to.
  • one of the organic EL panel 2 and the organic EL panel 3 has a horizontal scanning direction opposite to that of the other when driven. Therefore, one line of display data in the horizontal scanning direction needs to be set for one line from the opposite direction. In such a case, a bidirectional shift register or the like is used. However, since this is directly related to the present invention, it is omitted here.
  • the organic EL panel 2 (main display) and the organic EL panel 3 (sub-display) usually have different numbers of display pixels, and the organic EL panel 2 has, for example, 160 columns as X rows. X 128 pixels, and the organic EL panel 3 has, for example, 96 ⁇ 96 pixels.
  • Each output pin 5 of the power stage current source 40 (representing each output stage current source 40a,---401, "'4011) (output pin 5a,---51, )It is connected to the.
  • the scanning circuits 41 and 42 on the low side are composed of a shift register and a CMOS output circuit 6 (see FIG. 2).
  • the CMOS output circuit 6 is shown as a switch circuit.
  • the switch circuit connected between the cathode connection lines ⁇ ( ⁇ 1, ⁇ 2, ⁇ 3, ...)) and the ground GND is a switch circuit composed of ⁇ -channel MOS transistors.
  • the output stage current source 40 includes a current mirror circuit 45 and a DZA 46.
  • the current mirror circuit 45 includes ⁇ -channel MOS transistors QP1 and QP2, and the channel width (gate width) ratio between the input transistor QP1 and the output transistor QP2 is 1:10.
  • the sources of the transistors QP1 and QP2 are connected to the + 15V power supply line + Vcc.
  • the drain of the input transistor QP1 is connected to the common gate and to the output of DZA46.
  • the DZA 46 is formed of a current mirror circuit, receives a reference drive current to an input transistor of the current mirror circuit, and generates a converted analog current corresponding to input display data to an output transistor.
  • Each analog switch 44 ⁇ receives a reset signal RS from the control circuit 12 via the input terminal 4b, and is turned on during the reset period RT. 2
  • the reset signal RS is a signal that goes “H” during the reset period RT, and is normally generated in response to the reset control signal (or timing control signal).
  • each output pin 5 is set to the voltage VR of the constant voltage diode Dz during the reset period, and is reset (preset) at a constant voltage.
  • the low-side scanning circuits 41 and 42 perform a scanning operation in response to the “H” enable signal and the reset control signal RSc, respectively.
  • the reset control signal RSc is supplied from the timing signal generation circuit 12c of the control circuit 12 via the input terminal 4c.
  • the scanning circuit 41 on the low side receives the selection signal SEL as an enable signal via the input terminal 4a and the inverter 43.
  • the low-side scanning circuit 42 directly receives the direct selection signal SEL as an enable signal.
  • the scanning operation of the scanning circuits 41 and 42 on the low side starts from the reset period RT in response to the reset control signal RSc.
  • the scanning circuit 41 on the low side receives the selection signal SEL “L” via the inverter 43 as an “H” enable signal.
  • the scanning operation in the vertical direction (low side) for the organic EL panel 2 is started from the reset period RT of the reset control signal RSc.
  • the scanning circuit 42 on the low side of the organic EL panel 3 directly receives the selection signal SEL “L”, and the scanning operation in the vertical direction stops.
  • the scanning circuits 41 and 42 on the low side receive the enable signal of “L”, as shown in FIG. 3, the scanning circuits 41 and 42 are composed of P-channel and N-channel MOS transistors of all the CMOS output circuits 6. Turn off both switch circuits and set to high impedance (Hi-Z) output.
  • the scanning circuit 41 on the low side of the organic EL panel 2 outputs the selection signal SEL “H” via the inverter 43 to enable “L”. Therefore, the scanning operation in the vertical direction is stopped.
  • the low-side scanning circuit 42 of the organic EL panel 3 receives the selection signal SEL “H” directly as an enable signal, and thus resets the vertical scanning operation to the reset control. Start from the reset period RT of the signal RSc.
  • the selection signal SEL becomes “H”, and the row scanning circuit 42 of the organic EL panel 3 operates.
  • the selection signal SEL becomes “L”, and the mouth scanning circuit 41 of the organic EL panel 2 operates.
  • the OLED panel on the side where the display is stopped is forcibly entered a reset period by a reset signal RS input from the input terminal 4b, and thereafter, the selection period is selected.
  • the signal SEL is generated, and the display is switched according to "H” and "L".
  • Display switching by the above selection signal SEL is performed according to the timing of the reset signal RS generated in response to ONZOFF of the display switching switch 11.
  • the reset signal RS is generated in accordance with ONZOFF of the display switching switch 11 in addition to being generated in accordance with the timing of the reset control signal RSc.
  • the control circuit 12 receives the ONZOFF signal of the display switching switch 11 by a one-shot circuit 12a. Then, the OR circuit 12b receives the reset control signal RSC and the output of the one-shot circuit 12a, and generates a reset signal RS. Reset control The signal RSC is generated by the timing signal generation circuit 12c.
  • the one-shot circuit 12a is triggered by the rising and falling directions of the ONZOFF signal of the display switching switch 11, and when the display switching switch 11 is turned from ON to OFF or vice versa, Generates an “H” one-shot pulse P for a certain period. This “H” period is set to the normal reset period RT or longer.
  • the output of the one-shot circuit 12a is output as a reset signal RS and also sent to a selection signal generation circuit 12d.
  • the selection signal generation circuit 12d is a latch circuit composed of a flip-flop or the like, and changes the ONZOFF signal of the display switching switch 11 to "H” or “1” or “L” in accordance with the falling signal of the output of the one-shot circuit 12a. Latch as "0" signal and generate select signal SEL. As a result, when the non-display-side organic EL panel for stopping the display is reset, the display is switched after that.
  • FIG. 2 is a timing chart when the display is switched.
  • Fig. 2 (a) shows the ONZOFF signal (display switching signal) of the display switching switch 11, (b) shows the display start pulse DSTP, (c) shows the reset control signal RSc, and (d) shows the peak generation pulse PP. . (E) is the terminal pin drive current, the solid line is the drive current, and the dotted line is the drive voltage.
  • FIG. 2 (a) first, the display switching switch 11 is turned off, the lid of the apparatus is opened, and the organic EL panel 2 of the main display is displayed!
  • the reset signal RS is generated via the OR circuit 12b in response to the reset control signal RSc, and the organic EL panel for which display is selected is reset for a reset period according to the rise of the display start pulse DSTP. RT ends. At this point, the reset signal RS falls and enters the display period D. Then, the peak generation pulse Pp is generated, and the counter is counted for a certain period of time at the start force of the display period D. When the count ends, the reset signal RS rises again and enters the reset period RT. As a result, a peak drive current as shown in FIG. 2 (e) is generated.
  • the display switching switch 11 when the lid of the device is closed and the display switching switch 11 is turned on as shown in FIG. 2 (a), the display is driven from the main display to the organic EL panel of the sub-display. Switch to level 3.
  • the one-shot circuit 12a When receiving the ONZOFF signal (display switching signal) of the display switching switch 11 during the display period D as shown in FIG. 2 (a), the one-shot circuit 12a also generates a one-shot pulse P as shown in (f), This becomes the reset signal RS, and the reset signal RS as shown in (g) is generated.
  • the organic EL panel in the display state is forcibly driven into the reset period RT.
  • each analog switch 44X is turned ON, and each output pin 5 is set to the reset voltage VR.
  • the cathode side of each OEL element 7 is connected to the ground GND !, so turning on each analog switch 44X resets the terminal voltage of each OEL element 7. Is made.
  • the selection signal generation circuit 12d When the reset period RT corresponding to the one-shot pulse P ends, the selection signal generation circuit 12d generates the selection signal SEL as shown in FIG. 3 (h). As shown in Fig. 3 (a), the display switching switch 11 was switched from OFF to ON during the display period D, so it was delayed by the period of this ON force one-shot pulse P and selected at the end of the reset period. The signal SEL changes from "L” to "H".
  • the scanning circuit 41 corresponding to the non-displayed organic EL panel 2 receives the selection signal SEL “L” as an enable signal, Two switch circuits composed of ⁇ -channel and ⁇ -channel MOS transistors of all CMOS output circuits 6 on the cathode connection line Y (Y1, ⁇ 2, to ⁇ ) of the low-side scanning circuit shown in Fig. 3. To OFF, and set the output terminals of all CMOS output circuits 6 to high impedance (Hi-Z) output.
  • the display switching switch 11 is turned OFF in the display period D. Conversely, when the ON force is also turned OFF, the selection signal SEL changes from “H” to “L”, The relationship between the organic EL panel 2 and the organic EL panel 3 is reversed. Also, when the period of the one-shot pulse P overlaps with the reset period RT, or when the display switching switch 11 is turned ON / OFF during the reset period RT, the reset period of the reset control signal RSc and the one-shot pulse signal P Since the reset period is the same as the reset period, the reset period is simply extended by the overlap of the period of the one-shot pulse P, and the switching display operation is as described above.
  • the selection signal SEL “L” is generated after the reset period by the one-shot pulse P (possibly at the end), and the display switching switch 11 is turned on.
  • the selection signal SEL “H” is generated after the end of the reset period by the one-shot pulse P.
  • the selection signal SEL generated in this way is sent to the row scanning circuits 41 and 42, respectively, and these circuits selectively perform a scanning operation.
  • the ONZOFF signal (display switching signal) of the display switching switch 11 is generated.
  • the reset signal RS by the one-shot pulse P is generated and reset, and the display is switched to the other display on the other display.
  • the other display, the display of which is started by the display switching starts from the next reset period RT and then starts receiving the display start pulse DSTP as shown in FIG. 3 (i). .
  • the display on which the display is started by the display switching is set to the display start pulse after the reset period RT.
  • the display is started from the next reset period RT of the next reset period RT shown in FIG. 3 (i).
  • the reset period of the reset control signal RSc and the period of the one-shot pulse P overlap when the selection signal SEL changes during the reset period RT of the reset control signal RSc, that is, during the reset period RT, the rise of the selection signal SEL occurs. Alternatively, it can be detected by the presence or absence of a falling force.
  • the device such as a mobile phone incorporating the display device 1 forcibly enters the reset period RT when the lid is closed, and the scanning of the row scanning circuit 41 of the organic EL panel 2 is performed.
  • the operation is stopped and the row scanning circuit 42 of the organic EL panel 3 is started to run from the reset period RT.
  • the lid of the device is opened, the organic EL panel is forced to enter the reset period RT. 3
  • the scanning operation of the row scanning circuit 42 is stopped, and the scanning operation of the row scanning circuit 41 of the organic EL panel 2 can also be started during the reset period RT.
  • the display range is limited to only the central portion of the screen and the surroundings are displayed with a black frame background or a single color display.
  • the number of OEL elements connected to one column driver is 5,000 or more
  • the parasitic capacitance due to the OEL element connected to the column line of the non-lighted display is increased.
  • the driving current of another column line spills into a certain column line via the, and the amount of the current also increases. This raises the display brightness of the column line that displays the black level on the lit display to the gray level.
  • FIG. 4 is an explanatory diagram of an embodiment for preventing such erroneous light emission.
  • each OEL element 7 of the non-lighting side organic EL panel 3 is shown as a capacitor Cp.
  • the capacitor Cp is a parasitic capacitance of the OEL element 7.
  • each of the organic EL panels 2 and 3 is driven by the common driver 4, for example, if the display 2 on the lighting side is used, the parasitic capacitance of the OEL element 7 of the display 3 on the non-lighting side with respect to the column line Xi. Many Cp are connected in parallel.
  • a diode is provided between each of the column lines Xa,..., To Xn of each of the organic EL panels 2 and 3 and the terminal pins of each of the organic EL panels 2 and 3 to which these column pins are connected. Da, Db, Dc, "'Dn is inserted in the forward direction with respect to the drive current.
  • a connection line for connecting the cathodes of the respective diodes Da—Dn is provided as a low line Yo, and the respective diodes Dsa, Dsa, are forwardly connected between the low line ⁇ and the cathode side of the respective diodes Da—Dn.
  • Dsb, Dsc, to Dsn are provided, and the rollers Yo and the cathodes of the diodes Da—Dn are connected via these diodes.
  • a CMOS output circuit 6a and a buffer amplifier (voltage follower) 6b are provided in the low-side scanning circuits 41 and 42, respectively, and the output of the buffer amplifier 6b is connected to the low line Yo of each of the organic EL panels 2 and 3. Connect to.
  • the input of the buffer amplifier 6b is connected to the output of the CMOS output circuit 6a and receives the output voltage of the CMOS output circuit 6a.
  • the CMOS output circuit 6a has a switch SW1 (P-channel MOS transistor) connected to the power supply line + Vcc and a switch SW2 (N-channel MO transistor) connected to the constant voltage source 6c of the voltage Vs. s transistor).
  • each diode Da, Db, Dc, "'Dn inserted in each column line is a sneak prevention circuit that prevents sneak of the sneak drive current and reduces parasitic capacitance in the sneak path.
  • Each of the added diodes Dsa, Dsb, Dsc,---D sn, the low line Yo, the CMOS output circuit 6a, and the buffer amplifier 6b are respectively driven around each column line Xa, ..., ⁇ Xn.
  • a discharge circuit is formed to prevent reverse current flow.
  • Each of the diodes Da-Dn and each of the diodes Dsa-Dsn are diode elements in which a PN junction is directly formed without filling a light emitting material in the process of forming the OEL element. These are formed together with the OEL elements used for luminance display. Therefore, these diodes do not light even when the drive current flows. These diodes may be diode-connected transistors or Schottky diodes with a low forward voltage drop.
  • the organic EL panel 2 which is the display on the lighting side, receives the selection signal SEL "L from the selection signal generation circuit 12d.
  • the low line Yo is pulled up to the power supply line + Vcc and set to " ⁇ ".
  • the diodes Dsa-Dsn of the organic EL panel 2 of the display on the lighting side are reversely noised and turned off.
  • the discharge circuit for preventing backflow is disconnected from each column line, and each diode Da-Dn is turned on in response to scanning of one horizontal low-side line with respect to the organic EL panel 2, and the display operation on the lighting side is performed. Be irrelevant.
  • the organic EL panel 3 which is a display on the non-lighting side receives the selection signal SEL “L” from the control circuit 12, and the CMOS output circuit 6a inverts it by an internal inverter (not shown) to “H”. And switch SW1 is turned off, and switch SW2 is turned on. Therefore, the low line Yo is set to the voltage Vs of the constant voltage source 6c via the buffer amplifier 6b. This voltage Vs is equal to the minimum voltage of each column pin voltage generated by the drive current output to each column pin so that each diode Da-Dn and each diode Dsa-Dsn are turned on.
  • each diode Da-Dn and each diode Dsa-Dsn of the organic EL panel 3 of the display on the non-light side are biased in the forward direction and turned on.
  • each CMOS output circuit 6 receives the selection signal SEL “L”, turns off each switch circuit connected to the output terminal, and sets the impedance to the high impedance (Hi-Z) as described above.
  • all the non-lighting side cathode connection lines ⁇ ( ⁇ 1, ⁇ 2, to ⁇ ) except for the low line ⁇ ⁇ of the scanning circuit 42 become Hi- ⁇ .
  • the driver IC 4 is a common driver for each display! /, So that the driving current of the organic EL panel 2 which is the lit display is the column of the organic EL panel 3 which is the non-lit display. Will be added to the line. However, the current flows through each diode Da-Dn, each diode Dsa-Dsn, and the constant voltage source 6c to the ground GND, and does not return to the other column lines. It is also subtle. As a result, the column line which is set to the black level in the organic EL panel 2 on the lighting side and does not output the drive current does not sneak part of the drive current in the other column line power where the drive current is output. .
  • the parasitic capacitance Ci of the diode Di is equal to the parasitic capacitance Csi of the diode Dsi and the parasitic capacitance Cp X of the OEL element 7. Connected in series to n parallel circuits.
  • n is the number of OEL elements 7 connected to the column line Xi.
  • each diode Da-Dn The parasitic capacitance Ci of each diode Da-Dn is on the order of several pF, and is connected in series to each column line. Therefore, even if the number of OEL elements 7 connected to the column line Xi is n, the total capacitance can be suppressed to the order of several pF or less.
  • the parasitic capacitance Ci of the diode Di of the column line Xi in FIG. 5 is connected in series.
  • the parasitic capacitance Ci of the diode Di of the power line is further connected in series with the input circuit through the OEL element. Become.
  • the return drive current is hardly generated because it is blocked by the parasitic capacitance Ci of the diode Di inserted in series with the column line.
  • the timing control signal is a signal for separating a display period corresponding to one horizontal scanning period from a reset period (vertical scanning switching period) corresponding to a blanking period, it is assumed that the signal is noisy.
  • the timing control signal and the reset control signal are usually the same, and the reset control signal is used.
  • the reset signal RS is usually assigned not a whole reset period RT corresponding to a blanking period but a part of the reset period RT.
  • the switching between the organic EL panel 2 and the organic EL panel 3 and the start of the operation may be performed according to a timing control signal that is different from the reset control signal. Further, the operation may be performed in response to the reset signal RS. In the latter case, the starting force of the reset period corresponding to the retrace period can also start the operation.
  • the operation of the vertical scanning circuit corresponding to the display panel for which the display is stopped is stopped by stopping the scanning operation.
  • the operation of the vertical scanning circuit itself is stopped. The good thing is, of course.
  • the display switching switch is described as a switch that is turned on by being pushed by the device lid when the device lid is closed and activated. are doing. However, this will turn off when the device lid is closed. Switch. In this case, the generation of the selection signals “H” and “L” shown in the embodiment is reversed.
  • the display switching switch is not limited to a switch such as a push button.
  • a display signal is generated by receiving light when the lid of the apparatus is opened.
  • a switch using an optical sensor may be used, and it is needless to say that another sensor for detecting display switching may be used, and thus the switch or the switch circuit includes the sensor.
  • the main display (organic EL panel 2) and the sub-display (organic EL panel 3) are examples in which each column pin is connected to each output pin of the driver IC4.
  • another driver IC 4 may be provided on the main display!
  • the operation of one of the vertical scanning circuits of the first and second organic EL panels driven (or displayed) in response to the selection signal is stopped when the operation is started ( Or, the display is stopped.) It is preferable that V or the other is the timing after the operation of the vertical scanning circuit is stopped.
  • the operation stop in this case is not limited to the temporary stop of the scanning operation or the standby state, but may be the stop of the operation of this circuit itself.
  • the constant voltage is reset so that the output pin of one horizontal line driven during the display period becomes the preset voltage Vz.
  • This reset voltage is the ground potential. May be other reference potentials, of course.
  • two passive matrix type organic EL panels are described.
  • the present invention is similarly applicable to an active matrix type organic EL panel which can be reset by an output pin. is there.
  • the column pin is replaced with a data line, and a pixel circuit is arranged instead of the OEL element 7, and the OEL element of the pixel circuit is driven via a drive current value storage capacitor provided in the pixel circuit. To Become.
  • a power bipolar transistor mainly composed of a MOSFET transistor may be mainly composed.
  • the N-channel type transistor (some! /, Npn type) in the embodiment can be replaced with a P-channel type (or pnp type) transistor, and the P-channel type transistor can be replaced with an N-channel (or npn type) transistor. it can.
  • the power supply voltage is usually negative, and the upstream transistor is provided downstream.
  • FIG. 1 is a block diagram of one embodiment of the organic EL display device of the present invention in which a current drive circuit is shared by two passive matrix type organic EL panels.
  • FIG. 2 is a timing chart at the time of display switching.
  • FIG. 2 is an explanatory diagram of an organic EL panel in which display at the time of display switching in the low-side scanning circuit is stopped.
  • FIG. 4 is an explanatory view of an embodiment for preventing erroneous light emission in which the display luminance of a column line displaying a black level on the display on the lighting side is set to a gray level.
  • FIG. 5 is an explanatory diagram of load impedance of a non-lighting-side column line in the embodiment of FIG.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Description

明 細 書
有機 EL表示装置
技術分野
[0001] この発明は、有機 EL表示装置に関し、詳しくは、メインディスプレイとサブディスプ レイとを有する有機 EL表示装置にぉ ヽて、一方のディスプレイカゝら他方のディスプレ ィへの表示切換時の消費電力を低減し、小型薄型化に適した有機 EL表示装置に関 する。
背景技術
[0002] 有機 EL表示装置は、自発光による高輝度表示が可能であることから、小画面での 表示に適し、携帯電話機、 PHS、 DVDプレーヤ、 PDA (携帯端末装置)等に搭載さ れる次世代表示装置として現在注目されて ヽる。
携帯電話機などでは、メインディスプレイとサブディスプレイとが背中合わせに配置 される。サブディスプレイが装置の蓋の表側とされ、蓋を閉めた状態でサブディスプレ ィに必要な情報を表示し、蓋を開けた状態で蓋の裏面に設けられたメインディスプレ ィにメニュー等の操作情報を表示する切換表示が行われている。
この場合、メインディスプレイは、高解像度のカラーディスプレイであり、サブディス プレイは、メインディスプレイより画面サイズが小さい白黒のものが使用されている。特 に、携帯電話機のサブディスプレイは、時刻の表示や受信があつたときにコールのた めの映像などを表示する。
メインディスプレイとサブディスプレイのドライバは、それぞれに仕様が相違し、ディ スプレイ基板に ONチップされることから通常それぞれが個別に設けられている。
[0003] 有機 EL表示パネルの電流駆動回路は、ァクディブマトリックス型でもパッシブマトリ ックス型のものでも端子ピン (カラムピン)対応に電流源の駆動回路、例えば、カレント ミラー回路による出力回路が設けられて 、る。
ァクディブマトリックス型では、表示セル (画素)対応にピクセル回路が設けられて!/ヽ て、各ピクセル回路は、コンデンサに記憶した電圧に応じてトランジスタを駆動し、こ のトランジスタを介して有機 EL素子 (以下 OEL素子)を電流駆動する。 一方、パッシブマトリックス型では、マトリックス状に配置された OEL素子の陽極が 直接電流源の駆動回路の出力ピンにカラムピンを介して接続され、各電流源の駆動 回路によりそれぞれの OEL素子が駆動される。
なお、有機 EL表示パネルの駆動回路としては、カラムピン対応に DZA変換回路( 以下 DZA)を設けたこの出願人の特開 2003— 234655号の出願が公知である(特 許文献 1)。これは、カラムピン対応の DZAが表示データと基準駆動電流とを受けて 、基準駆動電流に従って表示データを DZA変換してカラムピン対応に駆動電流あ るいはこの駆動電流の基となる電流を生成する回路である。
特許文献 1:特開 2003— 234655号公報
発明の開示
発明が解決しょうとする課題
[0004] メインディスプレイとサブディスプレイにはデータ線対応にあるいはカラムピン対応 にそれぞれ電流源の駆動回路を有するドライバ ICがそれぞれ設けられて 、る。その ため、携帯電話機等の小型の電子機器にあっては、その分、メインディスプレイとサ ブディスプレイを搭載するエリアが大きくなつて、それが、例えば、装置の蓋側ケース の薄型化の障害になっている。
また、メインディスプレイとサブディスプレイの一方を使用するときには、通常、他方 のディスプレイの駆動電流源は、完全に OFFされるのではなぐ待機状態に設定さ れている。そのために、その分、電力消費が増加し、表示ディスプレイの切換時には 一方の駆動回路の待機設定と他方の駆動回路の待機状態からの復帰とが行われ、 これによる過渡電流が消費電力を増加させる要因となっている。
そこで、メインディスプレイとサブディスプレイとにつ 、てドライバ ICを共用することが 考えられるが、カラムピンに接続する出力ピン数を倍にしてドライバ ICの内部で切換 えることは、出力ピン数が増加する関係で非常に難しい。し力も、出力ピンに対応し て切換スィッチを設けると、回路規模が非常に大きくなる問題がある。
[0005] 特に、出力電流値の大きいパッシブ型の有機 EL表示パネルをメインディスプレイと サブディスプレイとに用いた場合には、メインディスプレイとサブディスプレイの OEL 素子が同じ出力ピンに容量性負荷としてそれぞれのカラムピンを介してパラレルに接 続されるので、切換え前後の過渡現象により表示が停止される側のディスプレイの o
EL素子が誤発光する問題がある。
この発明の目的は、このような従来技術の問題点を解決するものであって、一方の ディスプレイから他方のディスプレイへの表示切換時のディスプレイの誤発光を防止 し、表示切換時の消費電力を低減し、小型薄型化に適した有機 EL表示装置を提供 することにある。
ところで、メインディスプレイとサブディスプレイとがパッシブマトリックス型であって、 これらを共通のドライバで駆動するとすると、表示駆動側(点灯側)のディスプレイの力 ラムラインは、ドライバの出力ピンを介して表示停止側 (非点灯側)のディスプレイの力 ラムラインにも接続されて 、る。
OEL素子は容量性の素子であり、非点灯側のディスプレイのカラムラインには多く の OEL素子が接続されている。そこで、共通のドライバで駆動するとすると、非点灯 側の OEL素子の寄生容量を介して点灯側のディスプレイのカラムラインが点灯側の 他のカラムラインと接続されること〖こなる。しかも、多数の OEL素子がカラムラインに 接続されるパッシブマトリックス型有機 ELパネルでは、あるカラムラインからみた寄生 容量が大きくなり、この寄生容量を介して駆動中の他のカラムライン力 の駆動電流 が特定のカラムラインに回り込む問題がある。
特に、高解像度になり、 QVGAのフルカラーでは R, G, B各 120ピンの 360ピンと なり、現在ところ 3ドライバは必要とされている。そのためカラムドライバ IC1個が接続 される OEL素子の数は、カラムピン数 Xローピン数となって、メインディスプレイでは 、 10, 000個力、それ以上になる。サブディスプレイ側では 5, 000個以上の OEL素 子が接続される。 OEL素子 1個は数 pFである力 このように OEL素子が多くなると、 その分、他のカラムライン力もあるカラムラインへ回り込む駆動電流が多くなる。
この駆動電流の回り込みにより、点灯側のディスプレイのあるカラムラインが黒表示 (駆動電流" 0")になったときに、非点灯側のディスプレイを介して回り込む駆動電流 によって、本来の黒レベルの表示がグレイレベルに押し上げてしまう誤発光を起こす 問題があることが分力つた。
そこで、この発明の他の目的は、パッシブマトリックス型のメインディスプレイとサブ ディスプレイとを共通のドライバで駆動したときに、点灯側のディスプレイにお ヽて黒 レベルの表示をするカラムラインの表示輝度をグレイレベルにしてしまう誤発光を防 止することができる有機 EL表示装置を提供することにある。
課題を解決するための手段
[0007] このような目的を達成するための第 1の発明の有機 EL表示装置の構成は、第 1お よび第 2の有機 ELパネルを有し、選択信号に応じて!/、ずれか一方の有機 ELパネル を選択的に駆動して所定の表示をする有機 EL表示装置において、
第 1および第 2の有機 EL表示パネルのデータ線あるいはカラムピンに対して共通 に接続される出力ピンを有しこの出力ピン力もこれに接続されているデータ線あるい はカラムピンに OEL素子を駆動するための駆動電流をそれぞれ出力する多数の電 流駆動回路と、出力ピンに接続され、リセット期間において OEL素子の端子電圧を 出力ピンを介して所定の電圧にリセットするリセット回路と、第 1および第 2の有機 EL パネルに対応して第 1および第 2の有機 ELパネルのロー方向あるいは垂直方向の 走査対象となる走査線を走査する第 1および第 2の走査回路とを備えていて、 リセット期間に選択信号を発生して駆動すべき第 1および第 2の有機 ELパネルのい ずれか一方に対する第 1および第 2の走査回路のいずれか一方を動作させ、残りの V、ずれか他方の走査回路の走査動作の停止ある 、は動作そのものの停止させること で一方の有機 ELパネルを駆動し他方の有機 ELパネルの表示を停止させるものであ る。
また、第 2の発明の有機 EL表示装置の構成は、第 1および第 2の有機 ELパネルが パッシブマトリックス型のものであり、第 1および第 2の有機 ELパネルの各カラムライン とこれらが接続される有機 ELパネルの各端子ピンとの間にそれぞれ逆流防止の第 1 のダイオードが設けられて 、るものである。
発明の効果
[0008] 前記構成のように、第 1の発明にあっては、第 1の有機 ELパネルと第 2の有機 ELパ ネルとに対してドライバの出力ピンを共用する電流駆動回路を設けているので、第 1 の有機 ELパネルと第 2の有機 ELパネルとに対応してそれぞれに電流駆動回路を設 ける必要はない。そのため、選択されていない側の電流駆動回路を待機状態にする 必要がなぐその分、消費電力の低減を図ることができる。
しかも、ロー方向あるいは垂直方向の走査線を走査する走査回路の選択により表 示切換えを行うので、出力ピンに対応して切換スィッチを設けることが不要になり、回 路規模の増加が抑えられる。さらに、表示切換をリセットコントロールパルスに応じて、 現在表示中の一方の有機 ELパネルのリセット期間において他方の有機 ELパネル へ表示切換が行われるので表示を停止する側(非点灯側)の有機 ELパネルの誤発 光が防止される。 さらに、表示が停止される側の走査回路のロー側走査線 (垂直方 向の走査の水平 1ライン)が接続されている出力端子をすベてハイーインピーダンス( Hi— Z)とすることで現在表示中の有機 ELパネルの駆動を終了するようにすれば、点 灯側有機 ELパネルに対して並列負荷となる非点灯側有機 ELパネルの負荷容量の 増加を抑えることができ、結果として消費電力の増加が抑えられる。
また、第 2の発明にあっては、有機 ELパネルの各カラムラインと各端子ピンとの間 にそれぞれ逆流防止の第 1のダイオードを設けて ヽるので、非点灯側の有機 ELパネ ルのそれぞれのカラムラインには直列に第 1のダイオードによる寄生容量が入る。そ こで、点灯側の有機 ELパネルの他のカラムライン力もあるカラムピンへ介して回り込 む駆動電流は、前記第 1のダイオードによる寄生容量を経て回り込むことになる。この とき、第 1のダイオードの寄生容量が数 PFと非常に小さいので、駆動電流の回り込み 量を小さく抑えることができる。しかも、第 1のダイオードにより駆動電流の逆流も防止 される。 これ〖こより、点灯側のディスプレイにおいて黒レベルの表示をするカラムライ ンがグレイレベルに押し上げられることがほとんどなくなり、押し上げられてもそのレべ ルは小さ 、ので、 目で確認できる程度での黒レベルの誤発光を防止することができる その結果、少なくともメインディスプレイとサブディスプレイとの表示切換時の誤発光 が防止され、表示切換時の消費電力を低減でき、小型薄型化に適した有機 EL表示 装置を実現できる。
発明を実施するための最良の形態
図 1は、 2枚のパッシブマトリックス型の有機 ELパネルに対して電流駆動回路を共 用した場合のこの発明の有機 EL表示装置の一実施例のブロック図、図 2は、表示切 換時のタイミングチャート、図 3は、そのロー側走査回路における表示切換時の表示 が停止される有機 ELパネルの説明図、図 4は、点灯側のディスプレイにおいて黒レ ベルの表示をするカラムラインの表示輝度がグレイレベルにされる誤発光を防止する 実施例の説明図、そして図 5は、図 4の実施例における非点灯側カラムラインの負荷 インピーダンスの説明図である。
図 1において、 1は、有機 ELの表示装置であって、パッシブマトリックス型の有機 EL ノ ネノレ 2, 3を ¾ "して!/ヽる。
4は、これら有機 ELパネル 2, 3とに共通に設けられたドライバ IC (以下ドライノく)で あり、カラム側の出力段電流源 40a, - --401, "'40!1と、ロー側の走査回路 41、 42、ィ ンバータ 43、そしてリセット回路 44とを有している。
リセット回路 44は、各出力ピン出力ピン 5a, · ·· · '·5ηにそれぞれが接続されたァ ナログスィッチ(トランスミッションゲート) 44a, · '·44ί, · '·44ηと定電圧ダイオード Dzと からなる。
[0010] ドライバ 4は、コントロール回路 12から入力端子 4aを介して表示ディスプレイ選択信 号(以下選択信号 SEL) "H" (HIGHレベル)あるいは" L" (LOWレベル)を受けて、 有機 ELパネル 2、有機 ELパネル 3のいずれかを駆動をする。これにより有機 ELパネ ル 2と有機 ELパネル 3の 、ずれか一方を表示状態とし、他方を非表示にする。
コントロール回路 12は、例えば、表示切換スィッチ 11が ONにされたときに選択信 号 SEL"H"を発生する。表示切換スィッチ 11が OFFして!/、るときある!/、は OFFにさ れたときにはこれに応じて選択信号 SELを" L" (LOWレベル)に設定して出力する。 なお、この表示切換スィッチ 11は、例えば、この表示装置 1を内蔵した携帯電話等 において、装置の蓋が閉められたときに装置の蓋により押されて作動し、 ONになるス イッチである。
コントロール回路 12は、ワンショット回路 12a、オア回路 12b、タイミング信号発生回 路 12c、そして選択信号発生回路 12dとを有していて、表示切換スィッチ 11の ONZ OFFに応じて、装置の蓋が閉じられたときに選択信号 SEL"H"を発生し、装置の蓋 が開かれたときに選択信号 SEL"L"を発生する。
[0011] 有機 ELパネル 2は、メインディスプレイとしてこの表示装置 1を内蔵した携帯電話等 の装置の蓋の裏面側に設けられ、有機 ELパネル 3は、サブディスプレイとして装置の 蓋の表側に設けられている。これら 2枚の有機 ELパネルは背中合わせに装置の蓋 側のケースに内蔵され、ドライバ 4は、背中合わせの状態でそれぞれの有機 ELパネ ル 2, 3のそれぞれのカラム線 (カラムピン)に出力ピンが共通に接続される。
なお、 2枚の有機 ELパネルを背中合わせにした場合には、有機 ELパネル 2と有機 ELパネル 3とは、それぞれが駆動されるときに一方が他方に対して水平走査方向が 逆になる。そのため、水平走査方向 1ライン分の表示データは、一方に対して他方が 逆方向からセットされる必要がある。このような場合には双方向シフトレジスタ等が用 V、られるが、これにつ 、ては発明に直接関係な 、のでここでは割愛する。
有機 ELパネル 2 (メインディスプレイ)と有機 ELパネル 3 (サブディスプレイ)とは、通 常、表示画素数が相違していて、有機 ELパネル 2は、例えば、カラムライン数 Xロー ライン数として、 160 X 128画素であり、有機 ELパネル 3は、例えば、 96 X 96画素で ある。
以下では、メインディスプレイの有機 ELパネル 2の出力ピンとサブディスプレイの有 機 ELパネル 3の出力ピンとが共通になっている 96ピン部分について説明する。 な お、出力ピンが共通にならないメインディスプレイの有機 ELパネル 2の出力ピン 97— 160は、表示切換によって表示が停止する(非点灯とする)ときに、これら出力ピンに 対応する DZA変換回路 (DZA)46 (図 1参照)に設定する表示データを" 0"とすれ ば、それらの出力ピンには出力電流が発生しないので、問題は生じない。そこで、図 では出力ピン 97— 160の接続については割愛してある。
水平方向 1ラインに相当する有機 ELパネル 2の各カラムライン Xa, · ·· , 〜Xnと有 機 ELパネル 3の各カラムライン Xa, · ·· , 〜Xnは、それぞれのカラムピンを介して出 力段電流源 40 (各出力段電流源 40a, - --401, " '4011の代表として)のそれぞれの出 力ピン 5 (出力ピン 5a, - --51, · '·5ηを代表して)に接続されている。
ロー側の走査回路 41, 42は、シフトレジスタと CMOS出力回路 6 (図 2参照)等で 構成されている。なお、図 2では、 CMOS出力回路 6をスィッチ回路として表している 。電源ライン +Vccと OEL素子 7の陰極接続ライン Υ(Υ1, Υ2, Υ3, 〜Υί· ··)との間に 接続されているスィッチ回路が Ρチャネル MOSトランジスタで構成されるスィッチ回 路であり、陰極接続ライン Υ(Υ1, Υ2, Υ3, 〜Υί· ··)とグランド GNDとの間に接続され ているスィッチ回路が Νチャネル MOSトランジスタで構成されるスィッチ回路である。
[0013] 図 1に示すように、出力段電流源 40は、カレントミラー回路 45と DZA46とからなる 。カレントミラー回路 45は、 Ρチャネル MOSトランジスタ QP1, QP2とからなり、入力側 トランジスタ QP1と出力側トランジスタ QP2のチャネル幅(ゲート幅)比が 1: 10になつ ている。
トランジスタ QP1, QP2のソース側が + 15V程度の電源ライン +Vccに接続されてい る。入力側トランジスタ QP1のドレインは共通のゲートに接続されるとともに DZA46 の出力に接続されている。
DZA46は、カレントミラー回路で構成され、基準駆動電流をカレントミラー回路の 入力側トランジスタに受けて入力された表示データに応じた変換アナログ電流を出力 側トランジスタに発生する。
各アナログスィッチ 44Χ (アナログスィッチ 44a, "·44ί,•••44ηの代表として)は、入 力端子 4bを介してコントロール回路 12からリセット信号 RSを受けてリセット期間 RTの 間 ONになる。図 2 (c) , (g)に示すように、リセット信号 RSは、リセット期間 RTの間、 " H"になる信号であり、通常は、リセットコントロール信号 (あるいはタイミングコントロー ル信号)に応じて発生する。これにより、各出力ピン 5は、リセット期間に定電圧ダイォ ード Dzの電圧 VRに設定され、定電圧リセット(プリセット)される。
[0014] ここで、ロー側の走査回路 41, 42は、それぞれ" H"のエネーブル信号とリセットコン トロール信号 RScとを受けて走査動作をする。リセットコントロール信号 RScは、入力 端子 4cを介してコントロール回路 12のタイミング信号発生回路 12cから供給される。 ロー側の走査回路 41は、入力端子 4a,インバータ 43を介して選択信号 SELをェ ネーブル信号として受ける。ロー側の走査回路 42は、直接選択信号 SELをエネーブ ル信号として直接受ける。
なお、ロー側の走査回路 41, 42の走査動作は、リセットコントロール信号 RScを受 けてリセット期間 RTから走査動作を開始する。
そこで、ロー側の走査回路 41は、表示切換スィッチ 11が ONから OFFにされたとき には、選択信号 SEL"L"をインバータ 43を介して" H"のエネーブル信号として受け て有機 ELパネル 2に対する垂直方向(ロー側)の走査動作をリセットコントロール信 号 RScのリセット期間 RTから開始する。一方、有機 ELパネル 3のロー側の走査回路 42は、表示切換スィッチ 11が OFFにされたときには、選択信号 SEL"L"を直接受け るので垂直方向の走査動作が停止する。
一方、ロー側の走査回路 41, 42は、 "L"のエネーブル信号を受けたときには、図 3 に示すように、すべての CMOS出力回路 6の Pチャネルと Nチャネルの MOSトランジ スタで構成される 2つのスィッチ回路をともに OFFにしてハイーインピーダンス(Hi— Z )の出力に設定する。
[0015] 逆に、有機 ELパネル 2のロー側の走査回路 41は、表示切換スィッチ 11が OFFか ら ONにされたときには、選択信号 SEL"H"をインバータ 43を介して" L"のエネーブ ル信号として受けるので垂直方向の走査動作が停止する。一方、有機 ELパネル 3の ロー側の走査回路 42は、表示切換スィッチ 11が ONにされたときには、選択信号 SE L"H"を直接エネーブル信号として受けるので垂直方向の走査動作をリセットコント口 ール信号 RScのリセット期間 RTから開始する。
このように、この表示装置 1を内蔵した携帯電話等の装置は、その蓋が閉められたと きには選択信号 SELが" H"となって、有機 ELパネル 3のロー走査回路 42が動作し、 装置の蓋が開けられたときには選択信号 SELが" L"となって、有機 ELパネル 2の口 一走査回路 41が動作する。
さらに、ここでは、装置の蓋の開閉に応じて、表示が停止される側の有機 ELパネル は、入力端子 4bから入力されるリセット信号 RSにより強制的にリセット期間に入り、そ の後、選択信号 SELが発生して、その" H"ど' L"に応じて表示切換えが行われる。
[0016] 以上の選択信号 SELによる表示切換は、表示切換スィッチ 11の ONZOFFに応じ て発生するリセット信号 RSのタイミングに従って行われる。
ここでは、リセット信号 RSは、リセットコントロール信号 RScのタイミングに合わせて 発生するほかに、表示切換スィッチ 11の ONZOFFに応じて発生する。
図 1に示すように、コントロール回路 12は、表示切換スィッチ 11の ONZOFF信号 をワンショット回路 12aで受ける。そしてオア回路 12bがリセットコントロール信号 RSC とワンショット回路 12aの出力とを受けてリセット信号 RSを発生する。リセットコントロー ル信号 RSCは、タイミング信号発生回路 12cで発生する。
なお、ワンショット回路 12aは、表示切換スィッチ 11の ONZOFF信号の立上がり および立下がりの双方向でトリガーされて、表示切換スィッチ 11が ONから OFFある いは逆に OFFから ONになったときに、一定期間、 "H"のワンショットパルス Pを発生 する。この" H"の期間は、通常のリセット期間 RTか、それよりも長く設定されている。 ワンショット回路 12aの出力は、リセット信号 RSとして出力されるとともに、選択信号 発生回路 12dに送出される。
選択信号発生回路 12dは、フリップフロップ等で構成されるラッチ回路であり、ワン ショット回路 12aの出力の立下がり信号に応じて表示切換スィッチ 11の ONZOFF 信号を" H"あるいは" 1"、 "L"あるいは" 0"の信号としてラッチして選択信号 SELを発 生する。これにより、表示を停止する非表示側の有機 ELパネルがリセットされた時点 力 その後に表示切換が行われることになる。
図 2は、その表示切換時のタイミングチャートである。
図 2 (a)は、表示切換スィッチ 11の ONZOFF信号 (表示切換信号)、(b)は、表示 開始パルス DSTP、(c)はリセットコントロール信号 RSc、 (d)は、ピーク発生パルス P Pである。そして、(e)が端子ピン駆動電流であって、実線が駆動電流、点線が駆動 電圧である。
図 2 (a)では、まず、表示切換スィッチ 11が OFFとなっていて、装置の蓋が開けら れ、メインディスプレイの有機 ELパネル 2が表示状態になって!/、る。
通常の表示状態では、リセットコントロール信号 RScに応じてオア回路 12bを経てリ セット信号 RSが発生して、表示が選択されている有機 ELパネルは、表示開始パル ス DSTPの立上がりに応じてリセット期間 RTが終了する。この時点でリセット信号 RS が立下がり、表示期間 Dに入る。そして、ピーク発生パルス Ppが発生して、表示期間 Dの開始力 一定期間、カウンタでカウントしてカウント終了時点でリセット信号 RSが 再び立上がってリセット期間 RTに入る。その結果、図 2 (e)のようなピク駆動電流が発 生する。
しかし、装置の蓋が閉められて、図 2 (a)に示すように、表示切換スィッチ 11が OFF 力ら ONとなると、表示駆動がメインディスプレイからサブディスプレイの有機 ELパネ ル 3に切換えられる。図 2 (a)に示すような表示期間 Dにおいて表示切換スィッチ 11 の ONZOFF信号 (表示切換信号)を受けると、 (f)に示すようにワンショット回路 12a 力もワンショットパルス Pが発生して、それがリセット信号 RSとなり、(g)に示すようなリ セット信号 RSが発生する。これにり駆動され、表示状態の有機 ELパネルが強制的に リセット期間 RTに入る。
その結果、各アナログスィッチ 44Xが ONとなって、各出力ピン 5はリセット電圧 VR に設定される。なお、このときは表示期間 Dであるので、各 OEL素子 7の陰極側はグ ランド GNDに接続されて!、るので、各アナログスィッチ 44Xを ONすることで各 OEL 素子 7の端子電圧がリセットがなされる。
このワンショットパルス Pに対応するリセット期間 RTが終了した時点で、図 3 (h)に示 すように、選択信号発生回路 12dから選択信号 SELが発生する。図 3 (a)に示すよう に、表示切換スィッチ 11は、表示期間 Dにおいて、 OFFから ONになったので、この ON力 ワンショットパルス Pの期間だけ遅れて、これのリセット期間終了時点で選択 信号 SELは、 "L"から" H"になる。
さらに、選択信号 SELは、 "L"から" H"になったことにより、非表示となる有機 ELパ ネル 2に対応する走査回路 41は、ィネーブル信号として選択信号 SEL"L"を受けて 、図 3に示すロー側の走査回路の陰極接続ライン Y(Y1, Υ2, 〜Υί· ··)におけるすべ ての CMOS出力回路 6の Ρチャネルと Νチャネルの MOSトランジスタで構成される 2 つのスィッチ回路をともに OFFにしてすべての CMOS出力回路 6の出力端子をハイ インピーダンス (Hi— Z)の出力に設定する。
以上は、表示期間 Dに表示切換スィッチ 11が OFF力 ONになった場合であるが 、逆に ON力も OFFになった場合には、選択信号 SELは、 "H"から" L"になり、有機 ELパネル 2と有機 ELパネル 3との関係が逆に置き換わる。また、ワンショットパルス P の期間がリセット期間 RTと重なったとき、あるいはリセット期間 RTに表示切換スィッチ 11の ON/OFFの切換が発生したときには、リセットコントロール信号 RScのリセット 期間とワンショットパノレス Pの期間が重なるので、リセット期間がそのまま力、ワンショッ トパルス Pの期間が重なった分だけリセット期間が長くなるだけであって、切換表示の 動作は前記した通りである。 [0019] そこで、表示切換スィッチ 11が OFFになったときにはワンショットパルス Pによるリセ ット期間終了後(終了時点でも可)に選択信号 SEL"L"が発生し、表示切換スィッチ 11が ONになったときにはワンショットパルス Pによるリセット期間終了後選択信号 SE L"H"が発生する。こうして発生した選択信号 SELがロー走査回路 41, 42にそれぞ れ送出されて、これら回路が選択的に走査動作をする。
これにより、表示が停止される側のディスプレイが表示期間にあるときに、表示切換 スィッチ 11の ONZOFF信号 (表示切換信号)を受けたときには、表示切換スィッチ 11の ONZOFF信号(表示切換信号)の発生に応じてワンショットパルス Pによるリセ ット信号 RSが発生してリセットされた後に一方のディスプレイ力 他方のディスプレイ に表示の切換が行われる。そして、表示切換により表示が開始される他方のディスプ レイは、図 3 (i)に示すように、次のリセット期間 RTからスタートしてこれの後表示開始 パルス DSTPを受けて表示が開始される。
また、リセットコントロール信号 RScのリセット期間 RTに対応して表示切換スィッチ 1 1の ONZOFF信号が発生したときには、表示切換により表示が開始される側のディ スプレイは、このリセット期間 RTの後表示開始パルス DSTPを阻止することで、図 3 (i )に示す次のリセット期間 RTのその次のリセット期間 RTからスタートして表示を開始 する。
なお、リセットコントロール信号 RScのリセット期間とワンショットパルス Pの期間の重 なりは、リセットコントロール信号 RScのリセット期間 RTにおいて選択信号 SELが変 化したとき、すなわち、リセット期間 RTに選択信号 SELの立上がりあるいは立下がり がある力否かで検出することができる。
[0020] このようにして、この表示装置 1を内蔵した携帯電話等の装置は、その蓋が閉めら れたときには強制的にリセット期間 RTに入って有機 ELパネル 2のロー走査回路 41 の走査動作を停止して、リセット期間 RTから有機 ELパネル 3のロー走査回路 42を走 查動作を開始し、逆に、装置の蓋が開けられたときには強制的にリセット期間 RTに 入って有機 ELパネル 3のロー走査回路 42の走査動作を停止して、リセット期間 RT 力も有機 ELパネル 2のロー走査回路 41を走査動作を開始することができる。
さらに、表示が停止されたディスプレイは、リセットされた後にすべての陰極接続ライ ン Yが Hi— Zとなるので、通常は誤発光は発生しな!、。
[0021] ところで、携帯電話機などでは、電話番号等の表示を強調するために、画面の中央 部分だけに表示範囲を限定して周囲を黒枠背景あるいは一色表示とすることが行わ れる。また、黒ラインと白ラインとが交互に発生するゼブラカラーの表示などもある。し かし、前記したように、カラムドライバ 1個に対して接続される OEL素子が 5, 000個か 、それ以上になると、非点灯側のディスプレイのカラムラインに接続された OEL素子 による寄生容量を介して、あるカラムラインへ他のカラムライン力 駆動電流が回り込 み、その電流量も大きくなる。それが点灯側のディスプレイにおいて黒レベルの表示 をするカラムラインの表示輝度をグレイレベルにまで押し上げてしまう。
[0022] 図 4は、このような誤発光を防止する実施例の説明図である。
図 4にお!/、ては、非点灯側の有機 ELパネル 3の各 OEL素子 7をコンデンサ Cpとし て示す。コンデンサ Cpは OEL素子 7の寄生容量である。
各有機 ELパネル 2, 3を共通ドライバ 4で駆動する場合には、例えば、点灯側のデ イスプレイ 2とすると、これのカラムライン Xiに対して非点灯側のディスプレイ 3の OEL 素子 7の寄生容量 Cpがパラレルに多数接続されることになる。
そこで、図示するように、各有機 ELパネル 2, 3の各カラムライン Xa, · ·· , 〜Xnとこ れらカラムピンが接続される各有機 ELパネル 2, 3の端子ピンとの間にそれぞれダイ オード Da, Db, Dc, "'Dnを駆動電流に対して順方向で挿入する。
さらに、各ダイオード Da— Dnの陰極同士を接続する接続ラインをローライン Yoとし て設け、このローライン Υοと各ダイオード Da— Dnの陰極側との間に順方向にそれぞ れ各ダイオード Dsa, Dsb, Dsc, 〜Dsnを設けて、これらダイオードを介してローライ ン Yoと各ダイオード Da— Dnの陰極とを接続する。そして、ロー側の走査回路 41, 42 には、 CMOS出力回路 6aとバッファアンプ(ボルテージフォロア) 6bとをそれぞれ設 け、バッファアンプ 6bの出力を各有機 ELパネル 2, 3のそれぞれのローライン Yoに接 続する。バッファアンプ 6bの入力は、 CMOS出力回路 6aの出力に接続され、 CMO S出力回路 6aの出力電圧を受ける。
CMOS出力回路 6aは、電源ライン +Vccに接続されたスィッチ SW1 (Pチャネル M OSトランジスタ)と電圧 Vsの定電圧源 6cに接続されたスィッチ SW2 (Nチャネル MO sトランジスタ)とを有して 、る。
ここで、各カラムラインに挿入された各ダイオード Da, Db, Dc, "'Dnは、回り込み 駆動電流の回り込みを阻止するとともに回り込みパスにおける寄生容量を低下させる 回り込み防止回路になっている。さらに、追カ卩した各ダイオード Dsa, Dsb, Dsc, - --D snと、ローライン Yo、 CMOS出力回路 6a、そしてバッファアンプ 6bとは、それぞれ各 カラムライン Xa, · ·· , 〜Xnの回り込み駆動電流の逆流を阻止する放電回路を形成 している。
なお、各ダイオード Da— Dnと各ダイオード Dsa— Dsnは、 OEL素子の开成過程で 発光材料を充填しな 、状態で直接 PN接合を形成したダイオード素子である。これら は、輝度表示に使用される OEL素子とともに形成される。したがって、これらダイォー ドは、駆動電流が流れても点灯しない。これらダイオードは、ダイオード接続トランジ スタ、あるいは順方向降下電圧が低い、ショットキーダイオード等が使用されてもよい 点灯側のディスプレイである有機 ELパネル 2は、選択信号発生回路 12dから選択 信号 SEL"L" (蓋が開いた状態)をインバータ 43を介して" H"として受け、 CMOS出 力回路 6aは、それを内部のインバータ(図示せず)で反転して" L"にしてスィッチ SW 1を ONし、スィッチ SW2を OFFする。
これにより、ローライン Yoは、電源ライン +Vccにプルアップされて" Η"に設定され る。その結果、点灯側のディスプレイの有機 ELパネル 2の各ダイオード Dsa— Dsnは 、逆ノ ィァスされて OFFとなる。これにより、逆流を阻止する放電回路が各カラムライ ンから切り離され、各ダイオード Da— Dnは、有機 ELパネル 2に対するロー側の水平 1ラインの走査に応じて ONとなり、点灯側の表示動作には無関係となる。
一方、非点灯側のディスプレイである有機 ELパネル 3は、コントロール回路 12から 選択信号 SEL"L"を受け、 CMOS出力回路 6aは、それを内部のインバータ(図示せ ず)で反転して" H"にしてスィッチ SW1を OFFし、スィッチ SW2を ONにする。そこで 、ローライン Yoがバッファアンプ 6bを介して定電圧源 6cの電圧 Vsに設定される。この 電圧 Vsは、各ダイオード Da— Dnと各ダイオード Dsa— Dsnが ONするように各カラム ピンに出力する駆動電流により発生する各カラムピンの電圧のうち最低電圧に対して 1. 4V( = 0. 7VX 2, 0. 7Vはダイオードの順方向降下電圧)以上低い電圧であり、 かつ、このとき流れる電流が微少な電流になるような電圧に選択されている。なお、必 要に応じて電圧 Vsの電源に直列に高 、抵抗値の抵抗を挿入するとよ!/、。
[0024] その結果、非灯側のディスプレイの有機 ELパネル 3の各ダイオード Da— Dnと各ダ ィオード Dsa— Dsnは、順方向にバイアスされて ONとなる。このとき、各 CMOS出力 回路 6は、選択信号 SEL"L"を受けて出力端子に接続された各スィッチ回路を OFF して前記したようにハイーインピーダンス (Hi— Z)に設定する。その結果、走査回路 42 のローライン Υοを除ぐ非点灯側の陰極接続ライン Υ(Υ1, Υ2, 〜Υί· ··)は、すべて Hi— Ζになる。
この実施例では、ドライバ IC4が各ディスプレイに共通のドライバとなって!/、るので、 点灯側のディスプレイである有機 ELパネル 2の駆動電流が非点灯側のディスプレイ である有機 ELパネル 3のカラムラインに加えられることになる。し力し、その電流は、 各ダイオード Da— Dnと、各ダイオード Dsa— Dsn、定電圧源 6cとを介してグランド GN Dへと流れ、他のカラムラインに戻ることはない。また、それは、微少なものである。 その結果、点灯側の有機 ELパネル 2において黒レベルに設定され、駆動電流が出 力されないカラムラインは、駆動電流が出力されている他のカラムライン力も駆動電 流の一部が回り込むことがなくなる。
[0025] ここで、非点灯側のカラムライン Xiについて考えてみると、図 5に示すように、ダイォ ード Diの寄生容量 Ciがダイオード Dsiの寄生容量 Csiと OEL素子 7の寄生容量 Cp X nの並列回路に直列に接続されている。なお、 nは、カラムライン Xiに接続される OEL 素子 7の個数である。
各ダイオード Da— Dnの寄生容量 Ciは、数 pFのオーダであり、各カラムラインに直 列接続となっている。そこで、カラムライン Xiに接続される OEL素子 7の個数が n個あ つても、総合容量は、数 pF以下のオーダに抑えられる。
そこで、駆動電流が回り込んで点灯側のカラムライン、例えば、カラムライン Xiに他 のカラムラインの駆動電流が戻る場合には、図 5のカラムライン Xiのダイオード Diの寄 生容量 Ciが直列に入った回路に対してこれの OEL素子を介して結合された他の力 ラムラインのダイオード Diの寄生容量 Ciがさらに直列に入るコンデンサの直列回路と なる。その結果、戻りの駆動電流は、カラムラインに直列に挿入されたダイオード Diの 寄生容量 Ciにより阻止されてほとんど生じない。
その上、ここでは、点灯側のカラムラインの駆動電流の一部は、定電圧源 6cを経て グランド GNDへとシンクされる。このときの電流量は、定電圧源 6cの電圧により決定 され、微少な電流が流れるので、点灯側の駆動電流に対する影響はほとんど生じな い。なお、定電圧源 6cに直列にさらに高抵抗の回路を挿入してもよい。
[0026] なお、この実施例の各ダイオード Dsa— Dsnと、ローライン Yo、 CMOS出力回路 6a 、そしてバッファアンプ 6bとからなる逆流阻止の放電回路は、必ずしも設ける必要は ない。ダイオード Da— Dnだけでも駆動電流の回り込みが減少し、黒レベルがグレイ に押し上げられてもそのレベルはかなり小さくなるので、目で確認できる程度の誤発 光を防止することができるからである。そこで、必要に応じて、逆流阻止の放電回路を 追加すればよい。
[0027] ところで、タイミングコントロール信号を水平 1ラインの走査期間に相当する表示期 間と帰線期間に相当するリセット期間 (垂直方向の走査切換期間)とを切り分ける信 号であるとすると、ノッシブマトリックス型の有機 ELパネルの駆動では、通常、タイミン グコントロール信号とリセットコントロール信号とは同じ信号になり、リセットコントロール 信号が使用される。そして、リセット信号 RSは、通常、帰線期間に相当するリセット期 間 RTの全部ではなく、その中の一部の期間が割り当てられられる。
したがって、有機 ELパネル 2と有機 ELパネル 3との切換えとその動作開始は、リセ ットコントロール信号によることなぐタイミングコントロール信号に応じて行われてもよ い。また、リセット信号 RSに応じて行われてもよい。後者の場合には、帰線期間に相 当するリセット期間の開始力もそれぞれに動作を開始させることができる。
ところで、実施例においては、表示を停止させる表示パネルに対応する垂直走査 回路の動作の停止を走査動作を停止させることが行っているが、これは、垂直走査 回路の動作そのものを停止させてもよいことはもちろんである。
また、実施例では、表示装置 1を内蔵した携帯電話等において、表示切換スィッチ について、装置の蓋が閉められたときに装置の蓋により押されて作動し、 ONになるス イッチであると説明している。しかし、これは逆に装置の蓋が閉められたときに OFFに なるスィッチであってもよい。この場合には、実施例で示す選択信号の" H"、 "L"の 発生は逆になる。
なお、選択信号 SELの" H"ど' L"は一例であり、インバータ等により容易に論理を 逆にすることができるので、これらが逆の論理信号であっても何ら問題なく実施例と 同様な選択動作をさせることが可能である。また、表示切換スィッチは、押しボタンの ようなスィッチに限定されるものではなぐ例えば、装置の蓋を開けたときに光りを受け て検出信号を発生する光学的なセンサを用いたスィッチであってもよい。表示切換を 検出する他のセンサであってもよいことはもちろんである。したがって、ここでのスイツ チあるいはスィッチ回路にはセンサが含まれる。
さら〖こ、実施例では、メインディスプレイ (有機 ELパネル 2)とサブディスプレイ (有機 ELパネル 3)とは、ドライバ IC4の各出力ピンに各カラムピンが接続されている例を挙 げて 、るが、メインディスプレイにつ!/、てはさらに他のドライバ IC4が設けられて!/ヽても よい。
また、実施例において、選択信号に応じて、駆動される(あるいは表示される)第 1 および第 2の有機 ELパネルのいずれか一方の垂直走査回路の動作の開始は、駆動 が停止される(あるいは表示が停止される) V、ずれか他方が垂直走査回路の動作を 停止した以降のタイミングであることが好ましい。この場合の動作停止は、走査動作 の一時的な停止あるいは待機状態に限定されるものではなぐこの回路の動作その ものの停止であってもよ 、。
産業上の利用可能性
以上説明してきたが、実施例では、表示期間に駆動された水平 1ラインの出力ピン に対してプリセット電圧 Vzになるように、定電圧リセットを行っている力 このリセット電 圧は、グランド電位ある 、はそのほかの基準電位であってもよ 、ことはもちろんである 。 さらに、実施例では、 2枚のパッシブマトリックス型の有機 ELパネルについて説明 しているが、出力ピンでリセットが可能なァクディブマトリックス型有機 ELパネルにつ いては、同様にこの発明が適用可能である。この場合には、カラムピンはデータ線に 換わり、 OEL素子 7に換えてピクセル回路が配置され、こピクセル回路に設けられた 駆動電流値記憶用のコンデンサを介してピクセル回路の OEL素子を駆動することに なる。 さらに、実施例では、 MOSFETトランジスタを主体として構成している力 バ イポーラトランジスタを主体としても構成してもよいことはもちろんである。さらに、実施 例の Nチャンネル型トランジスタ(ある!/、は npn型)は、 Pチャンネル型(あるいは pnp 型)トランジスタに、 Pチャンネル型トランジスタは、 Nチャンネル(あるいは npn型)トラ ンジスタに置き換えることができる。この場合には、電源電圧は、通常は負となり、上 流に設けたトランジスタは下流に設けることになる。
図面の簡単な説明
[0029] [図 1]図 1は、 2枚のパッシブマトリックス型の有機 ELパネルに対して電流駆動回路を 共用した場合のこの発明の有機 EL表示装置の一実施例のブロック図である。
[図 2]図 2は、表示切換時のタイミングチャートである。
[図 3]図 2は、そのロー側走査回路における表示切換時の表示が停止される有機 EL パネルの説明図である。
[図 4]図 4は、点灯側のディスプレイにお ヽて黒レベルの表示をするカラムラインの表 示輝度がグレイレベルにされる誤発光を防止する実施例の説明図である。
[図 5]図 5は、図 4の実施例における非点灯側カラムラインの負荷インピーダンスの説 明図である。
符号の説明
[0030] 1…有機 ELの表示装置、
2, 3…パッシブマトリックス型の有機 ELパネル、
4· ··ドライバ IC、
6- CMOS出力回路、 5…出力ピン、
5, 5a, 5i, 5η· ··出力ピン、
6, 6a"'CMOS出力回路、
6b…ノ ッファアンプ、 6c…定電圧源、
7· · -OEL素子(OEL素子)、
40, 40a— 40η· ··出力段電流源、
11· ··表示切換スィッチ、 12…コントローノレ回路、
12a…ワンショット回路、 12b…オア回路、 12c…タイミング信号発生回路、 12d…選択信号発生回路、
41, 42···ロー側の走査回路、
43···インバータ、 44···ジセッ卜回路、
46···ϋΖΑ変換回路 (DZA)、
44a, 44i, 44η, 44χ···アナログスィッチ、
45···カレントミラー回路、
Da, Di, Dn…ダイオード、
YO, Yl, Y2, Yi…陰極接続ライン。

Claims

請求の範囲
[1] 第 1および第 2の有機 ELパネルを有し、選択信号に応じていずれか一方の前記有 機 ELパネルを選択的に駆動して所定の表示をする有機 EL表示装置において、 前記第 1および第 2の有機 EL表示パネルのデータ線あるいはカラムピンに対して 共通に接続される出力ピンを有しこの出力ピン力もこれに接続されている前記データ 線あるいは前記カラムピンに有機 EL素子を駆動するための駆動電流をそれぞれ出 力する多数の電流駆動回路と、
前記出力ピンに接続され、リセット期間において前記有機 EL素子の端子電圧を前 記出力ピンを介して所定の電圧にリセットするリセット回路と、
前記第 1および第 2の有機 ELパネルに対応して前記第 1および第 2の有機 ELパネ ルのロー方向あるいは垂直方向の走査対象となる走査線を走査する第 1および第 2 の走査回路とを備え、
前記リセット期間に前記選択信号に応じて駆動すべき前記第 1および第 2の有機 E Lパネルのいずれか一方に対する前記第 1および第 2の走査回路のいずれか一方を 動作させ、残りの 、ずれ力他方の走査回路の走査動作の停止あるいは動作そのもの の停止させることで前記一方の有機 ELパネルを駆動し前記他方の有機 ELパネルの 表示を停止させる有機 EL表示装置。
[2] 前記リセット期間は、水平 1ラインの走査期間に相当する表示期間と水平走査の帰 線期間に相当するとを切り分けるタイミングコントロール信号あるいはリセットコント口 ール信号に応じて決定され、前記リセット回路は、前記リセット期間において前記タイ ミングコントロール信号に応じた信号、リセットコントロール信号およびリセット信号の いずれかに応じてリセット動作をする請求項 1記載の有機 EL表示装置。
[3] 前記第 1および第 2の有機 ELパネルはパッシブマトリックス型であって、各前記出 力ピンは前記第 1および第 2の有機 ELパネルの各カラムピンにそれぞれ接続され、 前記第 1および第 2の有機 ELパネルのいずれか一方に対する前記走査回路の走査 動作の開始は、前記いずれか他方の前記走査回路の走査動作の停止時点以降あ るいは動作そのものを停止させた以降である請求項 2記載の有機 EL表示装置。
[4] 前記いずれ力他方の走査回路の走査動作の停止あるいは動作そのものの停止は 、前記リセット回路による前記有機 EL素子の端子電圧のリセット後に行われ、前記他 方の有機 ELパネルの前記走査線が接続されている前記他方の走査回路のすべて の出力端子がハイインピーダンスに設定される請求項 3記載の有機 EL表示装置。
[5] この有機 EL表示装置を備えた装置の蓋の開閉に応じて ONZOFFする作動スイツ チを有し、前記第 1および第 2の有機 EL表示パネルの一方がメインディスプレイとさ れ、いずれか他方がサブディスプレイとされ、前記作動スィッチの ONZOFFに応じ て ONZOFFに応じた前記選択信号が発生する請求項 4記載の有機 EL表示装置。
[6] 前記走査線は水平 1ラインに対応するものであり、前記作動スィッチは、光学センサ 力 の信号に応じて ONZOFFするスィッチであり、前記光学センサが前記ある装置 に設けられて ヽる請求項 5記載の有機 EL表示装置。
[7] 前記第 1および第 2の有機 ELパネルはパッシブマトリックス型のものであり、各前記 出力ピンは前記第 1および第 2の有機 ELパネルの各カラムピンにそれぞれ接続され 、前記第 1および第 2の有機 ELパネルの各前記カラムピンに接続されるカラムライン と各前記カラムピンとの間にそれぞれ逆流防止の第 1のダイオードが設けられている 請求項 1記載の有機 EL表示装置。
[8] さらに、前記第 1および第 2の有機 ELパネルは、各前記第 1のダイオードの陰極側 を接続するロー方向の接続ラインをそれぞれ有し、各第 1のダイオードの陰極側と前 記接続ラインとの間に順方向にそれぞれ挿入された第 2のダイオードを各前記第 1の ダイオードに対応して有し、前記第 1および第 2の有機 ELパネルの各前記接続ライ ンは、それぞれ第 1の電位のラインあるいは第 2の電位のラインに選択的に接続され 、前記第 1の電位は前記第 2のダイオードを逆バイアスするものであり、前記第 2の電 位は前記第 2のダイオードを順バイアスするものである請求項 7記載の有機 EL表示 装置。
[9] 前記第 1および第 2の有機 ELパネルの各前記接続ラインは、それぞれバッファアン プを介して前記第 1の電位のラインあるいは前記第 2の電位のラインに接続され、前 記一方の有機 ELパネルの各前記第 2のダイオードが前記一方の有機 ELパネルの 前記第 1の電位のラインに接続され、前記 、ずれかの他方の有機 ELパネルの各前 記第 2のダイオードが前記他方の有機 ELパネルの前記第 2の電位のラインに接続さ れ、前記他方の有機 ELパネルの前記走査線が接続されて ヽる前記他方の走査回 路のすべての出力端子がハイインピーダンスに設定される請求項 8記載の有機 EL 表示装置。
[10] 前記第 1および第 2の電位のラインは、それぞれ各カラムピンに出力する駆動電流 により発生する各カラムピンの電圧のうち最低電圧に対して前記第 1のダイオードの 順方向降下電圧と前記第 2のダイオードの順方向降下電圧を加えた分を減算した電 圧より低!ヽ電圧である請求項 9記載の有機 EL表示装置。
[11] 前記第 1および第 2の有機 ELパネルのいずれか一方に対する前記走査回路の走 查動作の開始は、前記いずれか他方の前記走査回路の走査動作の停止時点以降 あるいは動作そのものを停止させた以降である請求項 9記載の有機 EL表示装置。
[12] 前記いずれ力他方の走査回路の走査動作の停止あるいは動作そのものの停止は 、前記リセット回路による前記有機 EL素子の端子電圧のリセット後に行われ、前記他 方の有機 ELパネルの前記走査線が接続されている前記他方の走査回路のすべて の出力端子がハイインピーダンスに設定される請求項 11記載の有機 EL表示装置。
PCT/JP2005/004113 2004-03-10 2005-03-09 有機el表示装置 WO2005088596A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2006510963A JP5124138B2 (ja) 2004-03-10 2005-03-09 有機el表示装置
US10/591,959 US7400097B2 (en) 2004-03-10 2005-03-09 Organic EL display device

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2004-066820 2004-03-10
JP2004066820 2004-03-10
JP2004208744 2004-07-15
JP2004-208744 2004-07-15

Publications (1)

Publication Number Publication Date
WO2005088596A1 true WO2005088596A1 (ja) 2005-09-22

Family

ID=34975810

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/004113 WO2005088596A1 (ja) 2004-03-10 2005-03-09 有機el表示装置

Country Status (6)

Country Link
US (1) US7400097B2 (ja)
JP (1) JP5124138B2 (ja)
KR (1) KR100809182B1 (ja)
CN (1) CN100454371C (ja)
TW (1) TWI256273B (ja)
WO (1) WO2005088596A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008176265A (ja) * 2007-01-16 2008-07-31 Samsung Sdi Co Ltd 有機電界発光表示装置
CN100580514C (zh) * 2006-01-23 2010-01-13 统宝香港控股有限公司 主动式矩阵显示装置及含有该显示装置的移动电子装置
JP2012133372A (ja) * 2004-05-21 2012-07-12 Semiconductor Energy Lab Co Ltd 表示装置
US10140926B2 (en) 2015-12-29 2018-11-27 Samsung Display Co., Ltd. Display device and electronic device having the same

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4761761B2 (ja) * 2004-12-02 2011-08-31 東芝モバイルディスプレイ株式会社 液晶表示装置
US9620072B2 (en) * 2009-01-15 2017-04-11 International Business Machines Corporation Method and apparatus for reducing power consumption of an electronic display
CN102906718B (zh) 2010-05-28 2016-05-25 惠普发展公司,有限责任合伙企业 禁用显示刷新过程
TWI533286B (zh) * 2010-09-06 2016-05-11 元太科技工業股份有限公司 平面顯示裝置
CN106601186A (zh) * 2017-02-15 2017-04-26 利亚德光电股份有限公司 Led显示优化电路
US11538414B2 (en) 2019-03-19 2022-12-27 Sitronix Technology Corp. Driving circuit of display panel
US11029782B2 (en) 2019-05-03 2021-06-08 Sigmasense, Llc. Light emitting diode (LED) touch display circuit
CN112750397B (zh) 2019-10-31 2022-04-12 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
US11875741B2 (en) 2021-07-12 2024-01-16 Samsung Display Co., Ltd. Pixel and display device
CN116110295B (zh) * 2023-01-03 2024-07-09 业成光电(深圳)有限公司 微型显示器架构

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5789986U (ja) * 1980-11-20 1982-06-03
JP2001136248A (ja) * 1999-11-05 2001-05-18 Matsushita Electric Ind Co Ltd 折畳式携帯電話装置
JP2001326710A (ja) * 2000-05-17 2001-11-22 Nec Corp 折り畳み式携帯通信装置
JP2002320006A (ja) * 2001-04-23 2002-10-31 Nec Saitama Ltd 折り畳み型携帯電話機
JP2003348212A (ja) * 2002-05-23 2003-12-05 Nec Access Technica Ltd データ通信機能付携帯電話機のコールバック方法
JP2004109595A (ja) * 2002-09-19 2004-04-08 Melco Display Technology Kk 表示装置およびその駆動方法
JP2004126257A (ja) * 2002-10-03 2004-04-22 Nec Electronics Corp 携帯型電子機器の表示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0466756A (ja) * 1990-07-04 1992-03-03 Bandou Kiko Kk エンジン
JPH0466756U (ja) * 1990-10-23 1992-06-12
JP2935290B2 (ja) * 1991-06-07 1999-08-16 日本電気株式会社 平面表示板を用いた表示装置
KR100444694B1 (ko) * 1999-08-04 2004-08-18 엘지전자 주식회사 폴더형 이동 통신 단말기의 표시장치
SE516923C2 (sv) * 1999-11-25 2002-03-26 Ericsson Telefon Ab L M En och samma skärm drivs i två moder,som inte kan användas samtidigt
JP2003177684A (ja) * 2001-09-21 2003-06-27 Seiko Epson Corp 電気光学パネル、電気光学装置及び電子機器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5789986U (ja) * 1980-11-20 1982-06-03
JP2001136248A (ja) * 1999-11-05 2001-05-18 Matsushita Electric Ind Co Ltd 折畳式携帯電話装置
JP2001326710A (ja) * 2000-05-17 2001-11-22 Nec Corp 折り畳み式携帯通信装置
JP2002320006A (ja) * 2001-04-23 2002-10-31 Nec Saitama Ltd 折り畳み型携帯電話機
JP2003348212A (ja) * 2002-05-23 2003-12-05 Nec Access Technica Ltd データ通信機能付携帯電話機のコールバック方法
JP2004109595A (ja) * 2002-09-19 2004-04-08 Melco Display Technology Kk 表示装置およびその駆動方法
JP2004126257A (ja) * 2002-10-03 2004-04-22 Nec Electronics Corp 携帯型電子機器の表示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012133372A (ja) * 2004-05-21 2012-07-12 Semiconductor Energy Lab Co Ltd 表示装置
US8681140B2 (en) 2004-05-21 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus having the same
CN100580514C (zh) * 2006-01-23 2010-01-13 统宝香港控股有限公司 主动式矩阵显示装置及含有该显示装置的移动电子装置
JP2008176265A (ja) * 2007-01-16 2008-07-31 Samsung Sdi Co Ltd 有機電界発光表示装置
US10140926B2 (en) 2015-12-29 2018-11-27 Samsung Display Co., Ltd. Display device and electronic device having the same

Also Published As

Publication number Publication date
US7400097B2 (en) 2008-07-15
TW200601896A (en) 2006-01-01
JPWO2005088596A1 (ja) 2008-01-31
TWI256273B (en) 2006-06-01
KR20060129458A (ko) 2006-12-15
JP5124138B2 (ja) 2013-01-23
CN100454371C (zh) 2009-01-21
KR100809182B1 (ko) 2008-03-03
US20070195022A1 (en) 2007-08-23
CN1930601A (zh) 2007-03-14

Similar Documents

Publication Publication Date Title
US10818228B2 (en) Pixel circuit, method for driving pixel circuit and display panel
CN100511370C (zh) 用于有机场致发光显示器的电流抽样电路
JP5124138B2 (ja) 有機el表示装置
EP1860636A1 (en) Pixel circuit and display panel using the same
JP2017229074A (ja) シフトレジスタ、半導体装置及び表示装置
US20030201729A1 (en) Light emitting device
CN112908253B (zh) 显示面板及其驱动控制方法、显示装置
US8502754B2 (en) Driving circuit of current-driven active matrix organic light emitting diode pixel
US20040130513A1 (en) Method of driving electronic circuit, method of driving electronic apparatus, method of driving electro-optical apparatus, and electronic device
KR100514625B1 (ko) 디스플레이 소자 구동 회로 및 디스플레이 장치
JP5124137B2 (ja) 有機el表示装置
US20050243032A1 (en) Power line layout for electroluminescent display
JP3749992B2 (ja) アクティブマトリックス型有機elパネルの駆動回路および有機el表示装置
US20060145966A1 (en) Driving device for light-emitting display panel
JP3688693B2 (ja) 表示素子駆動回路および表示装置
CN101527113A (zh) 像素电路、驱动显示器的装置及驱动像素的方法
US20060170632A1 (en) Drive method and device for light-emitting display panel
JP2006227092A (ja) 発光表示パネルの駆動装置および駆動方法
JP3653568B2 (ja) 有機el駆動回路および有機el表示装置
CN119942982A (zh) 像素驱动电路、显示面板及显示装置
US7800394B2 (en) Display device, driving method thereof, and electronic appliance
EP1605431A1 (en) Active-matrix display device with reduced number of electrodes
JP2004219624A (ja) 有機el駆動回路および有機el表示装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006510963

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 200580007132.6

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 10591959

Country of ref document: US

Ref document number: 2007195022

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 1020067018675

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: DE

WWP Wipo information: published in national office

Ref document number: 1020067018675

Country of ref document: KR

122 Ep: pct application non-entry in european phase
WWP Wipo information: published in national office

Ref document number: 10591959

Country of ref document: US