TWI728476B - Ldmos裝置、包含ldmos裝置之積體電路,以及製造該積體電路的方法 - Google Patents
Ldmos裝置、包含ldmos裝置之積體電路,以及製造該積體電路的方法 Download PDFInfo
- Publication number
- TWI728476B TWI728476B TW108134232A TW108134232A TWI728476B TW I728476 B TWI728476 B TW I728476B TW 108134232 A TW108134232 A TW 108134232A TW 108134232 A TW108134232 A TW 108134232A TW I728476 B TWI728476 B TW I728476B
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- substrate
- field plate
- gate
- ldmos
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 33
- 239000000758 substrate Substances 0.000 claims abstract description 66
- 239000012212 insulator Substances 0.000 claims abstract description 59
- 230000005669 field effect Effects 0.000 claims abstract description 35
- 230000004888 barrier function Effects 0.000 claims description 42
- 230000015556 catabolic process Effects 0.000 claims description 17
- 239000000463 material Substances 0.000 claims description 16
- 238000004519 manufacturing process Methods 0.000 claims description 14
- 239000004065 semiconductor Substances 0.000 claims description 13
- 238000002955 isolation Methods 0.000 claims description 11
- 229910044991 metal oxide Inorganic materials 0.000 claims description 6
- 150000004706 metal oxides Chemical class 0.000 claims description 6
- 230000003647 oxidation Effects 0.000 claims description 4
- 238000007254 oxidation reaction Methods 0.000 claims description 4
- 210000000746 body region Anatomy 0.000 claims 4
- 229910052710 silicon Inorganic materials 0.000 abstract description 7
- 239000010703 silicon Substances 0.000 abstract description 7
- 239000010410 layer Substances 0.000 description 14
- 230000005684 electric field Effects 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 229910052814 silicon oxide Inorganic materials 0.000 description 4
- 239000004020 conductor Substances 0.000 description 3
- 239000003989 dielectric material Substances 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 239000002210 silicon-based material Substances 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- 101150012579 ADSL gene Proteins 0.000 description 1
- 102100020775 Adenylosuccinate lyase Human genes 0.000 description 1
- 108700040193 Adenylosuccinate lyases Proteins 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 238000005429 filling process Methods 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 239000011295 pitch Substances 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/858—Complementary IGFETs, e.g. CMOS comprising a P-type well but not an N-type well
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0221—Manufacture or treatment of FETs having insulated gates [IGFET] having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended-drain MOSFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0281—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0281—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs
- H10D30/0285—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs using formation of insulating sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
- H10D30/603—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/65—Lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/152—Source regions of DMOS transistors
- H10D62/154—Dispositions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/158—Dispositions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
- H10D64/112—Field plates comprising multiple field plate segments
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0188—Manufacturing their isolation regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
- H10D64/516—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/691—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator comprising metallic compounds, e.g. metal oxides or metal silicates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0149—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本發明提供橫向擴散金屬氧化物矽(LDMOS)裝置、包括LDMOS裝置的積體電路、以及製造該積體電路的方法。範例LDMOS裝置包括具有表面的基底、覆於該表面和在閘極結構下方的該基底中的通道區域上的該閘極結構、以及在該基底中的汲極區域。該LDMOS裝置復包括設置在該基底的該表面處的該閘極結構與該汲極區域之間的表面絕緣體區域、以及不同於該表面絕緣體區域並且位在該表面絕緣體區域上方的介電阻擋件。並且,該LDMOS裝置包括場效結構。該場效結構包括設置在該基底的該表面上方並且遠離該基底的該表面的場板。該場效結構也包括耦接至該場板並且從該場板朝向該介電阻擋件延伸的導電結構。
Description
本揭露大致上是關於積體電路和製造積體電路的方法,尤是關於具有橫向擴散金屬氧化物半導體(LDMOS)裝置的積體電路。
LDMOS電晶體裝置使用在許多應用中,例如用於手機、ADSL驅動器、LED顯示器、LCD顯示器驅動器、用於無線基地台的高功率放大器、以及其它的電源管理。LDMOS裝置典型地依賴形成在絕緣區域(例如,LOCOS(「矽局部氧化」)區域或STI(淺溝槽隔離)區域)下方的淺傳導層,以應付於該LDMOS裝置被偏壓時所施加的較高汲極電壓。
該裝置的導通(on-state)電阻(RDSon)和最大崩潰電壓(BV)是用於LDMOS裝置的兩個重要運作參數,並且決定該裝置可利用的應用。導通電阻通常取決於該裝置的設計/佈局、程序條件、溫度、擴散長度、以及用來製作該裝置的各種材料。崩潰電壓是定義為可施加至二極體(例如,p-n接面)、但尚不致引發該二極體的電流的指數性增加的最大反向電壓。
可運作在接近半導體的理論崩潰電壓的高電壓的LDMOS裝置較佳作為理想的電源半導體裝置。大致上,LDMOS裝置適合於高電壓,因為這種裝置包括在該通道區域與該汲極區域之間的漂移區域。理想上,在最大崩潰電壓的點處,LDMOS電晶體的延伸汲極區域是完全空乏電荷載子。該LDMOS電晶體中的高電場於該延伸的汲極區域完全地空乏時降低,並且LDMOS電晶體中的電場於該延伸的汲極區域完全地空乏時,在該延伸的汲極區域的長度上方均勻地散開。因此,LDMOS電晶體的崩潰電壓於該延伸的汲極區域是完全地空乏時最大。該延伸的汲極區域可藉由輕度摻雜該延伸的汲極的狹長漂流部分而予以空乏。然而,輕度摻雜的漂移區域增加該LDMOS裝置的導通電阻,其劣化RF性能。
因此,希望提供具有高崩潰電壓和低導通電阻的LDMOS裝置。
額外地,希望將這種裝置與具有較低崩潰電壓的LDMOS裝置整合至積體電路裝置中。並且,希望提供製造具有高崩潰電壓的LDMOS裝置的方法、以及製造具有具有高崩潰電壓的LDMOS裝置和具有較低崩潰電壓的LDMOS裝置的積體電路的方法。再者,其它希望特徵和特性從接下來的實施方式和附加的申請專利範圍、並連同伴隨的圖式和先前的技術領域和背景,將變得明顯。
提供橫向擴散金屬氧化物半導體(LDMOS)裝置、包括LDMOS裝置的積體電路、以及製造該積體電路的方法。範例LDMOS裝置包括具有表面的基底、覆於該表面和在閘極結構下方的該基底中的通道區域上的該閘極結構、以及在該基底中的汲極區域。該LDMOS裝置復包括設置在該基底的該表面處的
該閘極結構與該汲極區域之間的表面絕緣體區域、以及不同於該表面絕緣體區域並且位在該表面絕緣體區域上方的介電阻擋件。並且,該LDMOS裝置包括場效結構。該場效結構包括設置在該基底的該表面上方並且遠離該基底的該表面的場板。該場效結構也包括耦接至該場板並且從該場板朝向該介電阻擋件延伸的導電結構。
在另一個實施例中,積體電路裝置包括具有表面的基底、第一LDMOS裝置、第二LDMOS裝置、以及組構成增加該第二LDMOS裝置的崩潰電壓的場效結構。該第一LDMOS裝置包括在該基底中的第一源極區域和第一汲極區域、在該第一源極區域與該第一汲極區域之間的該基底上方的第一閘極結構、以及設置在該第一閘極結構與該第一汲極區域之間的該基底的該表面處的第一表面絕緣體區域。該第一表面絕緣體具有第一厚度和第一寬度。該第二LDMOS裝置包括在該基底中的第二源極區域和第二汲極區域、在該第二源極區域與該第二汲極區域之間的該基底上方的第二閘極結構、設置在該第二閘極結構與該第二汲極區域之間的該基底的該表面處的第二表面絕緣體區域、以及在該第二表面絕緣體區域上方的介電阻擋件。該第二表面絕緣體具有等於該第一厚度的第二厚度和大於該第一寬度的第二寬度。該場效結構包括設置在該第二LDMOS裝置上方並且遠離該基底的該表面的場板。該場效結構復包括耦接至該場板並且從該場板朝向該介電阻擋件延伸的導電結構。
依據另一個實施例,提供製造積體電路裝置的方法。該方法包括形成隔離區域在具有表面的基底中,以定義第一裝置區域和第二裝置區域。該方法復包括氧化該第一裝置區域,以形成第一表面絕緣體區域在該第一裝置區域中和第二隔離區域在該第二裝置區域中。該方法包括沉積閘極材料在該基底上
方並且圖案化該閘極材料,以形成第一閘極結構在該第一裝置區域中和第二閘極結構在該第二裝置區域中。並且,該方法包括形成介電阻擋件在該第二表面絕緣體區域上方。此外,該方法包括形成場效結構在該第二LDMOS裝置上方,其中,該場效結構包括設置在該介電阻擋件上的導電結構。
提供此發明內容,以引進簡化形式的概念的選擇,這些概念在下方詳細描述中進一步描述。此發明內容不意圖識別所請求的發明標的的關鍵特徵或主要特徵,也不意圖用來幫助決定所請求的發明標的的範疇。
10:積體電路裝置
12:基底
14:上表面、表面
16:隔離區域
20:裝置區域
21:第一裝置區域、裝置區域
22:第二裝置區域、裝置區域
32:阱區域
34:漂移區域
36:阱區域
40、41、42:表面絕緣體區域
44:厚度、高度
48:水平介面
51、52:寬度
60:閘極結構
61:閘極介電質
62:源極區域
63:閘極電極
64:汲極區域
65、95:上表面
66:阱接觸區域
70:間隔件
80:LDMOS裝置、LDMOS電晶體、LDMOS電晶體裝置
90:介電阻擋件
92:邊緣
99:層間介電質
100:場效結構
110:場板、導電場板
111、112:端點
114:下表面
120、130:導電柱、導電結構
122:遠端
131、132:虛線
LDMOS裝置、包括LDMOS裝置的積體電路、以及製造這種積體電路的方法的實施例將在下文中連同接下來的圖式加以描述,其中,相同的編號是指相同元件,並且其中:
第1至4圖以剖面方式例示依據本文中的各種實施例的積體電路的一部分以及製造該積體電路的方法;以及
第5和6圖以剖面方式例示第4圖的該LDMOS裝置和場效結構的不同實施例。
接下來的實施方式在本質上只是例示,而不意圖限制如本文中所請求的包括LDMOS裝置的積體電路和製造方法。再者,沒有意圖由先前的技術領域、背景或發明內容中、或接下來的實施方式中所出現的任何明示或暗示的理論所限制。
依據本文中的各種實施例,提供包括LDMOS裝置的積體電路及製造LDMOS裝置的方法。大致上,接下來的實施例是關於形成設有場效結構的至少一個LDMOS裝置,以增加該LDMOS裝置的崩潰電壓。此外,相較於傳統設計,該LDMOS裝置可設有較薄的表面絕緣體區域,但展現較高的崩潰電壓。
此可藉由設置介電阻擋件在該表面絕緣體區域上方加以達成。在相同製造程序期間形成的其它LDMOS裝置可形成沒有該介電阻擋件,並且保留較低的崩潰電壓和對應的較低汲極電阻。這種處理是希望的,因為這種LDMOS裝置是形成具有較薄的表面絕緣體區域,其可用在較小間距處。
第1至4圖循序地例示依據本文中的各種實施例的製造具有LDMOS裝置的積體電路的方法。積體電路的設計和組成中的各種步驟是已知的,並且因此為了簡潔起見,許多傳統步驟在本文中只簡短提到、或整個省略,而沒有提供已知的程序細節。此外,注意到積體電路包括不同數目的組件而在例示中所顯示的單一組件可代表該積體電路中的多個組件。
圖式是部分圖解的、而非按比例的,並且特別是一些尺寸為了清楚呈現而在圖式中誇張地顯示。類似地,雖然圖式中的視圖為了容易描述起見大致上顯示類似轉向,但圖式中的此繪示是任意的。大致上,積體電路可運作在任何轉向中。如本文中所使用的,將了解到,當元件或層是指在另一個元件或層「上方」或「下方」時,它是直接地在該其它元件或層上、或者可出現中介元件或層。
當元件或層是指在另一個元件或層「上」時,它是直接地在該其它元件或層上或與該其它元件或層接觸。此外,空間相對用語,例如,「上」(upper)、「上方」、「下」(lower)、「下方」及類似者在本文中可用於容易描述,以描述一個元件或特徵與另外元件或特徵的關係,如圖式中所例示的。將了解到,除了圖式中所繪
示的轉向,空間相對用語是意圖涵蓋該裝置在使用和運作的不同轉向。舉例來說,如果圖式中的裝置倒過來,則描述成在其它元件或特徵「下方」的元件將之後轉向成在其它元件或特徵「上方」。因此,範例用語「下方」可涵蓋上方或下方的轉向。裝置不然可轉向(轉動90度或在其它轉向),並且本文中所使用的空間相對描述可同樣地相應被解讀。
雖然「MOS」起初大致上是指金屬氧化物半導體電晶體並且特定地是指金屬氧化物矽電晶體,如本文中所使用的,但LDMOS電晶體指定所有類型的絕緣閘極場效電晶體,不論這種電晶體是否包含金屬閘極,因為術語「MOS」是共同地應用在產業中。舉例來說,「MOS」電晶體包括利用矽閘極科技的那些電晶體,該矽閘極科技使用摻雜多晶矽閘極和矽化的閘極。在特定實施例中,「導體」或「導體區域」是指具有大於1.0×105S/cm的電導性的材料。在特定實施例中,「絕緣體」、「絕緣體區域」、「介電質」或「介電材料」是指具有小於1.0×10-6S/cm的電導性的材料。所有用於電導性的測量均是在標準條件下作成。
現在轉至第1圖,例示範例積體電路裝置10和製造電路裝置10的程序。該範例積體電路裝置10包括具有上表面14的基底12。範例基底12是矽、或其它適合的半導體材料。如本文中所使用的,術語「半導體基底」可包括典型地使用在電性裝置的形成中的任何半導體材料。半導體材料包括單晶矽材料(例如,典型地使用在半導體工業的相當純或輕度摻雜雜質的單晶矽材料)以及多晶矽材料,以及與其它元素(例如,鍺、碳、及類似者)摻合的矽。額外地,「半導體材料」涵蓋其它材料,例如,相對純和摻雜雜質的鍺、鎵鉮化物、鋅氧化物、及類似者。在範例實施例中,該基底12以第二導電類型(例如,p-類型)的元素摻雜。
在第1圖中,隔離區域16(例如,淺溝槽隔離區域)依據傳統處理技術形成在該基底12中。舉例來說,可蝕刻該基底12以形成空洞,該空洞可以熱矽氧化物襯裡和矽氧化物填充物加以填充,並且過剩的隔離材料可藉由化學機械平坦化(CMP)加以移除。隔離區域16可隔離不同的裝置區域20。也就是所選擇的裝置將要形成的區域。舉例來說,第一裝置區域21和第二裝置區域22可由隔離區域16定義。雖然顯示為彼此鄰接,但應注意到第一裝置區域21和第二裝置區域22不須在該基底12上彼此鄰接。
在第1圖中,可實施實作程序以形成阱區域32和漂移區域34在各個裝置區域20中。在特定實施例中,該阱區域32和漂移區域34以相對的摻質類型摻雜。舉例來說,該阱區域32可以第二導電類型(例如,p-類型)的元素摻雜,而該漂移區域34可以第一導電類型(例如,n-類型)的元素摻雜。該阱區域32和漂移區域34可依據傳統處理形成。舉例來說,可在該基底12上方循序地形成並且圖案化,並且實施希望的布植。
如第1圖中所進一步顯示的,形成表面絕緣體區域40。具體而言,表面絕緣體區域41是形成在裝置區域21中,而表面絕緣體區域42是形成在裝置區域22中。表面絕緣體區域40可形成如場氧化物、淺溝槽隔離、或其它適合的絕緣材料。在範例實施例中,該表面絕緣體區域40是藉由熱生長程序形成。
舉例來說,可實施矽局部氧化(LOCOS)程序,其中,氧化物穿透該基底12的表面14,以形成矽氧化物表面絕緣體區域40,使得各個表面絕緣體區域40與該基底12之間的水平介面48是位在低於該基底12的該表面14的平面處。在傳統程序期間,矽氮化物可被沉積、遮蔽、和蝕刻,以選擇性使矽氮化物位在非希望區域
上方,之後,實施LOCOS氧化程序,以在剩餘的矽氮化物被移除前形成該表面絕緣體區域40。
由於相同表面絕緣體區域形成程序而同時形成該表面絕緣體區域41和42,因此,表面絕緣體區域41和表面絕緣體區域42是形成具有相同最大厚度或高度44。舉例來說,該厚度44可從大約500至大約3000埃(A),例如,大約1500A。然而,藉由在微影處理期間變化尺寸,例如,在圖案化遮罩期間,該表面絕緣體區域41和42可形成具有不同寬度,也就是,表面絕緣體區域41是形成具有寬度51,而該表面絕緣體區域42是形成具有寬度52。在範例實施例中,寬度52大於寬度51。舉例來說,寬度51可從大約0.5至大約1微米(um),例如,大約0.8um,而寬度52可從大約1至大約5um,例如,大約3um。
在第2圖中,該方法可繼續形成閘極結構60在每個這種裝置區域20中。舉例來說,閘極介電層和閘極材料層可依據傳統處理而沉積在該基底12上方並予以圖案化,以形成閘極結構60,其中,各個閘極結構60均包括閘極介電質61和閘極電極63。在範例實施例中,該閘極介電質61可為矽氧化物,而該閘極電極63可為多晶矽。該閘極結構60可依據傳統閘極形成處理而予以圖案化。
之後可實施進一步的佈植程序。舉例來說,輕度摻雜的汲極區域(未顯示)可形成在各個漂移區域34中。在範例實施例中,該輕度摻雜的汲極區域是以第一導電類型(例如,n-類型)摻雜。用來佈植該汲極區域的程序可利用該閘極結構60作為遮罩。之後,依據傳統處理,形成間隔件70圍繞各個閘極結構60。之後,實施摻雜程序,以形成源極區域62在該阱區域32中和汲極區域64在該漂移區域34中。在範例實施例中,該源極區域62和汲極區域64是以第一
導電類型(例如,n-類型)重度摻雜,也就是,該源極區域62和汲極區域64是n+摻雜的。並且,阱接觸區域66可形成在該阱區域32中。在範例實施例中,該阱接觸區域66是以第二導電類型(例如,p-類型)重度摻雜,也就是,該阱接觸區域66是p+摻雜的。由於所描述的該處理,因此LDMOS裝置80是形成在各個裝置區域20中。
在第3圖中,該方法繼續形成介電阻擋件90在裝置區域22中的該LDMOS裝置80的該表面絕緣體區域40上方。如所顯示的,該介電阻擋件90可與該閘極結構60上的該間隔件70直接接觸。在範例實施例中,該介電阻擋件90沒有接觸該基底12的該表面14,也就是,沒有接觸該汲極區域64。反而是,範例介電阻擋件90是只在該表面絕緣體區域40的中央部分上方直接地形成,而沒有延伸超過該表面絕緣體區域40的邊緣。換言之,該介電阻擋件90的邊緣92接觸該表面絕緣體區域40。此外,在特定實施例中,範例介電阻擋件90是比該閘極結構60在表面絕緣體區域40上方的部分短。在這種實施例中,該閘極結構60在上表面65處具有最大高度並且終止在該上表面65處,而該介電阻擋件90在上表面95處具有最大高度並且終止在該上表面95處。因此,在這種實施例中,介電阻擋件90的上表面95是低於閘極結構60的上表面65或是比閘極結構60的上表面65較接近基底12的表面14。
介電阻擋件90可形成如矽化金屬(自對準矽化物)阻擋件,也就是,用來阻擋下覆表面的矽化的材料。具體而言,在傳統處理以形成裝置在該基底12上期間,實施矽化程序,並且包括矽化金屬阻擋件的形成。如此一來,形成介電阻擋件90在裝置區域22中不會添加任何額外處理至該積體電路製作程序。在範例實施例中,沉積並圖案化一層介電材料,以形成該介電阻擋件90。範例介電阻
擋件90可形成為一層或數層二氧化矽(SiO2)、四乙氧基矽烷(TEOS)、矽氮化物、或其它適合的非導電性或絕緣體材料。在範例實施例中,該介電阻擋件90是形成具有從大約1000至大約4000A(例如,大約2000A)的厚度或高度。
在第4圖中,該方法形成一層或數層介電材料,以形成層間介電質99在基底12上方。此外,如所顯示的,場效結構100是形成在裝置區域22中的該LDMOS裝置80上方。如所顯示的,該場效結構100包括導電場板110和耦接至導電場板110的導電結構120和130(例如,柱)。範例場板110和導電柱120和130是導電材料,例如,銅(例如,金屬1層(metal 1 layer))。眾所周知,該場板110和導電柱120和130可分別形成,或可在溝槽已經形成在層間介電質99中後於單一沉積或填充程序期間形成。
如所顯示的,該場板110是設置在該基底12的該表面14上方並且遠離該基底12的該表面14,並且更具體而言,是直接地設置在裝置區域22中的該閘極結構60上方。範例場板110具有平面的、水平的下表面114,其實質地平行於基底12的該表面14。範例場板110延伸超過該閘極結構60,並且直接橫臥在該閘極結構60與該汲極區域64之間的區域上方,或者甚至直接在該汲極區域64上方,以幫助裝置區域22中的該裝置80的該漂移區域34中的電場成形。
如所顯示的,該導電柱120和130直接地接觸並且電性耦接至該場板110的下表面114。單一導電柱或多個導電柱120從該場板110朝向該介電阻擋件90向下延伸。在範例實施例中,該導電柱120終止在遠端122,該遠端122座落在介電阻擋件90的上表面95上,也就是,與介電阻擋件90的上表面95直接接觸。在第4圖中,導電柱130從該場板110朝向該基底12向下延伸,
並且直接地接觸該阱接觸區域66。或者,該導電柱130可如虛線131所指示的設置並且直接地接觸該閘極結構60的閘極電極,或者如虛線132所指示的設置並且直接地接觸源極區域62。在各個案例中,該導電柱130是電性耦接至阱接觸區域66、閘極結構60或源極區域62。
因此,該場效結構100是電性連接至該閘極結構60、源極區域62或阱接觸區域66,以最大化該場效結構100、以及特別是該導電柱120的該遠端122與該裝置80的該汲極區域64之間的電位差異(potential difference),而最大化場效結構100於電壓施加至該汲極和閘極時,使該源極區域62與該汲極區域64之間所產生的電場成形的能力。
第5圖例示第4圖的該LDMOS裝置80和場效結構100的不同實施例。在第5圖中注意到,該阱區域32如傳統上在特定應用中在漂移區域34下方並且繞著漂移區域34延伸。舉例來說,阱區域32可為高電壓阱區域,而漂移區域34可為高電壓漂移區域。並且,額外高電壓阱區域36可設置得較深且繞著阱區域32。典型地,阱區域36可以第一導電類型(例如,n-類型)摻雜,相對於阱區域32的導電類型。
如第5圖中所顯示的,該場板110從直接地在閘極結構60上方的端點111延伸至直接地在介電阻擋件90上方的端點112。導電柱130接觸與端點111等高的該場板110的下表面114,並且實質地直立地向下延伸以與該閘極結構60接觸。單一導電柱120接觸與端點112等高的該場板110的下表面114,並且實質地直立地向下延伸以與該介電阻擋件90接觸。
第6圖例示第5圖的該LDMOS裝置80和場效結構100的不同實施例。在第6圖中,場板110比第5圖的實施例長。如所顯示的,該場效板延
伸至端點112,該端點112可直接地設在表面絕緣體區域40上方,並且沒有直接地在介電阻擋件90上方。單一導電柱120在與端點112隔開的位置處接觸該場板110的下表面114,使得下表面114的一部分是位在該導電柱120與該端點112之間。如所顯示的,該導電柱120實質地直立地向下延伸以與該介電阻擋件90接觸。
第4至6圖的實施例例示可提供不同的配置,以從場效結構100獲得在漂移區域34中的電場的希望效應。特定其它實施例可結合來自各個實施例的特徵或各種特徵。
在傳統的LDMOS裝置中,崩潰熱點通常發生在靠近閘極結構的汲極側邊緣,在那位置處,電場是高的。如本文中所描述的,可利用導電場效結構100以定位較靠近LDMOS裝置80的汲極區域64的較低電位。具體而言,在該LDMOS電晶體裝置80的運作期間,該場效結構100是經受來自導電柱130與該LDMOS電晶體80之間的接觸的電位。藉由使場效結構100經受特別的電位,可調變形成在閘極結構60與汲極區域64之間的電場。此調變可運作以增加該閘極結構60與汲極區域64之間的崩潰電壓。舉例來說,該場效結構100可有效地迫使通常出現在靠近該閘極結構60的該汲極側邊的高電場更遠離該閘極結構60並且朝向該汲極區域64。以此方式,可增加該LDMOS裝置80的崩潰電壓。
雖然至少一個範例實施例已經出現在先前的實施方式中,但應體會到存在大量的變體。應體會到該範例實施例或本文中所描述的實施例不意圖以任何方式限制該請求的發明標的的範疇、應用或組構。反而是,先前的實施方式將提供本領域的熟習技術者方便的藍圖,以實作該描述的一個或多個實施例。
應了解到,可對元件的功能和配置作出各種改變,而不致於偏離由該申請專利範圍所定義的範疇,其包括已知均等物和此專利申請案提出時的可預見的均等物。
10:積體電路裝置
12:基底
14:上表面、表面
22:第二裝置區域
34:漂移區域
60:閘極結構
62:源極區域
64:汲極區域
66:阱接觸區域
80:LDMOS裝置、LDMOS電晶體、LDMOS電晶體裝置
90:介電阻擋件
95:上表面
99:層間介電質
100:場效結構
110:場板、導電場板
114:下表面
120、130:導電柱、導電結構
122:遠端
131、132:虛線
Claims (20)
- 一種橫向擴散金屬氧化物半導體(LDMOS)裝置,包含:基底,具有表面;閘極結構,上覆於該基底的該表面並且包括閘極介電質及位於該閘極介電質上的閘極電極;通道區域,在該基底中在該閘極結構下面;汲極區域,在該基底中;表面絕緣體區域,設置在該基底的該表面處的該閘極結構與該汲極區域之間;介電阻擋件,不同於該表面絕緣體區域並且僅位在該表面絕緣體區域的一部分上方;以及場效結構,包括場板和導電結構,其中,該場板設置在該基底的該表面上方並且遠離該基底的該表面,並且其中,該導電結構耦接至該場板及從該場板朝向該介電阻擋件延伸,其中,該閘極介電質的一部分位於該表面絕緣體區域上,使得該表面絕緣體區域位於該閘極介電質的該部分與該基底的該表面之間。
- 如申請專利範圍第1項所述之LDMOS裝置,其中,該導電結構是直接地位在該介電阻擋件上方。
- 如申請專利範圍第1項所述之LDMOS裝置,其中,該導電結構實體地接觸該介電阻擋件。
- 如申請專利範圍第1項所述之LDMOS裝置,進一步包含:源極區域,在該基底中;以及 漂移區域,在該基底中,其中,該汲極區域是位在該漂移區域中。
- 如申請專利範圍第1項所述之LDMOS裝置,進一步包含:源極區域,在該基底中;以及漂移區域,在該基底中,其中,該汲極區域是位在該漂移區域中,並且其中,該導電結構是位在該閘極結構與該汲極區域之間。
- 如申請專利範圍第1項所述之LDMOS裝置,進一步包含在該基底中的源極區域,其中,該場板是電性耦接至該源極區域。
- 如申請專利範圍第1項所述之LDMOS裝置,進一步包含在該基底中的本體區域,其中,該場板是電性耦接至該本體區域。
- 如申請專利範圍第1項所述之LDMOS裝置,其中,該場板是電性耦接至該閘極結構。
- 如申請專利範圍第1項所述之LDMOS裝置,其中,該場板從直接地設置在該閘極結構上方的中央部分延伸至直接地在該介電阻擋件上方的邊緣。
- 如申請專利範圍第1項所述之LDMOS裝置,其中,該場板從直接地設置在該閘極結構上方的中央部分延伸至直接地在該表面絕緣體區域上方的邊緣,並且其中,該導電結構是耦接至該場板的該邊緣。
- 如申請專利範圍第1項所述之LDMOS裝置,其中,該場板從直接地設置在該閘極結構上方的中央部分延伸至直接地在該表面絕緣體區域上方的邊緣,並且其中,該導電結構是在該中央部分與該邊緣之間處耦接至該場板。
- 一種積體電路裝置,包含:基底,具有表面; 第一橫向擴散金屬氧化物半導體(LDMOS)裝置,其中,該第一LDMOS裝置包含:第一源極區域和第一汲極區域,在該基底中;第一閘極結構,在該基底上方並且在該第一源極區域與該第一汲極區域之間;以及第一表面絕緣體區域,設置在該第一閘極結構與該第一汲極區域之間的該基底的該表面處,其中,該第一表面絕緣體區域具有第一厚度和第一寬度;第二LDMOS裝置,其中,該第二LDMOS裝置包含:第二源極區域和第二汲極區域,在該基底中;第二閘極結構,在該基底上方並且在該第二源極區域與該第二汲極區域之間;第二表面絕緣體區域,設置在該第二閘極結構與該第二汲極區域之間的該基底的該表面處,其中,該第二表面絕緣體具有等於該第一厚度的第二厚度及大於該第一寬度的第二寬度;以及介電阻擋件,在該第二表面絕緣體區域上方;以及場效結構,組構成增加該第二LDMOS裝置的崩潰電壓,其中,該場效結構包含:場板,設置在該第二LDMOS裝置上方並且遠離該基底的該表面;以及導電結構,耦接至該場板並且從該場板朝向該介電阻擋件延伸。
- 如申請專利範圍第12項所述之積體電路裝置,其中,該場效結構的該導電結構實體地接觸該介電阻擋件。
- 如申請專利範圍第12項所述之積體電路裝置,其中,該導電結構是位在該第二閘極結構與該第二汲極區域之間。
- 如申請專利範圍第12項所述之積體電路裝置,其中,該場板是電性耦接至該第二源極區域。
- 如申請專利範圍第12項所述之積體電路裝置,進一步包含在該基底中的本體區域,其中,該場板是電性耦接至該本體區域。
- 如申請專利範圍第12項所述之積體電路裝置,其中,該場板是電性耦接至該第二閘極結構。
- 一種製造積體電路裝置的方法,該方法包含:形成隔離區域在具有表面的基底中,以定義第一裝置區域和第二裝置區域;實施氧化程序,以形成第一表面絕緣體區域在該第一裝置區域中和第二隔離區域在該第二裝置區域中;沉積閘極材料在該基底上方;圖案化該閘極材料,以形成第一閘極結構在該第一裝置區域中和第二閘極結構在該第二裝置區域中;形成介電阻擋件在第二表面絕緣體區域上方;形成場效結構在第二LDMOS裝置上方,其中,該場效結構包括在該介電阻擋件上的導電結構。
- 如申請專利範圍第18項所述之方法,其中,第一表面絕緣體區域具有第一厚度,而該第二表面絕緣體區域具有等於該第一厚度的第二厚度。
- 如申請專利範圍第18項所述之方法,其中,第一表面絕緣體區域具有第一厚度和第一寬度,而該第二表面絕緣體區域具有等於該第一厚度的第二厚度和大於該第一寬度的第二寬度。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/167,842 | 2018-10-23 | ||
US16/167,842 US10910377B2 (en) | 2018-10-23 | 2018-10-23 | LDMOS devices, integrated circuits including LDMSO devices, and methods for fabricating the same |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202029503A TW202029503A (zh) | 2020-08-01 |
TWI728476B true TWI728476B (zh) | 2021-05-21 |
Family
ID=70279971
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108134232A TWI728476B (zh) | 2018-10-23 | 2019-09-23 | Ldmos裝置、包含ldmos裝置之積體電路,以及製造該積體電路的方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10910377B2 (zh) |
TW (1) | TWI728476B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102642021B1 (ko) * | 2019-01-31 | 2024-02-29 | 매그나칩 반도체 유한회사 | 반도체 소자 및 그 제조방법 |
CN111092123A (zh) * | 2019-12-10 | 2020-05-01 | 杰华特微电子(杭州)有限公司 | 横向双扩散晶体管及其制造方法 |
CN111244178B (zh) * | 2020-01-15 | 2020-10-16 | 合肥晶合集成电路有限公司 | 扩散型场效应晶体管的形成方法 |
US11398557B2 (en) * | 2020-08-18 | 2022-07-26 | Vanguard International Semiconductor Corporation | Semiconductor device |
US11456364B2 (en) | 2020-09-23 | 2022-09-27 | Globalfoundries U.S. Inc. | Structure and method to provide conductive field plate over gate structure |
US11532742B2 (en) * | 2021-03-19 | 2022-12-20 | Globalfoundries U.S. Inc. | Integrated circuit structure with metal gate and metal field plate having coplanar upper surfaces |
KR20220168360A (ko) | 2021-06-16 | 2022-12-23 | 삼성전자주식회사 | 반도체 장치 |
US11942325B2 (en) | 2022-01-06 | 2024-03-26 | Globalfoundries U.S. Inc. | Transistor structure with gate over well boundary and related methods to form same |
US12191361B2 (en) | 2022-03-24 | 2025-01-07 | Globalfoundries U.S. Inc. | Transistor structure with multi-layer field plate and related method |
CN117613072A (zh) * | 2024-01-19 | 2024-02-27 | 粤芯半导体技术股份有限公司 | 半导体器件及其制备方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040140517A1 (en) * | 2003-01-02 | 2004-07-22 | Hideaki Tsuchiko | LDMOS transistor with high voltage source and drain terminals hideaki tsuchiko |
US20120228704A1 (en) * | 2011-03-07 | 2012-09-13 | Dong-Hyuk Ju | High-Voltage MOSFET with High Breakdown Voltage and Low On-Resistance and Method of Manufacturing the Same |
US20130277741A1 (en) * | 2012-04-23 | 2013-10-24 | Globalfoundries Singapore Pte Ltd | Ldmos device with field effect structure to control breakdown voltage, and methods of making such a device |
US9171916B1 (en) * | 2011-10-13 | 2015-10-27 | Maxim Integrated Products, Inc. | LDMOS with thick interlayer-dielectric layer |
TWI595660B (zh) * | 2013-02-18 | 2017-08-11 | 費爾契德半導體公司 | 具有雙傾斜場板的ldmos元件及其形成方法 |
TWI626746B (zh) * | 2014-04-03 | 2018-06-11 | 財團法人工業技術研究院 | 半導體結構 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8174071B2 (en) | 2008-05-02 | 2012-05-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | High voltage LDMOS transistor |
US10529812B1 (en) * | 2018-10-10 | 2020-01-07 | Texas Instruments Incorporated | Locos with sidewall spacer for transistors and other devices |
-
2018
- 2018-10-23 US US16/167,842 patent/US10910377B2/en active Active
-
2019
- 2019-09-23 TW TW108134232A patent/TWI728476B/zh active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040140517A1 (en) * | 2003-01-02 | 2004-07-22 | Hideaki Tsuchiko | LDMOS transistor with high voltage source and drain terminals hideaki tsuchiko |
US20120228704A1 (en) * | 2011-03-07 | 2012-09-13 | Dong-Hyuk Ju | High-Voltage MOSFET with High Breakdown Voltage and Low On-Resistance and Method of Manufacturing the Same |
US9171916B1 (en) * | 2011-10-13 | 2015-10-27 | Maxim Integrated Products, Inc. | LDMOS with thick interlayer-dielectric layer |
US20130277741A1 (en) * | 2012-04-23 | 2013-10-24 | Globalfoundries Singapore Pte Ltd | Ldmos device with field effect structure to control breakdown voltage, and methods of making such a device |
TWI595660B (zh) * | 2013-02-18 | 2017-08-11 | 費爾契德半導體公司 | 具有雙傾斜場板的ldmos元件及其形成方法 |
TWI626746B (zh) * | 2014-04-03 | 2018-06-11 | 財團法人工業技術研究院 | 半導體結構 |
Also Published As
Publication number | Publication date |
---|---|
US10910377B2 (en) | 2021-02-02 |
US20200126990A1 (en) | 2020-04-23 |
TW202029503A (zh) | 2020-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI728476B (zh) | Ldmos裝置、包含ldmos裝置之積體電路,以及製造該積體電路的方法 | |
US11721758B2 (en) | Semiconductor structure and associated fabricating method | |
US7867854B2 (en) | Method of fabricating power semiconductor device | |
CN103928514B (zh) | 功率mosfet及其形成方法 | |
US10636883B2 (en) | Semiconductor device including a gate trench and a source trench | |
US20150349091A1 (en) | Semiconductor power devices manufactured with self-aligned processes and more reliable electrical contacts | |
US9159791B2 (en) | Semiconductor device comprising a conductive region | |
CN101740612A (zh) | 用于具有槽屏蔽电极的半导体器件的接触结构和方法 | |
CN103107194A (zh) | 沟槽型功率晶体管组件及其制作方法 | |
JP5752810B2 (ja) | 半導体装置 | |
US7649222B2 (en) | Semiconductor device | |
US10217828B1 (en) | Transistors with field plates on fully depleted silicon-on-insulator platform and method of making the same | |
US10930776B2 (en) | High voltage LDMOS transistor and methods for manufacturing the same | |
US8987820B1 (en) | Lateral double diffused metal-oxide-semiconductor device and method for fabricating the same | |
US7923330B2 (en) | Method for manufacturing a semiconductor device | |
TWI511284B (zh) | 橫向雙擴散金氧半導體裝置及其製造方法 | |
US9306043B2 (en) | Bipolar junction transistor and operating and manufacturing method for the same | |
JP6114434B2 (ja) | 半導体装置 | |
US9825141B2 (en) | Three dimensional monolithic LDMOS transistor | |
TWI869064B (zh) | 半導體裝置 | |
JP5926423B2 (ja) | 半導体装置 | |
TWI517403B (zh) | 橫向雙擴散金氧半導體裝置及其製造方法 | |
CN104576729A (zh) | 横向双扩散金属氧化物半导体装置及其制造方法 | |
TWI511296B (zh) | 橫向雙擴散金氧半導體裝置及其製造方法 | |
CN104518022A (zh) | 横向双扩散金属氧化物半导体装置及其制造方法 |