TWI419106B - 電位移轉器、液晶顯示裝置及電荷分享方法 - Google Patents
電位移轉器、液晶顯示裝置及電荷分享方法 Download PDFInfo
- Publication number
- TWI419106B TWI419106B TW098116777A TW98116777A TWI419106B TW I419106 B TWI419106 B TW I419106B TW 098116777 A TW098116777 A TW 098116777A TW 98116777 A TW98116777 A TW 98116777A TW I419106 B TWI419106 B TW I419106B
- Authority
- TW
- Taiwan
- Prior art keywords
- charge sharing
- level
- clock signals
- output
- input clock
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 32
- 239000004973 liquid crystal related substance Substances 0.000 title claims description 25
- 238000006073 displacement reaction Methods 0.000 claims description 106
- 239000000872 buffer Substances 0.000 claims description 44
- 239000003990 capacitor Substances 0.000 claims description 16
- 230000007704 transition Effects 0.000 claims description 6
- 230000003321 amplification Effects 0.000 claims description 3
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 3
- 230000005611 electricity Effects 0.000 claims 1
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 44
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 22
- 102100040858 Dual specificity protein kinase CLK4 Human genes 0.000 description 12
- 101000749298 Homo sapiens Dual specificity protein kinase CLK4 Proteins 0.000 description 12
- 238000010586 diagram Methods 0.000 description 12
- 239000000758 substrate Substances 0.000 description 12
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 2
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 1
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明是有關於顯示技術領域,且特別是有關於一種電位移轉器、液晶顯示裝置及電荷分享方法。
鑑於輕、薄及低輻射等優點,液晶顯示裝置已逐漸取代陰極射線管(CRT)顯示裝置而成為電腦螢幕及電視之主流。典型之液晶顯示器通常包括顯示基板、電路板以及設置在顯示基板上之閘極驅動電路及源極驅動電路。電路板上設置有時序控制器,用以提供多個控制訊號至閘極驅動電路與源極驅動電路。閘極驅動電路用於驅動顯示基板上的多條閘極線,源極驅動電路用於將影像訊號輸出至顯示基板上之與這些閘極線交叉設置的多條資料線。閘極驅動電路和源極驅動電路可以以帶載封裝(TCP)或玻璃覆晶封裝(COG)形式設置在顯示基板上。閘極驅動電路還可以直接形成在顯示基板中,亦即所謂的閘極陣列電路(Gate-On-Array Circuit,GOA Circuit)。在顯示基板中直接形成閘極驅動電路的這種結構包括位移暫存器(Shift Register),位移暫存器包括多個級聯耦接的級(Stage),用以產生多個閘極驅動脈衝以依序致能形成在顯示基板上的這些閘極線。
目前兩相(2-phase)之GOA設計,電位移轉器係設置於電路板上以產生二時脈訊號分別做為奇數及偶數級的時脈訊號並提供閘極驅動脈衝所需能量。由於此二時脈訊號之電壓振幅(亦即,高準位與低準位之間的電壓差)較大且與其相連接的級數多,寄生電容相當大,持續地對電容充放電造成功率的消耗,因此需要以電荷分享之方式來減少電位移轉器的功率消耗。此二時脈訊號一般而言為相反的極性,目前採用之電荷分享方式是在兩者做極性轉變前,將兩者相接以使兩者互相分享電荷至中心的電壓,之後再由電位移轉器的輸出緩衝器將兩者分別放大至目標電壓;其中電位移轉器基本上為單純的放大器而並無法做電荷分享功能。在此,由於二時脈訊號為相反極性,當其中之一時脈訊號要上升時,另一時脈訊號必須下降,二時脈訊號無法同時處於低準位或高準位從而缺乏波形設計彈性。
另一方面,對於其他多相(例如四相)之GOA設計,依其目前之波形需求,所使用之多相時脈訊號中之至少部分者的高準位時間存在部分重疊,無法以上述二相時脈所採用的電荷分享方式來進行電荷分享,因而會有功率消耗較大的問題存在;且不做電荷分享,時脈訊號波形為方波的狀況下,穿饋(Feed Through)效應較嚴重,將對顯示裝置的顯示品質有不良的影響。
本發明的目的就是在提供一種電位移轉器,具電荷分享功能以降低功耗。
本發明的再一目的是提供一種液晶顯示裝置,其採用之電位移轉器具電荷分享功能而可達到省電的目的。
本發明的又一目的是提供一種電荷分享方法,適用於各種不同的多相之GOA設計。
為達上述之一或部份或全部目的或是其他目的,本發明一實施例提出一種電位移轉器,適於接收多個輸入時脈訊號及一電荷分享訊號,並對每一輸入時脈訊號執行電荷分享操作以產生多個輸出時脈訊號;電位移轉器包括控制邏輯電路、多個電位移轉輸出緩衝器以及多個電荷分享電路。控制邏輯電路接收輸入時脈訊號及電荷分享訊號,並獲取每一輸入時脈訊號之準位訊息及電荷分享訊號之準位訊息;這些電位移轉輸出緩衝器分別包括輸入端及輸出端,這些電位移轉輸出緩衝器的這些輸入端電性耦接至控制邏輯電路,每一電位移轉輸出緩衝器用以對這些輸入時脈訊號中之相應者進行放大處理並由控制邏輯電路之電荷分享訊號之準位訊息決定此電位移轉輸出緩衝器是否輸出;每一電荷分享電路電性耦接於這些電位移轉輸出緩衝器中之相應者之輸出端與預設準位之間,每一電荷分享電路係由控制邏輯電路之與此電荷分享電路相對應的輸入時脈訊號之準位訊息決定此電荷分享電路是否導通且當此電荷分享電路導通時,預設準位與這些電位移轉輸出緩衝器中之相應者的輸出端電性相通以執行電荷分享操作。
在本發明的一實施例中,每一電荷分享電路包括第一端及第二端,每一電荷分享電路之第一端與這些電位移轉輸出緩衝器中之相應者的輸出端相電性耦接,這些電荷分享電路之這些第二端電性耦接至電容,預設準位係電容上的電壓。
在本發明的一實施例中,上述之電位移轉器適用於包含多相閘極陣列位移暫存器(Multi-phase Gate-On-Array Shift Register)之液晶顯示裝置,而上述之預設準位係可為液晶顯示裝置之接地電位或電源電位。
為達上述之一或部份或全部目的或是其他目的,本發明再一實施例提出一種液晶顯示裝置,其包括時序控制器、上述之電位移轉器及多相閘極陣列位移暫存器;時序控制器用以產生多個第一時脈訊號以及一電荷分享訊號;電位移轉器接收這些第一時脈訊號及電荷分享訊號並對每一第一時脈訊號執行電荷分享操作,以產生與這些第一時脈訊號相對應的多個第二時脈訊號;多相閘極陣列位移暫存器接收這些第二時脈訊號並依據這些第二時脈訊號產生多個閘極驅動脈衝以致能液晶顯示裝置之多條閘極線。
為達上述之一或部份或全部目的或是其他目的,本發明又一實施例提出一種電荷分享方法,包括步驟:提供多個輸入時脈訊號及一電荷分享訊號;以及依據這些輸入時脈訊號與電荷分享訊號之準位訊息,使每一這些輸入時脈訊號與一外接電源間執行電荷分享操作,以產生與這些輸入時脈訊號相對應的多個輸出時脈訊號。
在本發明的一實施例中,上述之電荷分享方法適於執行於電位移轉器,而依據這些輸入時脈訊號與電荷分享訊號之這些準位訊息對每一輸入時脈訊號執行電荷分享操作包括下列步驟:在輸入時脈訊號從第一準位轉變為第二準位時,開始執行一第一次電荷分享操作;在電荷分享訊號從第三準位轉變為第四準位時,停止執行此第一次電荷分享操作,並且決定電位移轉器開始輸出第二準位經電位移轉器放大後而形成的準位;在輸入時脈訊號從第二準位轉變為第一準位時,決定電位移轉器停止輸出第二準位經電位移轉器放大後而形成的準位,並且開始執行一第二次電荷分享操作;以及在電荷分享訊號從第四準位轉變為第三準位時,停止執行此第二次電荷分享操作,並且決定電位移轉器開始輸出第一準位經電位移轉器放大後而形成的準位。
在本發明的一實施例中,上述之第一準位低於第二準位,第三準位低於第四準位。
在本發明的一實施例中,上述之第一次電荷分享操作及第二次電荷分享操作的執行時間長度係由電荷分享訊號之脈衝時序及/或脈衝寬度決定。
在本發明的一實施例中,上述之這些輸出時脈訊號之高準位時間互不重疊。
在本發明的一實施例中,上述之至少部分輸出時脈訊號之高準位時間存在部分重疊。
在本發明的一實施例中,上述之電荷分享方法更包括:提供一電容為上述之外接電源。
在本發明的一實施例中,上述之電荷分享方法更包括:提供一固定電壓源為上述之外接電源。
為達上述之一或部份或全部目的或是其他目的,本發明另一實施例提出另一種電荷分享方法,包括步驟:提供多個輸入時脈訊號及一電荷分享訊號;以及對每一輸入時脈訊號執行電荷分享操作,以產生與這些輸入時脈訊號相對應的多個輸出時脈訊號;其中,在對每一輸入時脈訊號執行電荷分享操作之過程中,從輸入時脈訊號由第一準位轉變為第二準位的時刻至最鄰近之電荷分享訊號由第三準位轉變為第四準位的時刻之第一時間段、以及從輸入時脈訊號由第二準位轉變為第一準位的時刻至最鄰近之電荷分享訊號由第四準位轉變為第三準位的時刻之第二時間段均為電荷分享操作之執行時間。
本發明實施例藉由對電位移轉器進行特定電路設計,例如於電位移轉器內部新增控制邏輯電路及電荷分享電路,並向電位移轉器提供用以與輸入時脈訊號進行電荷分享操作之預設準位,使得電位移轉器具有電荷分享功能而可降低功耗,從而採用此種電位移轉器之液晶顯示裝置可輕易達到省電的目的。另一方面,透過新增(例如,由時序控制器來提供)電荷分享訊號來控制各個輸入時脈訊號的電荷分享操作,克服了先前技術中時脈訊號之波形設計缺乏彈性之缺陷,使得本發明實施例提出的電荷分享方法可適用各種不同的多相(例如兩相、四相、或其他多相)之GOA設計,且電荷分享的時間可依不同需求而設計。
為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
參見圖1,其繪示出本發明實施例提出的一種液晶顯示裝置之一結構框圖。如圖1所示,液晶顯示裝置10包括:電路板20及顯示基板40,電路板20上設置有時序控制器22及電位移轉器24,顯示基板40之顯示區域42設置有多條閘極線GL1~GLm,且顯示基板40之外圍區域44設置有多相閘極陣列位移暫存器43。其中,時序控制器22用以產生多個輸入時脈訊號CLK1~CLKn以及一電荷分享訊號CS;電位移轉器24接收輸入時脈訊號CLK1~CLKn及電荷分享訊號CS並對每一輸入時脈訊號CLK1~CLKn執行電荷分享操作,以產生與輸入時脈訊號CLK1~CLKn分別相對應的多個輸出時脈訊號CLKout1~CLKoutn;多相閘極陣列位移暫存器43接收輸出時脈訊號CLKout1~CLKoutn並依據輸出時脈訊號CLKout1~CLKoutn產生多個閘極驅動脈衝以依序致能液晶顯示裝置10之多條閘極線GL1~GLm。
參見圖2,其繪示出本發明實施例提出的電位移轉器24之一電路結構框圖。電位移轉器24包括控制邏輯電路241、多個(圖2中僅示出四個作為舉例)電位移轉輸出緩衝器243以及多個(圖2中僅示出四個作為舉例)電荷分享電路245。控制邏輯電路241接收輸入時脈訊號CLK1~CLK4(對應圖1中的n取值為4之情形)及電荷分享訊號CS,並獲取每一輸入時脈訊號CLK1~CLK4之準位訊息及電荷分享訊號CS之準位訊息。多個電位移轉輸出緩衝器243分別包括輸入端243a及輸出端243b,這些電位移轉輸出緩衝器243之輸入端243a均電性耦接至控制邏輯電路241,每一電位移轉輸出緩衝器243用以對輸入時脈訊號CLK1~CLK4中之一相應者進行放大處理並由控制邏輯電路241之電荷分享訊號之準位訊息決定此電位移轉輸出緩衝器243是否輸出。多個電荷分享電路245分別包括第一端245a及第二端245b,每一電荷分享電路245之第一端245a與這些電位移轉輸出緩衝器243中之一相應者相電性耦接,而這些電荷分享電路245之第二端245b透過一電阻耦接至接地電容C1;在此,電容C1提供之電壓準位作為電位移轉器24之外接電源使用。每一電荷分享電路245係由控制邏輯電路241之與此電荷分享電路245相對應的輸入時脈訊號之準位訊息決定此電荷分享電路245是否導通且當此電荷分享電路245導通時,電容C1上的電壓準位與這些電位移轉輸出緩衝器243中之相應者的輸出端243a電性相通以執行電荷分享操作。
參見圖3,其繪示出本發明實施例提出的電位移轉器24之另一電路結構框圖。圖3所示的電位移轉器24之電路結構與圖2所示的電位移轉器24之電路結構基本相同,不同之處在於:這些電荷分享電路245之第二端245b透過一電阻耦接至液晶顯示裝置10之電源電位例如AVDD或接地電位GND,而非接地電容C1。在此,液晶顯示裝置10之電源電位例如AVDD或接地電位GND係固定電壓源並作為外接電源使用。
參見圖4,其繪示為輸入時脈訊號CLK1~CLK4、輸出時脈訊號CLKout1~CLKout4以及閘極線GL1~GL4上之閘極驅動脈衝之時序圖。下面將結合圖2及圖4具體描述電位移轉器24對輸入時脈訊號CLK1~CLK4執行電荷分享操作之過程。
如圖4所示,當控制邏輯電路241獲知輸入時脈訊號CLK1由低準位轉變為高準位時,使與輸入時脈訊號CLK1相對應的電荷分享電路245導通,電位移轉輸出緩衝器243不輸出,電位移轉輸出緩衝器243之輸出端243b上的輸出時脈訊號CLKout1與電容C1電性相通而執行電荷分享操作,電流由電容C1流向電位移轉輸出緩衝器243之輸出端243b;接著,當控制邏輯電路241獲知電荷分享訊號CS由低準位轉變為高準位時,使與輸入時脈訊號CLK1相對應的電荷分享電路245截止,電位移轉輸出緩衝器243開始輸出輸入時脈訊號CLK1之高準位經電位移轉輸出緩衝器243放大後而形成的準位並且維持輸出CLK1的高準位放大訊號直至控制邏輯電路241獲知輸入時脈訊號CLK1由高準位轉變為低準位之時刻;換而言之,時間段T1為相關於輸入時脈訊號CLK1的一次電荷分享操作之執行時間,且在時間段T1內電位移轉輸出緩衝器243不輸出。
當控制邏輯電路241獲知輸入時脈訊號CLK1由高準位轉變為低準位時,使與輸入時脈訊號CLK1相對應的電荷分享電路245導通,電位移轉輸出緩衝器243不輸出,電位移轉輸出緩衝器243之輸出端243b上的輸出時脈訊號CLKout1與電容C1電性相通而執行電荷分享操作,電流由電位移轉輸出緩衝器243之輸出端243b流向電容C1;接著,當控制邏輯電路241獲知電荷分享訊號CS由高準位轉變為低準位時,使與輸入時脈訊號CLK1相對應的電荷分享電路245截止,電位移轉輸出緩衝器243開始輸出輸入時脈訊號CLK1之低準位經電位移轉輸出緩衝器243放大後而形成的另一準位並且維持輸出CLK1的低準位放大訊號直至控制邏輯電路241再次獲知輸入時脈訊號CLK1由低準位轉變為高準位之時刻;換而言之,時間段T4為相關於輸入時脈訊號CLK1的另一次電荷分享操作之執行時間,且在時間段T4內電位移轉輸出緩衝器243不輸出。
簡而言之,輸入時脈訊號CLK1由低準位轉變為高準位時開始執行電荷分享操作,至電荷分享訊號CS由低準位轉變為高準位時相應之電位移轉輸出緩衝器243開始輸出高準位;輸入時脈訊號CLK1由高準位轉變為低準位時開始執行電荷分享操作,至電荷分享訊號CS由高準位轉變為低準位時相應之電位移轉輸出緩衝器243開始輸出低準位。
本實施例中,由於電位移轉器24對輸入時脈訊號CLK1~CLK4執行之電荷分享操作的過程大致相同,對輸入時脈訊號CLK2~CLK4執行之電荷分享操作的過程可參考上述對輸入時脈訊號CLK1執行之電荷分享操作的過程,故在此不再贅述。從圖4可以得知:輸出時脈訊號CLKout1的高準位時間tH1
與其後續的兩個輸出時脈訊號CLKout2及CLKout3之高準位時間tH2
及tH3
存在部分重疊,同樣地,輸出時脈訊號CLKout2的高準位時間tH2
與其後續的兩個輸出時脈訊號CLKout3及CLKout4之高準位時間tH3
及tH4
存在部分重疊,依此類推。相應地,閘極線GL1上的閘極驅動脈衝與閘極線GL2及GL3上的閘極驅動脈衝存在時間上的部分重疊,閘極線GL2上的閘極驅動脈衝與閘極線GL3及GL4上的閘極驅動脈衝存在時間上的部分重疊;換而言之,在某一閘極線被致能期間,可同時對其後續的兩條閘極線進行預充電(Pre-charge)操作。再者,時間段T2及T7為相關於輸入時脈訊號CLK4的兩次電荷分享操作之執行時間,時間段T3及T6為相關於輸入時脈訊號CLK2的兩次電荷分享操作之執行時間,時間段T5及T8為相關於輸入時脈訊號CLK3的兩次電荷分享操作之執行時間。這些時間段T1~T8係與電荷分享訊號CS之脈衝時序及脈衝寬度相關,舉例說明如下:如果將圖4中之電荷分享訊號CS的脈衝向左或向右移(亦即改變脈衝時序),則時間段T1~T8會相應變短或拉長;如果將電荷分享訊號CS的各個脈衝之寬度增大或縮小,則時間T1~T8會相應變短或拉長。因此,透過對電荷分享訊號CS之脈衝時序及/或脈衝寬度設定,可彈性設定各個輸入時脈訊號CLK1~CLK4之電荷分享操作的執行時間。
參見圖5,其繪示本發明再一實施例中之輸入時脈訊號CLK1~CLK4、輸出時脈訊號CLKout1~CLKout4以及閘極線GL1~GL4上之閘極驅動脈衝之時序圖。從圖5中可以得知:輸出時脈訊號CLKout1~CLKout3的高準位時間tH1
、tH2
及tH3
僅分別與其後續的一個輸出時脈訊號CLKout2~CLKout4之高準位時間tH2
、tH3
及tH4
存在部分重疊,依此類推。相應地,閘極線GL1~GL3上的閘極驅動脈衝僅分別與其後續的一個閘極線GL2~GL4上的閘極驅動脈衝存在時間上的部分重疊,依此類推;換而言之,在某一閘極線被致能期間,可同時對其後續的一條閘極線進行預充電操作。
參見圖6,其繪示本發明又一實施例中之輸入時脈訊號CLK1~CLK4、輸出時脈訊號CLKout1~CLKout4以及閘極線GL1~GL4上之閘極驅動脈衝之時序圖。從圖6中可以得知,輸出時脈訊號CLKout1~CLKout4的高準位時間tH1
、tH2
、tH3
及tH4
互不重疊,相應地,閘極線GL1~GL4上的閘極驅動脈衝互不重疊;換而言之,在某一閘極線被致能期間,其後續之閘極線並無預充電操作。
綜上所述,本發明實施例藉由對電位移轉器進行特定電路設計,例如於電位移轉器內部新增控制邏輯電路及電荷分享電路,並向電位移轉器提供用以與輸入時脈訊號進行電荷分享操作之電壓準位,使得電位移轉器具有電荷分享功能而可降低功耗,從而採用此種電位移轉器之液晶顯示裝置可輕易達到省電的目的。另一方面,透過新增(例如,由時序控制器來提供)電荷分享訊號來控制各個輸入時脈訊號的電荷分享操作,克服了先前技術中時脈訊號之波形設計缺乏彈性之缺陷,使得本發明實施例提出的電荷分享方法可適用各種不同的多相(例如兩相、四相、或其他多相)之GOA設計,且電荷分享的時間可依不同需求而設計。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10...液晶顯示裝置
20...電路板
22...時序控制器
24...電位移轉器
241...控制邏輯電路
243...電位移轉輸出緩衝器
243a...輸入端
243b...輸出端
245...電荷分享電路
245a...第一端
245b...第二端
C1...電容
AVDD...電源電位
GND...接地電位
T1~T8...時間段
tH1
~tH4
...高準位時間
CS...電荷分享訊號
CLK1~CLKn...輸入時脈訊號
CLKout1~CLKoutn...輸出時脈訊號
40...顯示基板
42...顯示區域
43...多相閘極陣列位移暫存器
44...外圍區域
GL1~GLm...閘極線
圖1繪示出本發明實施例提出的一種液晶顯示裝置之一結構框圖。
圖2繪示出本發明實施例提出的一種電位移轉器之一電路結構框圖。
圖3繪示出本發明實施例提出的一種電位移轉器之另一電路結構框圖。
圖4繪示為輸入時脈訊號CLK1~CLK4、輸出時脈訊號CLKout1~CLKout4以及閘極線GL1~GL4上之閘極驅動脈衝之時序圖。
圖5繪示為本發明再一實施例中之輸入時脈訊號CLK1~CLK4、輸出時脈訊號CLKout1~CLKout4以及閘極線GL1~GL4上之閘極驅動脈衝之時序圖。
圖6繪示為本發明又一實施例中之輸入時脈訊號CLK1~CLK4、輸出時脈訊號CLKout1~CLKout4以及閘極線GL1~GL4上之閘極驅動脈衝之時序圖。
24...電位移轉器
241...控制邏輯電路
243...電位移轉輸出緩衝器
243a...輸入端
243b...輸出端
245...電荷分享電路
245a...第一端
245b...第二端
C1...電容
CS...電荷分享訊號
CLK1~CLK4...輸入時脈訊號
CLKout1~CLKout4...輸出時脈訊號
Claims (20)
- 一種電位移轉器,適於接收多個輸入時脈訊號及一電荷分享訊號並對每一該些輸入時脈訊號執行一電荷分享操作以產生多個輸出時脈訊號,該電位移轉器包括:一控制邏輯電路,接收該些輸入時脈訊號及該電荷分享訊號,並獲取每一該些輸入時脈訊號之一準位訊息及該電荷分享訊號之一準位訊息;多個電位移轉輸出緩衝器,分別包括一輸入端及一輸出端,該些電位移轉輸出緩衝器之該些輸入端電性耦接至該控制邏輯電路,每一該些電位移轉輸出緩衝器用以對該些輸入時脈訊號中之一相應者進行放大處理並由該控制邏輯電路之該電荷分享訊號之該準位訊息決定該電位移轉輸出緩衝器是否輸出;以及多個電荷分享電路,每一該些電荷分享電路電性耦接於該些電位移轉輸出緩衝器中之一相應者之該輸出端與一預設準位之間,每一該些電荷分享電路係由該控制邏輯電路之與該電荷分享電路相對應的該輸入時脈訊號之該準位訊息決定該電荷分享電路是否導通且當該電荷分享電路導通時,該預設準位與該些電位移轉輸出緩衝器中之該相應者的該輸出端電性相通以執行該電荷分享操作。
- 如申請專利範圍第1項所述之電位移轉器,其中每一該些電荷分享電路包括一第一端及一第二端,每一該些電荷分享電路之該第一端與該些電位移轉輸出緩衝器中之該相應者的該輸出端相電性耦接,該些電荷分享電路之該些第二端電性耦接至一電容,該預設準位係該電容上的電壓。
- 如申請專利範圍第1項所述之電位移轉器,其中該電位移轉器適用於一包含多相閘極陣列位移暫存器之液晶顯示裝置。
- 如申請專利範圍第3項所述之電位移轉器,其中該預設準位係該液晶顯示裝置之一接地電位或一電源電位。
- 一種液晶顯示裝置,其包括:一時序控制器,用以產生多個第一時脈訊號以及一電荷分享訊號;一電位移轉器,接收該些第一時脈訊號及該電荷分享訊號並對每一該些第一時脈訊號執行一電荷分享操作以產生與該些第一時脈訊號相對應的多個第二時脈訊號;以及一多相閘極陣列位移暫存器,接收該些第二時脈訊號並依據該些第二時脈訊號產生多個閘極驅動脈衝以致能該液晶顯示裝置之多條閘極線;其中,該電位移轉器包括:一控制邏輯電路,接收該些第一時脈訊號及該電荷分享訊號,並獲取每一該些第一時脈訊號之一準位訊息及該電荷分享訊號之一準位訊息;多個電位移轉輸出緩衝器,電性耦接至該控制邏輯電路,每一該些電位移轉輸出緩衝器用以對該些第一時脈訊號中之一相應者進行放大處理並由該控制邏輯電路之該電荷分享訊號之該準位訊息決定該電位移轉輸出緩衝器是否輸出;以及多個電荷分享電路,每一該些電荷分享電路電性耦接於該些電位移轉輸出緩衝器中之一相應者的一輸出端與一預設準位之間,每一該些電荷分享電路係由該控制邏輯電路之與該電荷分享電路相對應的該第一時脈訊號之該準位訊息決定該電荷分享電路是否導通且當該電荷分享電路導通時,該預設準位與該些電位移轉輸出緩衝器中之該相應者的該輸出端電性相通以執行該電荷分享操作。
- 如申請專利範圍第5項所述之液晶顯示裝置,其中該電位移轉器之每一該些電荷分享電路包括一第一端及一第二端,每一該些電荷分享電路之該第一端與該些電位移轉輸出緩衝器中之該相應者的該輸出端相電性耦接,該些電荷分享電路之該些第二端電性耦接至一電容,該預設準位係該電容上的電壓。
- 如申請專利範圍第5項所述之液晶顯示裝置,其中該預設準位係該液晶顯示裝置之一接地電位或一電源電位。
- 一種電荷分享方法,包括步驟:提供多個輸入時脈訊號及一電荷分享訊號;以及依據該些輸入時脈訊號與該電荷分享訊號之準位訊息,使每一該些輸入時脈訊號與一外接電源間執行一電荷分享操作,以產生與該些輸入時脈訊號相對應的多個輸出時脈訊號。
- 如申請專利範圍第8項所述之電荷分享方法,其中該電荷分享方法適於執行於一電位移轉器,而依據該些輸入時脈訊號與該電荷分享訊號之該些準位訊息對每一該些輸入時脈訊號執行該電荷分享操作包括下列步驟:在該輸入時脈訊號從一第一準位轉變為一第二準位時,開始執行一第一次該電荷分享操作;在該電荷分享訊號從一第三準位轉變為一第四準位時,停止執行第一次該電荷分享操作,並且決定該電位移轉器開始輸出該第二準位經該電位移轉器放大後而形成的一準位;在該輸入時脈訊號從該第二準位轉變為該第一準位時,決定該電位移轉器停止輸出該第二準位經該電位移轉器放大後而形成的該準位,並且開始執行一第二次該電荷分享操作;以及在該電荷分享訊號從該第四準位轉變為該第三準位時,停止執行第二次該電荷分享操作,並且決定該電位移轉器開始輸出該第一準位經該電位移轉器放大後而形成的另一準位。
- 如申請專利範圍第9項所述之電荷分享方法,其中該第一準位低於該第二準位,該第三準位低於該第四準位。
- 如申請專利範圍第9項所述之電荷分享方法,其中第一次該電荷分享操作及第二次該電荷分享操作的執行時間長度係透過設定該電荷分享訊號之脈衝時序及/或脈衝寬度來設計。
- 如申請專利範圍第9項所述之電荷分享方法,其中該些輸出時脈訊號之高準位時間互不重疊。
- 如申請專利範圍第9項所述之電荷分享方法,其中至少部分該些輸出時脈訊號之高準位時間存在部分重疊。
- 如申請專利範圍第9項所述之電荷分享方法,更包括:提供一電容為該外接電源。
- 如申請專利範圍第9項所述之電荷分享方法,更包括:提供一固定電壓源為該外接電源。
- 一種電荷分享方法,包括步驟:提供多個輸入時脈訊號及一電荷分享訊號;以及對每一該些輸入時脈訊號執行一電荷分享操作,以產生與該些輸入時脈訊號相對應的多個輸出時脈訊號;其中,在對每一該些輸入時脈訊號執行該電荷分享操作之過程中,從該輸入時脈訊號由一第一準位轉變為一第二準位的時刻至最鄰近之該電荷分享訊號由一第三準位轉變為一第四準位的時刻之一第一時間段、以及從該輸入時脈訊號由該第二準位轉變為該第一準位的時刻至最鄰近之該電荷分享訊號由該第四準位轉變為該第三準位的時刻之一第二時間段均為該電荷分享操作之執行時間。
- 如申請專利範圍第16項所述之電荷分享方法,其中該第一準位低於該第二準位,該第三準位低於該第四準位。
- 如申請專利範圍第16項所述之電荷分享方法,其中該第一時間段及該第二時間段之長度係透過設定該電荷分享訊號之脈衝時序及/或脈衝寬度來設計。
- 如申請專利範圍第16項所述之電荷分享方法,其中該些輸出時脈訊號之高準位時間互不重疊。
- 如申請專利範圍第16項所述之電荷分享方法,其中至少部分該些輸出時脈訊號之高準位時間存在部分重疊。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098116777A TWI419106B (zh) | 2009-05-20 | 2009-05-20 | 電位移轉器、液晶顯示裝置及電荷分享方法 |
US12/684,908 US8436801B2 (en) | 2009-05-20 | 2010-01-09 | Level shift circuit, liquid crystal display device and charge sharing method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098116777A TWI419106B (zh) | 2009-05-20 | 2009-05-20 | 電位移轉器、液晶顯示裝置及電荷分享方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201042602A TW201042602A (en) | 2010-12-01 |
TWI419106B true TWI419106B (zh) | 2013-12-11 |
Family
ID=45000631
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW098116777A TWI419106B (zh) | 2009-05-20 | 2009-05-20 | 電位移轉器、液晶顯示裝置及電荷分享方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8436801B2 (zh) |
TW (1) | TWI419106B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8896586B2 (en) | 2010-12-15 | 2014-11-25 | Novatek Microelectronics Corp. | Gate driving method for controlling display apparatus and gate driver using the same |
TWI406260B (zh) * | 2010-12-29 | 2013-08-21 | Au Optronics Corp | 應用於顯示面板之具電荷回收功能之控制電路裝置及其控制方法 |
TWI451176B (zh) * | 2011-05-23 | 2014-09-01 | Au Optronics Corp | 液晶顯示器及用來對液晶顯示器的像素充放電的方法 |
KR101920885B1 (ko) | 2011-09-29 | 2018-11-22 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
CN103258514B (zh) * | 2013-05-06 | 2015-05-20 | 深圳市华星光电技术有限公司 | Goa驱动电路及驱动方法 |
US9251753B2 (en) * | 2013-05-24 | 2016-02-02 | Texas Instruments Deutschland Gmbh | Cost effective low pin/ball count level-shifter for LCD bias applications supporting charge sharing of gate lines with perfect waveform matching |
CN103956148B (zh) * | 2014-05-20 | 2015-12-30 | 深圳市华星光电技术有限公司 | 显示装置的驱动方法及用于该方法的显示装置的电路结构 |
CN105281540B (zh) * | 2014-06-06 | 2018-12-04 | 台达电子工业股份有限公司 | 电压电平转换装置及其操作方法 |
US20160071452A1 (en) * | 2014-09-05 | 2016-03-10 | Apple Inc. | Devices and methods for reducing or eliminating mura artifact associated with white images |
KR102396469B1 (ko) * | 2017-12-22 | 2022-05-10 | 엘지디스플레이 주식회사 | 디스플레이 장치 |
CN108986757B (zh) * | 2018-07-17 | 2019-12-24 | 深圳市华星光电技术有限公司 | Goa电路的驱动方法及goa电路的驱动装置 |
KR20230020831A (ko) * | 2021-08-04 | 2023-02-13 | 주식회사 엘엑스세미콘 | 게이트 드라이버 회로 및 그의 구동방법 |
US12249288B2 (en) * | 2023-02-22 | 2025-03-11 | Samsung Electronics Co., Ltd. | Source driver, display driving circuit including the source driver, and method of operating the source driver |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060164375A1 (en) * | 2004-11-15 | 2006-07-27 | Kyung-Wol Kim | Flexible control of charge share in display panel |
CN1877674A (zh) * | 2005-06-11 | 2006-12-13 | 三星Sdi株式会社 | 驱动等离子体显示面板的方法及其等离子体显示面板 |
TW200717255A (en) * | 2005-10-21 | 2007-05-01 | Inventec Corp | Auto reset system, and method thereof |
CN101202024A (zh) * | 2006-12-11 | 2008-06-18 | 三星电子株式会社 | 补偿栅极驱动信号的延迟的液晶显示装置、系统和方法 |
US20090079715A1 (en) * | 2007-09-21 | 2009-03-26 | Kim Bora | Gate driver and method of driving display apparatus having the same |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5574633A (en) | 1994-02-23 | 1996-11-12 | At&T Global Information Solubions Company | Multi-phase charge sharing method and apparatus |
KR100312344B1 (ko) | 1999-06-03 | 2001-11-03 | 최종선 | 다단계 전하 재활용을 이용한 tft-lcd 및 그 방법 |
KR100965571B1 (ko) * | 2003-06-30 | 2010-06-23 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
KR101294321B1 (ko) * | 2006-11-28 | 2013-08-08 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
KR101493276B1 (ko) * | 2007-05-09 | 2015-02-16 | 삼성디스플레이 주식회사 | 타이밍 컨트롤러, 액정 표시 장치 및 액정 표시 장치의구동 방법 |
-
2009
- 2009-05-20 TW TW098116777A patent/TWI419106B/zh active
-
2010
- 2010-01-09 US US12/684,908 patent/US8436801B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060164375A1 (en) * | 2004-11-15 | 2006-07-27 | Kyung-Wol Kim | Flexible control of charge share in display panel |
CN1877674A (zh) * | 2005-06-11 | 2006-12-13 | 三星Sdi株式会社 | 驱动等离子体显示面板的方法及其等离子体显示面板 |
TW200717255A (en) * | 2005-10-21 | 2007-05-01 | Inventec Corp | Auto reset system, and method thereof |
CN101202024A (zh) * | 2006-12-11 | 2008-06-18 | 三星电子株式会社 | 补偿栅极驱动信号的延迟的液晶显示装置、系统和方法 |
US20090079715A1 (en) * | 2007-09-21 | 2009-03-26 | Kim Bora | Gate driver and method of driving display apparatus having the same |
Also Published As
Publication number | Publication date |
---|---|
US8436801B2 (en) | 2013-05-07 |
TW201042602A (en) | 2010-12-01 |
US20110169723A1 (en) | 2011-07-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI419106B (zh) | 電位移轉器、液晶顯示裝置及電荷分享方法 | |
CN101582686B (zh) | 电平移位器、液晶显示装置及电荷分享方法 | |
US11749158B2 (en) | Shift register unit, gate driving circuit, display device, and driving method | |
KR101521706B1 (ko) | 게이트 구동 회로, 어레이 기판 및 디스플레이 장치 | |
TWI421872B (zh) | 能降低耦合效應之移位暫存器 | |
JP5079301B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP5128005B2 (ja) | シフトレジスタ | |
KR101300038B1 (ko) | 게이트 구동회로 및 이를 포함하는 표시 장치 | |
KR101344674B1 (ko) | 시프트 레지스터 및 그것을 포함한 주사 신호선 구동 회로, 및 표시 장치 | |
WO2017054399A1 (zh) | 一种移位寄存器, 其驱动方法, 栅极驱动电路及显示装置 | |
CN104134430B (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
US20140064437A1 (en) | Shift register and driving method thereof, gate driving apparatus and display apparatus | |
EP2498260A1 (en) | Shift register and the scanning signal line driving circuit provided there with, and display device | |
CN101950520A (zh) | 电平移位器、时钟输出信号的产生方法及其平面显示装置 | |
CN110120200B (zh) | 显示装置 | |
CN105185345A (zh) | 一种栅极驱动电路及其驱动方法、显示面板 | |
JP2016517607A (ja) | シフトレジスタ、表示装置、ゲート駆動回路及び駆動方法 | |
KR20130083151A (ko) | 게이트 구동 회로 및 이를 구비한 표시 장치 | |
CN102708778A (zh) | 移位寄存器及其驱动方法、栅极驱动装置与显示装置 | |
JP2012099212A (ja) | シフト・レジスタユニット、ゲート駆動装置及び液晶ディスプレー | |
TW201643849A (zh) | 感測顯示裝置及其移位暫存器 | |
CN116312411A (zh) | 栅极驱动电路及其驱动方法和显示装置 | |
US20210209993A1 (en) | Shift register, gate driver-on-array circuit and driving method thereof, display device | |
CN101510443A (zh) | 能降低耦合效应的移位寄存器 | |
EP3086308B1 (en) | Ramp signal generation circuit and signal generator, array substrate and display device |