TW507346B - Semiconductor device having bonding pad electrode of multi-layer structure - Google Patents
Semiconductor device having bonding pad electrode of multi-layer structure Download PDFInfo
- Publication number
- TW507346B TW507346B TW090132476A TW90132476A TW507346B TW 507346 B TW507346 B TW 507346B TW 090132476 A TW090132476 A TW 090132476A TW 90132476 A TW90132476 A TW 90132476A TW 507346 B TW507346 B TW 507346B
- Authority
- TW
- Taiwan
- Prior art keywords
- film
- opening
- electrode layer
- insulating film
- semiconductor device
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76804—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics by forming tapered via holes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05556—Shape in side view
- H01L2224/05559—Shape in side view non conformal layer on a patterned surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05617—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05624—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01014—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01015—Phosphorus [P]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01022—Titanium [Ti]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01028—Nickel [Ni]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01068—Erbium [Er]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/049—Nitrides composed of metals from groups of the periodic table
- H01L2924/0504—14th Group
- H01L2924/05042—Si3N4
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Description
507346
【發明背景】 1 ·發明之領域 本發明一般係關於半導體裝置和該半導體裝置之製造 方法。尤有關於具有多層結構之銲墊電極的半導體裝置, 與製造此半導體裝置之方法’該半導體裝置具有高抗腐蝕 性。 2 ·相關技術之描述 關於圖1 2之局部放大剖面圖,該圖說明習知所使用的 一銲墊電極結構。在圖12中,標示數字ιοί指出一鋁膜與 一半導體基板之預定區域電連接,該半導體基板之預定區 鐵 域未顯示在該圖和所形成的電路元件中。舉例來說,如果 : 電路元件是一MOSFET,鋁膜101是一與該M0SFET的源極區 , 域連接之源極電極,在該鋁膜1 〇1上,將產生一覆蓋絕緣 膜102 ’如PSG(磷矽玻璃)。該覆蓋絕緣膜丨〇2具有一開口 l〇2a。在經由該覆蓋絕緣膜1〇2之開口 1〇2a所露出的該銘 膜101的部位上,形成一。該^以^膜丨⑽之 形成’使其有一部份疊在該覆蓋絕緣膜丨02上,是最理想 的方式。藉此,將能夠獲得一銲墊電極結構,在該結構u中 之該鋁膜1 〇 1將可受到保護,而不會被腐蝕性物質所 蝕。 、 , 上述的習知銲墊電極結構將依照下面所描述的方式製 造。亦即在該覆蓋絕緣膜102中形成該開口102a之後/該 TiNiAg膜103沉積在該半導體基板之整個區域上。舉例^ 說,TiNiAg膜1〇3含有厚度1〇〇0埃的Ti膜、厚度1〇〇〇埃的
第6頁 507346 五、發明說明(2) 厚度1〇〇〇〇埃的“膜。一具有預定圖案的光阻膜, 也就是被圖案化的、未顯示在該圖示中的光阻膜,在該 TjNiAg膜1〇3之上被形成,以使該圖案化的光阻膜與該覆 蓋絕緣膜102重疊覆蓋在該了丨…“膜丨〇3之上。在此情況 :’利用一微影方法。該圖案化的光阻膜遮蔽了一比該覆 蓋絕緣膜102之該開口 ι〇2還要寬的區域,藉由使用該圖案 化的光阻膜當做一蝕刻遮罩,該TiNiAg膜1〇3將被蝕刻。 該圖案化的光阻膜接著被移除。藉此,得以形成在圖12中 所顯示的銲墊電極結構。然而,蝕刻該具有上述厚度的 TiNiAg膜1〇3之製程在技術上是非常困難的,而且利用該 上述的方法其實用性或產率是非常低的。所以該半 置的製造成本將因而升高。 為了要解決上述方法所產生的問題,於是利用了一習 知的改良方法,參考圖13A、圖13B、和圖14a-14C之局部 2剖說明了關於此習知的改良方法。在該第二 中*覆盍絕緣膜102藉由使用常壓化學汽相沉積法 一鋁膜101上形成,該覆蓋絕緣膜丨〇2是由嬖如 1〇_埃的PSG膜所製成。圖13A則是顯示^旱又一為 完成後的狀態之剖面圖。 茨弟私序 在完成該第-程序之後,在該第二程序 光阻膜1 0 4利用微影方、土 + # - # Μ &时,Λ。 圃茶化 心万法在該覆盍絕緣膜1 02上形成。呤岡 案化光阻膜104具有—門成違圖 執雷托夕你番^ 開口 104a,该開口 l〇4a正相對於銲 墊電極之位置上。圖i 3B顯示出在該第二 態之剖面圖。 狂斤凡成後的狀 507346
、>該第二程序完成後,在該第三程序中,利用該圖案化 光阻膜104當作一個蝕刻遮罩,於是在相對於該銲墊電極 的位置之該覆蓋絕緣膜丨0 2的部分將會被移除;在此情況 下三例如濕鍅刻方法之等向性蝕刻將被利用;藉此,在該 覆蓋絕緣膜102中之該開口 102&將被形成,圖14A顯示出在 該第三程序完成之後的狀態之剖面圖。 完成該第三程序之後,在第四程序中,當留下了圖案 化光阻膜104時,利用濺度法,將一TiNiAg膜1〇3形成在該
圖案化光阻膜104上。圖14β顯示出在完成該第四個程序後 的狀態之剖面圖。 在完成第四程序之後,在第五程序中,該圖案化光阻 膜104上的TiNiAg膜1〇3部分,藉由使用剝落法移除,接著 更進一步地將該圖案化光阻膜1〇4移除。圖14C 第五程序之後的狀態之剖面圖。 當銲墊電極利用上述方法製造時,如圖丨3 A、圖丨3b、 和圖14a-14C中所舉例的說明,將會出現下面的問題;亦 ,如圖1 4 A所示,该覆蓋絕緣膜1 〇 2之側邊被鍅刻,且該覆
蓋絕,膜102之開口 i〇2a變得比該圖案化光阻膜1〇4之開口 10 4a覓。因此,如圖14β所示,在該鋁膜1〇1上,該 膜103和該覆蓋絕緣膜1〇2之間產生一間隙。因此,如圖 14C所示,該一部份的鋁膜1〇1經由該間隙在該以…“膜 103和該覆蓋絕緣膜1〇2之間被暴露出來。在此銲墊電極結 構中,將無法完全地保護鋁膜1〇1免於被腐蝕性物腐 蝕。 、
五、發明說明(4) 絕绫=要Λ免:亥覆蓋絕緣膜102之開口i〇2a由於該覆蓋 嘗1皮㈣,而變得比該圖案化光阻膜_之 :阻膜二//慮到下面的方法,亦即利用該圖案化 j阻膑104當作一蝕刻遮罩時,相對於一銲墊位該 盍絕緣膜1 02的部份可藉由例如電漿蝕刻之離子蝕刻移 ,。然而,在此情況下’下面所描述的另一個問題將會發 ==有可能在該圖案化光阻賴4上之該㈣心膜ι〇3 的4刀與該鋁膜1〇1上的該TiNUg膜1〇3的部分相連接。因 此,利用剝落法移除在該圖案化光阻膜104上的該TiNiA 膜1 0 3之部分將變得困難。 【發明的綜合說明】 因此,本發明之一目的是提供一具有銲墊電極的半導 體裝置與製造此半導體裝置之方法,肖半導體裝置可以利 用剝落法形成,其中一下電極層並沒有被暴露在一覆蓋絕 緣膜和一上電極層之間。 本發明的另一目的是提供一半導體裝置和製造此半導 體裝置的方法,該半導體裝置具有一銲墊電極,並且能以 低成本製造。 本發明的再一目的是排除該習知具有銲墊電極的半導 體裝置和該習知製造此半導體裝置的方法之缺點。 依據本發明的一實施態樣,提供了一具有多層結構的 銲塾電極之半導體裝置,該半導體裝置包含:一半導體基 板 $成於该半導體基板上的下電極層、一形成於該下 電極層上的覆蓋絕緣膜、和一形成於經由該開口而暴露出 507346
五、發明說明(5) 來的該下電極層之部位上的上電極層。其中該覆蓋絕緣膜 具有一開口,用以暴露出至少一部份的下電極層,一階梯 部設置在該覆蓋絕緣膜之開口的側壁,該階梯部之階^奢 面之上面部位的開口的尺寸大於該階梯部之下面部位之門 口的尺寸。該上電極層是由抗腐蝕性材料所製成,以預防 腐蝕性物質腐蝕該下電極層,且該上電極層疊在該階梯部 的階梯表面上。 " 於此情況下,對於該覆蓋絕緣膜而言,包含一氮化石夕 膜和一形成在該氮化矽膜上的PSG(磷矽玻璃)膜,是較佳 的方式,該階梯部的階梯表面是該氮化矽膜的表面部位。 對於該覆蓋絕緣膜而言,包含一PSG膜亦是較佳的方 式0 含一 而言 式0 對於該下電極層包含一含鋁之金屬膜,且上電極層包 具有抗腐蝕性的金屬膜,以預防鋁被腐蝕性物質腐^ ’更是較佳的方式。 、 對於該上電極層含有一TiNiAg之膜而言,是有利的方 對於更包含一高導電性的金屬板之該半導體裝置,# 由一導電膠連接至該上電極層上而言,亦是有利的方式( 對於該導電膠是銀膠,且該金屬板是一銅板而今=脸 會是更有利的方式。 η將 對於銲墊電極為一功率M0SFET之源極銲墊電極 是較佳的方式。 曰’ 對於該銲墊電極為M0SFET之源極銲墊電極而古,
第10頁 507346 五、發明說明(6) 較佳的方式。 的發=—實施態樣,提供了-具有多層結構 : = 之置製造方法…法包含:準備- 體基板上形成一下電極層、在該下 =亡:成一!蓋絕緣膜、在該覆蓋絕緣臈内形成-開 : :層之至少一部位、和經由該開口所暴 : = : =部位上形成:上電極層。其中該覆蓋絕 蓋、 /、、开口具有一階梯部,該階梯部設置在該覆 =緣膜之開口的侧壁,該階梯部之階梯表面之上面部位 上=匕大:該階梯部之下面部位之開口的尺寸。該 餘性材料所製⑨,以預防腐蚀性物質腐 =下電極層,且該上電極層疊在該階梯部的階梯表面 露出在該覆蓋絕緣膜内形成-開口以暴 t該覆盍絕緣膜上形成一具有第一開口的光阻膜、 一触刻遮罩等向性地姓刻該覆蓋絕緣膜。其Ϊ 亥卜其中在經由該開口而暴露出來的下 成一上電極層,藉由利用剝落法之執行以 。/上形 層,其中該光阻膜被當作一蝕刻遮罩。乂 ^電極 對於該覆蓋絕緣膜而言,包含一氮 亦是較佳的方式β A中在該下電和—PSG膜 括具〒在下電極層上形成覆蓋絕緣膜句 .在该下電極層上形成錢化㈣1在錢切膜^
第11頁 507346 五、發明說明(7) 形成PSG膜。其中在該覆蓋絕緣膜内形成一開口,以暴露 出下電極層的至少一部份包括:在PSG膜上形成一具^第 一開口之光阻膜、以光阻膜當作蝕刻遮罩在該psG ^内等 向性地對該PSG膜施予蝕刻、和利用光阻膜當作敍刻遮罩 在該氮化矽膜内以電漿對該氮化矽膜施予蝕刻;其中,在 該PSG膜内等向性地對該PSG膜施予蝕刻時,將形^第二開 口丄此時該氮化矽膜之至少一部份在第二開口的底部部: 暴露出來,並且相對於該光阻膜第一開口之pSG膜被施予 側邊蝕刻;其中在氮化矽膜内以電漿對該氮化矽膜施予蝕 刻時,將形成第三開口,該下電極層之至少一部位在該第 三開口之底部部位暴露出來,該第三開口小於第二, f該階梯部之階梯表面是由該氮化矽膜之上表面部位 成,經由該PSG膜之第二開口而暴露出來。盥直 該f蓋絕緣膜之開口所暴露出來的該下電極層之部位上, Ξ用:ί電極[包括:沉積一做為上電極層的材料、與 電極二:ί:除光阻膜部位上所沉積的材料;丨中做為上 一 s之材料是沉積在該下電極層所暴露的部位上、至 層;=表面上、和光阻膜上;*中沉積在該下電極 ^ 的部位與階梯部上的材料並沒有被移除,藉 此形成上電極層。 r 稽 膜,=,ΐ f盍絕緣膜而言,包含—氮化石夕膜和一PSG 膜4: 式…在該下電極層上形成覆蓋絕緣 形成U 2極層上形成氮化石夕膜、在該氣化石夕膜上 ”有第一開口之第一光阻膜、以第一光阻膜當作蝕
第12頁 M46
並對氮化石夕膜施予電漿餘刻、移除該第一光 1 切膜上形成PS",·其中對氮切臈施予 二夺」:於氮化石夕膜内形成第二開口;其中 化 =上=咖膜,俾能使PSG膜填人該氮化㈣ 邻付ί中在該覆蓋絕緣膜内形成-開…暴露出至少-:之ί下Γ極層’包括:在該PSG膜上形成一具有第三開 ρπ% 膜、和以該第二光阻膜當作蝕刻遮罩並對嗜 &膜—ΛΛ ㈣PSG膜料等向性㈣時,將於該 第三、/成一第四開口,其中在相對於該第二光阻膜之 一二汗口’_該1^6膜被施予側邊蝕刻,該第四開口大於第 該第二!3第四開口’該下電極層之至少-部 四開二=二+,該氮化石夕膜之上表面經由該PSG膜之第 該經由覆所階梯部之階梯表面。其中在 t雷is ® 、、、,彖膜所暴路出來的下電極層之部位上形成一 笈、如狡二,包括:沉積一做為上電極層的材料、與利用剝 二==阻膜部位上所沉積的材料;其中做為Κ :I' ;斗疋冰積在該下電極層所暴露的部位上、至少一 面上、和光阻膜上;其中沉積在該下電i層 形成該上電極:位與階梯部上的材料並沒有被移除’藉此 對於在下電極層上 上所形成做為覆蓋絕緣 方式。其中在該覆蓋絕 形成覆蓋絕緣膜時,在該下電極層 膜的PSG(磷矽玻璃)膜,是有利的 緣膜内形成一開口,以暴露出至少 五、發明說明(9) 一 Ϊ位的下電極層,包括:在PSG膜上形成具有第一開口 的第一光阻膜、以第一光阻膜當作蝕刻遮罩對該pSG膜施 =蝕二移除該第-光阻膜、在該PSG膜上形成具有第二 開口的第二光阻膜、和以該第二光阻膜 ;S=T等向性㈣;當以第-光阻膜當作㈣遮罩對 溝之底部部位並沒有露出 具有第二開口的第二光二’在該PSG膜上形成 準溝;告以第一来阳^膜時’該第二開口之尺寸大於該 亥 當作㈣遮罩對該psg膜等向性钮 d時將於该渠溝之底部部位暴露出至少一邱位 層,其中相對於該第二光 之下電極 施予侧邊㈣,與該階梯部之膜將被 之侧邊表面上形成。H 表面在該露出的哪膜 暴露出來的下電極層之Α ^覆盍絕緣膜之開口所 積-當作上電極層二位;在極層,包括:沉 法移除沉積部位上之材料;,中;作:上:用剝落 在該下電極層所露出之部 Ρ和層之材料沉積 上、和該第二光阻膜上;其中,=部:之該階梯部 積部位上之材料時,為 X第一光阻膜上移除沉 梯表面上所沉積的材料Μ “極層所露出的部位上和該階 層。 ㈣材科’將不被移除’藉此形成上電極 對於下電極層白人 -具有抗腐餘性:。:含紹之金屬膜,與上電極層包含 言,亦是有利的方i膜’以預防紹被腐餘性物質腐姓而 507346 五、發明說明(ίο) 層 式 一 TiNiAg膜而言,更是有利的方 對於一半導體裝置之製造方法而言,更包含:經由一 導電膠,在上電極層於經由該開口所暴露出來的下電極層 之部位上形成之後’連接一高導電性金屬板至該上電極^ 上,是較佳的方式。 曰 對於該導電膠為一銀膠,和該金屬板是一銅板而古, 亦是較佳的方式。 ° 對於銲墊電極是一功率M〇SFET之源極銲墊電極, 更是較佳的方式。 ° 對於銲墊電極是一功率MOSFET之源極銲墊電極而古, 是有利的方式。 " 【較佳實施例之詳細說明】 參考本發明之附圖與實施例,現在將對本發明之内容 做詳細的說明。依據本發明的第一裝置實施例,圖丨是顯 示一具有UM0S構造的M0SFET 100之局部放大剖面圖。依據 本發明的第一裝置實施例之M〇SFET 100,該M0SFET 100包 含一 N+型,亦即第一導電性型,矽基板丨丨具有一高雜質濃 度。在該矽基板11上,一 N+型磊晶層12形成。u形渠溝13 在該磊晶層12的表面、單元部位10a内形成。在該u形渠溝 1 3内,經由一未顯示於圖示中的閘氧化膜,而形成一 ^極 電極14,該閘極電極14是由多晶矽所製成。在由單元部位 l〇a之U形渠溝13所分離的該磊晶層12之表面層部位,形成 一P型基極區域15,亦即第二導電性型。在基極區域15和
第15頁 507346 五、發明說明(π) 與U形渠溝13接觸的表面層,形成一 N+型源極區域16。在 一插入介於該磊晶層1 2上的單元部位1 〇 a之間的閘極指狀 部位1 0 b中,藉由一場氧化膜1 7而形成一多晶矽閘極指 1 8,該多晶石夕閘極指1 8與該閘極電極1 4同時形成。在該蠢 晶層1 2之上形成該上述的構造後,一層間絕緣膜1 9形成。 該層間絕緣膜19包含一BPSG膜。在該層間絕緣膜19上形成 一源極電極2 0。在該單元部位1 〇 a中,該源極電極2 0與該 基極區域1 5和該源極區域1 6經由該層間絕緣膜1 9之開口電 連接。包含一鋁膜之源極電極20當作該銲墊電極之下電極 層。在該閘極指狀部位1 〇b中,形成一鋁閘極指2 1。該鋁 閘極指2 1與該多晶矽閘極指1 8電連接。該鋁閘極指2 1與該 源極閘極2 0同時形成。在此構造上,一氮化石夕膜2 2 a和一 PSG膜22b依序地形成,當作一覆蓋絕緣膜22。藉由氮化石夕 膜22a和PSG膜22b之開口 52a和開口 52b,在一源極銲墊部 位10c内與該源極電極20上形成一 TiNiAg膜23。該TiNiAg 膜23之功用是當做該銲墊電極之上層電極。該TiNiAg膜23 是包含一 Ti膜、一Ni膜、和一Ag膜之具有多層構造的膜。 該PSG膜22b之開口 52b比該氮化矽膜22a之開口 52a寬。因 此,在該覆蓋絕緣膜22之開口的每一個邊緣或侧壁將產生 一階梯部。亦即階梯部22c是藉由該氮化矽膜22a之上表面 部位而形成,該氮化矽膜22a之上表面部位是藉由該PSG膜 22b的開口52b而暴露出來。該TiNiAg膜23之形成使該 TiNiAg膜23疊在該階梯表面22c上。 圖2是圖1的M0SFET 100之概略平面圖。圖1所示之剖
第16頁 507346 五、發明說明(12) 面圖相對於如圖2所示之M0SFET 100之晶片表面沿著χ〜χ線 的剖面圖。在圖2之平面圖中,亦顯示出一閘極銲墊部位 24 °
在上述的構造中,具有多層構造的該覆蓋絕緣膜22含 有氮化矽膜22a和PSG膜22b。該PSG膜22b的開口 52b比氮化 矽膜22a的開口 52a寬。因此如上所述,在該覆蓋絕緣膜22 之開口的每一個邊緣將產生一階梯部。亦即該階梯表面 2 2 c是藉由該氮化石夕膜2 2 a之上表面部位而形成,該氮化石夕 膜22a之上表面部位是藉由該psg膜22b之開口52b而暴露出 來。該TiNiAg膜23之形成使該TiNiAg膜23部分地疊在該階 梯表面22c上。因此,依據本發明實施例iM〇SFET丨〇〇, 它將能夠完全地保護到由該源極銲墊電極丨〇c之鋁膜所製 成的源極電極20,以避免被腐蝕性物質所腐蝕。在此,該 腐蝕性物質是具備能將該源極電極2〇腐蝕的物質。 X 然後’參考圖3 A - 3 C和4 A - 4 C之局部放大剖面圖,依據 第一方法實施例,將說明該M0SFET 1〇〇之製造方法。直到 忒源極電極2 0和該鋁閘極指2 1的形成程序將與習知所使用 的程序相同’在此省略不再說明。因此,以下將描述該覆 蓋絕緣膜22之形成程序。圖3A —3(:和“-4(:只顯示在該源極 電極20和該覆蓋絕緣膜22之開口邊緣的附近之相對位置 剖面圖。 首先,在該第一程序中,一氮化矽膜22a和一PSG膜 22b相繼地在源極電極20上形成,用以當作一覆蓋絕緣膜 22。該氮化矽膜223利用電漿CVD法形成,並且具有如5〇〇〇
第17頁 507346 五、發明說明(13) 埃的厚度。該PSG膜22b利用常壓CVD法形点,廿曰且古上 _。埃的厚度。㈣是顯示在完成該第?程;;= 之剖面圖。 在完成第一程序後’於第二程序中,一具有預定圖案 的先阻膜,亦即一圖案化的光阻膜25,在psg膜22b上利用 微影法形成。該圖案化的光阻膜25具有一相對於源極銲墊 位10c之開口51。圖3B顯示出在完成第二程序後的狀能 之剖面圖。 ^ 在完成第二程序後,於第三程序中,當留下了該圖案 化的光阻膜25時,藉由使用該圖案化的光阻膜託當作蝕刻 遮罩,利用譬如濕蝕刻法之等向性蝕刻,相對於該源極銲 墊部位10c的該PSG膜22b之部位將被選擇性地移除。因 此,開口52b將在PSG膜22b之中形成。在此程序中,從該 圖案化的光阻膜25的每個邊緣之PSG膜22b亦被施予侧邊蝕 刻。因此,由該侧邊蝕刻的量,該PSG膜22b的開口52 變得比該圖案化的光阻膜25之開口51寬。圖3C顯示出在完 成第二程序後的狀態之剖面圖。
在完成第三程序後,於第四程序中,藉由使用該圖案 化的光阻膜25當作蝕刻遮罩,利用電漿蝕刻,在相對於該 源極銲墊部位l〇c的該氮化矽膜22a之部位將被選擇性地移 除。因,,開口 52a將在氮化矽膜2 2a之中形成。在此情況 I,該氮化矽膜22a之開口 52a之寬度將變得與該圖案化的 光阻膜25之開口51接近相同。因此,該pSG膜22b的開口 52b將變得比該氮化矽膜22a之開口52&寬。如此一來,在
第18頁 507346
該覆蓋絕緣膜22之開口的每個邊緣或侧壁將產生一階梯 部’亦即該階梯表面22c是藉由該氮化矽膜22a的上^面部 位而形成,該氮化矽膜22a的上表面部位是藉由該psG膜 22b的開口 52b而暴露出來。圖4A顯示出在完成第/四程序後 的狀態之剖面圖。 _ 在完成第四程序後,於第五程序中,當留下了該圖案 化的光阻膜25時,利用濺鍍法或氣相沉積法沉積一 = NiAg 膜23。舉例來說,該TiNiAg膜23包含一具有厚度1〇〇〇埃的 Ti膜、一具有厚度1〇〇〇埃的Ni膜和一具有厚度iqooq埃“ 膜。圖4 B顯示出在完成第五程序後的狀態之剖面圖。該 TiNiAg膜23之形成使該TiNiAg膜23疊在該階梯部22c上, 在该覆盍絕緣膜2 2之開口的每個邊緣部位上露出了該階梯 部22c。在此情況下,一部份的TiNiAg膜23沉積在該圖案 化的光阻膜25上,一部份的TiNiAg膜23沉積在該源極電極 2 0和該階梯表面2 2 c上,彼此並不互相接觸。
在完成第五程序後,於第六程序中,該圖案化的光阻 膜25上的TiNiAg膜23的部分將利用剝落法移除,並且更進 一步地將該圖案化的光阻膜25移除。圖4C顯示出在完成第 六私序後的狀態之剖面圖。 依據上述本發明的實施例之方法,該氮化矽膜22a和 該PSG膜22b依序地形成,當作一覆蓋絕緣膜22。藉由使用 該圖案化的光阻膜25當作蝕刻遮罩,該psG膜22b被施予等 向性餘刻’與該氮化石夕膜2 2 a被施予電漿#刻。由於等向 性餘刻所導致的侧邊蝕刻,使得該psG膜22b的開口 52a變
第19頁 507346 五、發明說明(15) 因此,在該覆蓋絕緣膜 得比該氮化矽膜22a的開口 52a寬 ,—_ _ ^ ^ ^ ^ ^ 2 2之開口的母個邊緣將形成一階梯部,亦即該階梯部2 2 c 是藉由該氮化矽膜22a之上表面部位而形成,該氮化矽膜 2 2a之上表面部位是藉由該PSG膜22b的開口52b而暴露出 來。該TiNiAg膜23之形成使該TiNiAg膜23之部位疊在該階 梯部22c上。該圖案化的光阻膜25上的TiNiAg膜23的部分 將利用剝落法移除。因此,它將能夠完全地保護到由該源 極銲墊電極10c之鋁膜所製成的源極電極2〇,以 蝕性物質所腐蝕。 然後,參考圖5A-5C和6A-6C之局部放大剖面圖,依據 第二方,實施例,將說明該M〇SFET 1〇〇之製造方法。在第 方法只施例中,類似於第一方法實施例,直到該源極電 極20和該鋁閘極指21之形成程序,在此省略不再說明。 首先,在第一貫施例的第一程序中,利用電漿 源極上極20上形成一當作覆蓋絕緣膜之下層的氮化 _ ' 8以氮化矽膜22a具有例如5000埃的厚度。圖5A顯 不出在完成該第一程序後的狀態之剖面圖。 在完成第一程序後,於第二程序中,一具有預定圖案 利用::法:I :圖案化的光阻膜25&,在氮化矽膜22&工 極鮮塾^位乂 。该圖案化的光阻膜25a具有一相對於源 2: Λ =開口61。然後,利用該圖案化的光阻膜 膜t π ^ 1 ^罩,將相對於源極銲墊部位1 〇c之氮化矽 Γ二二:由電軸法移除。藉此,-開口…在該 亂化夕膜22a内形成。圖⑽顯示出在完成第二程序後的狀
507346 五、發明說明(16) 態之剖面圖。 在完成第二程序後’ &第三程序+,移除該圖案化的 ,阻膜25a。之後,利料壓⑽法,在具有該開口仏的 氮化石夕膜22a上形成一PSG膜22b,做為該覆蓋絕緣膜22之 上層。該PSG膜22b具有例如1 0000埃的厚度。圖%顯示出 在完成第三程序後的狀態之剖面圖。 在完成第二程序後,於第四程序中,利用微影法在該 PSG膜22b上形成一圖案化的光阻膜25b。在該源極電極部 位l〇c,該圖案化的光阻膜25b具有一開口63,該開口63比 該氮化矽膜22a之開口62a寬。然後,利用該圖案化的光阻 膜25b當作蝕刻遮罩,將相對於該源極電極部位1〇c之該 PSG膜22b的部份以譬如濕蝕刻法之等向性蝕刻選擇性地移 除。藉此,該開口62b將於該PSG膜22b内形成。在此程序 中,從該圖案化的光阻膜25b的邊緣,該pSG膜22b亦被施 予侧邊蝕刻。因此,由該侧邊蝕刻的量,該psG膜22b的開 口 62b將變得比該圖案化的光阻膜25b之開口63寬。如此一 來,該PSj膜22b的開口62b將變得比該氮化矽膜22a之開口 6 2 a寬。藉此,在該覆蓋絕緣膜2 2之開口的每一個邊緣或 侧壁將產生一階梯部,亦即該階梯部22c是藉由該氮化石夕 膜2ga之上表面部位而形成,該氮化矽膜22a之上表面部位 是藉由該PSG膜22b的開口62b而暴露出來。圖6A顯示出在 完成第四程序後的狀態之剖面圖。 在完成第四程序後,於第五程序中,當留下了該圖案 化的光阻膜2 5 b時,利用錢鍍法或氣相沉積法沉積一'、
507346 五、發明說明(17)
TiNiAg膜23。舉例來說,該TiNiAg膜23包含一具有厚度 1000埃的Ti膜、一具有厚度1〇〇〇埃的Ni膜和一具有厚度 1 0 000埃Ag膜。該TiNiAg膜23之形成使該TiNiAg膜23疊在
該階梯部22c上,在該覆蓋絕緣膜22之開口的每個邊緣部 位上露出了該階梯部2 2 c。依據第一實施例之製造方法 中’該氮化矽膜22a之開口 52a之寬度將變得與該圖案化的 光阻膜2 5之開口 5 1彼此相同。然而,依此實施例之製造方 法,該圖案化的光阻膜25b之開口63將變得比該氮化矽膜 22a之開口62a寬。因此,在此實施例中,疊在該階梯表面 22c上的該TiNiAg膜23之部位的尺寸變得大於第一實施 例。在此情況下,一部份的^^“膜23沉積在該圖案化的 光阻膜25b上,一部份的TiNiAg膜23沉積在該源極電極2〇 和該階梯表面仏上Μ皮此並不互相接觸。圖〇顯示出在 完成第五程序後的狀態之剖面圖。 在完成第五程序後,&第六程序中,該圖案化的^ 膜25b上的TiNiAg膜23的部分將利用剝落法移除,並且更 進-步地將該圖案化的光阻聰b移除。㈣顯示出在完 成第六程序後的狀態之剖面圖。
依據第二f施例之上述的t造方&,首先,形成一! ,矽膜22a當作覆盍絕緣賴之下層 '的Λ阻二a當二,遮罩,藉由電衆姓刻法,-開 :用内形成。之後,沉積該psg膜22b‘ 利用该具有開口63之圖案化的光阻膜咖當作—姓刻遮 罩’藉由等向性甜刻法’一開口62b在該咖膜⑽内形
507346 五、發明說明(18) 成,該圖案化的光阻膜25b之開口 63比氮化矽膜22a之開口 6 2a寬。由於等向性蝕刻所導致的侧邊蝕刻,使得該pSG膜 2 2 b的開口 6 2 b變得比該圖案化的光阻膜2 5 b之開口 6 3寬。 因此,在該覆蓋絕緣膜22之開口的每一個邊緣將產生一階 梯部。亦即階梯部22c是藉由該氮化矽膜22a之上表面部位 而形成,該氮化矽膜22a之上表面部位是藉由該PSG膜22b 的開口62b而暴露出來。該TiNiAg膜23之形成使該TiNiAg 膜23之部分疊在該階梯表面22c上。同樣地,該圖案化的 光阻膜2 5b上的T i N i Ag膜2 3的部分將利用剝落法移除。在 此實施例中,疊在該階梯表面22c上的該^…“膜㈡之部 位的尺寸變得大於第一實施例。因此,在此實施例中,以 大於第一方法實施例之邊際,使它能夠保護到由該源極銲 墊電極1 0 c之銘膜所製成的源極電極2 〇,以避免被腐蚀性 物質所腐蝕。 參考圖7之概略局部放大剖面圖,依據本發明之第二 裝置實施例,說明一具有UM0S構造之M0SFET 200。在該 MOSFET 200中,從該N+型矽基板u至該源極電極2〇的部 分,和該具有如上述之M0SFET i 00之相同構造的鋁閘極指 21,關於這些部分之說明在此將被省略。此時,將說明位 於該源極電極20和該鋁閘極指21上的部位構造。在本發明 裝置貫施例之MOSFET 200中,一覆蓋絕緣膜32於該源極電 極20和該鋁閘極指21上形成。該覆蓋絕緣膜32是由pSG膜 所製成。一TiNiAg膜33在該源極閘極部位1〇ε内、該源極 電極20上,經由該覆蓋絕緣膜32之開口而形成。在該覆蓋
507346 五、發明說明(19) 絕緣膜3 2之開口的每一個邊緣或侧壁將設置一階梯部。該 T i N i A g膜3 3之形成使該τ i N i A g膜3 3疊在該階梯部之階梯表 面328上。如圖7所顯示的剖面圖是相對於沿著|1〇81?£^2〇〇 之晶片表面的一線段之剖面圖,類似於圖2所示之jjqsfeT 100之晶片表面的X-X線段。 在上述的構造中’由PSG膜所製成之覆蓋絕緣膜32之 開口的每個邊緣部位形成該階梯部。同樣地,該T i N丨Ag膜 3 3之形成使該T i M A g膜3 3部分疊在該階梯部之階梯表面 3 2a上。因此,依據本發明實施例之M〇SFET 2〇〇,它將能 夠完全地保護到由該源極銲墊電極1 〇 c之鋁膜所製成的源 極電極2 0 ’以避免被足以腐蝕該鋁膜之腐蝕性物質所腐 钱。 _ 然後,參考圖8A-8C和圖9A-9C之局部放大剖面圖,依 據一製造方法實施例,將說明該MOSFET 200之製造方法。 直到該源極電極2 0和該鋁閘極指2 1的形成程序將與習知所 使用的程序相同,在此省略不再說明。因此,以下將描述 該覆蓋絕緣膜32之形成程序。圖8A-8C和9A-9C只顯示在該 源極電極2 0和該覆蓋絕緣膜3 2之開口邊緣的附近之相對位 置的剖面圖。 在此實施例之第一程序中,一覆蓋絕緣膜32在源極電 極20上利用電漿CVD法形成。該覆蓋絕緣膜32是由例如一 具有厚度15000埃的PSG膜所製成。圖8A顯示出在完成第一 程序後的狀態之剖面圖。 在完成第一程序後,於第二程序中,一具有預定圖案
第24頁 507346 五、發明說明(20) - 的光阻膜,亦即一圖案化的光阻膜3 5a,在該覆蓋絕緣膜 32上利用微影法形成。該圖案化的光阻膜35&具有一相對 於源極銲墊部位10c之開口71。圖8β顯示出在完成第二程 序後的狀態之剖面圖。 在完成第二程序後’於第三程序中,利用該圖案化的 光阻膜35a當作蝕刻遮罩,藉由譬如濕蝕刻法之等向性蝕 刻法’或譬如電漿姓刻的離子餘刻之非等向性餘刻法,相 對於该源極銲墊部位1 〇 c的該覆蓋絕緣膜3 2之部位將被選 擇性地移除。在此,例如使用等向性蝕刻,該覆蓋絕緣膜 32將被選擇性地移除,以使該覆蓋絕緣膜32之厚度將變成 如7 5 0 0埃,以形成一渠溝3 2 b。在此情況下,在該圖案化 的光阻膜35a之正下方的覆蓋絕緣膜32將從該圖案化的光 阻膜3 5 a之邊緣被施予側邊餘刻。因此,由該侧邊餘刻的 量’該覆蓋絕緣膜32之渠溝32b的尺寸將變得比該圖案化 的光阻膜35a之開口71的寬度寬。圖8C顯示出在完成第三 程序後的狀態之剖面圖。 在完成第三程序後,於第四程序中,移除該圖案化的 光阻膜35a。然後,藉由一圖案化的光阻膜35b再次地遮蔽 该覆蓋絕緣膜3 2。在該源極銲塾部位1 0 c,該圖案化的光 阻膜35b具有一開口 72,並且該開口 72比該覆蓋絕緣膜32 之渠溝3 2 b的尺寸寬。然後,藉由譬如濕|虫刻之等向性餘 刻法,該經由圖案化的光阻膜35b之開口 72所暴露出來的 一部份之覆蓋絕緣膜32,被選擇性地移除。此等向性蝕刻 一直執行到在該覆蓋絕緣膜32之渠溝32b的底部暴露出該
第25頁 507346 五、發明說明(21) 源極電極2 0之部分。藉此,一開口 3 2 c於該覆蓋絕緣膜3 2 内形成。在此情況下,在該圖案化的光阻膜3 5b之正下方 的覆盖絕緣膜3 2部分將從该圖案化的光阻膜3 5 b之邊緣被 施予側邊蝕刻。因此,該覆蓋絕緣膜32之開口的每個邊緣 或側壁將產生一階梯部。藉此,該覆蓋絕緣膜32之階梯表 面3 2 a形成。圖9 A顯示出在完成第四程序後的狀態之剖 圖。 在完成第四程序後,於第五程序中,當留下了該圖案 化的光阻膜35b時,利用錢鍍法或氣相沉積法沉積一 ^ TiNiAg膜33。舉例來說,該TiNiAg膜33包含一具有厚度 1 000埃的Ti膜、一具有厚度1〇〇〇埃的Ni膜和一具有厚^ 10000埃Ag膜。該TiNiAg膜33之形成使該TiNiAg膜33之部 分疊在該階梯表面32a上,在該覆蓋絕緣膜32之開口的每 個邊緣部位上露出了該階梯表面32a。依據第一方法實施 例之關於上述的MOSFET 100之製造方法,該氮化石夕22a之 開口 52a的寬度與該圖案化的光阻膜25之開口 51的寬度彼 此相同。然而,依據此實施例之製造方法,該圖案化的光 阻膜35b之開口72變得比該覆蓋絕緣膜32之開口32^寬。因 此’在該覆蓋絕緣膜3 2之邊緣部位與該階梯表面3 2 a之 TiNiAg膜33所疊積的量將變得比關於該M0SFET u〇之第一 方法實施例大。同樣地,在此實施例中,一部份的T i N i Ag 膜33沉積在該圖案化的光阻膜35b上,一部份的TiNiAg膜 33沉積在該源極電極2〇和該階梯表面32a上,彼此並不互 相接觸。圖9 B顯示出在完成第五程序後的狀態之剖面圖。
第26頁 507346 五、發明說明(22) 在完成第五程序後,於第六程序中,該 膜35b上的TlNiAg膜33的部分將利用剝落法移除’並^阻 進了步地將該圖案化的光阻膜35b移除。圖冗顯示出在 成第六程序後的狀態之剖面圖。 在士述的製造方法中,首先,形成由哪膜 覆盍絕緣膜32。然後,藉由使用該圖案化的光阻膜3 = 作,刻遮罩,利用等向性姓刻法或非等向性餘刻法,在田該 覆盖絕緣膜32内形成-渠溝32b。在移除該圖案化的光阻 膜35a後,-具有開口的圖案化的光阻膜奶再次地 該圖案化的,阻膜35b之開口比該覆蓋絕緣膜32之渠溝… 的開口寬。藉由使用該圖案化的光阻膜35b當作餘刻遮 罩’利用等向性餘刻’該覆蓋絕緣膜32被選擇性地移除, 並且該源極電極20之-部份經由該覆蓋絕緣膜32之渠溝 32b而暴露出來。藉此’在該覆蓋絕緣膜32内形成一開口 32c。在此情況下,在該圖案化的光阻膜35b之正下方的 蓋絕緣膜32被施予侧邊敍刻。因&,該覆蓋絕緣膜^之開 口的每個邊緣將產生一階梯部’藉此形成該階梯表面 32a。該TiNiAg膜33之形成使該TiNUg膜33之部位疊在該 階梯表面32a上。同樣地,該圖案化的光阻膜35b上的 TiNiAg膜33的部分將利用剝落法移除。在此實施例中,疊 在該階梯表面32a上的TiNiAg膜33之部位的尺寸將變得比& 關於該MOSFET 1〇〇之第一方法實施例大。因此,以大於關 於該M0SFET 100之第一方法實施例之邊際,使它能夠完全 地保護到由該源極鲜塾電極1 〇c之鋁膜所製成的源極電極
第27頁 507346 五、發明說明(23) 20,以避免被腐蝕性物質所腐蝕。 當上述的MOSFET 100或M0SFET 200被封裝時,對於所 使用的電極萃取構造將做一說明。在此,如所舉的例子 中,參考圖1 0之剖面圖與圖】丨之平面圖,將說明用以 MOSFET 100之此類的電極萃取構造。該M〇SFET ι〇〇之構造 與製造方法的描述已經在上面提供了,在此不再重複。如 圖10和11所示,該MOSFET 100之TiNiAg膜23與一高導電性 金屬板5 2藉由一導電膠5 1連接,俾以電連接至一外部端 子。違導電膠可以例如是銀膠,該導電板可以例如是銅 板。藉由設置具有上述電極萃取構造之M〇SFET丨〇〇,將可 獲得下面有利的結果。亦即它將能夠保護該源極電極存在 於銀膠内,以避免受到譬如氯之腐蝕性物質所腐蝕。同樣 地’它將能夠降低從該源極電極2〇至該外部端子的電阻。 因此,它 在上 發明並不 MOSFET ° 等構造之 構造,它 依據 法,將能 下金屬層 緣膜在該 將能夠 述中, 限於此 同樣地 功率裝 將可以 本發明 夠保護 受到腐 下金屬 降低該已 已描述具 類裝置, ,關於上 置或元件 減少内部 之半導體 由銲墊電 蚀性物質 層上形成 封裝的MOSFET 100之電阻。 有UM0S構造的MOSFET。然而,本 本發明可適用於具有閘極構造的 述之電極萃取構造,對於使用此 是較佳的方式,因為藉由利用此 電阻或操作電阻。 裝置及此種半導體裝置之製造方 極所組成的下金屬層,以避免該 所腐蝕。在本發明中,一覆蓋絕 。一開口在該覆蓋絕緣膜内形 507346
五、發明說明(24) 積一上電極層,該上電極層具抗腐蚀性’以防止腐餘性物 質腐蝕該下電極層。在此情況下,該覆蓋絕緣膜之開口的 上部位做得比設置在該覆蓋絕緣膜之開〇邊緣都7 、 尽緣部位的階梯 部寬。同樣地,該上金屬層在該階梯部之階梯表面上^ 成,以使該上金屬層疊在該階梯表面上。因钋,丁人^ Μ此,下金屬層 未暴露在該覆蓋絕緣膜和上金屬層之間的銲塾電 造,在技術上將是容易的,並且能夠具有優良使用性。同 樣地’具有能夠完全地保護下金屬層以避免^蝕性物質腐 蝕的半導體裝置,將以低成本的方式製造。 、 依據本發明之半導體裝置,同樣地’它將能夠藉由導鲁 電膠連接一高導電性金屬板至該上金屬層。藉此,^該導 電膠内含保護該下金屬層,以避免腐蝕性物^腐餘日^ 了它 將可以降低由該銲墊電極至一外部電極之電阻。同樣地, 它將能夠降低該已封裝的半導體裝置之操作電阻。’ 在前述的說明中,參考實施例的說明,已經對本發明 做了描述。然而,具有此通常技術者應當明白,在不背離 本發明之範疇下,將可以對以下所提出之申請專利範圍做 的變化及修改。因此,本說明書與圖示應視為說明的 ^ 而非限制的意義,而對此所做的所有修改將包含於本⑩ 毛月之範可内。因此,企圖在本發明之所有的範圍中變換 及修改,將如同落入以下的申請專利範圍之範疇中。
第29頁 507346 圖式簡單說明 本發明之其它特點與優點,由下面配合附圖之詳細說 明將更顯得清楚,於其中所有的圖之參考標示所表示相同 的或相對的部分中: 圖1是一局部放大剖面圖,依據本發明之第一裝置之 實施例,概略地顯示出一具有麗〇8構造的M〇SFET 1〇〇。 圖2是圖1的M0SFET之概略平面圖。 圖3A-3C是局部放大剖面圖,依據第一方法實施例, 說明在圖1之M0SFET 1 00的製造程序中所得到之構造。
圖4A-4C是局部放大剖面圖,依據第一方法實施例, 說明在如圖3A-3C中所示之構造後,在圖j iM〇SFET 1〇〇的 製造程序中所得到之構造。 圖5A-5C是局部放大剖面圖,依據第二方法實施例, 說明在圖1之MOSFET 1 〇〇的製造程序中所得到之構造。 圖6A-6C是局部放大剖面圖,依據第二方法實施例, 說明在如圖5A-5C中所示之構造後,在圖! iM〇SFET 1〇〇的 製造程序中所得到之構造。 圖7是一概略的局部放大剖面圖,依據本發明之第二 裝置實施例’該圖顯示出一具有UM〇s構造的M〇SFET 2〇〇。
、圖8 A — 8 c是局部放大剖面圖,依據第三方法實施例, 說明在圖7之MOSFET 20 0的製造程序中所得到之構造。 、 圖9A — 9C是局部放大剖面圖,依據第三方法實施例, 說明在如圖8A-8C中所示之構造後,在圖7之MOSFET 20 0的 製造程序中所得到之構造。 圖10是依據本發明之剖面圖,當該MOSFET被封裝時,
第30頁 圖式簡單說明 顯示出所使用的一電極萃取構、▲ 是,之電極萃:之 圖12是使用在半導體襞 $之千面圖。 部放大剖面圖。 、中的習知銲墊電極構造之局 圖13A和13B是局部放大 之習知銲墊電極構造的f、生^向圖,說明在如圖12中所示 圖14A-14C是局部放;;程序中所得到的構造。
中所示之構造後,在圖12 _面圖,說明在如圖13A和13B 程序中所得到之構造。 不之習知銲墊電極構造的製造 付说說明 10a, 〜單元部位 1 0 b〜閘極指狀部位 10c, 〜源極銲墊部位 11〜 石夕基板 1 2〜 蠢晶層 13〜 u形渠溝 14〜 閘極電極 15〜 p型基極區域 16〜 N+型源極區域 17〜 場氧化膜 18〜 多晶矽閘極指 1 9〜 層間絕緣膜 20〜 源極電極 第31頁 507346 圖式簡單說明 21〜 /銘閘極指 22〜 /覆蓋絕緣膜 22a 〜氮化秒膜 22b 〜PSG膜 22c 〜階梯表面 23 〜TiNiAg 膜 24 - /閘極銲墊部位 25、 /圖案化的光阻膜 25a 〜圖案化的光阻膜 25b 〜圖案化的光阻膜 32、 /覆蓋絕緣膜 32a 〜階梯表面 32b 〜渠溝 32c 〜開口 33、 “TiNiAg 膜 3 5a 〜圖案化的光阻膜 35b 〜圖案化的光阻膜 51 〜TiNiAg 膜 52、 ^南導電性金屬板 52a 〜開口 52b 〜開口 61 - -開口 62a 〜開口 62b 〜開口
第32頁 507346 圖式簡單說明 6 3〜開口 71〜開口
7 2〜開口 100 〜M0SFET _
第33頁
Claims (1)
- 507346 六、申請專利範圍 1. 一種半導體裝置,具有多層構造之銲墊電極,該半 導體裝置包含: 一半導體基板; 一下電極層’形成於該半導體基板上; 一覆蓋絕緣膜,形成於該下電極層上,其中該覆蓋絕 緣膜具有一開口,俾以暴露出至少一部份之該下電極層, 在該覆蓋絕緣膜之開口的側壁設置一階梯部,該開口在該 階梯部之階梯表面的上面部位之尺寸大於該開口在該階梯 表面的下面部位之尺寸;及 一上電極層,形成於該下電極層經由該開口而暴露出 來之該部位上,該上電極層是由具有抗腐餘性的材料所製 成,以防止腐蝕性物質腐蝕該下電極層,且該上電極層疊 在該階梯部的該階梯表面上。 2. 如申請專利範圍第1項之半導體裝置,其中該覆蓋 絕緣膜包含一氮化矽膜和在該氮化矽膜上形成的磷矽玻璃 (PSG)膜,該階梯部之階梯表面是該氮化矽膜的表面部 位。 3. 如申請專利範圍第1項之半導體裝置,其中該覆蓋 絕緣膜包含一PSG膜。 4. 如申請專利範圍第1項之半導體裝置,其中該下電 極層包含一含鋁之金屬膜,且該上電極層包含一具有抗腐 蝕性的金屬膜,以防止鋁被腐蝕性物質所腐蝕。 5. 如申請專利範圍第4項之半導體裝置,其中該上電 極層包含一 TiNiAg膜。第34頁 507346 六、申請專利範圍 6^如申請專利範圍第丨項之半導體裝置,其中更包含 一藉由導電膠連接至該上電極層上的高導電性金屬板。 •如申请專利範圍第6項之半導體裝置,其中該導電 膠疋銀膠,該導電板是銅板。 8胃·如申凊專利範圍第6項之半導體裝置,其中該銲墊 電極疋一功率M0SFET之源極銲墊電極。 電極^如專利範圍第1 J員之半導體裝置,其中該銲墊 電極疋一M0SFET之源極銲墊電極。 多戶種:航導體裝置製造方法,f亥半導體裝置是具有 夕層構造之銲墊電極,該方法包含·· 另 準備一半導體基板; 一下電極層於該半導體基板上; /成一覆蓋絕緣膜於該下電極層上. 份之:於俾以暴露出至少-部 置-階梯部,胃開口在該階梯部該開口的侧壁設 尺寸大於該開口在該階梯表面的面…部位之 形成-上電極層於自該開口:之尺寸;及 部位上,其中該上電極層是由具&之下電極層之該 成,以防止腐蝕性物質腐蝕該下二性的材料所製 在該階梯部的該階梯表面上。 ”㈢’且該上電極層疊 11二如申請專利範圍第1〇項之半導體 /、中在该覆蓋絕緣膜内形成一口 、置1造方法, 份之該下電極層,包含: ’俾以暴露出至少一部 第35頁 1 507346 六、申請專利範圍 形成光阻膜於該覆盍絕緣膜上,該光阻膜具有一第 一開口;且 、 八 利用该光阻膜當作一蝕刻遮罩,對該覆蓋絕緣膜施予 等向性蝕刻,其中對於該光阻膜之該第一開口的該覆蓋絕 緣膜施予側邊敍刻; 其中形成一上電極層於自該開口暴露出來之下電極層 之讜部位上,係藉由剝落法達成,其中該光阻膜當作一遮 罩使用。 12·如申請專利範圍第10項之半導體裝置製造方法 其中该覆蓋絕緣膜包含一氮化矽膜和一 pSG膜; 其中形成该覆蓋絕緣膜於該下電極層上,包含·· 形成該氮化矽膜於該下電極層上;及 形成該PSG膜於該氮化矽膜上; 其中形成一開口於該覆蓋絕 一部份之該下電極層,包含: 少 緣膜内,俾以暴露出至 =成一具有第一開口之光阻膜於該ps(J膜上; 性蝕 二開 該光 漿餘 電極 第三 用=光阻膜當作一蝕刻遮罩,對該psg膜施予等向 二之msG膜内形成一第二開口,,中在該第 阻膜之;第位=出至少一部份之該氮化矽膜,且對j ^膜之5亥第一開口的該PSG膜施予侧 利用該光阻膜當作一蝕刻遮I x 刻,傀以力兮: 罩’對該氮化石夕膜施予1 之至少-部份在該第三開口開:,其中該-開口小於該第二開口,並且位暴露出來1 /1自梯部之該階梯表面 507346 六、申請專利範圍 由該氣化石夕膜之上表面形成’該氮化石夕膜藉 該第二開口而暴露出來;且 膜之 其中形成一上電極層於自該覆蓋絕緣膜之 出來之下電極層之該部位上,包含: x崎口暴露 在該下電極層所露出的部位上、該階梯表 部份上、和光阻膜上,沉積一做為該上電極至少一 利用剝落法,移除該光阻膜上的該材料二=料;且 其中沉積在該下電極層所暴露出來的部份盘:=分, 材料並沒有被移除,藉此形成該上電極層/ 梯。卩上的 u.如申請專利範圍第10項之半導體曰装置製 ”中§亥覆蓋絕緣膜包含一氮化矽膜和一膜;/ , 其中形成該覆蓋絕緣膜於該下電極層上、,’, 形成該氮化矽膜於該下電極;上· 各· 利用阻―媒上, 製餘刻μ卑以在該氮化石夕膜 丄石夕膜施予電 移除該第一光阻膜;及 乐一開口’ 形成該PSG膜於該氮化秒 之該第二開口; 、 俾以填入該氮化石夕膜 其中形成一開口於該霜當a 一部份之該下電極層,包^盘絕緣膜内,冑以暴露出至少 形成一具有第三開口之笙- 中該第三開口大於該第阻膜於該PSG膜上,其 利用該第二光阻膜當作一餘刻遮罩,對該psG膜施予第37頁 ^U/J40 六、申請專利範圍 :::蝕刻,#以在該pSG膜内形成一第四開口,其中對 :二一光阻膜之該第三開口的該PSG膜施予側邊蝕刻, =屮=3口大於該第二開口,藉由該第二和第四開口,暴 :·二ί ?之至少—部份,藉由該PSG膜的該第四開σ 梯^面·、μ氮化矽膜之上表面部位,形成該階梯部之該階 出來ί = 自:;蓋絕緣膜之該開口暴露 部份ί該Π極層所露出的部位上、該階梯表面之至少-:伤、和该光阻膜上’沉積一做為該上電極層之材料; a中沉】移除該光阻膜上的該材料沉積的部分, 的材:並沒有被移•,藉此形成該:電 梯表面上 其中在如/Λ專:!Λ圍第10項之半導體裝置製造方法, 上形成覆蓋絕緣膜中,在該下電極層 取田作0亥覆盍絕緣膜之PSG膜; 其中在該覆蓋絕緣膜 — 電極層之至少一部份,包含;^ 碭口,俾以暴露出該下 $成-具有第1 口之第一光 利用該第-光阻膜當作 、於該PSG膜上, 餘刻,俾以在該PSG膜内形成—渠、、,對該PSG膜施予 並未暴露於該渠溝之底部部位内、;中,該下電極層 移除該第一光阻膜;六、申請專利範圍 形成具有第二開口之笛 其 中該第二開口 义第一光阻膜於該PSG膜上 心尺寸大於該μ、、螯· β 利用該第二井 * /系/冓,及 等向性蝕刻,卩以作-蝕刻遮罩,對該PSG膜施予 之該下電極層,苴溝之底部部位暴露出至少一部份 PSG膜施予側邊蝕、、/该第二光阻膜之該第二開口的該 成該階梯部之階梯表面在該暴露出來的膜之側邊表面形 出來上電極層於自該覆蓋絕緣膜之該開口暴露 出木I卜电極層之該部位上,包含·· 恭路 在該下電極層所露出、 部份上、和該第二朵阳_ μ ” ^ ^梯表面之至少- 料;且 膜上,、/儿積一做為該上電極層之材 八,移除該第二光阻膜上的該材料沉積的部 73 , z u ^該下電極層所暴露出來的部份與該階梯表 面上的材枓並沒有被移除,藉此形成該上電極層。 1 5·如申請專利範圍第丨〇項之半導體裝置製曰造方法, 其中該下電極層包含一含鋁之金屬膜,且該上電極層包含 一具有抗腐蝕性的金屬膜,以防止鋁被腐蝕性物質所腐 蚀。 1 6·如申請專利範圍第1 5項之半導體裝置製造方法, 其中該上電極層包含一 TiNiAg膜。 1 7·如申請專利範圍第1 0項之半導體裝置製造方法, 更包含··在形成該上電極層之後,在藉由該開口所暴露出 來的該下電極層之部位上,一高導電性金屬板藉由導電膠第39頁 507346 六、申請專利範圍 連接至該上電極層上。 1 8.如申請專利範圍第1 7項之半導體裝置製造方法, 其中該導電膠是銀膠,該導電板是銅板。 1 9.如申請專利範圍第1 7項之半導體裝置製造方法, 其中該銲墊電極是一功率M0SFET之源極銲墊電極。 2 0.如申請專利範圍第10項之半導體裝置製造方法, 其中該銲墊電極是一MOSFET之源極銲墊電極。第40頁
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000394040A JP3512078B2 (ja) | 2000-12-26 | 2000-12-26 | 半導体装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW507346B true TW507346B (en) | 2002-10-21 |
Family
ID=18859730
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW090132476A TW507346B (en) | 2000-12-26 | 2001-12-25 | Semiconductor device having bonding pad electrode of multi-layer structure |
Country Status (4)
Country | Link |
---|---|
US (1) | US6844254B2 (zh) |
JP (1) | JP3512078B2 (zh) |
DE (1) | DE10164585A1 (zh) |
TW (1) | TW507346B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7696626B2 (en) | 2004-12-16 | 2010-04-13 | Samsung Electronics Co., Ltd. | Semiconductor device and method of arranging pad thereof |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4609983B2 (ja) | 2004-04-30 | 2011-01-12 | ルネサスエレクトロニクス株式会社 | 電極パッドを備える素子 |
JP2006049341A (ja) * | 2004-07-30 | 2006-02-16 | Renesas Technology Corp | 半導体装置およびその製造方法 |
US11244914B2 (en) * | 2020-05-05 | 2022-02-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bond pad with enhanced reliability |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4775643A (en) * | 1987-06-01 | 1988-10-04 | Motorola Inc. | Mesa zener diode and method of manufacture thereof |
US6396127B1 (en) * | 1998-09-25 | 2002-05-28 | International Rectifier Corporation | Semiconductor package |
US6696309B2 (en) * | 1998-09-25 | 2004-02-24 | Hideo Yamanaka | Methods for making electrooptical device and driving substrate therefor |
US6040626A (en) | 1998-09-25 | 2000-03-21 | International Rectifier Corp. | Semiconductor package |
KR100280288B1 (ko) * | 1999-02-04 | 2001-01-15 | 윤종용 | 반도체 집적회로의 커패시터 제조방법 |
US6376910B1 (en) * | 1999-06-23 | 2002-04-23 | International Rectifier Corporation | Solder-on back metal for semiconductor die |
US6492226B1 (en) * | 2001-06-15 | 2002-12-10 | Silicon Integrated Systems Corp. | Method for forming a metal capacitor in a damascene process |
-
2000
- 2000-12-26 JP JP2000394040A patent/JP3512078B2/ja not_active Expired - Fee Related
-
2001
- 2001-12-17 US US10/024,103 patent/US6844254B2/en not_active Expired - Lifetime
- 2001-12-23 DE DE10164585A patent/DE10164585A1/de not_active Withdrawn
- 2001-12-25 TW TW090132476A patent/TW507346B/zh not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7696626B2 (en) | 2004-12-16 | 2010-04-13 | Samsung Electronics Co., Ltd. | Semiconductor device and method of arranging pad thereof |
Also Published As
Publication number | Publication date |
---|---|
JP3512078B2 (ja) | 2004-03-29 |
US6844254B2 (en) | 2005-01-18 |
US20020094670A1 (en) | 2002-07-18 |
JP2002198534A (ja) | 2002-07-12 |
DE10164585A1 (de) | 2002-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI360181B (en) | Semiconductor device and fabrication method thereo | |
TWI303864B (en) | Semiconductor device and method for making the same | |
TW584907B (en) | Semiconductor device and method for manufacturing the same | |
TW490793B (en) | Semiconductor device and method of formation | |
TWI286818B (en) | Electroless plating of metal caps for chalcogenide-based memory devices | |
TWI220318B (en) | Adjustable 3D capacitor | |
TWI320972B (en) | Semiconductor device and manufacturing method thereof | |
TWI255545B (en) | Semiconductor device including metal interconnection and metal resistor and method of manufacturing the same | |
CN106206518B (zh) | 焊料金属化堆叠以及其形成方法 | |
TW200828404A (en) | Semiconductor component and method of manufacture | |
TW200945495A (en) | Semiconductor integrated circuit device and manufacturing method of semiconductor integrated device | |
TW200805563A (en) | Process for producing semiconductor integrated circuit device | |
WO2004097916A1 (ja) | 半導体装置の製造方法、半導体ウエハおよび半導体装置 | |
TW200919677A (en) | Substrate structure and semiconductor package using the same | |
TW200535978A (en) | Method for manufacturing semiconductor device | |
CN100573909C (zh) | 半导体装置及其制造方法 | |
TW201133736A (en) | Semiconductor device including a stress buffer material formed above a low-k metallization system | |
TW200913103A (en) | Chip assembly | |
TWI232523B (en) | Damascene process and structure thereof | |
JP2010161215A (ja) | 半導体装置及びその製造方法 | |
TW503570B (en) | Semiconductor device having capacitive element and manufacturing method thereof | |
TW201227853A (en) | Contact pad | |
TW507346B (en) | Semiconductor device having bonding pad electrode of multi-layer structure | |
TW498523B (en) | A process for manufacturing an integrated circuit including a dual-damascene structure and an integrated circuit | |
US9786592B2 (en) | Integrated circuit structure and method of forming the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |