TW202205543A - 用於製作絕緣體上半導體(SeOI)積體電路晶片的方法 - Google Patents
用於製作絕緣體上半導體(SeOI)積體電路晶片的方法 Download PDFInfo
- Publication number
- TW202205543A TW202205543A TW110112396A TW110112396A TW202205543A TW 202205543 A TW202205543 A TW 202205543A TW 110112396 A TW110112396 A TW 110112396A TW 110112396 A TW110112396 A TW 110112396A TW 202205543 A TW202205543 A TW 202205543A
- Authority
- TW
- Taiwan
- Prior art keywords
- field effect
- group
- effect transistors
- semiconductor
- thickness
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 57
- 238000004519 manufacturing process Methods 0.000 title abstract description 9
- 230000005669 field effect Effects 0.000 claims abstract description 47
- 239000004065 semiconductor Substances 0.000 claims abstract description 33
- 239000000758 substrate Substances 0.000 claims abstract description 17
- 239000012212 insulator Substances 0.000 claims abstract description 12
- 239000002019 doping agent Substances 0.000 claims abstract description 9
- 238000002513 implantation Methods 0.000 claims abstract description 4
- 238000005530 etching Methods 0.000 claims description 24
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 13
- 229910052710 silicon Inorganic materials 0.000 claims description 13
- 239000010703 silicon Substances 0.000 claims description 13
- 239000000463 material Substances 0.000 claims description 10
- 235000012431 wafers Nutrition 0.000 claims description 10
- 238000001312 dry etching Methods 0.000 claims description 8
- 150000001875 compounds Chemical class 0.000 claims description 6
- 238000001039 wet etching Methods 0.000 claims description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 4
- 229910002601 GaN Inorganic materials 0.000 claims description 3
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 claims description 3
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 3
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 claims description 3
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims description 3
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 claims description 3
- 229910010271 silicon carbide Inorganic materials 0.000 claims description 3
- 238000009413 insulation Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 description 63
- 229910052581 Si3N4 Inorganic materials 0.000 description 8
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 239000003989 dielectric material Substances 0.000 description 6
- 239000011241 protective layer Substances 0.000 description 5
- 125000006850 spacer group Chemical group 0.000 description 5
- 238000000151 deposition Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000002955 isolation Methods 0.000 description 4
- 229910052814 silicon oxide Inorganic materials 0.000 description 4
- 238000001459 lithography Methods 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- 238000000137 annealing Methods 0.000 description 2
- 239000010941 cobalt Substances 0.000 description 2
- 229910017052 cobalt Inorganic materials 0.000 description 2
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000000407 epitaxy Methods 0.000 description 2
- 239000007943 implant Substances 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 238000004377 microelectronic Methods 0.000 description 2
- 239000000243 solution Substances 0.000 description 2
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 1
- 229910021334 nickel silicide Inorganic materials 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 238000005496 tempering Methods 0.000 description 1
- 229910021341 titanium silicide Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0321—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
- H10D30/0323—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon comprising monocrystalline silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/201—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
- H01L21/76281—Lateral isolation by selective oxidation of silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
- H10D30/6744—Monocrystalline silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/018—Spacers formed inside holes at the prospective gate locations, e.g. holes left by removing dummy gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/518—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their lengths or sectional shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/011—Manufacture or treatment comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/201—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
- H10D86/215—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI comprising FinFETs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Thin Film Transistor (AREA)
Abstract
本發明涉及一種用於製作一絕緣體上半導體(SeOI)積體電路晶片之方法,該方法包括以下步驟:
a)提供一SeOI結構使其設有一埋置絕緣層夾在一支撐底材與一含半導體頂層之間,該頂層在整個該SeOI結構中具有第一厚度,
b)形成多個場效電晶體(FET),其中每個FET與其他FET隔離,且每個FET包括:
- 該頂層之一通道區上方的一初級閘極,第一組FET具有第一初級閘極長度,且第二組FET具有小於該第一初級閘極長度的第二初級閘極長度,
- 一源極區及一汲極區,其由該頂層中之n型或p型摻雜物植入所形成,並向下延伸至該埋置絕緣層,
- 分別位於該源極區及該汲極區上面之一源極電極及一汲極電極,
c)移除至少第二組FET的初級閘極,曝露出第二組FET的通道區,
d)薄化第二組FET通道區中的該頂層以達到一第二厚度,其中第一組FET的通道區中的該頂層具有該第一厚度,
e)在其初級閘極已被移除的FET的通道區上同時地形成功能閘極。
Description
本發明涉及一種用於製作供混合訊號(mixed signal)應用之一絕緣體上半導體(SeOI)積體電路晶片之方法。
如何製作用於在小型化系統中管理複雜混合訊號的含積體電路晶片(系統單晶片;System On Chips, SOC),越來越受到矚目。
文件US6835983提出使用絕緣體上矽(silicon on insulator)底材,其帶有呈現不同厚度之含矽頂部層,該底材允許透過相同的製程順序在同一晶片上共整合完全空乏(FD)及部分空乏(PD)的互補式金屬氧化物半導體(CMOS)元件。
不幸地,為了提供高效能元件,建構FD及PD元件的製程必須有所不同。舉例而言,在製作極薄的含矽頂層(適用於FD元件)時,用於加工PD元件之源極和汲極電極下方阱區的常規摻雜物植入,很容易損傷該含矽頂層及埋置氧化物。Chen等人在其「Fully depleted extremely thin SOI technology fabricated by a novel integration scheme featuring implant-free, zero-silicon-loss and faceted raised source/drain」(2009 Symposium on VLSI Technology Digest of technical papers, p212)論文中提出一種不使用常規摻雜物植入並提供高效能FD元件的解決方案。
一般而言,用於建構積體電路晶片之共整合製程所仰賴的SOI底材,或是具有一初始薄頂層,其之後將被局部加厚,或是具有一初始厚頂層,其之後將被局部蝕刻。從呈現至少兩種厚度的頂層開始,旨在製作高效能元件之方法,通常包括先製作基於厚層之元件,接著製作基於薄層之元件,如此順序的製程。這樣的製作順序讓製程變得高度複雜且成本高昂。
本發明涉及一種習知技術的替代解決方案,目的為克服前述全部或部份缺點。詳言之,本發明涉及一種用於製作SeOI積體電路晶片之方法,該SeOI積體電路晶片符合混合訊號應用對低電壓之邏輯元件、類比元件及射頻(radiofrequency, RF)元件所要求之高效能及低漏電,以及對高電壓之類比元件、射頻元件及I/O(輸入/輸出)元件所要求之良好可靠性。
本發明涉及一種用於製作一絕緣體上半導體積體電路晶片之方法,該方法包括以下步驟:
a)提供一絕緣體上半導體結構使其設有一埋置絕緣層夾在一支撐底材與一含半導體頂層之間,該含半導體頂層在整個該絕緣體上半導體結構中具有第一厚度,
b)形成多個場效電晶體,其中每個場效電晶體與其他場效電晶體隔離,且每個場效電晶體包括:
- 該含半導體頂層之一通道區上方的一初級閘極,第一組場效電晶體具有第一初級閘極長度,且第二組場效電晶體具有小於該第一初級閘極長度的第二初級閘極長度,
- 一源極區及一汲極區,其由該含半導體頂層中之n型或p型摻雜物植入所形成,並向下延伸至該埋置絕緣層,
- 分別位於該源極區及該汲極區上面之一源極電極及一汲極電極,
c)移除至少第二組場效電晶體的初級閘極,曝露出第二組場效電晶體的通道區,
d)薄化第二組場效電晶體的通道區中的該含半導體頂層以達到一第二厚度,其中第一組場效電晶體的通道區中的該含半導體頂層具有該第一厚度,
e)在其初級閘極已被移除的場效電晶體的通道區上同時地形成功能閘極,
其中一晶片包含至少一個第一組場效電晶體及至少一個第二組場效電晶體。
根據本發明之其他有利的和非限制性的特徵,其可以單獨實施,或以任何技術上可行的組合來實施:
˙步驟c)包括移除第一組場效電晶體的初級閘極,曝露出第一組場效電晶體的通道區;
˙所述薄化步驟包括兩階段蝕刻,第一蝕刻多達該第二厚度的1nm至5nm,第二蝕刻具有慢蝕刻速率以達到該第二厚度;
˙該第一蝕刻係基於非等向性乾式蝕刻;
˙該第二蝕刻係基於濕式蝕刻或乾式蝕刻,或原子層蝕刻,該第二蝕刻的蝕刻速率低於1 nm/min;
˙該第一厚度在20nm至80nm之間;
˙該第二厚度在4nm至20nm之間;
˙該第二厚度等於第二組場效電晶體元件的閘電極長度的四分之一;
˙該埋置絕緣層具有5nm至數微米之間的厚度,優選爲10nm及50nm之間的厚度;
˙步驟b)的形成多個場效電晶體包括在形成該些初級閘極之前,在該支撐底材中於該埋置絕緣層下方形成背閘極,該些背閘極相對於後續形成的第一組及/或第二組場效電晶體的初級閘極;
˙該些場效電晶體係基於平面式或3D式或鰭式之元件架構;
˙第一組場效電晶體爲高電壓之類比元件、射頻元件及/或I/O元件;
˙第二組場效電晶體為低電壓之數位元件及/或射頻元件;
˙步驟d)包括薄化第三組場效電晶體的通道區中的該含半導體頂層,以達到不同於該第二厚度之第三厚度;
˙步驟e)包括在第三組場效電晶體的各通道區上形成相同的功能閘極,其中一晶片包含至少一個第三組場效電晶體;
˙該含半導體頂層包含矽、矽鍺、碳化矽、III-V族化合物或氮化鎵當中至少一種材料;
˙該支撐底材包含單晶矽及/或多晶矽,或其他半導體材料的組合。
在以下說明中,圖式中相同的編號可代表同類型之元件。為了可讀性,圖式為不按比例繪製之概要示意。尤其,相對於x軸和y軸代表的橫向尺寸,z軸代表的層厚度並未按照比例繪製;此外,各層之間的相對厚度在圖式中不一定如實呈現。
本發明涉及一種用於製作基於絕緣體上半導體(SeOI)結構之積體電路晶片。如微電子領域所習知,SeOI結構包括絕緣體上矽(silicon on insulator, SOI)結構。多個晶片在一SeOI結構上統一加工,直到切割(singularization)階段。
「積體電路」一詞意指含有共整合在同一SeOI結構上不同種類元件的晶片,可用於混合訊號應用中。舉例而言,每一晶片可包括執行高電壓之類比、射頻或I/O功能之第一組元件,以及能夠發揮高效能、低功率之數位、射頻或混合訊號功能之第二組元件。
本發明用於製作SeOI積體電路晶片之方法首先包括提供一SeOI結構100使其設有一埋置絕緣層2夾在一支撐底材1與一含半導體頂層3之間之步驟a) (圖1)。根據目標應用,該SeOI結構100通常為晶圓形式,其直徑為300mm或甚至450mm。
該含半導體頂層3可包括矽、矽鍺、碳化矽、III-V族化合物、氮化鎵或其他化合物半導體材料當中至少一者。在以下說明中,「頂層3」及「含半導體頂層3」二詞可能會交替使用。
SeOI結構100之支撐底材1優選為矽製,因為矽是最常用於微電子應用的一種材料。然而,支撐底材1亦可包括層堆疊,例如單晶矽及/或多晶矽之組合(例如衆所周知地,包括一電荷捕捉層以提升射頻元件效能),或其他半導體材料之組合。
SeOI結構100之埋置絕緣層2優選為二氧化矽製,但亦可使用其他介電材料或堆疊(例如矽氧氮化物、矽氮化物等)。該埋置絕緣層2可具有5nm至數微米之間的厚度,優選在10nm及50nm之間。
在本發明的方法之步驟a)中,該含半導體頂層3在整個SeOI結構100中可具有一第一厚度。該第一厚度優選爲20nm至80nm之間。
根據本發明之方法的目標爲,在相對較薄的頂層3(厚度小於80nm)上共整合高電壓及低電壓元件,同時使每種元件具有高效能,並且簡化製程。「高電壓」意指高於1.8V,例如1.8V、2.5V、3.3V、5V等。「低電壓」一詞意指低於1.8V,通常為0.8V、0.5V等。
在此階段,含半導體頂層3的摻雜程度和類型優選為不刻意摻雜(未摻雜),但最終可刻意地至少將待容納元件通道的區域以n型或p型摻雜物局部摻雜,以調整所述元件的臨界電壓,無論這些元件為部分空乏或完全空乏。
該SeOI結構100的製作方法不在此詳述。許多習知方法皆可達到此目的,例如可將薄且均勻之半導體層移轉至支撐底材上之Smart CutTM
方法。
本發明用於製作SeOI積體電路晶片之方法,接著包括在該SeOI結構100上形成多個場效電晶體(FET)元件110、120之步驟b)。爲了製作FET元件,需要進行幾項處理操作。
首先,在SeOI結構100之頂層3上方形成有圖案且可包括矽氮化物(SiN)層之一光罩10。所述有圖案之光罩10可允許在頂層3中形成隔離區。
為此,頂層3沒有被光罩遮蔽的區域可透過習知氧化製程加以氧化,以形成向下延伸至SeOI結構100之埋置絕緣層2之隔離區20(圖2b)。作為替代方案,所述未被光罩遮蔽的區域可被蝕刻至支撐底材1,並使用習知氧化沉積方法填充該些蝕刻區,以形成隔離區21(圖2b’)。
所述隔離區20、21之目的在於使每個待形成的FET元件彼此隔離。光罩10之圖案係根據待形成在SeOI結構100上之每一積體電路晶片中的目標場效電晶體元件之類型、位置與數目而界定。為簡潔起見,申請人繪示此類晶片製作的方式如下:包含第一組場效電晶體 (用於高電壓射頻、類比或I/O功能)的部分繪示於第一位置11,包含第二組場效電晶體(用於低電壓數位或射頻功能)的部分繪示於第二位置12(圖2b、2b’)。雖然圖2b及圖2b’中的兩個實施例皆可施行,但為了簡潔與清楚起見,後續圖式皆以圖2b’為基礎。
有圖案之光罩10可使用乾式或濕式蝕刻方法移除。
接著,為每個待製作之FET元件形成初級閘極31、32。此處使用「初級」一詞,是因為第二組FET元件之初級閘極32(亦稱為「第二初級閘極32」)及第一組FET元件之初級閘極31(亦稱為「第一初級閘極31」),在本發明方法稍後的步驟中會被全部或部分移除。因此,初級閘極31、32在此階段不一定需要運作。
每一初級閘極31、32包括直接設置在含半導體頂層3上之閘極介電31a、32a,及設置在閘極介電31a、32a上之閘電極31b、32b(圖2c)。所述閘極介電31a、32a可包括矽氧化物、矽氮化物、矽氧氮化物,或這些化合物的組合。閘電極31b、32b可包括導電材料,例如未摻雜或摻雜的多晶矽。若最終將被移除,閘電極31b、32b亦可由其他材料(例如介電質)形成,因其不必運作。
每一初級閘極31、32的側邊最好形成間隔層31c、32c,以將初級閘極和之後製作的源極和汲極元件隔開。間隔層31c、32c通常由介電材料製成,例如矽氧氮化物或矽氮化物。
初級閘極31、32可透過習知的氧化及/或沉積方法形成,這些方法包含用於圖案化的微影(lithography)及蝕刻製程。
初級閘極31、32設置在待形成之每一FET元件的通道區30上方,該通道區30為含半導體頂層3之一部分。衆所周知,FET元件導通(on-state)時,通道區30會傳導FET元件源極和汲極之間的電流。
在第一組FET元件中,第一初級閘極31具有第一長度,而在第二組FET元件中,第二初級閘極32具有小於該第一長度之第二長度。
如圖所示,該長度為閘極31、32沿y軸的尺寸。在一FET元件中,閘極長度與該元件通道區30的含半導體頂層3之厚度(圖式中沿z軸的尺寸)相關。閘極長度可等於或接近該通道厚度的四倍,以在完全空乏模式下操作該FET;閘極長度可小於該通道厚度的四倍,以在部分空乏模式下操作該FET元件。
應注意,第一組或第二組的所有初級閘極31、32,無論其具有第一或第二長度,皆在相同時間以相同流程製作。
步驟a)可視需要地在形成初級閘極31、32之前,包括在該支撐底材1中於該埋置絕緣層2下方形成背閘極(未繪示於圖中),該些背閘極相對於初級閘極31、32的位置。一般而言,所述背閘極係透過在支撐底材1中局部植入摻雜物進行加工以形成導電區,反向偏壓可施加於該導電區,以更精細控制最終FET元件之通道區30中的電流傳導(較低漏電)。
第三,透過將n型或p型摻雜物植入該含半導體頂層3及後續熱回火,為每一FET元件同時形成一源極區40及一汲極區50。
離子植入及熱回火之條件會調整至源極/汲極接面的最佳橫向尺寸及深度,以獲得最佳的導通與斷開(off-state)電流。
源極區40與汲極區50形成於通道區30外,並向下延伸至埋置絕緣層2(圖2d)。
本發明有利的是,源極區40與汲極區50可視需要加厚。為此,可在前述的摻雜物植入之前或之後,於源極區40和汲極區50的頂部進行選擇性磊晶。在後者的情況下,可實施原位(in situ)摻雜的選擇性磊晶。
接著,依照沉積、微影和蝕刻製程的圖案化階段及退火階段等習知製程,透過諸如矽化過程(其涉及鎳矽化物、鈦矽化物、化鈷矽化物等),分別在源極區40上及汲極區50上形成源極電極41、42及汲極電極51、52,以在摻雜區40、50的頂部形成矽化物的電極41、42、51、52(圖2e)。
同樣地,本發明的優點爲可同時以相同製作流程,為所有FET元件(無論第一組或第二組)進行源極40與汲極50的工程。
本發明方法的步驟b)將在第一位置11形成屬於第一組的多個FET元件110(高電壓元件),並在第二位置12形成屬於第二組的多個FET元件120(低電壓元件),各FET元件110、120彼此隔離。
根據本發明用於製作SeOI積體電路晶片之方法,接著包括移除至少第二組FET元件120之初級閘極32,以曝露出該些FET的通道區30之步驟c) (圖3a)。在某些實施例中,第一組FET元件110之第一初級閘極31亦可在步驟c)期間移除。
為此,可透過化學氣相沉積技術,在源極電極41、42與汲極電極51、52上沉積一薄層的矽氮化物 (未繪示),接著在整個SeOI結構100表面上沉積一厚層的矽氧化物60。接著,研磨該矽氧化物層60,直到其表面與初級閘極31、32齊平。沉積的氧化物層60在待移除之初級閘極31、32以外的FET元件110、120區域發揮保護層的作用。
接著可使用習知的乾式或濕式蝕刻方法,依次去除第二初級閘電極32b及第二初級閘極介電32a。
若第一初級閘極31被設計成可運作且要保留在最終晶片上,那麼可有利地在步驟b)時,以不同於第一閘電極31b的材料形成第二閘電極32b,以相對於第一初級閘極31而允許選擇性去除第二初級閘極32。第一初級閘極31可因此保持完整而不受損。亦可在第一初級閘極31上沉積額外的保護層,以防止第一初級閘極31在步驟c)期間因第二初級閘極32的移除而受損。
如前所述,可在步驟c)期間視需要移除第一初級閘極31,曝露出第一組FET元件110的通道區30 (圖3b)。在此情況下,第一及第二初級閘極31、32優選在步驟b)中使用相同材料形成,並在相同時間以相同方法移除所有FET元件110、120的第一及第二初級閘極31、32。
接著,本發明的方法包括薄化第二組FET元件120通道區30中的頂層3,以達到第二厚度之步驟d) (圖4)。該第二厚度優選爲4nm至20nm之間。
根據一有利實施例,該第二厚度等於第二初級閘極32長度(沿圖式y軸)的四分之一,以便在完全空乏模式下操作第二組FET元件120(低功耗,低電壓)。
若第一初級閘極31亦在步驟c)期間被移除,則在所述薄化步驟期間,第一組FET元件110通道區30中的含半導體頂層3可覆有一保護層61,以保持該第一厚度(圖4)。
所述薄化步驟d)可有利地包括兩階段蝕刻,以提升第二厚度之準確性。詳言之,第一蝕刻可多達目標第二厚度的1nm至5nm,接著以慢蝕刻速率進行第二蝕刻,以達到該第二厚度。第一蝕刻甚至可優選為多達目標第二厚度之1nm至2nm。且第一蝕刻優選為基於非等向性乾式蝕刻。第二蝕刻可基於濕式蝕刻或乾式蝕刻,或原子層蝕刻,第二蝕刻的蝕刻速率優選為低於每分鐘1nm。
當然,該薄化方法可經由測量第二組FET元件120的通道區30’被薄化的厚度而調整與監測。
最後,根據本發明之方法包括形成第二組FET元件120之功能閘極72之步驟e),而若有需要(亦即若第一初級閘極31已在步驟c)被移除),亦可形成第一組FET元件110之功能閘極71。
有利的是,功能閘極71、72全部在FET元件110、120之通道區30、30’上同時形成,這簡化了本發明之方法之步驟。
下文說明第二功能閘極72(亦即來自第二組FET元件120)與第一功能閘極71(亦即來自第一組FET元件110)兩者皆形成的情況。應了解的是,除了第一初級閘極31(因具有功能而要保留)的頂部在所述步驟期間受到保護之外,其餘步驟與只形成第二功能閘極72時相似。
在移除第一組FET元件110之通道區30頂部的保護層61後,形成功能閘極71、72包括第一處理步驟,以透過沉積和蝕刻,在閘電極區孔隙的側邊形成矽氮化物或類似的閘極間隔物71c、72c(圖5a)。這麼做可調整源極汲極的延伸離子植入分布(extension ion implantation profiles)與閘極的距離,以控制短通道效應(short channel effect),並將功能(導電)閘極71、72與周圍導電元件(例如源極/汲極電極41、42、51、52和金屬接點等)隔離。
在第二處理步驟中,為每一FET元件110、120形成薄的閘極介電71a、72a,使其直接設置在含半導體頂層3的通道區30、30’上(圖5b)。最後,形成設置在閘極介電71a、72a上的閘電極71b、72b (圖5c)。閘極介電71a、72a可包括氧化物、氮化物、氮氧化物或這些化合物的組合。閘電極71b、72b可包括導電材料,例如鎢、鈷,或甚至用於更先進CMOS技術的釕(ruthenium)。功能閘極71、72可透過常規的氧化及/或沉積製程,以及用於圖案化的微影及蝕刻製程而形成。
在此階段,第一組及第二組的FET元件110、120皆可運作,且SeOI結構100的每一晶片皆包括至少一個第一組FET元件110及至少一個第二組FET元件120。
應注意的是,FET元件110、120可爲平面式、3D式或鰭式的元件架構。
第一組FET元件110適用於支援高電壓之類比、射頻及I/O功能,因為其通道區30具有被選定成介於20及50nm之間的第一厚度,該第一厚度取決於電壓需求。由於通道厚度較厚,因此可確保熱載子注入(hot carrier injection)之可靠性。
第二組FET元件120適用於提供低電壓之邏輯功能與射頻功能,其通道區30’具有第二厚度,該第二厚度小於第一厚度且有利於高效能和低漏電之應用:較薄的通道厚度及良好的均勻性,可改善閘極控制或短通道效應,從而提升效能並減少漏電。
根據本發明用於製作SOI積體電路晶片之方法是有利的,因其可透過簡化第一組及第二組FET元件110、120的製作階段,而減少製作全整合式(fully integrated)混合訊號電路所需之光罩層數及處理步驟。
當然,本發明不限於所述之實施方式,且對於實施例所為之各種變化,均落入以下申請專利範圍所界定之範疇。
事實上,雖然本說明書表示第一組及第二組FET元件110、120之通道區30、30’分別具有第一厚度及第二厚度,但本發明不限於兩組FET元件。薄化步驟d)可包括薄化第三組FET元件通道區中的含半導體頂層3,以達到不同於第二厚度之第三厚度;形成功能閘極之步驟e)可包括在形成第一組(視需要)及第二組之功能閘極的同時,於第三組FET元件的通道區上形成功能閘極。第三組FET元件可被優化成支援非屬第一組及第二組FET元件所支援功能的功能,例如中等電壓功能。在此情況下,該晶片除了至少一個第一組FET元件110及至少一個第二組FET元件120,還可包括至少一個第三組FET元件。
作為替代方案,該晶片可包括至少一個第三組FET元件,但不包括至少一個第一組或第二組FET元件。
1:支撐底材
2:埋置絕緣層
3:頂層
10:光罩
11:第一位置
12:第二位置
20,21:隔離區
30,30’:通道區
31,32:初級閘極
31a,32a:閘極介電
31b,32b:閘電極
31c,32c:間隔層
40:源極區
41,42:源極電極
50:汲極區
51,52:汲極電極
60:矽氧化物層
61:保護層
71,72:功能閘極
71a,72a:閘極介電
71b,72b:閘電極
71c,72c:閘極間隔物
100:SeOI結構
110,120:FET元件
下文關於本發明之實施方式,將更清楚說明本發明其他特徵和優點,實施方式係參照所附圖式提供,其中:
圖1繪示根據本發明之方法之步驟a);
圖2a、2b、2b’、2c、2d、2e繪示根據本發明之方法之步驟b)中的不同階段或選擇;
圖3a、3b繪示根據本發明之方法之步驟c)中的各種選擇;
圖4繪示根據本發明之方法之步驟d);
圖5a、5b、5c繪示根據本發明之方法之步驟e)中的不同階段。
Claims (14)
- 一種用於製作一絕緣體上半導體積體電路晶片之方法,該方法包括以下步驟: a)提供一絕緣體上半導體結構(100)使其設有一埋置絕緣層(2)夾在一支撐底材(1)與一含半導體頂層(3)之間,該含半導體頂層(3)在整個該絕緣體上半導體結構(100)中具有20nm至80nm之間的第一厚度, b)形成多個場效電晶體(110,120),其中每個場效電晶體與其他場效電晶體隔離,且每個場效電晶體包括: - 該含半導體頂層(3)之通道區(30)上方的一初級閘極(31,32),第一組場效電晶體(110,120)具有第一初級閘極長度,且第二組場效電晶體(120)具有小於該第一初級閘極長度的第二初級閘極長度, - 一源極區(40)及一汲極區(50),其由該含半導體頂層(3)中之n型或p型摻雜物植入所形成,並向下延伸至該埋置絕緣層(2), - 分別位於該源極區(40)及該汲極區(50)上面之一源極電極(41,42)及一汲極電極(51,52), c)移除至少第二組場效電晶體(120)的初級閘極(32),曝露出第二組場效電晶體(120)的通道區(30), d)薄化第二組場效電晶體(120)的通道區中的該含半導體頂層(3)以達到4nm至20nm之間的第二厚度,其中第一組場效電晶體(110)的通道區(30)中的該含半導體頂層(3)具有該第一厚度, e)在其初級閘極(32)已被移除的場效電晶體(120)的通道區(30’)上同時地形成功能閘極(72), 其中一晶片包含至少一個第一組場效電晶體(110)及至少一個第二組場效電晶體(120)。
- 如請求項1之方法,其中步驟c)包括移除第一組場效電晶體(110)之初級閘極(31),曝露出第一組場效電晶體(110)的通道區(30)。
- 如請求項1或2之方法,其中所述薄化步驟包括兩階段蝕刻,第一蝕刻多達該第二厚度的1nm至5nm,第二蝕刻具有慢蝕刻速率以達到該第二厚度。
- 如請求項3之方法,其中該第一蝕刻係基於非等向性乾式蝕刻。
- 如請求項3或4之方法,其中該第二蝕刻係基於濕式蝕刻或乾式蝕刻,或原子層蝕刻,該第二蝕刻的蝕刻速率低於1 nm/min。
- 如請求項1至5任一項之方法,其中該第二厚度等於第二組場效電晶體(120)的閘電極長度的四分之一。
- 如請求項1至6任一項之方法,其中該埋置絕緣層(2)具有5nm至數微米之間的厚度,優選爲在10nm及50nm之間的厚度。
- 如請求項1至7任一項之方法,其中步驟b)的形成多個場效電晶體(110,120)包括在形成該些初級閘極(31,32)之前,在該支撐底材(1)中於該埋置絕緣層(2)下方形成背閘極,該些背閘極相對於後續形成的第一組及/或第二組場效電晶體(110,120)的初級閘極(31,32)。
- 如請求項1至8任一項之方法,其中該些場效電晶體(110,120)係基於平面式或3D式或鰭式之元件架構。
- 如請求項1至9任一項之方法,其中第一組場效電晶體(110)爲高電壓之類比元件、射頻元件及/或I/O元件。
- 如請求項1至10任一項之方法,其中第二組場效電晶體(120)爲低電壓之數位元件及/或射頻元件。
- 如請求項1至11任一項之方法,其中步驟d)包括薄化第三組場效電晶體的通道區中的該含半導體頂層(3),以達到不同於該第二厚度之第三厚度,且其中步驟e)包括在第三組場效電晶體的各通道區上形成相同的功能閘極,其中一晶片包含至少一個第三組場效電晶體。
- 如請求項1至12任一項之方法,其中該含半導體頂層(3)包含矽、矽鍺、碳化矽、III-V族化合物或氮化鎵當中至少一種材料。
- 如請求項1至13任一項之方法,其中該支撐底材(1)包含單晶矽及/或多晶矽,或其他半導體材料的組合。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR2003449A FR3109017B1 (fr) | 2020-04-07 | 2020-04-07 | PROCÉDÉ DE FABRICATION D’UNE PUCE À CIRCUIT INTÉGRÉ sur SeOI |
FRFR2003449 | 2020-04-07 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202205543A true TW202205543A (zh) | 2022-02-01 |
Family
ID=71452446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110112396A TW202205543A (zh) | 2020-04-07 | 2021-04-06 | 用於製作絕緣體上半導體(SeOI)積體電路晶片的方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US20230170264A1 (zh) |
EP (1) | EP4133523A1 (zh) |
KR (1) | KR20220164729A (zh) |
CN (1) | CN115380380A (zh) |
FR (1) | FR3109017B1 (zh) |
TW (1) | TW202205543A (zh) |
WO (1) | WO2021204580A1 (zh) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3651802B2 (ja) * | 2002-09-12 | 2005-05-25 | 株式会社東芝 | 半導体装置の製造方法 |
US6835983B2 (en) | 2002-10-25 | 2004-12-28 | International Business Machines Corporation | Silicon-on-insulator (SOI) integrated circuit (IC) chip with the silicon layers consisting of regions of different thickness |
US7091069B2 (en) * | 2004-06-30 | 2006-08-15 | International Business Machines Corporation | Ultra thin body fully-depleted SOI MOSFETs |
US20130200459A1 (en) * | 2012-02-02 | 2013-08-08 | International Business Machines Corporation | Strained channel for depleted channel semiconductor devices |
-
2020
- 2020-04-07 FR FR2003449A patent/FR3109017B1/fr active Active
-
2021
- 2021-03-29 EP EP21715598.5A patent/EP4133523A1/en active Pending
- 2021-03-29 US US17/995,791 patent/US20230170264A1/en active Pending
- 2021-03-29 CN CN202180025860.9A patent/CN115380380A/zh active Pending
- 2021-03-29 KR KR1020227035699A patent/KR20220164729A/ko active Pending
- 2021-03-29 WO PCT/EP2021/058163 patent/WO2021204580A1/en unknown
- 2021-04-06 TW TW110112396A patent/TW202205543A/zh unknown
Also Published As
Publication number | Publication date |
---|---|
KR20220164729A (ko) | 2022-12-13 |
CN115380380A (zh) | 2022-11-22 |
FR3109017B1 (fr) | 2022-04-15 |
WO2021204580A1 (en) | 2021-10-14 |
FR3109017A1 (fr) | 2021-10-08 |
US20230170264A1 (en) | 2023-06-01 |
EP4133523A1 (en) | 2023-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6392271B1 (en) | Structure and process flow for fabrication of dual gate floating body integrated MOS transistors | |
US7687365B2 (en) | CMOS structure for body ties in ultra-thin SOI (UTSOI) substrates | |
US7605429B2 (en) | Hybrid crystal orientation CMOS structure for adaptive well biasing and for power and performance enhancement | |
TWI234283B (en) | Novel field effect transistor and method of fabrication | |
CN101160667B (zh) | 改进单元稳定性和性能的混合块soi 6t-sram单元 | |
US7361534B2 (en) | Method for fabricating SOI device | |
US8298895B1 (en) | Selective threshold voltage implants for long channel devices | |
KR20040022387A (ko) | 동적 문턱 전압 제어를 위한 폴리실리콘 후단-게이트절연체-상-실리콘 모스펫 | |
US9460971B2 (en) | Method to co-integrate oppositely strained semiconductor devices on a same substrate | |
US10319827B2 (en) | High voltage transistor using buried insulating layer as gate dielectric | |
US20090065817A1 (en) | Dielectric spacer removal | |
CN108231867A (zh) | 至本体接触的多晶栅极延伸源极 | |
TWI768388B (zh) | 具有鰭件源極/汲極區及溝槽閘極結構之高壓電晶體 | |
US11031406B2 (en) | Semiconductor devices having silicon/germanium active regions with different germanium concentrations | |
US8188871B2 (en) | Drive current adjustment for transistors by local gate engineering | |
US11843034B2 (en) | Lateral bipolar transistor | |
US11695005B2 (en) | Fabricating gate-all-around transistors having high aspect ratio channels and reduced parasitic capacitance | |
TW202205543A (zh) | 用於製作絕緣體上半導體(SeOI)積體電路晶片的方法 | |
US9653365B1 (en) | Methods for fabricating integrated circuits with low, medium, and/or high voltage transistors on an extremely thin silicon-on-insulator substrate | |
US20250015181A1 (en) | Metal-oxide semiconductor transistors | |
US20240395932A1 (en) | Wraparound gate structure | |
US10658228B2 (en) | Semiconductor substrate structure and semiconductor device and methods for forming the same | |
US6872608B1 (en) | Method to selectively form poly SiGe P type electrode and polysilicon N type electrode through planarization |