TW201349200A - 顯示器與畫素驅動方法 - Google Patents
顯示器與畫素驅動方法 Download PDFInfo
- Publication number
- TW201349200A TW201349200A TW101117314A TW101117314A TW201349200A TW 201349200 A TW201349200 A TW 201349200A TW 101117314 A TW101117314 A TW 101117314A TW 101117314 A TW101117314 A TW 101117314A TW 201349200 A TW201349200 A TW 201349200A
- Authority
- TW
- Taiwan
- Prior art keywords
- node
- voltage
- coupled
- data
- scan signal
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 19
- 239000003990 capacitor Substances 0.000 claims abstract description 114
- 239000004973 liquid crystal related substance Substances 0.000 claims abstract description 57
- 230000008878 coupling Effects 0.000 claims abstract description 17
- 238000010168 coupling process Methods 0.000 claims abstract description 17
- 238000005859 coupling reaction Methods 0.000 claims abstract description 17
- 238000010586 diagram Methods 0.000 description 9
- 239000000758 substrate Substances 0.000 description 6
- 230000035484 reaction time Effects 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
一種顯示器,包括:一畫素驅動電路,包括:一第一開關元件,具有一第一端、耦接至一第一節點和一發光元件之一第二端、和一控制端耦接至一第二節點;一第二開關元件,具有一第一端耦接至一第一信號源、一第二端耦接至上述第一開關元件之第一端和一控制端耦接至一第一掃描信號線;一第三開關元件,具有一第一端耦接至一第二信號源、一第二端耦接至上述第二節點、和一控制端耦接至一第二掃描信號線;一第四開關元件,具有一第一端耦接至一第三節點、一第二端耦接至一接地端、和一控制端耦接至上述第二掃描信號線。
Description
本揭露有關於一種顯示器,特別是有關於一種畫素驅動電路。
液晶顯示裝置(liquid crystal display,LCD)包括一第一基板、與第一基板相面對面之第二基板和設置在第一基阪和第二基板之間的一液晶層。第一基板包括兩相隔離並在同一平面之第一畫素電極和第二畫素電極。在第一畫素電極上施以第一畫素電壓,並且在第二電極上施以相亦於第一畫素電壓隻第二畫素電壓,使得在第一畫素電極和第二畫素電極間產生電場,以便驅動液晶分子。
第一畫素電壓和第二畫素電壓通常由第一資料電壓和第二資料電壓所產生,然而第一資料電壓和第二資料電壓是有一定的限制。因此,亟需一種顯示器與畫素驅動方法,來增加第一畫素電極和第二畫素電極之間的電壓差。
有鑑於此,本揭露提供一種一種顯示器,包括:一畫素驅動電路,包括:一液晶電容,耦接至一第一節點;一第一儲存電容,具有一第一端直接耦接於一第二節點與一第二端耦接至一共用電極;以及一第一電壓控制單元,具有第一、第二輸出端分別耦接至第一、第二節點;其中於一第一週期時,第一電壓控制單元根據一第一掃描信號將
一第一資料電壓饋入第一節點,並且於第一週期後之一第二週期時,第一電壓控制單元根據一第二掃描信號將第一資料電壓饋入第二節點,使得第一節點的電壓準位由第一資料電壓耦合至一第一畫素電壓。
本揭露亦提供一種顯示器,包括:一畫素驅動電路,包括:一液晶電容,耦接於一第一節點與一第三節點之間;一第一儲存電容,具有一第一端直接耦接於一第二節點與一第二端耦接至一共用電極;一第三儲存電容,具有一第一端直接耦接於一第四節點與一第二端耦接至一共用電極;一第一電壓控制單元,具有第一和第二輸出端分別耦接至第一、第二節點;以及一第二電壓控制單元,具有第一和第二輸出端分別耦接至第三、第四節點;其中於一第一週期時,第一和第二電壓控制單元根據一第一掃描信號將第一和第二資料電壓分別饋入第一和第三節點,並且於第一週期後之一第二週期時,第一和第二電壓控制單元根據一第二掃描信號將第一和第二資料電壓分別饋入第二和第四節點,使得第一和第三節點的電壓準位分別由第一和第二資料電壓增加至一第一畫素電壓和減少至一第二畫素電壓。
本揭露亦提供一種畫素驅動方法,適用於一顯示器之一畫素驅動電路,包括:於一第一週期時,根據一第一掃描信號將一第一資料電壓饋入用以耦接一液晶電容之一第一節點,其中一第一儲存電容直接連接於一第二節點與一共用電極之間,並且一第二儲存電容直接連接於第一節點
與第二節點之間;以及於第一週期後之一第二週期時,根據一第二掃描信號將第一資料電壓饋入第二節點,使得第一節點的電壓準位根據第一、第二儲存電容和液晶電容由第一資料電壓耦合至一第一畫素電壓。
本揭露亦提供一種顯示器,包括:一畫素驅動電路,包括:一液晶電容,耦接於一第一節點與一第二節點之間;一第一儲存電容,具有一第一端直接耦接於第一節點與一第二端耦接至一共用電極;一第二儲存電容,具有一第一端直接耦接於第二節點與一第二端耦接至共用電極;一第一電壓控制單元,具有第一和第二輸出端分別耦接至第一節點和一第三節點;以及一第二電壓控制單元,具有第一和第二輸出端分別耦接至第二節點和一第四節點;其中於一第一週期時,第一電壓控制單元根據一第一掃描信號將第一資料電壓饋入第一和第三節點,並且第二電壓控制單元根據第一掃描信號將第二資料電壓饋入第二和第四節點,並且於第一週期後之一第二週期時,第一和第二電壓控制單元根據一第二掃描信號分別將第一和第二資料電壓饋入第四和第三節點,使得第一節點的電壓準位由第一資料電壓增加至一第一畫素電壓,並且第二節點的電壓準位由第二資料電壓減少至一第二畫素電壓。
本揭露亦提供一種畫素驅動方法,適用於一顯示器之一畫素驅動電路,包括:於一第一週期時,根據一第一掃描信號將一第一資料電壓饋入用以耦接一液晶電容之一第一節點和用以耦接一第二電壓控制單元之一第三節點,並
且將一第二資料電壓饋入用以耦接液晶電容之一第二節點和用以耦接一第一電壓控制單元之一第四節點,其中一第一儲存電容直接連接於第一節點與一共用電極之間,並且一第二儲存電容直接連接於第二節點與共用電極之間;以及於第一週期後之一第二週期時,根據一第二掃描信號將第一資料電壓饋入第四節點,並且將第二資料電壓饋入第三節點,使得第一節點的電壓準位由第一資料電壓增加至一第一畫素電壓,並且第二節點的電壓準位由第二資料電壓減少至一第二畫素電壓。
為了讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,下文特舉一較佳實施例,並配合所附圖示,作詳細說明如下。
以下說明是執行本發明之最佳模式。習知技藝者應能知悉在不脫離本發明的精神和架構的前提下,當可作些許更動、替換和置換。本發明之範疇當視所附申請專利範圍而定。
第1圖係本揭露之顯示器100之一示意圖。如第1圖所示,顯示器100包括用以耦接資料信號線D1和掃描信號線S1和S2之一畫素驅動電路110。畫素驅動電路110包括一液晶電容CL、儲存電容C1和電壓控制單元120。詳細而言,液晶電容CL的第一端耦接第一節點N11,液晶電容CL的第二端可以耦接共用電極VCOM。儲存電容C1具有一第一端直接耦接於第二節點N12與一第二端耦接至
共用電極VCOM。第一電壓控制單元120具有第一、第二輸出端分別耦接至第一節點N11和第二節點N12。
於一第一週期P1時,第一電壓控制單元120根據一第一掃描信號將一第一資料電壓饋入第一節點N11。於第一週期後P1之一第二週期P2時,第一電壓控制單元120根據一第二掃描信號將第一資料電壓饋入第二節點N12,使得第一節點N11的電壓準位由第一資料電壓增加至一第一畫素電壓。
第2圖係本揭露之畫素驅動電路之一示意圖。如第2圖所示,顯示器200與顯示器100相同,電壓控制單元120包括開關元件T1、T2和儲存電容C2。詳細而言,開關元件T1具有一第一端耦接至第一節點N11、一第二端耦接至用以輸出第一資料電壓之第一資料信號線D1以及一控制端耦接至用以輸出第一掃描信號之第一掃描信號線S1。開關元件T2具有第一端耦接至第二節點N12、一第二端耦接至第一資料信號線D1以及一控制端耦接至用以輸出第二掃描信號之第二掃描信號線S2。儲存電容C2耦接至第一節點N11與第二節點N12之間。
於第一週期P1時,開關元件T1根據第一掃描信號為導通狀態,並且開關元件T2根據第二掃描信號為截止狀態,使得開關元件T1將第一資料電壓饋入第一節點N11。於第二週期P2時,開關元件T1根據第一掃描信號為截止狀態,並且開關元件T2根據第二掃描信號為導通狀態,使得開關元件T2分別將第一資料電壓饋入第二節點N12,以
便藉由儲存電容C2和第二節點N12的電壓變化量將第一節點N11的電壓準位改變(等效耦合)至第一畫素電壓。
舉例來說,假設第一資料電壓的電壓準位為VD1。於第一週期P1時,第一節點N11的電壓準位為VD1,第二節點N12的電壓準位為。於第二週期P2時,第二節點N12的電壓準位由轉變為VD1,使得第一節點N11的電壓準位被等效耦合(effective coupling)至,其中 。若第一資料電壓相對於共用電極VCOM為正電壓準位,於第二週期P2時,則第一節點N11的電壓準位大於第一資料電壓的電壓準位。若第一資料電壓相對於共用電極VCOM為負電壓準位,於第二週期P2時,則第一節點N11的電壓準位小於第一資料電壓的電壓準位。因此,液晶電容CL的兩端(即第一節點N11和第二節點N12)的電壓差增加。
第3圖係本揭露之顯示器之另一示意圖。如第3圖所示,顯示器300與顯示器100類似,差別在於畫素驅動電路310耦接掃描信號線S1和S2和資料信號線D1和D2,並且資料信號線D1所輸出之第一資料電壓和資料信號線D2所輸出之第二資料電壓的極性相異。畫素驅動電路310包括一液晶電容CL、儲存電容C1、C3和電壓控制單元320和330。在本揭露實施例中,液晶電容CL為藍相(blue phase)
液晶電容。詳細而言,液晶電容CL耦接於第一節點N11與第三節點N13之間。儲存電容C1具有第一端直接耦接於第二節點N12與第二端耦接至共用電極VCOM。儲存電容C3具有一第一端直接耦接於一第四節點N14與一第二端耦接至共用電極VCOM。第一電壓控制單元320與第一電壓控制單元120相同,具有第一和第二輸出端分別耦接至第一節點N11和第二節點N12。第二電壓控制單元330具有第一和第二輸出端分別耦接至第三節點N13和第四節點N14。
其中於第一週期P1時,電壓控制單元320、330根據第一掃描信號將第一和第二資料電壓分別饋入第一節點N11和第三節點N13,並且於第一週期P1後之第二週期P2時,電壓控制單元320、330根據第二掃描信號將第一和第二資料電壓饋入第二節點N12和第四節點N14,使得第一節點N11的電壓準位由上述第一資料電壓增加至第一畫素電壓,並且第三節點N13的電壓準位由上述第二資料電壓減少至第二畫素電壓。
第4圖係本揭露之畫素驅動電路之一示意圖。如第4圖所示,顯示器400與顯示器300相同,其中畫素驅動電路410包括液晶電容CL、儲存電容C1和C3和電壓控制單元420和430。液晶電容CL耦接於第一節點N11與第三節點N13之間。電壓控制單元420與電壓控制單元220相同,因此電壓控制單元420的功能不再贅述。
電壓控制單元430包括開關元件T3、T4和儲存電容
C4,本揭露之開關元件T1~T4可以用任何N型薄膜電晶體來實現。開關元件T3具有一第一端耦接至第三節點N13、一第二端耦接至用以輸出一第二資料電壓之一第二資料信號線D2以及一控制端耦接至上述第一掃描信號線S1。開關元件T4具有一第一端耦接至第四節點N14、一第二端耦接至第二資料信號線D2以及一控制端耦接至第二掃描信號線S2。儲存電容C4耦接至第三節點N13與第四節點N14之間。
詳細而言,其中於第一週期P1時,開關元件T1、T3根據第一掃描信號為導通狀態,並且開關元件T2、T4根據第二掃描信號為截止狀態,使得開關元件T1、T3分別將第一和第二資料電壓饋入第一節點N11和第三節點N13。於第二週期P2時,開關元件T1、T3根據第一掃描信號為截止狀態,並且開關元件T2、T4根據第二掃描信號為導通狀態,使得開關元件T2、T4分別將第一和第二資料電壓饋入第二節點N12和第四節點N14,以便藉由儲存電容C2、C4分別將第一節點N11和第三節點N13的電壓準位等效耦合至第一畫素電壓和第二畫素電壓。
舉例來說,假設第一資料電壓的電壓準位為VD1,第二資料電壓的電壓準位為VD2。如前所示,於第一週期P1時,第一節點N11的電壓準位為VD1,於第二週期P2時,第一節點N11的電壓準位被等效耦合(effective coupling)至,其中 。相似地,第三節點N13的電壓準位為VD2,於第二週期P2時,第三節點N13的電壓準位被等效耦合(effective coupling)至
,其中 。在本揭露實施例中,第一資料電壓相對於共用電極VCOM為正電壓準位,第二資料電壓相對於共用電極VCOM為負電壓準位。因此於第二週期P2時,則第一節點N11的電壓準位大於第一資料電壓的電壓準位,並且第三節點N13的電壓準位大於第二資料電壓的電壓準位。因此,液晶電容CL的兩端(即第一節點N11和第三節點N13)的電壓差增加。
第5圖係為本揭露之畫素驅動方法之一流程圖,適用於畫素驅動電路110、210、310和410。如第5圖所示,於第一週期P1時,進入步驟S51,根據第一掃描信號將第一資料電壓饋入用以耦接液晶電容CL之第一節點N11,其中儲存電容C1直接連接於第二節點N12與共用電極VCOM之間,並且儲存電容C2直接連接於第一節點N11與第二節點N12之間。
於第一週期P1後之第二週期P2時,進入步驟S52,根據第二掃描信號將第一資料電壓饋入第二節點N12,使得第一節點N11的電壓準位根據儲存電容C1、C2和液晶電容CL由第一資料電壓等效耦合至第一畫素電壓。
除此之外,畫素驅動方法實施在畫素驅動電路310和
410時,步驟S51更包括:根據第一掃描信號將第一資料電壓饋入用以耦接液晶電容CL之第三節點N13,其中儲存電容C3直接連接於第四節點N14與共用電極VCOM之間,並且儲存電容C4直接連接於第三節點N13與第四節點N14之間。
步驟S52更包括:根據第二掃描信號將第一資料電壓饋入第四節點N14,使得第三節點N13的電壓準位根據儲存電容C3、C4和液晶電容CL由第二資料電壓增加至第二畫素電壓。
第6圖係本揭露之顯示器之一示意圖。如第6圖所示,顯示器600包括用以耦接資料信號線D1、D2和掃描信號線S1和S2之一畫素驅動電路610。畫素驅動電路610包括液晶電容CL、儲存電容C1和C2、電壓控制單元620和630。液晶電容CL耦接於第一節點N21與第二節點N22之間。儲存電容C1具有一第一端直接耦接於第一節點N21與一第二端耦接至共用電極VCOM。儲存電容C2具有一第一端直接耦接於第二節點N22與一第二端耦接至共用電極VCOM。電壓控制單元620具有輸出端O1和O2分別耦接至第一節點N21和第三節點N23。電壓控制單元630具有輸出端O3和O4分別耦接至第二節點N22和第四節點N24。
於第一週期P1時,電壓控制單元620根據第一掃描信號將第一資料電壓饋入第一節點N21和第三節點N23,並且電壓控制單元630根據第一掃描信號將第二資料電壓饋
入第二節點N22和第四節點N24,並且於第一週期P1後之第二週期P2時,電壓控制單元620和630根據第二掃描信號分別將第一和第二資料電壓饋入第四節點N24和第三節點N23,使得第一節點N21的電壓準位由第一資料電壓變化至第一畫素電壓,並且第二節點N22的電壓準位由第二資料電壓變化至第二畫素電壓。
第7圖係本揭露之畫素驅動電路之一示意圖。如第7圖所示,顯示器700與顯示器600相同,其中畫素驅動電路710包括液晶電容CL、儲存電容C1和C2、電壓控制單元720和730。電壓控制單元720和730和電壓控制單元620和630相同。電壓控制單元720包括開關元件T1、T2和T3和儲存電容C3。開關元件T1具有一第一端耦接至第一節點N21、一第二端耦接至用以輸出第一資料電壓之第一資料信號線D1以及一控制端耦接至用以輸出第一掃描信號之第一掃描信號線S1。開關元件T2具有一第一端耦接至第三節點N23、一第二端耦接至第一節點N21以及一控制端耦接至第一掃描信號線S1。開關元件T3具有一第一端耦接至第四節點N24、一第二端耦接至第一資料信號線D1以及一控制端耦接至用以輸出第二掃描信號之第二掃描信號線S2。儲存電容C3耦接至第一節點N21與第四節點N24之間。
電壓控制單元730包括開關元件T4、T5和T6和儲存電容C4。開關元件T4具有一第一端耦接至第二節點N22、一第二端耦接至用以輸出第二資料電壓之第二資料信號線
D2以及一控制端耦接至第一掃描信號線S1。開關元件T5具有一第一端耦接至第四節點N24、一第二端耦接至第二節點N22以及一控制端耦接至第一掃描信號線S1。開關元件T6具有一第一端耦接至第三節點N23、一第二端耦接至第二資料信號線D2以及一控制端耦接至第二掃描信號線S2。儲存電容C4耦接至第三節點N23與第二節點N22之間。
詳細而言,於第一週期P1時,開關元件T1、T2、T4和T5根據第一掃描信號為導通狀態,並且開關元件T3和T6根據第二掃描信號為截止狀態,使得開關元件T1和T2將第一資料電壓饋入第一節點N21和第三節點N23,並且開關元件T4和T5將第二資料電壓饋入第二節點N22和第四節點N24。
於第二週期P2時,開關元件T1、T2、T4和T5根據第一掃描信號為截止狀態,並且開關元件T3和T6根據第二掃描信號為導通狀態,使得開關元件T3和T6分別將第一和第二資料電壓饋入第四節點N24和第三節點N23,以便藉由儲存電容C3和C4分別將第一節點N21和第二節點N22的電壓準位等效耦合至第一、第二畫素電壓。
舉例來說,假設第一資料電壓的電壓準位為VD1,第二資料電壓的電壓準位為VD2。於第一週期P1時,第一節點N21的電壓準位為VD1,第四節點N24的電壓準位為VD2。於第二週期P2時,第四節點N24的電壓準位由VD2轉變為VD1,使得第一節點N21的電壓準位被等效耦合
(effective coupling)至VD1+K3(VD1-VD2),其中。相似地,於第一週期P1時,第二節點N22的電壓準位為VD2,第三節點N23的電壓準位為VD1。於第二週期P2時,第三節點N23的電壓準位由VD1轉變為VD2,使得第二節點N22的電壓準位被等效耦合(effective coupling)至VD2+K4(VD2-VD1),其中。在本揭露實施例中,第一資料電壓相對於共用電極VCOM為正電壓準位,第二資料電壓相對於共用電極VCOM為負電壓準位。因此第一節點N21與第二節點N22的電壓差由VD1-VD2增加至(VD1-VD2)+(K3+K4)(VD1-VD2),使得液晶電容兩端壓差上升。
第8圖係為本揭露之畫素驅動方法之一流程圖,適用於畫素驅動電路610和710。
於第一週期P1時,進入步驟S81,根據第一掃描信號將第一資料電壓饋入用以耦接液晶電容CL之第一節點N21和用以耦接第二電壓控制單元730之第三節點N23,並且將第二資料電壓饋入用以耦接液晶電容CL之第二節點N22和用以耦接電壓控制單元720之第四節點N24,其中儲存電容C1直接連接於第一節點N21與共用電極VCOM之間,並且儲存電容C2直接連接於第二節點N22與共用電極VCOM之間。
於第一週期P1後之第二週期P2時,進入步驟S82,根據第二掃描信號將第一資料電壓饋入第四節點N24,並且將上述第二資料電壓饋入第三節點N23,使得第一節點N21的電壓準位由第一資料電壓增加至第一畫素電壓,並
且第二節點N22的電壓準位由第二資料電壓減少至第二畫素電壓,使得增加液晶電容CL的電壓差來縮短液晶分子的反應時間。
第9圖係為本發明之一顯示面板。如第9圖所示,顯示面板(亦稱顯示器)900包括一畫素陣列910、一掃描驅動器920、一資料驅動器930以及一參考信號產生器940。舉例而言,畫素陣列910包括複數個畫素,每個畫素包含畫素驅動電路110、210、310、410、610或710。
掃描驅動器920用以提供掃描信號(例如第一掃描信號和第二掃描信號)至畫素陣列910,使得掃描信號線被驅動或禁能,而資料驅動器930用以提供資料電壓至畫素陣列910中之畫素驅動電路110(或畫素驅動電路210、310、410、610或710)。參考信號產生器940用以提供參考信號至畫素陣列910之畫素驅動電路110(或畫素驅動電路210、310、410、610或710),且亦可整合至掃描驅動器920中。
此外,若畫素陣列910包括第2圖所示之畫素驅動電路210,則畫素陣列910的每一列包含兩個不同的掃描信號線,用以分別將第一掃描信號和第二掃描信號輸入至畫素驅動電路210。若畫素陣列910包括第4圖所示之畫素驅動電路410或第7圖所示之畫素驅動電路710,則畫素陣列910的每一列包含兩個掃描信號線S1和S2,並且每一行包含兩個資料信號線D1和D2。
第10圖所示係為本發明之一電子裝置。如第10圖所
示,電子裝置950係使用第9圖所示之顯示面板900。舉例而言,此電子裝置950係可為一個人數位助理(PDA)、筆記型電腦、平板電腦、行動電話、顯示器等等。
一般而言,電子裝置950係包括一外殼960、一顯示面板900以及一電源供應器970,雖然電子裝置950亦含有其它元件,但於此不多加累述。動作上,電源供應器970係用以供電至顯示面板900,使得顯示面板900可以顯示影像。
綜上所述,由於本揭露之畫素驅動電路110、210、310、410、610或710可增加液晶電容CL的電壓差,使得第一畫素電壓與第二畫素電壓的電壓差大於第一資料電壓與第二資料電壓的電壓差,來縮短液晶分子的反應時間。
以上敘述許多實施例的特徵,使所屬技術領域中具有通常知識者能夠清楚理解本說明書的形態。所屬技術領域中具有通常知識者能夠理解其可利用本發明揭示內容為基礎以設計或更動其他製程及結構而完成相同於上述實施例的目的及/或達到相同於上述實施例的優點。所屬技術領域中具有通常知識者亦能夠理解不脫離本發明之精神和範圍的等效構造可在不脫離本發明之精神和範圍內作任意之更動、替代與潤飾。
100、200、300、400、600、700‧‧‧顯示器
N11、N21‧‧‧第一節點
N12、N22‧‧‧第二節點
N13、N23‧‧‧第三節點
N14、N24‧‧‧第四節點
110、210、310、410、610、710‧‧‧畫素驅動電路
CL‧‧‧液晶電容
C1、C2、C3、C4‧‧‧儲存電容
T1、T2、T3、T4、T5、T6‧‧‧開關元件
D1‧‧‧第一資料信號線
D2‧‧‧第二資料信號線
S1‧‧‧第一掃描信號線
S2‧‧‧第二掃描信號線
VCOM‧‧‧共用電極
120、130、320、330、420、430、620、630、720、730‧‧‧電壓控制單元
900‧‧‧顯示面板
910‧‧‧畫素陣列
920‧‧‧掃描驅動器
930‧‧‧資料驅動器
940‧‧‧參考信號產生器
950‧‧‧電子裝置
960‧‧‧外殼
970‧‧‧電源供應器
O1、O2、O3、O4‧‧‧輸出端
第1圖係本揭露之顯示器100之一示意圖;第2圖係本揭露之畫素驅動電路之一示意圖;第3圖係本揭露之顯示器之另一示意圖;第4圖係本揭露之畫素驅動電路之一示意圖;第5圖係為本揭露之畫素驅動方法之一流程圖;第6圖係本揭露之顯示器之一示意圖;第7圖係本揭露之畫素驅動電路之一示意圖;第8圖係為本揭露之畫素驅動方法之一流程圖;第9圖係為本發明之一顯示面板;以及第10圖所示係為本發明之一電子裝置。
100‧‧‧顯示器
N11‧‧‧第一節點
N12‧‧‧第二節點
110‧‧‧畫素驅動電路
CL‧‧‧液晶電容
C1‧‧‧儲存電容
D1‧‧‧第一資料信號線
S1‧‧‧第一掃描信號線
S2‧‧‧第二掃描信號線
VCOM‧‧‧共用電極
120‧‧‧電壓控制單元
Claims (20)
- 一種顯示器,包括:一畫素驅動電路,包括:一液晶電容,耦接至一第一節點;一第一儲存電容,具有一第一端直接耦接於一第二節點與一第二端耦接至一共用電極;以及一第一電壓控制單元,具有第一、第二輸出端分別耦接至上述第一、第二節點;其中於一第一週期時,上述第一電壓控制單元根據一第一掃描信號將一第一資料電壓饋入上述第一節點,並且於上述第一週期後之一第二週期時,上述第一電壓控制單元根據一第二掃描信號將上述第一資料電壓饋入上述第二節點,使得上述第一節點的電壓準位由上述第一資料電壓耦合至一第一畫素電壓。
- 如申請專利範圍第1項所述之顯示器,其中上述第一電壓控制單元包括:一第一開關元件,具有一第一端耦接至上述第一節點、一第二端耦接至用以輸出上述第一資料電壓之一第一資料信號線以及一控制端耦接至用以輸出上述第一掃描信號之一第一掃描信號線;一第二開關元件,具有一第一端耦接至上述第二節點、一第二端耦接至上述第一資料信號線以及一控制端耦接至用以輸出上述第二掃描信號之一第二掃描信號線;以及一第二儲存電容,耦接至上述第一節點與上述第二節 點之間。
- 如申請專利範圍第2項所述之顯示器,其中上述液晶電容耦接於上述第一節點與上述共用電極之間。
- 如申請專利範圍第1項所述之顯示器,其中更包括:該液晶電容,耦接於一第一節點與一第三節點之間;一第三儲存電容,具有一第一端直接耦接於一第四節點與一第二端耦接至一共用電極;以及一第二電壓控制單元,具有第一和第二輸出端分別耦接至上述第三、第四節點;其中於一第一週期時,上述第一和第二電壓控制單元根據一第一掃描信號將第一和第二資料電壓分別饋入上述第一和第三節點,並且於上述第一週期後之一第二週期時,上述第一和第二電壓控制單元根據一第二掃描信號將上述第一和第二資料電壓分別饋入上述第二和第四節點,使得上述第一節點的電壓準位由上述第一資料電壓耦合至一第一畫素電壓,並且上述第三節點的電壓準位由上述第二資料電壓耦合至一第二畫素電壓。
- 如申請專利範圍第4項所述之顯示器,其中上述第一電壓控制單元包括:一第一開關元件,具有一第一端耦接至上述第一節點、一第二端耦接至用以輸出上述第一資料電壓之一第一資料信號線以及一控制端耦接至用以輸出上述第一掃描信號之一第一掃描信號線;一第二開關元件,具有一第一端耦接至上述第二節 點、一第二端耦接至上述第一資料信號線以及一控制端耦接至用以輸出上述第二掃描信號之一第二掃描信號線;以及一第二儲存電容,耦接至上述第一節點與上述第二節點之間。
- 如申請專利範圍第5項所述之顯示器,其中上述第二電壓控制單元包括:一第三開關元件,具有一第一端耦接至上述第三節點、一第二端耦接至用以輸出上述第二資料電壓之一第二資料信號線以及一控制端耦接至上述第一掃描信號線;一第四開關元件,具有一第一端耦接至上述第四節點、一第二端耦接至上述第二資料信號線以及一控制端耦接至上述第二掃描信號線;以及一第四儲存電容,耦接至上述第三節點與上述第四節點之間。
- 如申請專利範圍第6項所述之顯示器,其中於上述第一週期時,上述第一和第三開關元件根據上述第一掃描信號為導通狀態,並且上述第二和第四開關元件根據上述第二掃描信號為截止狀態,使得上述第一和第三開關元件分別將上述第一和第二資料電壓饋入上述第一和第三節點。
- 如申請專利範圍第6項所述之顯示器,其中於上述第二週期時,上述第一和第三開關元件根據上述第一掃描信號為截止狀態,並且上述第二和第四開關元件根據上述 第二掃描信號為導通狀態,使得上述第二和第四開關元件分別將上述第一和第二資料電壓饋入上述第二和第四節點,以便藉由上述第二和第四儲存電容分別將上述第一和第三節點的電壓準位耦合至上述第一畫素電壓和上述第二畫素電壓。
- 如申請專利範圍第4項所述之顯示器,其中上述液晶電容為藍相液晶電容,並且上述第一資料電壓和上述第二資料電壓的極性相異。
- 一種畫素驅動方法,適用於一顯示器之一畫素驅動電路,包括:於一第一週期時,根據一第一掃描信號將一第一資料電壓饋入用以耦接一液晶電容之一第一節點,其中一第一儲存電容直接連接於一第二節點與一共用電極之間,並且一第二儲存電容直接連接於上述第一節點與上述第二節點之間;以及於上述第一週期後之一第二週期時,根據一第二掃描信號將上述第一資料電壓饋入上述第二節點,使得上述第一節點的電壓準位根據上述第一、第二儲存電容和上述液晶電容由上述第一資料電壓耦合至一第一畫素電壓。
- 如申請專利範圍第10項所述之畫素驅動方法,更包括:於上述第一週期時,根據上述第一掃描信號將一第二資料電壓饋入用以耦接上述液晶電容之一第三節點,其中一第三儲存電容直接連接於一第四節點與一共用電極之 間,並且一第四儲存電容直接連接於上述第三節點與上述第四節點之間;以及於上述第二週期時,根據上述第二掃描信號將上述第二資料電壓饋入上述第四節點,使得上述第三節點的電壓準位根據上述第三、第四儲存電容和上述液晶電容由上述第二資料電壓耦合至一第二畫素電壓。
- 如申請專利範圍第10項所述之畫素驅動方法,其中上述液晶電容為藍相液晶電容,並且上述第一資料電壓和上述第二資料電壓的極性相異。
- 一種顯示器,包括:一畫素驅動電路,包括:一液晶電容,耦接於一第一節點與一第二節點之間;一第一儲存電容,具有一第一端直接耦接於上述第一節點與一第二端耦接至一共用電極;一第二儲存電容,具有一第一端直接耦接於上述第二節點與一第二端耦接至上述共用電極;一第一電壓控制單元,具有第一和第二輸出端分別耦接至上述第一節點和一第三節點;以及一第二電壓控制單元,具有第一和第二輸出端分別耦接至上述第二節點和一第四節點;其中於一第一週期時,上述第一電壓控制單元根據一第一掃描信號將第一資料電壓饋入上述第一和第三節點,並且上述第二電壓控制單元根據上述第一掃描信號將第二資料電壓饋入上述第二和第四節點,並且於上述第一週期 後之一第二週期時,上述第一和第二電壓控制單元根據一第二掃描信號分別將上述第一和第二資料電壓饋入上述第四和第三節點,使得上述第一節點的電壓準位由上述第一資料電壓增加至一第一畫素電壓,並且上述第二節點的電壓準位由上述第二資料電壓減少至一第二畫素電壓。
- 如申請專利範圍第13項所述之顯示器,其中上述第一電壓控制單元包括:一第一開關元件,具有一第一端耦接至上述第一節點、一第二端耦接至用以輸出上述第一資料電壓之一第一資料信號線以及一控制端耦接至用以輸出上述第一掃描信號之一第一掃描信號線;一第二開關元件,具有一第一端耦接至上述第三節點、一第二端耦接至上述第一節點以及一控制端耦接至上述第一掃描信號線;一第三開關元件,具有一第一端耦接至上述第四節點、一第二端耦接至上述第一資料信號線以及一控制端耦接至輸出上述第二掃描信號之一第二掃描信號線;以及一第三儲存電容,耦接至上述第一節點與上述第四節點之間。
- 如申請專利範圍第13項所述之顯示器,其中上述第二電壓控制單元包括:一第四開關元件,具有一第一端耦接至上述第二節點、一第二端耦接至用以輸出上述第二資料電壓之一第二資料信號線以及一控制端耦接至上述第一掃描信號線; 一第五開關元件,具有一第一端耦接至上述第四節點、一第二端耦接至上述第二節點以及一控制端耦接至上述第一掃描信號線;一第六開關元件,具有一第一端耦接至上述第三節點、一第二端耦接至上述第二資料信號線以及一控制端耦接至上述第二掃描信號線;以及一第四儲存電容,耦接至上述第三節點與上述第二節點之間。
- 如申請專利範圍第15項所述之顯示器,其中於上述第一週期時,上述第一、第二、第四和第五開關元件根據上述第一掃描信號為導通狀態,並且上述第三和第六開關元件根據上述第二掃描信號為截止狀態,使得上述第一和第二開關元件將上述第一資料電壓饋入上述第一和第三節點,並且上述第四和第五開關元件將上述第二資料電壓饋入上述第二和第四節點。
- 如申請專利範圍第15項所述之顯示器,其中於上述第二週期時,上述第一、第二、第四和第五開關元件根據上述第一掃描信號為截止狀態,並且上述第三和第六開關元件根據上述第二掃描信號為導通狀態,使得上述第三和第六開關元件分別將上述第一和第二資料電壓饋入上述第四和第三節點,以便藉由上述第三和第四儲存電容分別將上述第一和第二節點的電壓準位耦合至上述第一、第二畫素電壓。
- 如申請專利範圍第13項所述之顯示器,其中上述 液晶電容為藍相液晶電容,並且上述第一資料電壓和上述第二資料電壓的極性相異。
- 一種畫素驅動方法,適用於一顯示器之一畫素驅動電路,包括:於一第一週期時,根據一第一掃描信號將一第一資料電壓饋入用以耦接一液晶電容之一第一節點和用以耦接一第二電壓控制單元之一第三節點,並且將一第二資料電壓饋入用以耦接上述液晶電容之一第二節點和用以耦接一第一電壓控制單元之一第四節點,其中一第一儲存電容直接連接於上述第一節點與一共用電極之間,並且一第二儲存電容直接連接於上述第二節點與上述共用電極之間;以及於上述第一週期後之一第二週期時,根據一第二掃描信號將上述第一資料電壓饋入上述第四節點,並且將上述第二資料電壓饋入上述第三節點,使得上述第一節點的電壓準位由上述第一資料電壓增加至一第一畫素電壓,並且上述第二節點的電壓準位由上述第二資料電壓減少至一第二畫素電壓。
- 如申請專利範圍第19項所述之畫素驅動方法,其中上述液晶電容為藍相液晶電容,並且上述第一資料電壓和上述第二資料電壓的極性相異。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101117314A TWI459349B (zh) | 2012-05-16 | 2012-05-16 | 顯示器與畫素驅動方法 |
US13/794,695 US9257087B2 (en) | 2012-05-16 | 2013-03-11 | Display devices and pixel driving methods therefor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW101117314A TWI459349B (zh) | 2012-05-16 | 2012-05-16 | 顯示器與畫素驅動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201349200A true TW201349200A (zh) | 2013-12-01 |
TWI459349B TWI459349B (zh) | 2014-11-01 |
Family
ID=49580942
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101117314A TWI459349B (zh) | 2012-05-16 | 2012-05-16 | 顯示器與畫素驅動方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9257087B2 (zh) |
TW (1) | TWI459349B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI475552B (zh) * | 2012-11-23 | 2015-03-01 | Au Optronics Corp | 畫素驅動電路 |
TWI514364B (zh) * | 2014-03-28 | 2015-12-21 | Au Optronics Corp | 液晶顯示面板之液晶畫素電路及其驅動方法 |
CN105304040A (zh) * | 2015-08-20 | 2016-02-03 | 友达光电股份有限公司 | 像素电路 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10990219B2 (en) * | 2018-12-05 | 2021-04-27 | Novatek Microelectronics Corp. | Integrated circuit and touch display apparatus to shorten a settle time of a common electrode of a touch display panel |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101254227B1 (ko) * | 2006-08-29 | 2013-04-19 | 삼성디스플레이 주식회사 | 표시패널 |
TWI366176B (en) | 2007-07-19 | 2012-06-11 | Ind Tech Res Inst | Charge pump pixel driving circuit |
TWI373678B (en) * | 2008-04-25 | 2012-10-01 | Chimei Innolux Corp | A driving method of liquid crystal display device |
JP4909323B2 (ja) * | 2008-07-25 | 2012-04-04 | 住友化学株式会社 | アクティブマトリクス基板、ディスプレイパネル、表示装置およびアクティブマトリクス基板の製造方法 |
CN101598879B (zh) * | 2009-07-10 | 2011-11-09 | 昆山龙腾光电有限公司 | 液晶显示面板及液晶显示器 |
CN101702065B (zh) * | 2009-09-01 | 2011-07-13 | 深超光电(深圳)有限公司 | 像素阵列 |
CN102023437A (zh) * | 2009-09-14 | 2011-04-20 | 深圳华映显示科技有限公司 | 一种像素阵列 |
US8786531B2 (en) * | 2010-03-19 | 2014-07-22 | Sharp Kabushiki Kaisha | Pixel circuit and display device |
-
2012
- 2012-05-16 TW TW101117314A patent/TWI459349B/zh active
-
2013
- 2013-03-11 US US13/794,695 patent/US9257087B2/en active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI475552B (zh) * | 2012-11-23 | 2015-03-01 | Au Optronics Corp | 畫素驅動電路 |
TWI514364B (zh) * | 2014-03-28 | 2015-12-21 | Au Optronics Corp | 液晶顯示面板之液晶畫素電路及其驅動方法 |
CN105304040A (zh) * | 2015-08-20 | 2016-02-03 | 友达光电股份有限公司 | 像素电路 |
TWI570684B (zh) * | 2015-08-20 | 2017-02-11 | 友達光電股份有限公司 | 畫素電路 |
CN105304040B (zh) * | 2015-08-20 | 2017-09-29 | 友达光电股份有限公司 | 像素电路 |
Also Published As
Publication number | Publication date |
---|---|
US9257087B2 (en) | 2016-02-09 |
TWI459349B (zh) | 2014-11-01 |
US20130307836A1 (en) | 2013-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI422156B (zh) | 具低功率損耗之移位暫存器 | |
JP6340484B2 (ja) | 走査駆動回路 | |
US9830874B2 (en) | Electronic device having smaller number of drive chips | |
CN103971628B (zh) | 移位寄存器单元、栅极驱动电路和显示装置 | |
CN105513531B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
EP3200182A1 (en) | Shift register unit, shift register, gate drive circuit and display device | |
CN101950520A (zh) | 电平移位器、时钟输出信号的产生方法及其平面显示装置 | |
TWI459349B (zh) | 顯示器與畫素驅動方法 | |
CN106683624B (zh) | Goa电路及液晶显示装置 | |
JP2006251772A (ja) | 液晶ディスプレイの駆動回路 | |
CN105575328A (zh) | 移位寄存器单元、栅极驱动电路和显示装置 | |
US9559696B2 (en) | Gate driver and related circuit buffer | |
CN105185285A (zh) | 像素电路 | |
TWI534791B (zh) | 液晶顯示裝置之時脈產生電路及其操作方法 | |
TWI427610B (zh) | 可降低功率消耗之液晶顯示器及相關驅動方法 | |
TWI469116B (zh) | 負載驅動裝置及其驅動方法 | |
US9311878B2 (en) | Display panel and scanning circuit | |
CN101950545A (zh) | 可降低功率消耗的液晶显示器及相关驱动方法 | |
CN103700351B (zh) | 负载驱动装置及其驱动方法 | |
CN104347024B (zh) | 扫描电路和显示装置 | |
KR102080483B1 (ko) | 인셀 터치 액정표시장치 | |
TWI385627B (zh) | 液晶顯示裝置及電源電路 | |
WO2014121474A1 (zh) | 液晶显示器及其补偿电路、薄膜晶体管的电压的关闭方法 | |
TWI494911B (zh) | 液晶顯示裝置及其驅動方法 | |
CN103424903B (zh) | 显示器与像素驱动方法 |