[go: up one dir, main page]

TW201328411A - 用於驅動發光二極體的信號同步的系統及方法 - Google Patents

用於驅動發光二極體的信號同步的系統及方法 Download PDF

Info

Publication number
TW201328411A
TW201328411A TW101105124A TW101105124A TW201328411A TW 201328411 A TW201328411 A TW 201328411A TW 101105124 A TW101105124 A TW 101105124A TW 101105124 A TW101105124 A TW 101105124A TW 201328411 A TW201328411 A TW 201328411A
Authority
TW
Taiwan
Prior art keywords
signal
clock
selection
input
mode
Prior art date
Application number
TW101105124A
Other languages
English (en)
Other versions
TWI449459B (zh
Inventor
蘇永生
朱力強
羅強
方烈義
Original Assignee
昂寶電子(上海)有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 昂寶電子(上海)有限公司 filed Critical 昂寶電子(上海)有限公司
Publication of TW201328411A publication Critical patent/TW201328411A/zh
Application granted granted Critical
Publication of TWI449459B publication Critical patent/TWI449459B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/37Converter circuits
    • H05B45/3725Switched mode power supply [SMPS]
    • H05B45/38Switched mode power supply [SMPS] using boost topology
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Manipulation Of Pulses (AREA)
  • Led Devices (AREA)

Abstract

本發明係關於一種用於驅動發光二極體的信號同步的系統及方法。該系統包括第一選擇元件、第一信號產生器、第二信號產生器以及第一閘極驅動元件。第一選擇元件被配置以接收第一模式信號並且至少基於與第一模式信號相關聯的資訊產生第一選擇信號。第一信號產生器被配置以如果第一選擇信號滿足一個或複數個第一條件,則接收第一輸入信號並且至少基於與第一輸入信號相關聯的資訊至少產生第一時鐘信號。此外,第一閘極驅動元件被配置以如果第一選擇信號滿足一個或多個第一條件,則至少接收第一時鐘信號並且向第一開關輸出第一驅動信號。

Description

用於驅動發光二極體的信號同步的系統及方法
本發明涉及積體電路。更具體地,本發明提出一種用於信號同步的系統及方法。僅僅作為示例,本發明係應用於發光二極體(LED)驅動器。
在LED背光應用中,例如在具有液晶顯示(LCD)的TV中,複數個LED驅動器常被用來驅動複數個LED串。然而,LED驅動器通常彼此具有不同的開關頻率,這可能導致音頻雜訊和/或螢幕閃爍。因此,通常需要LED驅動器的同步以減少音頻雜訊和/或螢幕閃爍。
具有較低開關頻率的LED驅動器通常被與具有較高開關頻率的LED驅動器同步。但是這種方案通常會遭受到與未定義的斜坡範圍有關的問題。例如,通常需要斜坡補償來使控制環路在連續電流模式中穩定。如果複數個LED驅動器以相同開關頻率操作,則不同LED驅動器中的斜坡補償的大小應當相同,以便提供相同開關占空比並且獲得系統穩定性和LED電流精度。但是,斜坡補償的準確度通常取決於半導體工藝變化和元件失配。因此,斜坡補償可能對於不同積體電路(IC)晶片而顯著不同。即使元件微調可被用來減少半導體工藝變化和元件失配的影響,這種微調通常也僅適用於固定頻率操作並且成本增加。
因此,改進同步LED驅動器的技術變得非常重要。
本發明涉及積體電路。更具體地,本發明提出一種用於信號同步的系統及方法。僅僅作為示例,本發明已應用於發光二極體(LED)驅動器。
根據一實施例,一種用於信號同步的系統包括:第一選擇元件、第一信號產生器、第二信號產生器以及第一閘極驅動元件。第一選擇元件被配置以接收第一模式信號並且至少基於與第一模式信號相關聯的資訊產生第一選擇信號,第一選擇信號指示第一操作模式。第一信號產生器被配置以如果第一選擇信號滿足一個或複數個第一條件,則接收第一輸入信號並且至少基於與第一輸入信號相關聯的資訊至少產生第一時鐘信號,第一輸入信號包括第一輸入上升沿並且與第一輸入頻率相關聯,第一時鐘信號包括第一時鐘上升沿並且與第一時鐘頻率相關聯。第二信號產生器被配置以如果第一選擇信號滿足一個或複數個第二條件,則至少產生第二時鐘信號,第二時鐘信號包括第二時鐘上升沿並且與第二時鐘頻率相關聯。第一閘極驅動元件被配置以如果第一選擇信號滿足一個或複數個第一條件,則至少接收第一時鐘信號並且至少基於與第一時鐘信號相關聯的資訊向第一開關輸出第一驅動信號。此外,第一閘極驅動元件被配置以如果第一選擇信號滿足一個或複數個第二條件,則至少接收第二時鐘信號並且至少基於與第二時鐘信號相關聯的資訊向第一開關輸出第二驅動信號。另外,第一輸入頻率和第一時鐘頻率相同。第一輸入上升沿和第一時鐘上升沿兩者都對應於第一時間。此外,一個或複數個第二條件與一個或複數個第一條件不同。
根據另一實施例,一種用於信號同步的方法包括:接收模式信號;處理與模式信號相關聯的資訊;以及至少基於與模式信號相關聯的資訊產生選擇信號,選擇信號指示操作模式。另外,該方法包括:如果選擇信號滿足一個或複數個第一條件,則接收輸入信號;處理與輸入信號相關聯的資訊;並且至少基於與輸入信號相關聯的資訊至少產生第一時鐘信號,輸入信號包括第一輸入上升沿並且與第一輸入頻率相關聯,第一時鐘信號包括第一時鐘上升沿並且與第一時鐘頻率相關聯。該方法還包括:至少接收第一時鐘信號;處理與第一時鐘信號相關聯的資訊;以及至少基於與第一時鐘信號相關聯的資訊向第一開關輸出第一驅動信號。此外,該方法包括:如果選擇信號滿足一個或複數個第二條件,則至少產生第二時鐘信號,第二時鐘信號包括第二時鐘上升沿並且與第二時鐘頻率相關聯;至少接收第二時鐘信號;處理與第二時鐘信號相關聯的資訊;以及至少基於與第二時鐘信號相關聯的資訊向第一開關輸出第二驅動信號。此外,第一輸入頻率和第一時鐘頻率相同,並且第一輸入上升沿和第一時鐘上升沿兩者都對應於第一時間。一個或複數個第二條件與一個或複數個第一條件不同。
與傳統技術相比,通過本發明獲得了許多益處。例如,本發明的一些實施例將複數個LED驅動器同步到由主LED驅動器或其他外部源產生的時鐘信號。在另一示例中,每個LED驅動器適應性地產生固定占空比斜坡補償信號。本發明的某些實施例使得LED驅動器以任何開關頻率工作。作為示例,無需用於同步LED驅動器的元件微調。
取決於實施例,可以獲得一個或多個益處。參考下面的詳細描述和附圖可以全面地理解本發明的這些益處以及各個另外的目的、特徵和優點。
本發明涉及積體電路。更具體地,本發明提出一種用於信號同步的系統及方法。僅僅作為示例,本發明已應用於發光二極體(LED)驅動器。但是將認識到,本發明具有更廣泛的應用範圍。
第1a圖為根據本發明一實施例,用於基於由主LED驅動器產生的時鐘信號來同步複數個LED驅動器的系統的示意圖。該示圖僅僅是示例,其不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。
系統100包括複數個LED驅動器102,1041,...,104n以及LED串144,1461,...,146n。n是正整數。LED驅動器102包括端子106(例如,MS),108(例如,SYNC),110(例如,GATE),112(例如,CS),114(例如,Fault),116(例如,FB),118(例如,GND)和120(例如,VCC)。類似地,LED驅動器1041,...,104n驅動器分別包括端子1221,...,122n(例如,MS),1241,...,124n(例如,SYNC),1261,...,126n(例如,GATE),1281,...,128n(例如,CS),1301,...,130n(例如,Fault),1321,...,132n(例如,FB),1341,...,134n(例如,GND)和1361,...,136n(例如,VCC)。例如,開關140,1411,...,141n是電晶體。在另一示例中,開關148,1491,...,149n是電晶體。
根據一實施例,電阻器154被耦接在端子106(例如,MS)與晶片接地119之間,因此LED驅動器102被配置作為主LED驅動器操作。例如,LED驅動器102中的內部時鐘信號產生器至少產生占空比為K%的時鐘信號156。在又一示例中,信號156通過端子108(例如,SYNC)被輸出。在又一示例中,信號156的頻率取決於電阻器154的電阻。
根據另一實施例,端子1221,...,122n是浮動的,並且LED驅動器1041,...,104n各自被配置作為從LED驅動器操作。例如,LED驅動器1041,...,104n的內部從振盪器分別被啟動。在另一示例中,LED驅動器1041,...,104n分別在端子1241,...,124n(例如,SYNC)處接收時鐘信號156。在又一示例中,作為響應,LED驅動器1041,...,104n產生與信號156具有相同頻率的、分別用於驅動開關1411,...,141n的時鐘信號。在又一示例中,所產生的時鐘信號被同步(例如,在時序方面)到所接收的信號156。
第1b圖為根據本發明另一實施例,用於基於外部時鐘信號來同步複數個LED驅動器的系統的示意圖。該圖示僅僅是示例,其不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。
系統200包括複數個LED驅動器2021,...,202n以及LED串2041,...,204n。n是正整數。LED驅動器2021,...,202n分別包括端子2221,...,222n(例如,MS),2241,...,224n(例如,SYNC),2261,...,226n(例如,GATE),2281,...,228n(例如,CS),2301,...,230n(例如,Fault),2321,...,232n(例如,FB),2341,...,234n(例如,GND)和2361,...,236n(例如,VCC)。例如,開關2411,...,241n是電晶體。在又一示例中,開關2491,...,249n是電晶體。
根據一實施例,端子2221,...,222n是浮動的,並且LED驅動器2021,...,202n各自被配置作為從LED驅動器操作。例如,LED驅動器2021,...,202n的內部從振盪器被啟動。在另一示例中,LED驅動器2021,...,202n分別在端子2241,...,224n(例如,SYNC)處接收外部時鐘信號256(例如,Clock)。在又一示例中,作為響應,LED驅動器2021,...,202n產生與外部時鐘信號256(例如,Clock)具有相同頻率的、分別用於驅動開關2411,...,241n的時鐘信號。在又一示例中,所產生的時鐘信號被與外部時鐘信號256同步(例如,在時序方面)。
第2圖為根據本發明一實施例,作為系統100或系統200一部分的LED驅動器的元件的示意圖。該圖示僅僅是示例,其不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。
LED驅動器300包括三個端子302、304和306、選擇元件308、主振盪器310、從振盪器312、閘極驅動元件314以及多工器316。例如,LED驅動器102,1041,...,104n的每個與LED驅動器300相同。在另一示例中,LED驅動器2021,...,或202n的每個與LED驅動器300相同。
根據一實施例,如果電阻器被耦接在端子302(例如,MS)與LED驅動器300的晶片接地之間(第2圖未顯示),則LED驅動器300被配置作為主LED驅動器。例如,選擇元件308從端子302(例如,MS)接收信號318並且產生選擇信號320(例如,Config_out)。在另一示例中,選擇信號320為邏輯高位準,其指示LED驅動器300處於主模式中。在又一示例中,響應於選擇信號320,主振盪器310被啟動並且從振盪器312進入斷電模式。在又一示例中,主振盪器310將時鐘信號322和斜坡信號324輸出給閘極驅動元件314以用於驅動LED串。在又一示例中,斜坡信號324在與時鐘信號322的上升沿相對應的時間處傾斜上升。在又一示例中,斜坡信號324的大小在與時鐘信號322的下降沿相對應的時間處降為低值(例如,0)。
根據另一實施例,響應於指示LED驅動器300被配置作為主LED驅動器的選擇信號320,多工器316接收時鐘信號322並且經由端子304(例如,SYNC)向被配置作為從LED驅動器的其他LED驅動器輸出信號326。例如,信號326可以同步其他從LED驅動器的外部時鐘信號。在另一示例中,時鐘信號322具有與信號326相同的頻率。在又一示例中,時鐘信號322的上升沿與信號326的上升沿同時出現。在又一示例中,時鐘信號322的占空比不同於信號326的占空比。在又一示例中,時鐘信號322的占空比與信號326的占空比相同。在又一示例中,斜坡信號324具有與被同步到LED驅動器300之從LED驅動器所產生的斜坡信號相同的幅度。在又一示例中,斜坡信號324與被同步到LED驅動器300之從LED驅動器所產生的斜坡信號同時傾斜上升。在又一示例中,斜坡信號324的大小與被同步到LED驅動器300之從LED驅動器所產生的斜坡信號同時降為低值(例如,0)。
根據某些實施例,如果端子302(例如,MS)浮動(例如,未被耦接到電阻器),則LED驅動器300被配置作為從LED驅動器。例如,由選擇元件308產生的選擇信號320為邏輯低位準,其指示LED驅動器300處於從模式。在另一示例中,響應於選擇信號320,從振盪器312被啟動並且主振盪器310進入斷電模式。在又一示例中,多工器316接收外部時鐘信號332並且將信號334(例如,CLKI)輸出給從振盪器312。在又一示例中,響應於信號334,從振盪器312將時鐘信號330和斜坡信號328輸出給閘極驅動元件314以用於驅動LED串。在又一示例中,斜坡信號328在與時鐘信號330的上升沿相對應的時間處傾斜上升。在又一示例中,斜坡信號328的大小在與時鐘信號330的下降沿相對應的時間處降為低值(例如,0)。在又一示例中,信號334與外部時鐘信號332相同。在又一示例中,時鐘信號330具有與外部時鐘信號332相同的頻率。在又一示例中,時鐘信號330的上升沿與外部時鐘信號332的上升沿同時出現。在又一示例中,時鐘信號330的占空比與外部時鐘信號332的不同。在又一示例中,時鐘信號330的占空比與外部時鐘信號332的相同。在又一示例中,斜坡信號328具有與由其他從LED驅動器產生的斜坡信號相同的幅度,這些其他從LED驅動器基於外部時鐘信號332被同步或者被同步到提供該外部時鐘信號332的主LED驅動器。在又一示例中,斜坡信號328與由其他從LED驅動器產生的斜坡信號同時傾斜上升,這些其他從LED驅動器基於外部時鐘信號332被同步或者被同步到提供該外部時鐘信號332的主LED驅動器。在又一示例中,斜坡信號328的大小與由其他從LED驅動器產生的斜坡信號同時降為低值(例如,0),這些其他從LED驅動器基於外部時鐘信號332被同步或者被同步到提供該外部時鐘信號332的主LED驅動器。
第3圖為根據本發明一實施例,作為LED驅動器300一部分的選擇元件308的某些元件的示意圖。該圖示僅僅是示例,不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。
選擇元件308包括緩衝器放大器336、比較器338、三個電晶體340、342和344、電阻器346和電容器348。例如,電晶體340和342是P溝道場效應電晶體(FET)。在另一示例中,電晶體344是N溝道FET。
根據一實施例,如果LED驅動器300被加電,則選擇信號320被初始化為邏輯低位準。例如,如果電阻器(例如,如第1a圖所示的電阻器154)被耦接在端子302(例如,MS)與LED驅動器300的晶片接地之間,則緩衝器放大器336在反相端子處接收信號318並且在非反相端子處接收參考信號350。在另一示例中,緩衝器放大器336輸出信號351以導通電晶體344。在又一示例中,電流352流經電晶體344和340。在又一示例中,電流352由電晶體342以預定比率α鏡像反映以產生電流354。在又一示例中,電流354對電容器348充電以使電容器348的端子處的電壓356(例如,VC)傾斜上升。在又一示例中,比較器338在非反相端子處接收電壓356並且在反相端子處接收閾值電壓358。在又一示例中,如果電壓356的大小超過閾值電壓358,則比較器338將選擇信號320從邏輯低位準變為邏輯高位準以指示LED驅動器300被配置作為主LED驅動器。
根據另一實施例,如果端子302(例如,MS)浮動,則沒有電流或很少電流流經電晶體340和344。例如,沒有電流流經電晶體342以對電容器348充電。在另一示例中,如果電壓356(例如,VC)的大小低於閾值電壓358,則比較器338以邏輯低位準輸出選擇信號320,其指示LED驅動器300被配置作為從LED驅動器。
從LED驅動器常常需要提供與主LED驅動器相同占空比的斜坡補償。但是如第3圖所示,從LED驅動器通常從主LED驅動器或其他外部源接收外部時鐘信號332。外部時鐘信號332的頻率通常不是固定的。斜坡信號328通常需要跟蹤外部時鐘信號332的頻率。
第4a圖為根據本發明一實施例,作為LED驅動器300一部分之從振盪器312的某些元件的示意圖。該圖示僅僅是示例,不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。從振盪器312包括自適應電流產生器434、比較器402、D觸發器404、電容器406和開關408。例如,開關408(例如,SW1)是電晶體。
根據一實施例,如果開關408斷開(例如,截止),則由自適應電流產生器434產生的自適應電流410(例如,I)對電容器406(例如,C1)充電以使電容器406的一個端子處的電壓信號418(例如,Slope)傾斜上升。例如,比較器402在反相端子處接收信號418並且在非反相端子處接收參考電壓412,並且向D觸發器404的端子422(例如,R)輸出比較信號414。在另一示例中,如果信號418的大小超過參考電壓412,則比較信號414以邏輯低位準被輸出。在又一示例中,D觸發器404響應於比較信號414被重定。在又一示例中,D觸發器404在端子426(例如,QN)處輸出選擇信號416(例如,SEL),並且作為響應,開關408閉合(例如,導通)。在又一示例中,電容器406通過閉合的開關408放電,並且電壓信號418的大小下降為低值(例如,0)。在又一示例中,如果電壓信號418的大小減小到低於參考電壓412的大小,則比較器402以邏輯高位準輸出比較信號414。在又一示例中,D觸發器404響應於比較信號414被置位元。
根據另一實施例,D觸發器404在端子423(例如,D)處接收電壓信號432(例如,AVDD)。例如,如果輸入信號420(例如,SYNC)的上升沿到達D觸發器404的端子424,則D觸發器404在端子428(例如,Q)處輸出時鐘信號430(例如,CLK),該時鐘信號430(例如,CLK)跟蹤電壓信號432(例如,AVFD)。在另一示例中,時鐘信號430為邏輯高位準,並且選擇信號416為邏輯低位準。在又一示例中,作為響應,開關408斷開(例如,截止),並且自適應電流410再次對電容器406充電。在又一示例中,時鐘信號430(例如,CLK)具有與輸入信號420(例如,SYNC)相同的頻率。在又一示例中,時鐘信號430(例如,CLK)的占空比與輸入信號420(例如,SYNC)的占空比相同或不同。在又一示例中,輸入信號420(例如,SYNC)表示來自主LED驅動器或其他外部源的外部時鐘信號。根據又一實施例,自適應電流410可以基於下式來確定。
其中,Iself表示自適應電流410,C1表示電容器406的電容,並且VR1表示參考電壓412。另外,fSYNC表示輸入信號420的頻率,並且100/K表示比率。如式1所示,自適應電流410在大小上與輸入信號420成比例。
第4b圖為根據本發明一實施例,如第4a圖所示之從振盪器312的簡化時序圖。該圖示僅僅是示例,其不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。波形440表示作為時間的函數的輸入信號420,波形442表示作為時間的函數的時鐘信號430,並且波形444表示作為時間的函數的電壓信號418。
在第4b圖顯示四個時間段TA,TB,TC和TD。時間段TA開始於時間t0並且結束於時間t1,時間段TB開始於時間t1並且結束於時間t2,時間段TC開始於時間t2並且結束於時間t3,並且時間段TD開始於時間t3並且結束於時間t4。例如,t0 t1 t2 t3 t4
根據一實施例,在時間段TA期間,輸入信號420(例如,SYNC)為邏輯低位準,如波形440所示。例如,時鐘信號430為邏輯低位準,如波形442所示。在又一示例中,電壓信號418具有低的大小(例如,0),如波形444所示。
根據另一實施例,在時間段TB的開始處(例如,在t1處),輸入信號420(例如,SYNC)從邏輯低位準變為邏輯高位準(例如,如波形440的上升沿所示)。例如,作為響應,D觸發器404將時鐘信號430從邏輯低位準變為邏輯高位準(例如,如波形442所示),並且將選擇信號416從邏輯高位準變為邏輯低位準。在另一示例中,開關408斷開(例如,截止),並且自適應電流410對電容器406充電。在又一示例中,電壓信號418傾斜上升(例如,如波形444所示)。
根據又一實施例,在時間段TB期間,自適應電流410繼續對電容器406充電,並且電壓信號418的大小繼續增大,如波形444所示。例如,在時間段TB的結尾處(例如,在t2處),如果電壓信號418的大小超過參考電壓412(例如,VR1),則比較器402改變比較信號414,並且D觸發器404響應於比較信號414被重定。在另一示例中,在時間段TB的結尾處(例如,在t2處),時鐘信號430從邏輯高位準變為邏輯低位準(例如,如波形442所示),並且選擇信號416從邏輯低位準變為邏輯高位準。在又一示例中,開關408閉合(例如,導通),並且電容器406通過該閉合的開關406放電。在又一示例中,電壓信號418的大小下降為低值(例如,0)(例如,在如波形444所示的t2處)。
根據又一實施例,在時間段TC期間,時鐘信號430保持邏輯低位準(例如,如波形442所示)。例如,電壓信號418具有低的大小(例如,0),如波形444所示。
根據某些實施例,輸入信號420的下一上升沿在時間段TD的開始處(例如,在t3處)到達D觸發器404的端子424(例如,CLK)處,如波形440所示。例如,時鐘信號430從邏輯低位準變為邏輯高位準(例如,如波形442所示)。在另一示例中,開關408斷開(例如,截止),並且自適應電流410再次對電容器406充電。在又一示例中,電壓信號418再次傾斜上升(例如,如波形444所示)。
第5a圖為根據本發明一實施例,作為LED驅動器300中之從振盪器312一部分的自適應電流產生器434的某些元件的示意圖。該圖示僅僅是示例,其不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。
自適應電流產生器434包括峰值檢測器542、誤差放大器544、半頻率元件546、開關548、四個電晶體550、552、554和556、以及兩個電容器560和562。例如,電晶體550、552和554是P溝道FET。在另一示例中,電晶體556是N溝道FET。
根據一實施例,半頻率元件546接收輸入信號520(例如,SYNC)並且產生信號564(例如,Pha)。例如,信號564是占空比為50%的方波,並且具有是輸入信號520的頻率一半的頻率。在另一示例中,信號564的上升沿與輸入信號520的上升沿同時出現。在又一示例中,如果信號564(例如,Pha)為邏輯低位準,則開關548(例如,S0)斷開(例如,截止)。在又一示例中,流經電晶體550的電流566(例如,I1)對電容器560充電,並且電壓信號558(例如,Slop1)傾斜上升。
根據另一實施例,峰值檢測器542在剛好信號564的上升沿到達之前檢測電壓信號558,並且輸出表示電壓信號558的峰值的檢測信號568(例如,Vp)。例如,檢測信號568被儲存在電容器562處。在另一示例中,誤差放大器544在反相輸入端子處接收檢測信號568並且在非反相輸入端子處接收參考信號570(例如,VR2),並且輸出積分信號572(例如,Vo)以驅動電晶體556。在又一示例中,積分信號572影響流經電晶體552和556的電流574。在又一示例中,電流574由電晶體550以預定比率β鏡像反映,以便產生電流566(例如,I1)。在又一示例中,積分信號572影響通過閉合環路的電流566。在又一示例中,電流566由電晶體554以預定比率γ鏡像反映,以便產生自適應電流510。
根據又一實施例,電流566(例如,I1)可基於下式來確定。
I 1=C 2×V R 2×f SYNC  (式2)
其中,I1表示電流566,C2表示電容器560的電容,VR2表示參考信號570,並且fSYNC表示輸入信號520的頻率。
例如,自適應電流510可基於式1來確定。在另一示例中,基於式1和式2,可利用下式來確定電晶體554的尺寸與電晶體550的尺寸之間的比率。
其中,(W/L)M1表示電晶體550的尺寸,(W/L)M4表示電晶體554的尺寸,並且C1表示電容器406的電容。另外,VR1表示參考電壓412,C2表示電容器560的電容,VR2表示參考信號570,並且100/K表示比率。
根據又一實施例,表示電壓信號558(例如,Slop1)的峰值的檢測信號568(例如,Vp)的變化在穩定環路條件下滿足下式。
其中,ΔV1表示在第一預定時間段T0期間檢測信號568(例如,Vp)的變化,ΔV2表示在第二預定時間段T1期間檢測信號568(例如,Vp)的變化,並且n表示電晶體550的尺寸與電晶體554的尺寸之間的比率。另外,gm3表示電晶體556的電導,C2表示電容器560的電容,fSYNC表示輸入信號520的頻率,並且τ表示誤差放大器544的時間常數。
例如,第一預定時間段T0與第二預定時間段T1之間的時間間隔為輸入信號520的兩個週期。在另一示例中,如果輸入信號520的頻率(例如,fSYNC)較低,則誤差放大器544的時間常數(例如,τ)常需要大到使檢測信號568的大小近似保持等於參考信號570。在又一示例中,積分器544的時間常數可基於下式來確定。
其中,τ表示誤差放大器544的時間常數,n表示電晶體550的尺寸與電晶體554的尺寸之間的比率,並且gm3表示電晶體556的電導。另外,C2表示電容器560的電容,並且fSYNC表示輸入信號520的頻率。
第5b圖為根據本發明一實施例,如第5a圖所示的自適應電流產生器434的簡化時序圖。該圖示僅僅是示例,其不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。波形590表示作為時間的函數的輸入信號520,並且波形592表示作為時間的函數的電壓信號558。
第5b圖顯示三個時間段TE,TF和TG。時間段TE開始於時間t5並且結束於時間t6,時間段TF開始於時間t6並且結束於時間t7,並且時間段TG開始於時間t7並且結束於時間t8。例如,t5 t6 t7 t8
根據一實施例,在時間段TE期間,輸入信號520為邏輯高位準,如波形590所示。例如,信號564為邏輯低位準。在另一示例中,開關548斷開(例如,截止),並且電流566對電容器560充電。在又一示例中,電壓信號558傾斜上升(例如,在t5處)。
根據另一實施例,輸入信號520在時間段TF的開始處(例如,在t6處)從邏輯高位準變為邏輯低位準,並且在時間段TF期間保持邏輯低位準(例如,如波形590所示)。例如,信號564的頻率大約為輸入信號520的頻率的一半。在另一示例中,信號564在時間段TF期間保持邏輯低位準。在又一示例中,開關548保持斷開(例如,截止)並且電流566繼續對電容器560充電。在又一示例中,電壓信號558的大小在時間段TF期間繼續降低(例如,如波形592所示)。
根據又一實施例,在時間段TG的開始處(例如,在t7處),輸入信號520從邏輯低位準變為邏輯高位準(例如,如波形590的上升沿所示)。例如,信號564從邏輯低位準變為邏輯高位準,並且開關548閉合(例如,導通)。在另一示例中,時間段TG的開始處(例如,在t7處),電容器560通過閉合的開關548放電,並且電壓信號558的大小從高值(例如,VR2)下降為低值(例如,0),如波形592所示。
根據又一實施例,在時間段TG期間,信號564保持邏輯高位準,並且開關保持閉合(例如,導通)。例如,電壓信號558的大小保持低值(例如,0),如波形592所示。
根據某些實施例,如果輸入信號520(SYNC)的下一上升沿到達(例如,在波形590所示的t8處),則信號564從邏輯高位準變為邏輯低位準,並且開關548再次斷開(例如,截止)。例如,電流566再次對電容器560充電,並且電壓信號558再次傾斜上升(例如,在如波形592所示的t8處)。
第6a圖為根據本發明另一實施例,作為LED驅動器300一部分之從振盪器312的某些元件的示意圖。該圖示僅僅是示例,不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。
從振盪器312包括斜坡信號產生器600和自適應電流產生器601。斜坡信號產生器600包括比較器602、D觸發器604、電容器606和開關608。自適應電流產生器601包括誤差放大器644、半頻率元件646、相位產生器647、兩個開關642和648、四個電晶體650、652、654和656、以及兩個電容器660和662。
例如,開關608和648是電晶體。在另一示例中,電晶體650、652和654是P溝道FET。在又一示例中,電晶體656是N溝道FET。在又一示例中,比較器602、D觸發器604、電容器606和開關608與比較器402、D觸發器404、電容器406和開關408分別相同。在又一示例中,誤差放大器644、半頻率元件646、開關648、電晶體650、652、654和656以及電容器660和662分別與誤差放大器544、半頻率元件546、開關548、電晶體550、552、554和556以及電容器560和562相同。在又一示例中,相位產生器647和開關642被用來形成峰值檢測器542(例如,通過脈衝採樣)。
根據一實施例,半頻率元件646接收輸入信號620(例如,SYNC)並且產生信號664(例如,Pha)。例如,信號664是占空比為50%的方波,並且具有是輸入信號620的頻率一半的頻率。在另一示例中,信號664的上升沿與輸入信號620的上升沿同時出現。在又一示例中,相位產生器647接收信號664,並且輸出第一驅動信號676(例如,Ph1)和第二驅動信號678(例如,Ph2)。在又一示例中,第一驅動信號676(例如,Ph1)是占空比為50%的方波,並且具有是輸入信號620(例如,SYNC)的頻率一半的頻率。在又一示例中,第二驅動信號678(例如,Ph2)是具有較小脈衝寬度的脈衝信號,並且具有是輸入信號620(例如,SYNC)的頻率一半的頻率。
根據另一實施例,如果第一驅動信號676(例如,Ph1)為邏輯低位準,則開關648(例如,S0)斷開(例如,截止)。例如,流經電晶體650的電流666(例如,I1)對電容器660充電,並且電壓信號658(例如,Slop1)傾斜上升。在另一示例中,開關642剛好在第一驅動信號676的上升沿之前響應於第二驅動信號678而閉合(例如,導通)。
根據又一實施例,電容器662儲存表示電壓信號648的峰值的檢測信號668(例如,Vp)。例如,誤差放大器644在反相輸入端子處接收檢測信號668並且在非反相輸入端子處接收參考信號670(例如,VR2),並且輸出積分信號672(例如,Vo)以驅動電晶體656。在另一示例中,積分信號672影響流經電晶體652和656的電流674。在又一示例中,電流674由電晶體650以預定比率δ鏡像反映,以便產生電流666(例如,I1)。在又一示例中,積分信號672影響通過閉合環路的電流666。在又一示例中,電流666由電晶體654以預定比率ε鏡像反映,以便產生自適應電流610。在又一示例中,比率δ與比率β相同。在又一示例中,比率ε與比率γ相同。
根據某些實施例,如果開關608斷開(例如,截止),則自適應電流610對電容器606(例如,C1)充電以使電壓信號618(例如,Slop)的大小傾斜上升。例如,比較器602在反相端子處接收電壓信號618並且在非反相端子處接收參考電壓612,並且向D觸發器604的端子622(例如,R)輸出比較信號614。在又一示例中,如果電壓信號618的大小超過參考電壓612,則比較信號614以邏輯低位準被輸出。在又一示例中,D觸發器604響應於比較信號614被重定。在又一示例中,D觸發器604在端子626(例如,QN)處輸出選擇信號616(例如,SEL),並且作為響應,開關608閉合(例如,導通)。在又一示例中,電容器606通過閉合的開關608放電,並且電壓信號618的大小降為低值(例如,0)。在又一示例中,如果電壓信號618的大小降為低於參考電壓612的大小,則比較器602以邏輯高位準輸出比較信號614。在又一示例中,D觸發器604響應於比較信號614被置位元。
根據另一實施例,D觸發器604在端子623(例如,D)處接收電壓信號632(例如,AVDD)。例如,如果輸入信號620(例如,SYNC)的上升沿到達D觸發器604的端子624,則D觸發器604在端子628(例如,Q)處輸出時鐘信號630(例如,CLK),該時鐘信號630(例如,CLK)跟蹤電壓信號632(例如,AVDD)。在另一示例中,時鐘信號630為邏輯高位準,並且選擇信號616為邏輯低位準。在又一示例中,作為響應,開關608斷開(例如,截止),並且自適應電流610再次對電容器606充電。在又一示例中,時鐘信號630(例如,CLK)具有與輸入信號620(例如,SYNC)相同的頻率。在又一示例中,時鐘信號630(例如,CLK)的占空比與輸入信號620(例如,SYNC)的占空比相同或不同。在又一示例中,輸入信號620(例如,SYNC)表示來自主LED驅動器或其他外部源的外部時鐘信號。在又一示例中,從振盪器312輸出時鐘信號630(例如,CLK)和電壓信號618(例如,Slop)並且具有K%的占空比。
第6b圖為根據本發明另一實施例,如第6a圖所示的從振盪器312的簡化時序圖。該圖示僅僅是示例,其不應不當地限制申請專利的範圍。本領域技術人員將認識到許多變體、替換和修改。波形702表示作為時間的函數的輸入信號620,波形704表示作為時間的函數的第一驅動信號676,並且波形706表示作為時間的函數的第二驅動信號678。另外,波形708表示作為時間的函數的電壓信號658,波形710表示作為時間的函數的斜坡信號608,波形712表示作為時間的函數的時鐘信號630。
在第6b圖中顯示三個時間段TH,TI和TJ。時間段TH開始於時間t10並且結束於時間t11,時間段TI開始於時間t11並且結束於時間t14,並且時間段TJ開始於時間t14並且結束於時間t16。例如,時間t12和t13在時間段TI內。在另一示例中,時間t15在時間段TJ內。在又一示例中,t10 t11 t12 t13 t14 t15 t16
根據一實施例,在時間段TH期間,輸入信號620(例如,SYNC)為邏輯低位準(例如,如波形702所示)。例如,由相位產生器647產生的第一驅動信號676(例如,Ph1)為邏輯高位準(例如,如波形704所示)。在另一示例中,開關648響應於第一驅動信號676而閉合(例如,導通),並且電容器660通過閉合的開關648放電。在又一示例中,電壓信號658(例如,Slop1)具有低的大小(例如,如波形708所示)。在又一示例中,第二驅動信號678(例如,Ph2)為邏輯低位準(例如,如波形706所示),並且開關642斷開(例如,截止)。在又一示例中,響應於輸入信號620(例如,SYNC),由D觸發器604產生的時鐘信號630(例如,CLK)為邏輯低位準(例如,如波形712所示)。在又一示例中,由D觸發器604產生的選擇信號616(例如,SEL)為邏輯高位準,並且開關608閉合(例如,導通)。在又一示例中,電壓信號618(例如,Slop)為邏輯低位準(例如,如波形710所示)。
根據另一實施例,在時間段TI的開始處(例如,在t11處),輸入信號620(例如,SYNC)從邏輯低位準變為邏輯高位準(例如,如波形702的上升沿所示)。例如,作為響應第一驅動信號676(例如,Ph1)從邏輯高位準變為邏輯低位準(例如,如波形704所示)。在另一示例中,開關648斷開(例如,截止),並且電流666(例如,I1)對電容器660充電。在又一示例中,電壓信號658(例如,Slop1)傾斜上升(例如,如波形708所示)。在又一示例中,響應於輸入信號620(例如,SYNC),時鐘信號630(例如,CLK)從邏輯低位準變為邏輯高位準(例如,如波形712的上升沿所示)。在又一示例中,選擇信號616變為邏輯低位準,並且開關608斷開(例如,截止)。在又一示例中,自適應電流610對電容器606充電,並且電壓信號618(例如,Slop)傾斜上升(例如,如波形710所示)。
根據又一實施例,自適應電流610繼續對電容器606充電,並且電壓信號618(例如,Slop)的大小繼續增大。例如,如果電壓信號618的大小超過參考信號612的大小,則比較器602改變比較信號614,並且D觸發器604響應於比較信號614被重定。在另一示例中,時鐘信號630從邏輯高位準變為邏輯低位準(例如,如波形712所示)。在又一示例中,選擇信號616從邏輯低位準變為邏輯高位準。在又一示例中,開關608閉合(例如,導通),並且電容器606通過閉合的開關608放電。在又一示例中,電壓信號618的大小降為低值(例如,t12處的0),如波形710所示。
根據又一實施例,剛好在時間段TI的結尾之前(例如,在t13處),第二驅動信號678(例如,Ph2)具有用於對電壓信號658採樣的脈衝(例如,如波形706所示)。例如,電壓信號658(例如,Slop1)的峰值被保持在電容器662處並且饋入誤差放大器644以用於電流666(例如,I1)的閉環控制。
根據又一實施例,在時間段TJ的開始處(例如,在t14處),輸入信號620(例如,SYNC)從邏輯低位準變為邏輯高位準(例如,如波形702的上升沿所示)。例如,第一驅動信號676(例如,Ph1)從邏輯低位準變為邏輯高位準(例如,如波形704所示)。在另一示例中,開關648閉合(例如,導通),並且電容器660通過閉合的開關648放電。在又一示例中,電壓信號658(例如,Slop1)的大小降為低值(例如,如波形708所示)。在又一示例中,響應於輸入信號620(例如,SYNC),D觸發器604將時鐘信號630(例如,CLK)從邏輯低位準變為邏輯高位準(例如,如波形712所示)。在又一示例中,選擇信號616變為邏輯低位準,並且開關608斷開(例如,截止)。在又一示例中,自適應電流610再次對電容器606充電。在又一示例中,電壓信號618(例如,Slop)再次傾斜上升(例如,如波形710所示)。
根據又一實施例,在時間段TJ期間,第一驅動信號676(例如,Ph1)保持邏輯高位準(例如,如波形704所示)。例如,電壓信號658(例如,Slop1)被保持在低值(例如,如波形708所示)。在另一示例中,自適應電流610對電容器606充電以增大電壓信號618(例如,Slop)的大小。在又一示例中,如果電壓信號618的大小超過參考信號612(例如,在t15處),則比較器602改變比較信號614,並且D觸發器604響應於比較信號614而被重定。在又一示例中,時鐘信號630再次從邏輯高位準變為邏輯低位準(例如,在t15處),如波形712所示。在又一示例中,電壓信號618的大小再次降為低值(例如,在t15處),如波形710所示。
根據另一實施例,一種用於信號同步的系統包括第一選擇元件、第一信號產生器、第二信號產生器和第一閘極驅動元件。第一選擇元件被配置以接收第一模式信號並且至少基於與第一模式信號相關聯的資訊產生第一選擇信號,第一選擇信號指示第一操作模式。第一信號產生器被配置以如果第一選擇信號滿足一個或複數個第一條件,則接收第一輸入信號並且至少基於與第一輸入信號相關聯的資訊至少產生第一時鐘信號,第一輸入信號包括第一輸入上升沿並且與第一輸入頻率相關聯,第一時鐘信號包括第一時鐘上升沿並且與第一時鐘頻率相關聯。第二信號產生器被配置以如果第一選擇信號滿足一個或複數個第二條件,則至少產生第二時鐘信號,第二時鐘信號包括第二時鐘上升沿並且與第二時鐘頻率相關聯。第一閘極驅動元件被配置以如果第一選擇信號滿足一個或複數個第一條件,則至少接收第一時鐘信號並且至少基於與第一時鐘信號相關聯的資訊向第一開關輸出第一驅動信號。此外,第一閘極驅動元件被配置以如果第一選擇信號滿足一個或複數個第二條件,則至少接收第二時鐘信號並且至少基於與第二時鐘信號相關聯的資訊向第一開關輸出第二驅動信號。另外,第一輸入頻率和第一時鐘頻率相同。第一輸入上升沿和第一時鐘上升沿兩者都對應於第一時間。此外,一個或複數個第二條件與一個或複數個第一條件不同。例如,該系統根據第1a圖、第1b圖、第2圖、第3圖、第4a圖、第4b圖、第5a圖、第5b圖、第6a圖和/或第6b圖來實現。
根據另一實施例,一種用於信號同步的方法包括:接收模式信號;處理與模式信號相關聯的資訊;並且至少基於與模式信號相關聯的資訊產生選擇信號,選擇信號指示操作模式。另外,該方法包括:如果選擇信號滿足一個或複數個第一條件,則接收輸入信號;處理與輸入信號相關聯的資訊;並且至少基於與輸入信號相關聯的資訊至少產生第一時鐘信號,輸入信號包括第一輸入上升沿並且與第一輸入頻率相關聯,第一時鐘信號包括第一時鐘上升沿並且與第一時鐘頻率相關聯。該方法還包括:至少接收第一時鐘信號;處理與第一時鐘信號相關聯的資訊;並且至少基於與第一時鐘信號相關聯的資訊向第一開關輸出第一驅動信號。此外,該方法包括:如果選擇信號滿足一個或複數個第二條件,則至少產生第二時鐘信號,第二時鐘信號包括第二時鐘上升沿並且與第二時鐘頻率相關聯;至少接收第二時鐘信號;處理與第二時鐘信號相關聯的資訊;以及至少基於與第二時鐘信號相關聯的資訊向第一開關輸出第二驅動信號。此外,第一輸入頻率和第一時鐘頻率相同,並且第一輸入上升沿和第一時鐘上升沿兩者都對應於第一時間。一個或複數個第二條件與一個或複數個第一條件不同。例如,該方法根據第1a圖、第1b圖、第2圖、第3圖、第4a圖、第4b圖、第5a圖、第5b圖、第6a圖和/或第6b圖來實現。
例如,本發明各個實施例中的一些或所有元件單獨地和/或與至少另一元件相組合地是利用一個或複數個軟體元件、一個或複數個硬體元件和/或軟體與硬體元件的一種或多種組合來實現的。在另一示例中,本發明各個實施例中的一些或所有元件單獨地和/或與至少另一元件相組合地在一個或複數個電路中實現,例如在一個或複數個類比電路和/或一個或複數個數位電路中實現。在又一示例中,本發明的各個實施例和/或示例可以相組合。
雖然已描述了本發明的具體實施例,然而本領域技術人員將明白,還存在於所述實施例等同的其他實施例。因此,將明白本發明不受所示具體實施例的限制,而是僅由申請專利範圍的範圍來限定。
100...系統
102、1041、104n...LED驅動器
106、108、110、112、114、116、118、120...端子
119...晶片接地
1221、122n...端子
1241、124n...端子
1261、126n...端子
1281、128n...端子
1301、130n...端子
1321、132n...端子
1341、134n...端子
1361、136n...端子
140、1411、141n...開關
144、1461、146n...LED串
148、1491、149n...開關
154...電阻器
156...時鐘信號
200...系統
2021、202n...LED驅動器
2041、204n...LED串
2221、222n...端子
2241、224n...端子
2261、226n...端子
2281、228n...端子
2301、230n...端子
2321、232n...端子
2341、234n...端子
2361、236n...端子
2411、241n...開關
2491、249n...開關
256...外部時鐘信號
300...LED驅動器
302、304、306...端子
308...選擇元件
310...主振盪器
312...從振盪器
314...閘極驅動元件
316...多工器
318...信號
320...選擇信號
322...時鐘信號
324...斜坡信號
326...信號
328...斜坡信號
330...時鐘信號
332...外部時鐘信號
334...信號
336...緩衝器放大器
338...比較器
340、342、344...電晶體
346、348...電容器
350...參考信號
351...信號
352、354...電流
356...電壓
358...閾值電壓
402...比較器
404...D觸發器
406...電容器
408...開關
410...自適應電流
412...參考電壓
414...比較信號
416...選擇信號
418...電壓信號
420...輸入信號
422、423、424、426、428...端子
430...時鐘信號
432...電壓信號
434...自適應電流產生器
440、442、444...波形
510...自適應電流
520...信號
542...峰值檢測器
544...誤差放大器
546...半頻率元件
548...開關
550、552、554、556...電晶體
558...電壓信號
560、562...電容器
564...信號
566...電流
568...檢測信號
570...參考信號
572...積分信號
574...電流
590、592...波形
600...斜坡信號產生器
601...自適應電流產生器
602...比較器
604...D觸發器
606...電容器
608...開關
610...自適應電流
612...參考電壓
614...較信號
616...選擇信號
618...電壓信號
620...輸入信號
622、623、624、626、628...端子
630...時鐘信號
632...電壓信號
642...開關
644...誤差放大器
646...半頻率元件
647...相位產生器
648...開關
650、652、654...電晶體
656...電晶體
658...電壓信號
660、662...電容器
664...信號
666...電流
668...檢測信號
670...參考信號
672...積分信號
674...電流
676...第一驅動信號
678...第二驅動信號
702、704、706、708、710、712...波形
第1a圖為根據本發明一實施例,一種用於基於由主LED驅動器產生的時鐘信號來同步複數個LED驅動器的系統的示意圖;
第1b圖為根據本發明另一實施例,用於基於外部時鐘信號來同步複數個LED驅動器的系統的示意圖;
第2圖為根據本發明一實施例之如第1a圖所示之系統或如第1b圖所示之系統一部分的LED驅動器的某些元件的示意圖;
第3圖為根據本發明一實施例之如第2圖所示之LED驅動器一部分的選擇元件的某些元件的示意圖;
第4a圖為根據本發明一實施例之如第2圖所示之LED驅動器一部分的從振盪器的某些元件的示意圖;
第4b圖為根據本發明一實施例之如第4a圖所示之從振盪器的時序圖;
第5a圖為根據本發明一實施例之如第2圖所示之LED驅動器、從振盪器一部分的自適應電流產生器的某些元件的示意圖;
第5b圖為根據本發明一實施例之如第5a圖所示之自適應電流產生器的時序圖;
第6a圖為根據本發明另一實施例之如第2圖所示之LED驅動器一部分的從振盪器的某些元件的示意圖;以及
第6b圖為根據本發明另一實施例之如第6a圖所示之從振盪器的時序圖。
300...LED驅動器
302、304、306...端子
308...選擇元件
310...主振盪器
312...從振盪器
314...閘極驅動元件
316...多工器
318...信號
320...選擇信號
322...時鐘信號
324...斜坡信號
326...信號
328...斜坡信號
330...時鐘信號
332...外部時鐘信號
334...信號

Claims (22)

  1. 一種用於驅動發光二極體的信號同步的系統,該系統包括:第一選擇元件,被配置以接收第一模式信號並且至少基於與所述第一模式信號相關聯的資訊產生第一選擇信號,所述第一選擇信號指示第一操作模式;第一信號產生器,被配置以如果所述第一選擇信號滿足一個或複數個第一條件,則接收第一輸入信號並且至少基於與所述第一輸入信號相關聯的資訊至少產生第一時鐘信號,所述第一輸入信號包括第一輸入上升沿並且與第一輸入頻率相關聯,所述第一時鐘信號包括第一時鐘上升沿並且與第一時鐘頻率相關聯;第二信號產生器,被配置以如果所述第一選擇信號滿足一個或複數個第二條件,則至少產生第二時鐘信號,所述第二時鐘信號包括第二時鐘上升沿並且與第二時鐘頻率相關聯;以及第一閘極驅動元件,被配置以:如果所述第一選擇信號滿足所述一個或複數個第一條件,則至少接收所述第一時鐘信號並且至少基於與所述第一時鐘信號相關聯的資訊向第一開關輸出第一驅動信號;以及如果所述第一選擇信號滿足所述一個或複數個第二條件,則至少接收所述第二時鐘信號並且至少基於與所述第二時鐘信號相關聯的資訊向所述第一開關輸出第二驅動信號;其中:所述第一輸入頻率和所述第一時鐘頻率相同;所述第一輸入上升沿和所述第一時鐘上升沿兩者都對應於第一時間;並且所述一個或複數個第二條件與所述一個或複數個第一條件不同。
  2. 如申請專利範圍第1項所述之用於驅動發光二極體的信號同步的系統,其中:如果所述第一選擇信號滿足所述一個或複數個第一條件,則所述第一操作模式為從模式;並且如果所述第一選擇信號滿足所述一個或複數個第二條件,則所述第一操作模式為主模式。
  3. 如申請專利範圍第2項所述之用於驅動發光二極體的信號同步的系統,其中:如果所述第一選擇信號為邏輯高位準,則所述第一選擇信號滿足所述一個或複數個第一條件;並且如果所述第一選擇信號為邏輯低位準,則所述第一選擇信號滿足所述一個或複數個第二條件。
  4. 如申請專利範圍第1項所述之用於驅動發光二極體的信號同步的系統,還包括:第二選擇元件,被配置以接收第二模式信號並且至少基於與所述第二模式信號相關聯的資訊產生第二選擇信號,所述第二選擇信號指示第二操作模式;第三信號產生器,被配置以如果所述第二選擇信號滿足一個或複數個第三條件,則接收與所述第二時鐘信號相關聯的第二輸入信號並且至少基於與所述第二時鐘信號相關聯的資訊來至少產生第三時鐘信號,所述第三時鐘信號包括第三時鐘上升沿並且與第三時鐘頻率相關聯;以及第二閘極驅動元件,被配置以如果所述第二選擇信號滿足所述一個或複數個第三條件,則至少接收所述第三時鐘信號並且至少基於與所述第三時鐘信號相關聯的資訊向第二開關輸出第二驅動信號;其中:所述第二時鐘頻率和所述第三時鐘頻率相同;並且所述第二時鐘上升沿和所述第三時鐘上升沿兩者都對應於第二時間。
  5. 如申請專利範圍第4項所述之用於驅動發光二極體的信號同步的系統,其中:如果所述第一選擇信號滿足所述一個或複數個第二條件,則所述第一操作模式為主模式;並且如果所述第二選擇信號滿足所述一個或複數個第三條件,則所述第二操作模式為從模式。
  6. 如申請專利範圍第4項所述之用於驅動發光二極體的信號同步的系統,其中所述一個或複數個第一條件與所述一個或複數個第三條件相同。
  7. 如申請專利範圍第4項所述之用於驅動發光二極體的信號同步的系統,其中:所述第二時鐘信號與第一占空比相關聯;所述第三時鐘信號與第二占空比相關聯;並且所述第一占空比與所述第二占空比相同。
  8. 如申請專利範圍第4項所述的系統,其中:所述第二時鐘信號與第一占空比相關聯;所述第三時鐘信號與第二占空比相關聯;並且所述第一占空比和所述第二占空比不同。
  9. 如申請專利範圍第1項所述之用於驅動發光二極體的信號同步的系統,還包括多工器,該多工器被配置以:如果所述第一選擇信號滿足所述一個或複數個第一條件,則接收第二輸入信號並且至少基於與所述第二輸入信號相關聯的資訊產生所述第一輸入信號;以及如果所述第一選擇信號滿足所述一個或複數個第二條件,則從所述第二信號產生器接收所述第二時鐘信號並且至少基於與所述第二時鐘信號相關聯的資訊產生輸出信號。
  10. 如申請專利範圍第9項所述之用於驅動發光二極體的信號同步的系統,還包括:第二選擇元件,被配置以接收第二模式信號並且至少基於與所述第二模式信號相關聯的資訊產生第二選擇信號,所述第二選擇信號指示第二操作模式;第三信號產生器,被配置以如果所述第二選擇信號滿足一個或複數個第三條件,則接收與所述第二時鐘信號相關聯的所述輸出信號並且至少基於與所述第二時鐘信號相關聯的資訊至少產生第三時鐘信號,所述第三時鐘信號包括所述第三時鐘上升沿並且與所述第三時鐘頻率相關聯;其中:所述第二時鐘頻率和所述第三時鐘頻率相同;並且所述第二時鐘上升沿和所述第三時鐘上升沿兩者都對應於所述第二時間。
  11. 如申請專利範圍第1項所述之用於驅動發光二極體的信號同步的系統,其中所述第一信號產生器包括第一電流產生器,該第一電流產生器被配置以接收所述第一輸入信號並且至少基於與所述第一輸入信號相關聯的資訊產生自適應電流,所述自適應電流在大小上與所述第一輸入頻率成比例。
  12. 如申請專利範圍第11項所述之用於驅動發光二極體的信號同步的系統,其中所述第一電流產生器還包括:分頻元件,被配置以接收所述第一輸入信號並且至少基於與所述第一輸入信號相關聯的資訊產生經處理信號;電壓產生器,被配置以接收所述經處理信號及第一電流,並且至少基於與所述經處理信號和所述第一電流相關聯的資訊產生第一電壓信號;誤差放大器,被配置以至少接收所述第一電壓信號及第二電壓信號,並且至少基於與所述第一電壓信號及所述第二電壓信號之差相關聯的資訊來產生放大信號;以及第二電流產生器,被配置以接收所述放大信號並且至少基於與所述放大信號相關聯的資訊產生第二電流及自適應電流,所述第二電流及所述自適應電流的每一個在大小上與所述第一電流成比例。
  13. 如申請專利範圍第12項所述之用於驅動發光二極體的信號同步的系統,其中所述第二電流產生器還被配置以至少基於與所述放大信號相關聯的資訊來影響所述第一電流。
  14. 如申請專利範圍第13項所述之用於驅動發光二極體的信號同步的系統,其中所述第二電流產生器包括電流鏡電路,該電流鏡電路被配置為以預定比率來鏡像反映所述第二電流,以便產生所述第一電流。
  15. 如申請專利範圍第12項所述之用於驅動發光二極體的信號同步的系統,其中所述經處理信號與經處理頻率相關聯,所述經處理頻率等於所述第一輸入頻率的一半。
  16. 如申請專利範圍第15項所述之用於驅動發光二極體的信號同步的系統,其中所述電壓產生器包括峰值檢測器,該峰值檢測器被配置以檢測斜坡信號並且至少基於與所述斜坡信號相關聯的資訊產生所述第一電壓信號,所述斜坡信號至少與所述經處理信號及所述第一電流相關聯,所述第一電壓信號表示所述斜坡信號的峰值。
  17. 如申請專利範圍第16項所述之用於驅動發光二極體的信號同步的系統,其中所述峰值檢測器還被配置以在檢測時間處檢測所述斜坡信號,所述檢測時間超前所述經處理信號的上升沿一延遲時段。
  18. 如申請專利範圍第17項所述之用於驅動發光二極體的信號同步的系統,其中所述峰值檢測器包括:檢測信號產生器,被配置以接收所述經處理信號並且至少基於與所述經處理信號相關聯的資訊產生檢測信號,所述檢測信號包括與所述檢測時間相對應的脈衝;以及檢測元件,被配置以接收所述檢測信號並且至少響應於所述脈衝來檢測所述斜坡信號。
  19. 如申請專利範圍第1項所述之用於驅動發光二極體的信號同步的系統,其中:所述第一信號產生器還被配置以如果所述第一選擇信號滿足一個或複數個第一條件,則至少基於與所述第一輸入信號相關聯的資訊產生第一斜坡信號,所述第一斜坡信號在與所述第一時鐘上升沿相對應的第二時間處;所述第二信號產生器還被配置以如果所述第一選擇信號滿足一個或複數個第二條件,則產生第二斜坡信號,所述第二斜坡信號在與所述第二時鐘上升沿相對應的第三時間處傾斜上升;並且所述第一閘極驅動元件還被配置以:如果所述第一選擇信號滿足所述一個或複數個第一條件,則接收所述第一斜坡信號並且至少基於與所述第一時鐘信號及所述第一斜坡信號相關聯的資訊輸出所述第一驅動信號;以及如果所述第一選擇信號滿足所述一個或複數個第二條件,則接收所述第二斜坡信號並且至少基於與所述第二時鐘信號和所述第二斜坡信號相關聯的資訊輸出所述第二驅動信號。
  20. 如申請專利範圍第1項所述之用於驅動發光二極體的信號同步的系統,其中如果所述第一模式信號是從浮動端子接收,則所述第一操作模式是從模式。
  21. 如申請專利範圍第1項所述之用於驅動發光二極體的信號同步的系統,其中如果所述第一模式信號接收自電阻器,則所述第一操作模式為主模式,所述電阻器至少包括第一電阻器端子及第二電阻器端子,所述第一電阻器端子被偏置為預定電壓並且所述第二電阻器端子輸出所述第一模式信號。
  22. 一種用於驅動發光二極體的信號同步的方法,該方法包括:接收模式信號;處理與所述模式信號相關聯的資訊;至少基於與所述模式信號相關聯的資訊產生選擇信號,所述選擇信號指示操作模式;如果所述選擇信號滿足一個或複數個第一條件,則接收輸入信號;處理與所述輸入信號相關聯的資訊;至少基於與所述輸入信號相關聯的資訊至少產生第一時鐘信號,所述輸入信號包括第一輸入上升沿並且與第一輸入頻率相關聯,所述第一時鐘信號包括第一時鐘上升沿並且與第一時鐘頻率相關聯;至少接收所述第一時鐘信號;處理與所述第一時鐘信號相關聯的資訊;至少基於與所述第一時鐘信號相關聯的資訊向第一開關輸出第一驅動信號;以及如果所述選擇信號滿足一個或複數個第二條件,則至少產生第二時鐘信號,所述第二時鐘信號包括第二時鐘上升沿並且與第二時鐘頻率相關聯;至少接收所述第二時鐘信號;處理與所述第二時鐘信號相關聯的資訊;以及至少基於與所述第二時鐘信號相關聯的資訊向所述第一開關輸出第二驅動信號;其中:所述第一輸入頻率和所述第一時鐘頻率相同;所述第一輸入上升沿和所述第一時鐘上升沿兩者都對應於第一時間;並且所述一個或複數個第二條件與所述一個或多個第一條件不同。
TW101105124A 2011-12-31 2012-02-16 System and method for signal synchronization of driving light emitting diodes TWI449459B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110461570.7A CN103187034B (zh) 2011-12-31 2011-12-31 用于驱动发光二极管的信号同步的系统和方法

Publications (2)

Publication Number Publication Date
TW201328411A true TW201328411A (zh) 2013-07-01
TWI449459B TWI449459B (zh) 2014-08-11

Family

ID=48678174

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101105124A TWI449459B (zh) 2011-12-31 2012-02-16 System and method for signal synchronization of driving light emitting diodes

Country Status (3)

Country Link
US (2) US8519754B2 (zh)
CN (1) CN103187034B (zh)
TW (1) TWI449459B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT201800002767A1 (it) * 2018-02-16 2019-08-16 St Microelectronics Srl Circuito per il pilotaggio di led, dispositivo e procedimento corrispondenti
CN111261080A (zh) * 2020-04-02 2020-06-09 广东晟合技术有限公司 用于显示驱动芯片异常检测的模拟看门狗异常检测器
US11676538B2 (en) * 2021-10-15 2023-06-13 Innolux Corporation Electronic device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4717868A (en) * 1984-06-08 1988-01-05 American Microsystems, Inc. Uniform intensity led driver circuit
KR920007075B1 (ko) * 1989-12-20 1992-08-24 삼성전자 주식회사 위성방송 수신기의 폴라로타(Polarotar) 펄스 발생회로
JPH04369564A (ja) * 1991-04-02 1992-12-22 Eastman Kodak Japan Kk 発光装置
KR100471058B1 (ko) * 2001-10-23 2005-03-08 삼성전자주식회사 디스플레이장치
KR100537680B1 (ko) * 2003-05-29 2005-12-20 엘지전자 주식회사 액정표시기의 인버터 펄스폭변조 주파수 조절장치 및 방법
JP4086855B2 (ja) * 2005-04-15 2008-05-14 エルピーダメモリ株式会社 デューティ検出回路及びその制御方法
JP4561601B2 (ja) * 2005-11-11 2010-10-13 ソニー株式会社 表示駆動用信号処理装置、表示装置、表示駆動用信号処理方法
US8373643B2 (en) * 2008-10-03 2013-02-12 Freescale Semiconductor, Inc. Frequency synthesis and synchronization for LED drivers
TWI410165B (zh) * 2010-02-10 2013-09-21 Fsp Technology Inc Light-emitting diode backlight module power supply circuit

Also Published As

Publication number Publication date
TWI449459B (zh) 2014-08-11
CN103187034B (zh) 2015-02-18
US8947136B2 (en) 2015-02-03
CN103187034A (zh) 2013-07-03
US8519754B2 (en) 2013-08-27
US20130169325A1 (en) 2013-07-04
US20130300465A1 (en) 2013-11-14

Similar Documents

Publication Publication Date Title
US8643443B1 (en) Comparator and relaxation oscillator employing same
US8115559B2 (en) Oscillator for providing a constant oscillation signal, and a signal processing device including the oscillator
US9356554B2 (en) Relaxation oscillator with current and voltage offset cancellation
KR101167408B1 (ko) 오실레이터
US7288978B2 (en) Delay circuit and ring oscillator using the same
EP2965425B1 (en) Voltage level shifter with a low-latency voltage boost circuit
CN103474095A (zh) 移位寄存器电路及其操作方法
TWI449459B (zh) System and method for signal synchronization of driving light emitting diodes
KR20160038828A (ko) 발진 회로
JP7488860B2 (ja) 電子回路
TW202036200A (zh) 升壓電路、輸出緩衝電路與顯示面板
CN112438021B (zh) 高速低电力电平移位时钟缓冲器
US8258815B2 (en) Clock generator circuits for generating clock signals
CN101075481B (zh) 移位寄存器及其信号产生器
US7868658B1 (en) Level shifter circuits and methods for maintaining duty cycle
CN106330142B (zh) 时钟相移电路
TWI832616B (zh) 振盪器以及時脈產生方法
US10263604B2 (en) Triangular wave generator
TWI446719B (zh) 延遲產生器
JP2006135888A (ja) データ通信装置、データ通信システム及びデータ通信方法
KR20050121943A (ko) 온도 보상기능 갖는 삼각파 발진회로
US8368447B1 (en) Delay lock loop circuit
US8344782B2 (en) Method and apparatus to limit circuit delay dependence on voltage for single phase transition
CN103997204B (zh) 电荷泵电路
US20160191030A1 (en) Voltage controlled delay circuit and voltage controlled oscillator including the same