[go: up one dir, main page]

SU999140A1 - Преобразователь кодов - Google Patents

Преобразователь кодов Download PDF

Info

Publication number
SU999140A1
SU999140A1 SU802903691A SU2903691A SU999140A1 SU 999140 A1 SU999140 A1 SU 999140A1 SU 802903691 A SU802903691 A SU 802903691A SU 2903691 A SU2903691 A SU 2903691A SU 999140 A1 SU999140 A1 SU 999140A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
shift register
counter
code converter
code
Prior art date
Application number
SU802903691A
Other languages
English (en)
Inventor
Алексей Михайлович Овчинкин
Владимир Фелексович Шляхтин
Феликс Авраамович Фукс
Original Assignee
Рижское Производственное Объединение "Вэф" Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Производственное Объединение "Вэф" Им.В.И.Ленина filed Critical Рижское Производственное Объединение "Вэф" Им.В.И.Ленина
Priority to SU802903691A priority Critical patent/SU999140A1/ru
Application granted granted Critical
Publication of SU999140A1 publication Critical patent/SU999140A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

(54) ПРЕОБРАЗОВАТЕЛЬ КОДОВ
Изобретение относитс  к импульсной технике и может быть использоа,ано в автоматических коммутационных ,системах.
Известен преобразователь кода, содержащий элемент кодировани , выполненный , например, иа ключевых элементах с вертикальншш разр дными it командными шинами, входные и выходные шины 1 .
Недостатком преобразовател  кода  вл етс  сложность его схемотехни- . ческой реализации при увеличении числа входных шин.
Наиболее близким к изобретению  вл етс  преобразователь кода, содержащий вычитающий дивоичный счетчик,; выполненный, например, на основе регистра сдвига, двоично-дес тичный счетчик, элемент И, дешифратор, входные и выходные шины 2/ Недостатком известного преобразовател   вл етс  отсутствие возможности преобразовани  каждого входного кода в последовательность монотонно измен к цихс  кодов. .. . Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  преобразовани  каждого входного в последова- .
тельность монотонно измен юи хс  кодов. .
Поставленна  цель достигаетс  i тем, что в преобразователе кодов, J содержащем счетчик импульсов в регистр сдвига, входы занесени  параллельного кода которого подключены к входным информасшонным шинам,счетный вход счетчика импульсов соединен
10 с тактовым входом регистра сдвига, выход последнего разр да которого соединен с первьми входами элементов И, и ШИВУ тактовых импульсоа, вторые входы элементов И соединены с соот15 ветствующие выходакш счетчика импульсов , выход послёд| его разр да . которого подключен к упра эл юцему входу регистра сдвига, вход последовательной згтиси которого подключен
20 к шине посто нного потенциала, а . счетный вход счетчика импульсов соединен с шиной тактовых импульсов.
На чертеже представлена функциональна  схема преобразовател  кодов.
25
Преобразователь кодов содержит регистр 1 сдвига, счетчик 2 импульсов , элементы ИЗ, входные информационные шины 4, шину 5 посто нного потенциала, шину 6 тактовых импуль30 сов и выходные цийы 7.
Преобразователь кодов работает следующим образом.
Сдвиговый регистр 1 работает в двух режимах; режиме параллельной записи и режиме сдвига. Установка режима работы регистра 1 сдвига осуществл етс  с выхода последнего разр да счетчика 2 импульсов. Режим сдвига при этом устанавливаетс  в момент установки счетчика 2 в нулевое состо ние с выхода его последнего разр да. Если в регистре 1 сдвига , например, в (п-2) разр де, была записана единица, то через два так .товых импульса, которые также подаютс  на счетный вход счетчика 2 импульсов , она передвигаетс  в последний разр д сдвигового регистра 1. Логическа  единица с последнего разр да сдвигового регистра 1 поступает на входы элементов И 3, разреша  списывание информации со счетчика 2, в котором записано число 2 в двоичном коде. При этом емкость счетчика 2 должна быть больше числа входных информационных шин регистра 1 сдвига. При установке последнего разр да счетчика 2 в единичное состо ние устанавливаетс  режим параллельной записи и до установки счетчика 2 в нулевое состо ние, информаци  с входных шин 4 переписываетс  в регистр 1 сдвига, далее цикл повтор етс .
Таким образом, логической единице на (п-2) входе соответствует кодова  комбинаци  2 в двоичном коде.
Следует отметить, что в соответствии с типом используемого счетчика
в устройстве можно получить кодирование различного типа.

Claims (2)

1.Авторское свидетельство СССР № 437218, кл. Н 03 К 13/252, 1973.
2.Будинский Я. Логические цепи в цифровой технике. М., Св зь,
1977, с. 293, рис, 6.141, а (прототип ) .
гJ
SU802903691A 1980-04-04 1980-04-04 Преобразователь кодов SU999140A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802903691A SU999140A1 (ru) 1980-04-04 1980-04-04 Преобразователь кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802903691A SU999140A1 (ru) 1980-04-04 1980-04-04 Преобразователь кодов

Publications (1)

Publication Number Publication Date
SU999140A1 true SU999140A1 (ru) 1983-02-23

Family

ID=20886961

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802903691A SU999140A1 (ru) 1980-04-04 1980-04-04 Преобразователь кодов

Country Status (1)

Country Link
SU (1) SU999140A1 (ru)

Similar Documents

Publication Publication Date Title
US2954165A (en) Cyclic digital decoder
JPS6364413A (ja) 逐次近似レジスタ
SU999140A1 (ru) Преобразователь кодов
US3564225A (en) Serial binary coded decimal converter
US2998192A (en) Computer register
US4070664A (en) Key controlled digital system having separated display periods and key input periods
US3786490A (en) Reversible 2{40 s complement to sign-magnitude converter
US2973511A (en) Code converter
US3033452A (en) Counter
US3207888A (en) Electronic circuit for complementing binary coded decimal numbers
SU593211A1 (ru) Цифровое вычислительное устройство
SU801252A1 (ru) Счетчик
SU957437A1 (ru) Оптоэлектронный модуль
RU2319192C2 (ru) Устройство для построения программируемых цифровых микропроцессорных систем
SU758510A1 (ru) Аналого-цифровой преобразователь
SU1151955A1 (ru) Устройство дл делени
SU1046927A1 (ru) Многоканальный цифрово-аналоговый преобразователь
RU2117978C1 (ru) Программируемое устройство для логического управления электроприводами и сигнализацией
SU369715A1 (ru) Троичный потенциальный триггер
US4334212A (en) Electronic latch for digitally actuating a load
SU1084749A1 (ru) Устройство дл допускового контрол последовательностей импульсов
US3674997A (en) Right shifting system with data stored in polish stack form
RU2222822C2 (ru) Устройство для программного управления электроприводами, электронными ключами и сигнализацией
SU1264163A1 (ru) Сумматор по модулю три
SU382146A1 (ru) Устройство для сдвига чисел