[go: up one dir, main page]

SU974595A1 - Reversible counting device - Google Patents

Reversible counting device Download PDF

Info

Publication number
SU974595A1
SU974595A1 SU813291669A SU3291669A SU974595A1 SU 974595 A1 SU974595 A1 SU 974595A1 SU 813291669 A SU813291669 A SU 813291669A SU 3291669 A SU3291669 A SU 3291669A SU 974595 A1 SU974595 A1 SU 974595A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
output
elements
counter
Prior art date
Application number
SU813291669A
Other languages
Russian (ru)
Inventor
Виктор Алексеевич Скоков
Original Assignee
За витель
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by За витель filed Critical За витель
Priority to SU813291669A priority Critical patent/SU974595A1/en
Application granted granted Critical
Publication of SU974595A1 publication Critical patent/SU974595A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(5) РЕВЕРСИВНОЕ СЧЕТНОЕ УСТРОЙСТВО(5) REVERSIBLE ACCOUNT DEVICE

Claims (2)

Изобретение относитс  к устройствам разностного счета импульсных сигналов и может использоватьс  в ци ровой вычислительной и измерительной аппаратуре. Известно реверсивное счетное устройство , выполненное на интегральных микросхемах реверсивного счетчика импульсов 1. Недостатком известного устройства  вл етс  низка  достоверность функци онировани  при счете близко расположенных во времени импульсов, приход щих по суммирующему и вычитающему каналам. Особенно велика веро тность сбо  при поступлении частично перекрывающихс  во времени импульсов. Известно реверсивное устройство, содержащее реверсивный счетчик, две входные шины, соединенные с входами сложени  и вычитани  реверсивного счетчика С }Недостатком известного устройства  вл етс  относительно низка  достоверность функционировани , так как при одновременном по влении входных импульсов на.шинах происходит сбой в работе. Цель изобретени  - увеличение достоверности функционировани . Дл  достижени  поставленной цели в реверсивное счетное устройство, содержащее реверсивный счетчик, две входные шины, которые соединены с входами сложени  и вычитани  реверсивного счетчика, введен узел контрол , входы которого соединены с входными шинами, выход узла контрол  соединен с входом разрешени  загрузки реверсивного счетчика, выход каждого разр да которого соединен с установочным входом того же разр да. Узел контрол  содержит три элетчента ИЛИ-НЕ и элемент И, первый и второй вхрды которого соединены соответственно с первым и вторым вхо- дами узла контрол , выходы элемента И и первого элемента ИЛИ-НЕ соединены Соответственно с первыми входами второго и третьего элементов ИЛИ-НЕ, вторые входы которых соединены соответственно с выходами третьего и второго элементов ИЛИ-НЕ, выход узла контрол  соединен с выходом третьего элемента ИЛИ-НЕ. На чертеже показана структурна  схема реверсивного сметного устройст.ва . На чертеже обозначено: узел 1 конт рол  , реверсивный счетчик 2, входные шины 3 и , элементы 5-7 ИЛИ-НЕ и эле мент 8 И. . Входиые шины 3 и t соединены соответственно с входами сложени  и в 1читани  реверсивного счетчика 2, выход каждого разр ду которого соединен с установочным sxoflOM того же разр ду входвде шины 3 и Л соединены сосхУветственнр с первым . аторым входами узла 1 контрол , выход которого .соединен с fxoflPM разрешени  загрузки ре1вере.иййого счетчика 2 и с выходом эг емента 7 ИДИ-НЕ, выходы элементов 6 И 7. ИЛИ-ЙЕсовдинены соответственно с первыми .вхойамй эшментов 7 и 6 ИЛН-НЕ, вторые входы которых соединены сбсигветственнр с выходами элемента 5 ИЛИ-НЕ и элемента 8 И, первые и вторые входы элементов 5 ИЛИ-Н 8 И еоединень соответственно с первым и. вторым входами узла Л контрол  Устройство работает следующим образом . , , Если входные сигналы, имеющие, например, вид бтрииательных импуль сов, т. е. импульсов, имеющих-величину логического нул  при посто нном уровне на входе равном логической единице, ие перекрыва1отс  во вре мени, реверсивный счетчик работает как обычно. Если ИмпУльсЗ перекрывайтс  во времени это фиксируетс  узло 1 контрол , вцнодной сигнал которого переводит счетчик 2 в режим загрузки И его переключение блокируетс  до мо мента окончани  обоих входных импуль сов. Таким сйбразрм, если входные импульсы перекрываютс , состо ние счетчика не измен етс  и подтверждаетс  его первоначальное состо ние, что исключает сбой. Узел t контрол  в даннрм случае работает следующим образом. Если на входах одновременно присутствуют нулевые логические сигналы, переключаетс  элемент 5 ИЛИ-НЕ, что вызывает переключение RS-триггера, который выполнен на элементах 6,7 ИЛИ-НЕ, выходной сигнал которого обеспечивает управление режимом работы реверсивного счетчика 2, причем данное состо ние сохран етс  До тех пор, пока оба входных сигнала не станут единичными, . В качестве реверсивного счетчика 2 можно использовать, как отдельные, так и последовательно включенные двоичные счетчики. Возможно также использование и других разностных счетчиков. Использование предложенного устройства позвол ет повысить достоверность функционировани  различной цифровой аппаратуры, использующей разностный счет асинхронных импульсных сигналов. .Формула изобретени  1.Реверсивное счетное устройство, содержащее реверсивный счетчик, две входные шины, которые соединены с входами сложени  и вычитани  реверсивного счетчика, отличающеес  тем, что, с целью увеличени  достоверности функционировани , в него введен узел контрол , входы которогр соединены с входными шинами, выход узла контрол  соединен с вхрдом разрешени  загрузки реверсивного счетчика , выход каждого раэр да которого соединен с установрчным входом . того же разр да. 2.Устройство.по п. 1, О т л и чающеес  тем, что узел контрол  срдержит три элемента ИЛИ-НЕ и элемент Ц, и второй входы котОрого соединены соответственно с первым и вторым входами первого элемента ЙЛИ-НЕ и соответственно соединены с первым и вторым входами узла контрол , выходы элемента И и первого элемента ИЛИ-НЕ соединены соответственнр с первыми входами втррого и третьего элементов ИЛИ-НЕ, вторые входы крторых ..соединены соответственно с выходами третьего и второго элементов ИЛИ-НЕ, выход узла контрол  соединен с выходом третьего элемента ИЛИ-НЕ.. Источники информации, прин тые во внимание при экспертизе 1.Тарабрин Б. В-. Справочник по Интегральным микросхемам. М., Энерг . ги , 1980, с. Й2. The invention relates to devices for differential counting of pulse signals and can be used in the computing and measuring equipment. A reverse counting device is known, performed on integrated circuits of a reverse pulse counter 1. A disadvantage of the known device is the low reliability of operation when counting closely spaced pulses arriving along the summing and subtracting channels. Particularly high is the probability of failure upon receipt of partially overlapping pulses in time. A reverse device is known which contains a reversible counter, two input buses connected to the addition and subtraction inputs of a reversible counter C} A disadvantage of the known device is the relatively low reliability of operation, since the simultaneous occurrence of input pulses on the buses fails. The purpose of the invention is to increase the reliability of the operation. To achieve this goal, a control node whose inputs are connected to the input tires, the output of the control node is connected to the load enable input of the reversible counter, the output is entered into the reversible counter device containing a reversible counter, two input buses. each bit of which is connected to the installation input of the same bit. The control node contains three OR-NOT elements and the AND element, the first and second lines of which are connected respectively to the first and second inputs of the control node, the outputs of the AND element and the first OR-NOT element are connected respectively to the first inputs of the second and third elements OR NOT , the second inputs of which are connected respectively to the outputs of the third and second elements OR-NOT, the output of the control node is connected to the output of the third element OR-NOT. The drawing shows a structural diagram of the reverse estimate device. In the drawing there is indicated: node 1 control, reversible counter 2, input buses 3 and, elements 5-7 OR NOT and element 8 I. The input busbars 3 and t are connected respectively to the addition and in-readings of the reversing counter 2, the output of each bit of which is connected to the installation sxoflOM of the same input of the bus 3 and L connected to the first one. At the inputs of node 1 of the control, the output of which is connected with the fxoflPM of enabling the loading of the first counter of the second counter 2 and with the output of the element 7 IDE-NOT, the outputs of the elements 6 AND 7. , the second inputs of which are connected to the outputs of element 5 OR-NOT and element 8 AND, the first and second inputs of elements 5 OR-N 8 AND the connection respectively with the first and. the second inputs of the node L control The device operates as follows. ,, If the input signals having, for example, the form of three-pulse pulses, i.e., pulses having a logical zero value at a constant input level equal to a logical one, are not overlapping in time, the reversible counter works as usual. If the Impuls3 overlaps in time, this is detected by the control unit 1, the entire signal of which puts the counter 2 in the loading mode and its switching is blocked until the end of both input pulses. Thus, if the input pulses overlap, the counter state does not change and its initial state is confirmed, which eliminates a malfunction. The node t control in this case works as follows. If at the inputs there are simultaneously zero logic signals, element 5 OR-NOT switches, which causes switching of the RS-flip-flop, which is performed on elements 6.7 OR-NOT, the output signal of which provides control of the operating mode of the reversible counter 2, and this state is saved until both input signals become single,. As a reversible counter 2, you can use both individual and sequentially included binary counters. It is also possible to use other differential meters. The use of the proposed device allows increasing the reliability of functioning of various digital equipment using a differential account of asynchronous pulse signals. The formula of the invention is 1. A reverse counting device containing a reversible counter, two input buses, which are connected to the inputs of addition and subtraction of a reversible counter, characterized in that, in order to increase the reliability of operation, a control node is inserted in it, the inputs of which are connected to the input buses , the output of the control node is connected to the time of resolution of the load of the reversible counter, the output of each raR and of which is connected to the set input. the same bit. 2. The device. According to p. 1, O tl l and the fact that the control node holds three elements OR NOT and element C, and the second inputs of which are connected respectively to the first and second inputs of the first element YLI-NOT and respectively connected to the first and the second inputs of the control unit, the outputs of the AND element and the first element OR-NOT are connected respectively to the first inputs of the third and third elements OR-NOT, the second inputs of the CRI .. are connected respectively to the outputs of the third and second elements OR-NOT, the output of the control node is connected to the release of the third element that NOR .. Sources of information received into account in the examination 1.Tarabrin B. B. Handbook of integrated circuits. M., Energ. gi, 1980, p. Y2. 2.Sdelovace technika, 197, N 8, с., 2kS, рис. 13 (прототип).2.Sdelovace technika, 197, N 8, p., 2kS, fig. 13 (prototype).
SU813291669A 1981-05-20 1981-05-20 Reversible counting device SU974595A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813291669A SU974595A1 (en) 1981-05-20 1981-05-20 Reversible counting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813291669A SU974595A1 (en) 1981-05-20 1981-05-20 Reversible counting device

Publications (1)

Publication Number Publication Date
SU974595A1 true SU974595A1 (en) 1982-11-15

Family

ID=20959369

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813291669A SU974595A1 (en) 1981-05-20 1981-05-20 Reversible counting device

Country Status (1)

Country Link
SU (1) SU974595A1 (en)

Similar Documents

Publication Publication Date Title
SU974595A1 (en) Reversible counting device
SU796893A1 (en) Information receiving device
SU1001483A1 (en) Reversible pulse counter
SU884114A1 (en) Pulse duration discriminator
SU1187142A1 (en) Digital averaging meter of time intervals
SU877792A1 (en) Two-cycle reversible counter
SU752811A1 (en) Counter checking device
SU382023A1 (en) DEVICE FOR MEASURING DISTORTIONS OF PULSES
SU1109909A1 (en) Checking device
SU1750059A1 (en) Counter with controlled transformation factor
SU1084749A1 (en) Device for tolerance checking of pulse sequences
SU736379A1 (en) Reversible counter
SU1262405A1 (en) Device for measuring ratio of frequencies of pulse trains
SU284434A1 (en) CODE CODE 2 OF 5
SU416885A1 (en)
SU725072A1 (en) Device for determining maximum number from a series of numbers
SU1403361A1 (en) Time-pulse comparator
SU746638A1 (en) Device for monitoring equipment operating time
RU2022468C1 (en) Code converting device
SU1525962A1 (en) Redundancy pulse counter
SU1112570A1 (en) Reversible counting
SU399854A1 (en) In PT &
SU813434A1 (en) Shift register testing device
RU2110835C1 (en) Majority signal selector
SU1061264A1 (en) Counter