SU951716A1 - Decimal counter - Google Patents
Decimal counter Download PDFInfo
- Publication number
- SU951716A1 SU951716A1 SU813241888A SU3241888A SU951716A1 SU 951716 A1 SU951716 A1 SU 951716A1 SU 813241888 A SU813241888 A SU 813241888A SU 3241888 A SU3241888 A SU 3241888A SU 951716 A1 SU951716 A1 SU 951716A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- decimal counter
- output
- flip
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
(54) ДЕСЯТИЧНЫЙ СЧЁТЧИК(54) DECIMAL COUNTER
Изобретение относитс к аискретной автоматике и вычислительной тетшике и может найти применение в устройствах цл поцсчета импульсов и аелени частоты . Известен дес тичный счетчик, содержа щий четыре триггера, цва элемента ИИЛИ и входную шину ft. Недостатком такого дес тичного счетчика вл етс сложность его структуры, так как счетчик содержит два логических элемента и большое количество внутренних соединений между триггерами, что снижает его надежность. Известен дес тичный счетчик, содержа щий четыре триггера, элемент И-ИЛИ и входную шину, котора соединена с такто выми входами триггеров, пр мые выходы первого, второго и третьего триггеров со единены соответственно в первым входом первой, структуры И элемента И-ИЛИ, с первым входом J третьего триггера и с входом D четвертого триггера, инверсны выход которого соепинен с первым входом второй структуры и элемента И-ИЛИ, втоые входы структур И элемента И-ИЛИ соединены с первым выходом третьего - . , вход К которого соединен с ходом К четвертого триггера, с выходом элемента И-ИЛИ и с входом К второго триггера , вкод J которого соединен с пр мым выходом первого триггера и с вторым входом Э третьего триггера 2. Недостатком известного устройства вл етс относительно большое , число соединений межчу триггерами. Цель изобретени - упрощение устройства . Поставленна цель достигаетс тем, что в дес тичном счетчике, содержащем четыре триггера, элемент И-ИЛИ и входную шину, котора соединена с тактовыми входами триггеров, пр мые выходы первого , второго и третьего триггеров соединены соответственно с первым входом первой структуры И элемента И-ИЛИ, с первым входом 3 третьего триггера и с вхоаом D четвертого триггера, инверсный выход которого соецинен с первым входом второй структуры И элемента И.41ЛИ, вторые вхоаы второй и первой структуры И элемента И-И/ТИ соединены соответственно с инверсным выходом первого триггера и с пр мым выходом четвертого триггера , вход К которого соединен с входом О и соединен с входом К второго триггера , вход 3 которого соединен с выходом элемента И-ИЛИ и с вторым входом J третьего триггера.The invention relates to discrete automation and computational augmentation and can be used in digital pulse counting and aleni frequency devices. A decimal counter is known, containing four flip-flops, the color of the element OR, and the input bus ft. The disadvantage of such a decimal counter is the complexity of its structure, since the counter contains two logic elements and a large number of internal connections between the triggers, which reduces its reliability. A decimal counter is known, containing four flip-flops, an AND-OR element and an input bus that is connected to the clock inputs of the flip-flops, the direct outputs of the first, second and third triggers are connected respectively at the first input of the first, AND structure of the AND-OR element, with the first input J of the third trigger and with the input D of the fourth trigger, the inverse of the output of which is connected to the first input of the second structure and the AND-OR element, the second inputs of the AND-OR structure elements are connected to the first output of the third -. input To which is connected to move K of the fourth trigger, to the output of the AND-OR element and to input K of the second trigger, whose code J is connected to the direct output of the first trigger and to the second input E of the third trigger 2. A disadvantage of the known device is the relatively large , the number of connections between inter-triggers. The purpose of the invention is to simplify the device. The goal is achieved in that in a decimal counter containing four flip-flops, an AND-OR element and an input bus that is connected to the clock inputs of the flip-flops, the forward outputs of the first, second and third flip-flops are respectively OR, with the first input 3 of the third trigger and with the input D of the fourth trigger, the inverse output of which is connected with the first input of the second structure AND of the IL41L element, the second inputs of the second and first structure of the AND-AND / TI element are respectively connected with the inver the first output of the first trigger and the direct output of the fourth trigger, input K of which is connected to the input O and connected to the input K of the second trigger, input 3 of which is connected to the output of the AND-OR element and the second input J of the third trigger.
На чертеже приведена структурна схема дес тичного счетчика.The drawing shows a block diagram of a decimal counter.
Устройство содержит триггеры 1-4; Bxomiyro шину 5 и элемент 6 И-ИЛИ.The device contains triggers 1-4; Bxomiyro bus 5 and element 6 AND-OR.
Входна шина 5 соединена с тактовыми входами триггеров 1-4, пр мой и инверсЕсли вместо пр мого выхода триггера 1 учитывать выход элемента б И-ИЛИ, то счетчик работает в двоично-дес тичном коде с весами 5-2-2-1,Input bus 5 is connected to clock inputs of flip-flops 1-4, direct and inverse If, instead of direct output of flip-flop 1, to take into account the output of element b AND-OR, the counter operates in binary-ten code with weights 5-2-2-1,
В соответствии с законом переключени каждого триггера дес тичного счетчика , как следует из таблицы, выходные импульсы триггера 1 соответствуют коэффициенту делени на два, триггера 2 - на п ть, триггера 3 - тоже на п ть, а триггера 4 - на дес ть.In accordance with the switching law of each trigger of the decimal counter, as follows from the table, the output pulses of trigger 1 correspond to the division factor by two, trigger 2 to five, trigger 3 also to five, and trigger 4 to ten.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813241888A SU951716A1 (en) | 1981-01-26 | 1981-01-26 | Decimal counter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813241888A SU951716A1 (en) | 1981-01-26 | 1981-01-26 | Decimal counter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU951716A1 true SU951716A1 (en) | 1982-08-15 |
Family
ID=20940833
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813241888A SU951716A1 (en) | 1981-01-26 | 1981-01-26 | Decimal counter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU951716A1 (en) |
-
1981
- 1981-01-26 SU SU813241888A patent/SU951716A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU951716A1 (en) | Decimal counter | |
GB1151725A (en) | Register controlling sytem. | |
SU549802A1 (en) | Parallel binary code to pulse-pulse code converter | |
SU1569962A2 (en) | Univibrator | |
SU966920A1 (en) | Decimal counter | |
SU1522411A1 (en) | Binary-to-binary-decimal code converter | |
SU788375A1 (en) | Time interval-to-digital code converter | |
SU879773A1 (en) | Code converter | |
SU518003A1 (en) | Reversible decimal pulse counter | |
SU617846A1 (en) | Divider of frequency by six | |
SU1019447A1 (en) | Binary-decimal code-frequency multiplier | |
SU847517A1 (en) | Repetition rate scaler with 8:1 countdown | |
SU1061264A1 (en) | Counter | |
SU665303A1 (en) | Combination scanning device | |
SU458101A1 (en) | Decimal counter | |
SU718931A1 (en) | Modulo eight counter | |
SU1190520A1 (en) | Synchronous counter | |
SU766018A1 (en) | Pulse repetition frequency divider | |
SU739509A1 (en) | Digital functional converter | |
SU410560A1 (en) | ||
SU447850A1 (en) | Pulse counter | |
SU839068A1 (en) | Repetition rate scaler with n and n+1 countdown ratio | |
SU538492A1 (en) | Pulse Sequence Counter | |
SU869060A1 (en) | Pulse frequency divider | |
SU473304A1 (en) | Logical integrator |