SU928631A1 - Селектор импульсов - Google Patents
Селектор импульсов Download PDFInfo
- Publication number
- SU928631A1 SU928631A1 SU802946736A SU2946736A SU928631A1 SU 928631 A1 SU928631 A1 SU 928631A1 SU 802946736 A SU802946736 A SU 802946736A SU 2946736 A SU2946736 A SU 2946736A SU 928631 A1 SU928631 A1 SU 928631A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulse
- output
- trigger
- signal
- Prior art date
Links
- 230000036039 immunity Effects 0.000 claims description 7
- 238000010586 diagram Methods 0.000 claims description 4
- 230000003111 delayed effect Effects 0.000 claims description 2
- 238000009434 installation Methods 0.000 claims description 2
- 238000000034 method Methods 0.000 claims description 2
- 238000003384 imaging method Methods 0.000 claims 1
- 241001415849 Strigiformes Species 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 239000003112 inhibitor Substances 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относится к импульсной технике и может быть использовано в системах автоматики и измерительной техники.
Известен селектор импульсов, осуществляющий селекцию импульсов по длительности и фазе и содержащий блок совпадения, блок задержки и формирователь импульсов запрета [1]. ·
Недостаток этого устройства - низкая помехоустойчивость.
Наиболее близким по технической сущности к изобретению является селек- . <тор импульсов, содержащий два формирователя импульсов, элемент задержки, два элемента совпадения, триггер и элемент ИЛИ, при этом первые выходы формирователей импульсов подключены 20 через первый элемент совпадения к единичному входу триггера, нулевой вход которого подключен через элемент задержки к выходу элемента ИЛИ, первый вход которого подключен ко второму выходу первого формирователя и к первому входу второго элемента совпадения, второй вход которого подключен ко второму выходу второго формирователя импульсов и второму входу элемента ИЛИ, а третий вход второго эле- ’О мента совпадения соединен с выходом* триггера [2].
Однако данное устройство характе5 ризуется недостаточно высокой помехоустойчивостью, обусловленной тем, что выходной импульс второго формирователя поступает через элемент ИЛИ на элемент задержки и далее на нулевой вход триггера.В случае,если импульс помехи следует перед селектируемым импульсом и интервал между ними соизмерим с длительностью задержки элементом задержки,что сигнал,соответствующий переднему фронту селектируемого импульса,может поступить на единичный вход триггера раньше или одновременно с сигналом,соответствующим заднему фронту помехи,поступающим с задержкой на нулевой вход триггера.В этом случае происходит ложный сброс триггера,который 'своим выходным сигналом закрывает выходной элемент И, происходит пропуск импульса.
Целью изобретения является повыше25 ние помехоустойчивости.
Поставленная цель достигается тем, что в селектор импульсов, содержащий элемент и два формирователя импульсов, первые выходы которых соединены через первый элемент И, с единичным3
92863J.
входом триггера, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с вторым выходом первого формирователя .импульсов, а третий вход - со вторым выходом второго формирователя импуль-5 сов и первым входом элемента ИЛИ, введены третий элемент Ии инвертор, вход которого соединен с вторым' выходом первого формирователя импульсов,а выход'- с первым входом третьего элемента И, второй вход которого соединен с выходом элемента ИЛИ, второй вход которого через элемент задержки подключен к второму выходу первого формирователя импульсов, а выход с вторым входом, триггера.
На фиг.1 изображена структурная схема устройства; на фиг.2 - временные Диаграммы, поясняющие работу устройства.
Селектор импульсов содержит формирователи 1 и 2 импульсов, триггер 3, элементы И 4-6, инвертор 7, элемент ИЛИ 8, элемент 9 задержки. Первые выходы формирователей 1 и 2 подключены к входам элемента И 4, выход ко-^-5 торого соединен с установочным входом триггера 3.
Селектор импульсов работает следующим образом.
В исходном состоянии триггер 3 30 находится в нулевом состоянии, нулевой сигнал с его выхода закрывает по первому входу элемент И 5. Элемент И 4 закрыт по обоим входам, элемент И 6 - по одному входу сигналом с эле-35 мента ИЛИ 8.
Импульсы опорной частоты поступают на вход формирователя 1 (фиг.2а), с выходов которого сигналы, соответствующие их передним фронтам (фиг.28),. до поступают на вход элемента И 4, а сигналы, соответствующие их задним фронтам (фиг.28)на входы элемента И 5, инвертора 7 и элемента 9. Селектируемый импульс (фиг.2г) поступает на вход формирователя 2, с выходов которого импульс, соответствующий его переднему фронту (фиг.23), поступает на другой вход элемента И 4, а импульс, соответствующий его заднему Фронту (фиг.2е) - на третий вход элемента И 5 и на первый вход элемента ИЛИ 8.
При совпадении сигналов, соответствующих передним фронтам опорного и селектируемого импульсов,открывает-55 ся элемент И 4,и сигнал с его выхода устанавливает триггер 3 в единичное состояние (фиг.2*).
Аналогично при совпадении импульсов на втором и третьем входах элемен- 60 та И 5 и при наличии на его первом входе разрешающего сигнала с триггера 3, на выходе элемента И 5 появляется сигнал (фиг.2з), свидетельствующий о равенстве по длительности се- 6‘ лектируемого и опорного импульсов ΪΓ совпадении их по фазе.
Одновременно сигнал, соответствующий заднему фронту селектируемого импульса, с второго выхода формирователя 2 поступает через элемент ИЛИ на вход элемента И б. Однако элемент И 6 закрыт по другому входу нулевым сигналом с инвертора 7, на вход которого поступает импульс выделенного заднего фронта опорного импульса с второго выхода первого формирователя 1.
Возврат селектора в исходное состояние осуществляется импульсом с элемента И 6, на. вход которого через элемент ИЛИ 8 поступает с элемента импульс выделенного Формирователем заднего фронта опорного сигнала. Импульс с выхода элемента 9 задержки (фиг.2и) через интервал времени задержки Г элемента 9 поступает на ! элемент ИЛИ 8. Импульс с выхода элемента ИЛИ 8 (фиг. 2 к) поступает на вход элемента И б, на другой вход которого с инвертора 7 поступает единичный сигнал, который устанавливается на выходе инвертора 7 после окончания на его входе импульса с второго выхода формирователя 1.
Импульс 1 с выхода элемента И 6 (фиг.2 л) поступает на нулевой вход триггера 3 и возвращает его в исходное состояние.
Вследствие введения новых элементов и связей между ними появление импульса помехи, равного по длительности селектируемому импульсу, не вызываёт срабатывания селектора, поскольку он не совпадает, по фазе с опорным импульсом, а выделенный формирователем импульс заднего фронта помехи проходит через элементы ИЛИ 8 и И б без дополнительной задержки и лишь подтверждает исходное состояние триггера 3, при этом импульс сброса триггера 3 с формирователя 2 не проходит через элемент задержки и в отличие от известного устройства не вызывает последствия.
Появление импульса помехи, совпадающего с опорным сигналом, только по переднему фронту, также не приводит к срабатыванию селектора, поскольку на входах элемента И '5 не совпадают выделенные формирователями 1 и 2 импульсы задних фронтов опорного и селектируемого сигналов. Если селектируемый сигнал заканчивается ранее опорного, то выделенный формирователем 2 импульс его заднего фронта проходит через элемент ИЛИ 8, элемент И 6, открытый по другому входу единичным сигналом с инвертора 7, на нулевой вход триггера 3.
Появление импульса помехи непосредственно перед селектируемым импуль> сом с малым интервалом, соизмеримым с величиной задержки элемента 9 задержки (фиг.21/, первый импульс), не приводит к ложному сбросу триггера и к нарушению работы селектора, поскольку выделенный формирователем 2 импульс заднего фронта селектируемого 5 сигнала не задерживается и не запоминается элементом задержки.
Сигнал на выходе устройства появляется при совпадении передних и задних фронтов контролируемого и опор- 10 ного сигналов. Предшествующий контролируемому импульсу заданной длительности и фазы другой входной импульс не нарушает работу устройства.
Claims (2)
- Изобретение относитс к импульсно технике и может быть «спользовано в .системах автоматики и измерительной техники, Известен селектор импульсов, осуществл ющий селекцию импульсов по дл тельности и фазе и содержащий блок совпадени , блок задержки и формирователь импульсов запрета 1. Недостаток этого устройства - низ ка помехоустойчивость. Наиболее близким по технической сущности к изобретению вл етс селек тор импульсов, содержащий два формировател импульсов, элемент задержки два элемента совпгщени , триггер и элемент ИЛИ, при этом первые выходы формирователей импульсов подключены через первый элемент совпадени к ед ничному входу триггера, нулевой вход которого подключен -через элемент задержки к выходу элемента ИЛИ, первый вход которого подключен ко второму выходу первого формировател и к пер вому входу второго элемента совпадени , второй вход которого подключен ко второму выходу второго формировател импульсов и второму входу элемента ИЛИ, а третий вход второго эле мента совпадени соединен с выходом триггера 12. Однако данное устройство характеризуетс недостаточно высокой помехоустойчивостью , обусловленной тем, что выходной импульс второго формировател поступает через элемент ИЛИ на элемент задержки и далее на нулевой вход триггера.В случае,если импульс помехи следует перед селектируемым импульсс н и интервал между ними соизмерим с длительностью задержки элементом задержки,что сигнал,соответствующий переднему фронту селектируемого импульса,может поступить на единичный вход триггера раньше или одновременно с сигналом,соответствующим заднему фронту помехи,поступающим с задержкой на нулевой вход триггера.В этом случае происходит ложный сброс триггера,который своим выходным сигналом закрывает выходной элемент И, про исходит пропуск импульса. Целью изобретени вл етс повышение помехоустойчивости. Постсшленна цель достигаетс тем, что в селектор импульсов, содержащий элемент и два формировател импульсов, первые выходы которых соединены через первый элемент И, с единичным- . входом триггера, выход которого соеди нен с первым входом второго элемента И, второй вход которого соединен с вторым выходом первого формировател .импульсов, а третий вход - со вторым выходом второго формировател импульсов и первым входом элемента ИЛИ, введены третий элемент Ни инвертор, вход которого соединен с вторым вьоходом первого формировател импульсов,а выход--- с первым входом третьего элемента И, второй вход которого соединен с выходом элемента ИЛИ, второй вход которого через элемент задержки подключен к второму выходу первого формировател импульсов, а выход с вторым входом, триггера. На фиг.1 изображена структурна схема устройства; на фиг.2 - временные диаграммы, по сн ющие работу устройства . Селектор импульсов содержит форми рователи 1 и 2 импульсов, триггер 3, элементы И 4-6, инвертор 7, элемент ИЛИ 8, элемент 9 задержки. Первые выходы формирователей 1 и 2 подключены к входам элемента И 4, выход которого соединен с установочным входом триггера 3. Селектор импульсов работает следующим образом. В исходном состо нии .триггер 3 находитс в нулевом состо нии, нулевой сигнал с его выхода закрывает по первому входу элемент И 5. Элемен И 4 закрыт по обоим входам, элемент И 6 - по одному входу сигналом с эле мента .ИЛИ 8. Импульсы опорной частоты поступаю на вход формировател 1 (фиг.2а), с выходов которого сигналы, соответств ющие их передним фронтам (фиг.25),. поступают на вход элемента И 4, а си налы, соответствующие их задним фрон т.ам (фиг.2в) ,- на входы элемента И 5 инвертора 7 и элемента 9. Селектируемый импульс (фиг.2г) поступает на вход формировател 2, с выходов кото рого импульс, соответствующий его пе реднему фронту (фиг.23), поступает на другой вход элемента И 4, а имПУЛЬС , соответствующий его заднему фронту (фиг.2е) - на третий вход эле мента И 5 и на первый вход элемента ИЛИ 8. При совпадении сигналов, соответствующих передним фронтам опорного и селектируемого импульсов,открывает с элемент И 4,и сигнал с его выхода устанавливает триггер 3 в единичное состо ние (фиг.2). Аналогично при совпадении импульсов на втором и третьем входах элемента И 5 и при наличии на его первом входе разрещающего сигнала с триггера 3, на выходе элемента И 5 по вл OTCH сигнал (фиг.2s), свидетельствующий о равенстве по длительности сеектируемого и опорного импульсов и совпадении их по фазе. Одновременно сигнал, соответствующий Зсщнему фронту селектируемого импульса, с второго выхода формировател 2 поступает через элемент ИЛИ 8 на вход элемента И 6. Однако элемент И 6 закрыт по другому входу нулевым сигналом с инвертора 7, на вход которого поступает импульс выделенного заднего фронта опорного импульса с второго выхода первого формировател 1. Возврат селектора в исходное состо ние осуществл етс импульсом с элемента И б, на. вход которого через элемент ИЛИ 8 поступает с элемента 9 импульс выделенного Формирователем 1 заднего фронта опорного сигнала. Импульс с выхода элемента 9 задержки (фиг.2и) через интервал времени задержки Т элемента 9 поступает на элемент ИЛИ 8. Импульс с выхода элемента ИЛИ 8 (фиг. 2 к.) поступает на вход элемента И б, на другой вход которого с инвертора 7 поступает единичный сигнал, который устанавливаетс на выходе инвертора 7 после окончани на его входе импульса с второго выхода формировател 1. Импульс 1 с выхода элемента И б (фиг..2 Л) поступает на нулевой вход триггера 3 и возвращает его в исходное состо ние. Вследствие введени новых элементов и св зей между ними по вление импульса помехи, равного по длительности селектируемому импульсу, не вызывает срабатывани селектора, поскольку он не совпадает, по фазе с опорным импульсом , а выделенный формирователем 2 импульс заднего фронта помехи проходит через элементы ИЛИ 8 и И 6 без дополнительной задержки и лишь подтверждает исходное состо ние триггера 3, при этом импульс сброса триггера 3 с формировател 2 не проходит через элемент задержки и в отличие от известного устройства не вызывает последстви . По вление импульса помехи, совпадающего с опорным сигналом, только по пеmei .u i uiujt nnuv, (ихиолим. ни 11 реднему фронту, также не приводит к срабатыванию селектора, поскольку на входах элемента И 5 не совпадают выделенные формировател ми 1 и 2 импульсы задних фронтов опорного и селектируемого сигналов. Если селектируемый сигнал заканчиваетс ранее опорного , то выделенный формирователем 2 импульс его заднего фронта проходит через элемент ИЛИ 8, элемент И б, открытый по входу единичным сигналом с инвертора 7, на нулевой вход триггера 3. По вление импульса помехи непосредственно перед селектируемым импуль -° с малым интервалом, соизмеримым с величиной задержки элемента 9 задержки (фиг.21., первый импульс), не приводит к ложному сбросу триггера к нарушению работы селектора, поско ку выделенный фор шрователем 2 импульс заднего фронта селектируемого сигнала не задерживаетс и не запом наетс элементом задержки, Сигнйл на выходе устройства по в л етс при совпадении передних и зад них фронтов контролируемого и опорного сигналов. Предшествующий контролируемому импульсу заданной длительности и фазы другой входной импульс не нарушает работу устройства Формула изобретени Селектор импульсов, содержащий элемент задержки и два формировател импульсов, первые выходы которых соединены через первый элемент И с единичным входом триггера, выход которюго соединен с первым входом втор го элемента И, второй вход которого соединен с вторым выходом первого формировател импульсов, а третий вход - с вторым выходом второго формировател импульсов и первым входом элемента ИЛИ, отличающййс тем, что, с целью повышени помехоустойчивости, в него введены третий элемент И и инвертор, вход которого соединен с вторым выходом первого формировател импульсов, а выход с первым входом третьего элемента И, второй вход которого соединен с выходом элемента ИЛИ, второй вход которого через элемент задержки подключен к второму выходу первого формировател импульсов, а выход - с нулевым входом триггера. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетепьство СССР 191633, кл. Н 03 К 5/26, 11.08.65..
- 2.Авторское свидетельство СССР 566336, кл. Н 03 К 5/26, 17.08.72.ЪЖ/S1 yiS+lIIJfZ
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802946736A SU928631A1 (ru) | 1980-06-30 | 1980-06-30 | Селектор импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802946736A SU928631A1 (ru) | 1980-06-30 | 1980-06-30 | Селектор импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU928631A1 true SU928631A1 (ru) | 1982-05-15 |
Family
ID=20904519
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802946736A SU928631A1 (ru) | 1980-06-30 | 1980-06-30 | Селектор импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU928631A1 (ru) |
-
1980
- 1980-06-30 SU SU802946736A patent/SU928631A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3267467A (en) | Apparatus for eliminating spurious echoes in radars | |
SU928631A1 (ru) | Селектор импульсов | |
JPH05134032A (ja) | ノイズを伴う信号の識別方法及び回路装置 | |
SU1100605A2 (ru) | Измеритель повтор ющихс интервалов времени | |
SU790248A2 (ru) | Селектор пачки импульсов по длительности | |
GB1525260A (en) | Range measurement apparatus and methods of measuring rang | |
SU928295A1 (ru) | Устройство дл расширени временных интервалов | |
SU741441A1 (ru) | Устройство дл синхронизации импульсов | |
SU961125A1 (ru) | Устройство дл синхронизации импульсов | |
SU1417173A2 (ru) | Фазоимпульсный дискриминатор | |
SU932607A1 (ru) | Устройство селекции сигналов | |
SU954879A1 (ru) | Стробоскопический преобразователь периодических электрических сигналов | |
SU1008915A2 (ru) | Устройство дл измерени группового времени запаздывани в каналах св зи | |
SU1059594A1 (ru) | Устройство дл контрол числа циклов работы оборудовани | |
SU856039A1 (ru) | Устройство дл опроса частотных датчиков | |
SU538484A1 (ru) | Селектор информационных импульсов | |
SU1647877A1 (ru) | Устройство допускового контрол временных интервалов между импульсами | |
SU1474583A1 (ru) | Амплитудный селектор сигналов | |
SU383218A1 (ru) | Устройство определения длительности элементарной посылки телеграфных сообщений с различными скоростями телеграфирования | |
SU807491A1 (ru) | Устройство дл контрол счетчика | |
SU758547A2 (ru) | Устройство синхронизации с дискретным управлением | |
SU1743010A1 (ru) | Устройство дл обнаружени ошибок | |
SU1676076A1 (ru) | Устройство дл контрол серий импульсов | |
SU444183A1 (ru) | Частотно-импульсное множительно-делительное устройство | |
GB1332772A (en) | Digital phase tracker |