SU926769A1 - Phase-lock loop with synchronism indication - Google Patents
Phase-lock loop with synchronism indication Download PDFInfo
- Publication number
- SU926769A1 SU926769A1 SU802945707A SU2945707A SU926769A1 SU 926769 A1 SU926769 A1 SU 926769A1 SU 802945707 A SU802945707 A SU 802945707A SU 2945707 A SU2945707 A SU 2945707A SU 926769 A1 SU926769 A1 SU 926769A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pll
- phase
- pass filter
- low
- synchronism
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Изобретение относится к радиотехнике и может использоваться в поисковых и' адаптивных системах автоподстройки частоты.The invention relates to radio engineering and can be used in search and adaptive frequency-tuning systems.
Известно устройство фазовой автоподстройки частоты (ФАПЧ) с ин дика ци- 5 ей синхронизма, содержащее основной и вспомогательный объединенные ко входам контуры фазовой автоподстройки частоты, каждый из которых выполнен в виде соединенных в кольцо управ-’0 ляемого генератора, фазового детектора и фильтра нижних частот, а также соединенные последовательно дополнительный фильтр нижних частот и пороговый элемент [1].A device is known phase locked loop (PLL) with yn dika The cylinder 5 s synchronism, comprising the combined primary and secondary circuits to the inputs of the phase-locked loop, each of which is formed as a ring connected in a controlled '0 trolled oscillator, phase detector and low pass filter frequencies, as well as connected in series with an additional low-pass filter and a threshold element [1].
Однако данное устройство обладает большой инерционностью индикации синхронизма.However, this device has a large inertia indication of synchronism.
Цель изобретения - уменьшение инер~м ционности индикации синхронизма.The purpose of the invention - a reduction of inertia ~ m tsionnosti matching display.
Указанная цель достигается тем, что в устройство фазовой автоподстройки частоты с индикацией синхронизма, содержащее основной и вспомогательный объединенные по входам контуры фазовой автоподстройки частоты, каждый из которых выполнен в виде соединенных в кольцо управляемого генератора, фазового детектора и фильтра нижних частот, а также соединенные последовательно дополнительный фильтр нижних частот и пороговый элемент, введен вычитатель, входы которого подключены к выходам соответствующих фильтров нижних частот контуров фазовой автоподстройки частоты, а выход к входу дополнительного фильтра нижних частот.This goal is achieved by the fact that in the phase-locked loop device with a synchronism indication, containing the main and auxiliary input phase locked loops combined at the inputs, each of which is made in the form of a controlled oscillator, phase detector and low-pass filter connected in a ring, as well as connected in series an additional low-pass filter and a threshold element, a subtractor is introduced, the inputs of which are connected to the outputs of the corresponding low-pass filters of the phase a loops in frequency tuning, and the output to the input of an additional low-pass filter.
На фиг. 1 приведена структурная электрическая схема предлагаемого устройства; на фиг. 2 - диапазоны синхронизма контуров ФАПЧ и диапазон индикации синхронизма; на фиг. 3 ~ дискриминационные характеристики контуров ФАПЧ.In FIG. 1 shows a structural electrical diagram of the proposed device; in FIG. 2 - synchronism ranges of the PLL and the synchronism indication range; in FIG. 3 ~ discriminating characteristics of PLL circuits.
Устройство ФАПЧ с индикацией синхронизма содержит основной и вспомогадополнительный фильтр 10 и пороговый элемент 11. работает следующим оботличия номинальных тельный контуры 1 и 2 ФАПЧ, включающие в себя соединенные в кольцо управляемые генераторы 3 и4,фазовые детекторы 5, 6'и фильтры 7 и 8 нижних частот , вычитатель 9, нижних частотThe PLL device with the indication of synchronism contains the main and auxiliary additional filter 10 and the threshold element 11. The following is the difference between the nominal PLL circuits 1 and 2, including the controlled oscillators 3 and 4 connected to the ring, phase detectors 5, 6 'and lower filters 7 and 8 frequencies, subtractor 9, low frequencies
Устройство разом.The device at once.
Вследствие частот управляемых генераторов 3 и 4 !на величину Af, диапазоны синхронизма основного и вспомогательного контуров 1 и 2 ФАПЧ также оказываются смещенными между собой на величину Af, (фиг.2д, Б) . При этом в установившемся режиме каждый kohtvd ФАПЧ является частотным дискриминатором с нулем дискриминационной характеристики, определяемым номинальными частотами управляемых генераторов 3 и 4 соответственно. Из-за смещения номи- . нальных частот управляемых генераторов 3 и 4 начальная расстройка в обоих контурах ФАПЧ также отличается на величину A f, что при линейных дискриминационных характеристиках контуров ФАПЧ (фиг. 3) в режиме синхронизма вызывает различие управляющих наряжений на величину AU = S Δ f, гдеЦ-^-]крутизна дискриминизационной характеристики.Due to the frequencies of the controlled oscillators 3 and 4! By the value Af, the synchronism ranges of the main and auxiliary loops 1 and 2 of the PLL also turn out to be shifted between each other by the value Af, (fig.2d, B). At the same time, in the steady state, each kohtvd PLL is a frequency discriminator with zero discriminatory characteristics determined by the nominal frequencies of the controlled oscillators 3 and 4, respectively. Due to the displacement of the nomi-. at the frequency of the controlled oscillators 3 and 4, the initial detuning in both PLL loops also differs by the value of A f, which with linear discriminating characteristics of the PLL loops (Fig. 3) in the synchronism mode causes a difference in the control orders by the value AU = S Δ f, where -] the steepness of the discriminatory characteristics.
С выхода вычитателя 9 напряжение величиной &U через дополнительный фильтр 10 нижних частот поступает на первый вход порогового элемента 11, на второй вход которого подается опор· ный уровень напряжения порога Uo, по величине меньшей, чемди = S- д£, устройство при этом индицирует синхронизм в системе ФАПЧ.From the output of the subtractor 9, a voltage of magnitude & U passes through an additional low-pass filter 10 to the first input of the threshold element 11, the second input of which is supplied with a reference voltage level of the threshold Uo, which is less than less than = S- d £, the device indicates synchronism in the PLL system.
Диапазон индикации синхронизма определяется областью перекрытия диапазонов синхронизма основного и вспомогательного контуров ФАПЧ (фиг. 2$). При отсутствии синхронизма средняя разность управляющих напряжений всегда равна нулю и не превышает опорный уровень порогового элемента 11 - Ue.The synchronism indication range is determined by the overlapping region of the synchronization ranges of the primary and secondary PLL loops (Fig. 2 $). In the absence of synchronism, the average difference between the control voltages is always zero and does not exceed the reference level of the threshold element 11 - U e .
Для устойчивой работы устройства требуется обеспечи/ь примерное пос-..For stable operation of the device, it is required to provide an approximate pos ..
тоянство величины AU для любых начальных расстроек, что легко м^яет быть выполнено путем применения фазовых детекторов и управляемых генераторов с линейными характеристиками. Дополнительный фильтр 10 нижних^ частот обладает малой инерционностью и может быть исключен вообще, если в контурах 1 и 2 ФАПЧ включены фильтры нижних частот с достаточными характеристиками подавления. При этом устройство практически безынерционно, так как индицирует синхронизм практически сразу же после установления синхронизма в. обоих контурах ФАПЧ.the constant value of AU for any initial detuning, which can easily be achieved by using phase detectors and controlled generators with linear characteristics. An additional low-pass filter 10 has a low inertia and can be excluded altogether if low-pass filters with sufficient suppression characteristics are included in the PLL circuits 1 and 2. In this case, the device is practically inertialess, since it indicates synchronism almost immediately after the establishment of synchronism in. both PLL loops.
Предлагаемое устройство обладает существенно меньшей инерционностью, вследствие чего оно может Эффективно использоваться для обнаружения сигнала в системах автоподстройки частоты, работающих по импульсному пилотсигналу,а также для индикации наличия синхронизма в поисковых и адаптивных' системах автоподстройки частоты.The proposed device has a significantly lower inertia, as a result of which it can be effectively used to detect a signal in frequency-locked loop systems operating on a pulsed pilot signal, and also to indicate the presence of synchronism in search and adaptive frequency-locked loop systems.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802945707A SU926769A1 (en) | 1980-06-24 | 1980-06-24 | Phase-lock loop with synchronism indication |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802945707A SU926769A1 (en) | 1980-06-24 | 1980-06-24 | Phase-lock loop with synchronism indication |
Publications (1)
Publication Number | Publication Date |
---|---|
SU926769A1 true SU926769A1 (en) | 1982-05-07 |
Family
ID=20904123
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802945707A SU926769A1 (en) | 1980-06-24 | 1980-06-24 | Phase-lock loop with synchronism indication |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU926769A1 (en) |
-
1980
- 1980-06-24 SU SU802945707A patent/SU926769A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES8404588A1 (en) | Phase-locked circuit loop having improved locking capabilities. | |
GB1468035A (en) | Method of ripple-control through a power-supply system and an arrangement for carrying out this method | |
KR930003585A (en) | receiving set | |
EP0557867A2 (en) | Double phase locked loop circuit | |
SU926769A1 (en) | Phase-lock loop with synchronism indication | |
US2453988A (en) | Automatic frequency control | |
KR960007407B1 (en) | Stereo and Dual Voice Recognition System | |
US4953148A (en) | Elimination of magnetic influence on atomic clocks | |
US3368160A (en) | Atomic frequency standard employing tandem second harmonic and fundamental phase sensitive detection for frequency lock | |
US4639689A (en) | Inductive loop detector | |
SU1103356A1 (en) | Frequency-phase synchronizing device | |
US3309619A (en) | Phase-locked frequency divider circuit | |
SU1684929A1 (en) | Device for phase automatic frequency control | |
KR950012957B1 (en) | High Accuracy Synchronization Circuit Using Analog Phase Locked Loop (PLL) | |
US4050026A (en) | Device for frequency discrimination of electrical signals | |
GB2197554A (en) | FM multiplex broadcast receiver | |
RU2113763C1 (en) | Tracing receiver of wide-band signal | |
RU2081510C1 (en) | Frequency synthesizer | |
SU1370720A1 (en) | Apparatus for restoring carrier frequency of modulated signals | |
SU771890A1 (en) | Device for receiving signals with suppressed carrier frequency | |
SU1241503A1 (en) | Stereo decoder | |
JP2673365B2 (en) | Resonant frequency control device for cavity resonator | |
KR20000019406A (en) | Phase locked loop circuit | |
KR830001120B1 (en) | Television receiver with synchronous detection and automatic fine tuning | |
SU466601A2 (en) | Device for automatic frequency control of pulsed magnetron oscillators |