SU913365A1 - Многофункциональный логический модуль 1 - Google Patents
Многофункциональный логический модуль 1 Download PDFInfo
- Publication number
- SU913365A1 SU913365A1 SU802949644A SU2949644A SU913365A1 SU 913365 A1 SU913365 A1 SU 913365A1 SU 802949644 A SU802949644 A SU 802949644A SU 2949644 A SU2949644 A SU 2949644A SU 913365 A1 SU913365 A1 SU 913365A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- module
- output
- elements
- logic module
- Prior art date
Links
- 238000010586 diagram Methods 0.000 description 1
- 230000002427 irreversible effect Effects 0.000 description 1
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
Description
Изобретение относится к вычислительной технике.
Известен многофункциональный модуль, реализующий бесповоротные логические функции трех и более переменных р*
Недостатком известного модуля является то, что он имеет сложную структуру, что снижает его быстродействие и надежность, повышает стоимость и ухудшает технологичность.
Наиболее близким по технологической и функциональной сущности к изобретению является многофункциональный модуль, реализующий все бе с Йо«воротные функции четырех переменных, 15 содержащий пять элементов И, два эле- . мента НЕ и два элемента ИЛИ и имеющий шесть входов и один выход [?.],
Недостатком известного модуля является то, что он имеет сложную структуру, так как содержит девять логических схем.
Цель изобретения - улрсмцение модуля,
2
Поставленная цель достигается тем, что многофункциональный логический модуль, содержащий три элемента И и элемент ИЛИ, содержит элемент НЕРАВНОЗНАЧНОСТЬ, первый вход которого подключен к входу-модуля/ второй вход подключен к выходу элемента ИЛИ, а выход - к выходу модуля, второй вход которого подключен к первым входам первого~и второго элементов И, третий вход - ко второму входу первого элемента Ии к первому входу третьего элемента И, четвертый вход - к третьему входу первого элемента И и ко второму входу третьего элемента И, пятый вход — ко второму входу второго элемента И и к третьему, входу третьего элемента И, шестой вход - к третьему входу второго элемента И и к четвертому входу третьего элемента И.
На чертеже представленна схема
многофункционального логического модуля.
3 913365
- На чертеже приняты следующие обозначения: входы модуля 1-6; элементы И 7~9? элемент ИЛИ 1Л; элемент НЕРАВНОЗНАЧНОСТЬ 11; выход модуля 12.
Функционирует данный модуль следующим образом.
На выходы модуля 1-6 подаются переменные Х^-Хд, либо их инверсии, при этом, в соответствии с выражени —
'ем.
Т - И^СА^А^АдХ А2.А5 А ьУ А 3А4А5 А^ДА-Д
А
Ау -А& - логические сигналы на
выходах 1-6 модуля со_ ответственно;
К - функция неравнозначности;
Г - логическая функция на выходе модуля, с выхода модуля для конкретного набора переменных Х^-Хд снимается соответствующее значение бесповоротной логической функции.
Реализация некоторых бесповорот-. ных функций на данном модуле представлена в таблице.
Значение переменных на входах модуля | Реализуемая функция | ||||
1 | 2 | 3 | 4 | 5 | 6 |
0 | .0 | Значение на входах, не указанных в таблице, | Α3Α4Α5Α6 |
А1 = | =А2=А4 | принимают номиналы че- | Α1 АЗ(А5 V Аб) |
0 | А4 | тырех входных переменных и их инверсий | А4 (АЗ V А5А6) |
А4 | 0 | Α1 V АЗА5А6 | |
А4 | 1 | А4(АЗ V А5 V Аб) | |
1 | А4 | А4 V АЗ(А5 V Аб) | |
1 | 0 | АЗ ν Λ4 ν А5 ν Аб | |
1 | 1 | (АЗ V А4)(А5 V Аб) | |
0 | 1 | АЗА4 ν А5А6 | |
А1 = | =А~2=А4 | АЗ V А4 V А5А6 |
Таким образом, данный многофункциональный логический модуль реализует все бесповоротные логические функ- 45 ции 4-х переменных и при этом структурно прост, так как содержит всего пять логических элементов.
Последнее существенно упрощает технологию производства таких моду- 50 лей, так как для конкретной технологии упрощение оказывается значительным (для МОП-технологии сложность уменьшается с 30 до 21 МОП транзистора ), 5
Модуль обладает более высоким быстродействием, так как содержит только три каскада прохождения информации,
Claims (1)
- Формула изобретенияМногофункциональный логический модуль, содержащий три элемента И и элемент ИЛИ, отличающийс я тем, что, с целью упрощения модуля, содержит элемент НЕРАВНОЗНАЧНОСТЬ, первый вход которого подключен к первому входу модуля, второй вход подключен к выходу элемента ИЛИ, а выход подключен к выходу модуля, второй вход которого подключен к первым входам первого и второго элементов И, третий вход подключен к второму входу первого элемента И и к первому входу третьего элемента И, четвертый5 913365 ®вход подключен к третьему входу первого элемента И, и к второму входу третьего элемента И, пятый вход подключен к второму входу второго элемента И и к третьему входу третьего эле- 5 мента И, шестой вход подключен к третьему входу второго элемента И и к четвертому входу третьего элемента И.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802949644A SU913365A1 (ru) | 1980-06-30 | 1980-06-30 | Многофункциональный логический модуль 1 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802949644A SU913365A1 (ru) | 1980-06-30 | 1980-06-30 | Многофункциональный логический модуль 1 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU913365A1 true SU913365A1 (ru) | 1982-03-15 |
Family
ID=20905647
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802949644A SU913365A1 (ru) | 1980-06-30 | 1980-06-30 | Многофункциональный логический модуль 1 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU913365A1 (ru) |
-
1980
- 1980-06-30 SU SU802949644A patent/SU913365A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5045714A (en) | Multiplexer with improved channel select circuitry | |
SU913365A1 (ru) | Многофункциональный логический модуль 1 | |
JPH05101674A (ja) | 半導体メモリ | |
US4733365A (en) | Logic arithmetic circuit | |
SU1487024A1 (ru) | Устройство для вычисления симметрических булевых функций | |
SU1016841A1 (ru) | Многофункциональный логический элемент | |
US4893269A (en) | Adder cell for carry-save arithmetic | |
SU1587486A1 (ru) | Устройство дл вычислени симметрических булевых функций | |
SU419983A1 (ru) | Многоканальный резервированный триггер | |
SU1045396A1 (ru) | Цифровой элемент сравнени | |
JP2722409B2 (ja) | 命令サイクル中のアクティブ期間決定のための論理ゲートアレイ | |
SU1737439A1 (ru) | Многофункциональный модуль | |
SU686146A1 (ru) | Многофункциональный логический элемент | |
SU1075256A1 (ru) | Многофункциональный логический модуль | |
SU403074A1 (ru) | Вптб фонд s^=0-]e?t03, | |
RU2018922C1 (ru) | Многофункциональный логический модуль | |
SU997252A1 (ru) | Логический элемент | |
SU1086459A1 (ru) | Устройство дл сдвига импульсов | |
JP3018351B2 (ja) | 半導体回路 | |
SU718928A1 (ru) | Многофункциональный логический элемент | |
SU430376A1 (ru) | Многофункциональный логический модуль | |
SU1160390A1 (ru) | Многофункциональный модуль | |
SU1078632A1 (ru) | Троичный счетный триггер | |
SU394922A1 (ru) | N-стабильный асинхронный триггер | |
SU451065A1 (ru) | Устройство дл контрол интегральных схем |