SU900203A1 - Устройство дл измерени флуктуационных характеристик узкополосных сигналов - Google Patents
Устройство дл измерени флуктуационных характеристик узкополосных сигналов Download PDFInfo
- Publication number
- SU900203A1 SU900203A1 SU802930523A SU2930523A SU900203A1 SU 900203 A1 SU900203 A1 SU 900203A1 SU 802930523 A SU802930523 A SU 802930523A SU 2930523 A SU2930523 A SU 2930523A SU 900203 A1 SU900203 A1 SU 900203A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- unit
- frequency
- block
- Prior art date
Links
Landscapes
- Measurement Of Resistance Or Impedance (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ФЛУКТУА11ИОННЫХ ХАРАКТЕРИСТИК УЗКОПОПОСНЫХ СИГНАЛОВ
1
Изобретение относитс к радиоизмерени м .
Известнй устройство дл измерени флуктуационных характеристик сигналов, содержащее смеситель, на один вход которого подан сигнал непосредственно, а на второй вход через перестраиваемую линию задержки, и амплитудный детектору вход которого соединен с выходом смесител СП .
Недостатками данного устройства в- пие с малое быстродействие и необходимость в дополнительных вычислительных операци х.
Наиболее близким к предлагаемому по технической сущности и достигаемому результату вл етс устройство, содержашее первый перемножителъ, на входы которого поступает исследуемый сигнал и опорный сигнал, второй и .третий перемножители , первые входы которых подключены к выходу первого перемножител выходы которых через фильтры соединены с входами блоков вычислени производных , выходы и входы которых соединены с входами блока вычислени частоты, выход которого подключен к инпикаторуС2/.
Однако устройство не обеспечивает ilocTaточной точности.
Цель изобретени - повышение точности .
Claims (2)
- Поставленна цель достигаетс тем, что в устройство дл измерени флуктуационных характеристик узкополосных сигналов , содержащее два блока вычислени производной, два перемножител , пе{)ЫЙ вход одного из которых соединен с входной шиной, блок вычислени частоты, выход которого соединен с входом индикатора , введены лини задержки, два квадратора , блок извлечени квадратного корн и сумматор, один вход которого череЬ первый квадратор соединен с входом первого блока вычислени производной и с входной шиной, а второй вход сумматора через второй квадратор соединен с первым входом второго перемножител и входом второго блока вычисле39 НИИ производной, а выход сумматора соединен с первым входом блока вычислени частоты непосредственно, а со вторым входом индикатора через блок извлечени квадрютного корн , по чем вход второго блока вычислени производноЯ соединен с входной шиной через линию задержки, выходы блоков вычислени производной перекрестно подключены ко вторым входам перемножителей, выходы которых соединены со вторым и третьим входами блока вычислени частоты. Кроме того, блок вычислени частоты содержит блок ср авнени и вычитатель, входы которого соединены со вторым и третьим входами блока, а выход которог подключен к первому входу блока сравнени , второй вход которого соединен с первым входом блока вычислени частоты выход которого соединен с выходом блока срэавнени . На чертеже приведена структурна электрическа схема предлагаемого устройства . Устройство содерлдат линию 1 задерж ки на четверть периода сигнала, блоки 2 и 3 вычислени производной, перемно жители 4 и 5, квадраторы б и 7, сумма тор 8, блок 9 вычислени частоты, состо щий из блока Ю сравнени напр жений и вычитател 11, блок 12 вычислени квадратного корн и индикатор 13 Входной сигнал подан на входную шину 1 Устройство работает следующим образом . Исследуемый сигнал иШ A(t) cosCUot f(t) поступает на вход линии 1 задержки, котора задерживает его на четверть периода несущей частоты, в результате чего на ее выходе образуетс колебание V(в A(i)s иCoJo ft 3 . Из этих сигналов могут быть опреде лены однозначно амплитуда и мгновенна частота в виде AU) /U(t)V(t) ,,ч « u(t)-jp. Поэтому, исследуемый сигнал U (t ) возводитс в квадрат квадратором 7 и в виде и (t) поступает на второй вход сумматора 8, а задержанный линией 3 задержки сигнал V (t) возводитс в 3 квадрат квадратором бив виде V (t) поступает на первый вход су -1матора 8, В результате этого напр жение на выходе сумматора 8 поопорилонально величине и (t ) + и (t ). Далее оно поступает в блок 12 извлечени корн , выходное напр жение которого пропорционально амплитуде сигнала A(t ) VlFIt)VH . Напр - жение с выхода блока 12 поступает на второй вход индикатора 13,IB котором вычисл ютс флуктуационные характеристики амплитуды сигнала. Одновременно исследуемый сигналив) поступает на вход блока 2 вычислени производной, выходное напр жение которого пропорционально величине (W поступает на второй вход перемножител 5, и на первый вход второго перемножител 4. Задержанный сигнал /(t} поступает на вход блока 3, выходное напр жение оторого пропорциональное величине V (t) поступает на вход перемножител 4, и на вход перемножител 5.i В результате этого, выходное напр жение перемножител 4 пропооциональное величинеU(t)V (ч поступает на вход вычитател 11, а выходное напр жение перемножител 5 поопорциональное величинеи(1)У({) поступает на второй вход вычитател 11. Выходное напр жение вычитател 11 пропорциональное величине UCt)V (t)-U UjVlO поступает на первый вход блока 1О, на второй вход которого поступает напр -. жение пропорциональное величинеи (t)V (ч с выхода сумматора 8. Поэтому выходное напр жение блока Ю пропорциональное величине мгновенной частоты сигнала utt)vu)-uttWlt) -поступает на вход U(t) J Ct) индикатора 13, в котором вычисл ютс и регистрируютс флуктуационные характеристики частоты. Формула изобретени 1. Устройство дл измерени флуктуашюнных характеристик узкополосных сигналов, содержащее два блока вычислени производной, два перемножител , первый вход одного из которых соединен с входной шиной, блок вычислени частоты , выход которого соединен с входом индикатора, отличающеес тем, что, с целью повышени точности, в него введены лини задержки, два квадратора, блок извлечени квадратного корн и сумматор, один вход которого через первый квадраторсоединен с входом первого блока вычислени производной и с входной шиной, а второй вход сумматора через втооой квадратор со единен с первым входом второго пере- множител и входом второго блока вычислени производной, а выход сумматорй соединен с первым входом блока вычислени частоты непосредственно, а со вторым входом индикатора через блок извлечени квадратного корн , причем вход второго блока вычислени производной соединен с входной шиной через линию задержки выходы блоков вычислени производной перекрестно подключены ко вторым входам перемножитепей, выходы которых соединены со вторым и третьим входами блока вычислени ., частоты.
- 2. Устройство по п. 1, о т л и ч а ющ е е с тем, что блок вычислени частоты содержит блок сравнени и вычитателъ , входы которого соединены со вторым и третьим входами блока, а выход которого подключен к первому входу блока сравнени , второй вход которого соединен с первым входом блока вычисли ки частоты, выход которого соединен с выходом блока сравнени .Источники информации, прин тые во внимание при экспертизе1.Берт1тейн И. Л. Флуктуации амплитуды и фазы лампового генератора. Изв. АН СССР, сер. физическа , 1950, 14, с. 145.2.Радиотехника и электроника . Т. XXW , 1979, N9 5р с. 962.Г
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802930523A SU900203A1 (ru) | 1980-05-27 | 1980-05-27 | Устройство дл измерени флуктуационных характеристик узкополосных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802930523A SU900203A1 (ru) | 1980-05-27 | 1980-05-27 | Устройство дл измерени флуктуационных характеристик узкополосных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU900203A1 true SU900203A1 (ru) | 1982-01-23 |
Family
ID=20898075
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802930523A SU900203A1 (ru) | 1980-05-27 | 1980-05-27 | Устройство дл измерени флуктуационных характеристик узкополосных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU900203A1 (ru) |
-
1980
- 1980-05-27 SU SU802930523A patent/SU900203A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4651089A (en) | Frequency counting arrangement | |
JPH09138248A (ja) | Rf電力測定装置および方法 | |
SU900203A1 (ru) | Устройство дл измерени флуктуационных характеристик узкополосных сигналов | |
US4361804A (en) | Electrical test instruments | |
SU1160327A1 (ru) | Измеритель частоты гармонического сигнала | |
SU781755A1 (ru) | Устройство дл измерени временного сдвига | |
SU737904A1 (ru) | Трехчастотное измерительное устройство дл геоэлектроразведки | |
SU1150565A1 (ru) | Измеритель отношени напр жений | |
SU568171A1 (ru) | Устройство дл измерени характеристик линий св зи с корректорами | |
SU1396103A1 (ru) | Комплексный измеритель дальности | |
SU1434299A1 (ru) | Устройство дл измерени дисбаланса | |
SU717729A1 (ru) | Устройство дл контрол амплитудных и фазовых характеристик | |
SU1072004A1 (ru) | Адаптивный вычислитель частотных характеристик систем автоматического управлени | |
SU600468A1 (ru) | Устройство дл измерени малого сдвига частотных фазоманипулированных радиосигналов | |
SU1008663A1 (ru) | Способ измерени коэффициента мощности и устройство дл его осуществлени | |
SU915247A1 (ru) | Устройство для измерения нестабильности фазовых характеристик канала связи1 | |
SU1223166A1 (ru) | СВЧ-амплифазометр | |
SU1016768A1 (ru) | Измеритель неравномерности группового времени запаздывани | |
SU552569A1 (ru) | Устройство измерени фазовых флюктуаций | |
SU555348A1 (ru) | Структурно-коррел ционный вольтметр | |
SU868614A1 (ru) | Способ измерени частоты | |
SU783714A1 (ru) | Устройство дл измерени крутизны дисперсионной характеристики групповой задержки | |
SU1273833A1 (ru) | Способ измерени разности фаз | |
SU665278A1 (ru) | Устройство дл измерени средней скорости изменени частоты и линейности модул ционных характеристик частотно-модулируемых генераторов | |
SU1128184A1 (ru) | Устройство дл измерени девиации частоты |