[go: up one dir, main page]

SU898634A1 - Резервированное устройство - Google Patents

Резервированное устройство Download PDF

Info

Publication number
SU898634A1
SU898634A1 SU802926653A SU2926653A SU898634A1 SU 898634 A1 SU898634 A1 SU 898634A1 SU 802926653 A SU802926653 A SU 802926653A SU 2926653 A SU2926653 A SU 2926653A SU 898634 A1 SU898634 A1 SU 898634A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
block
redundant
input
blocks
Prior art date
Application number
SU802926653A
Other languages
English (en)
Inventor
Константин Пятро Жукаускас
Казис-Пранас Людович Серапинас
Original Assignee
Институт Математики И Кибернетики Ан Литсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Математики И Кибернетики Ан Литсср filed Critical Институт Математики И Кибернетики Ан Литсср
Priority to SU802926653A priority Critical patent/SU898634A1/ru
Application granted granted Critical
Publication of SU898634A1 publication Critical patent/SU898634A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Logic Circuits (AREA)

Description

(5) РЕЗЕРВИРОВАННОЕ УСТРОЙСТВО
Изобретение относитсл к автоматике и вычислительной технике, в частности к схемам с резервированием, Известно резервированное устройство , содержащее элемент ИЛИ, блок эталонного напр жени , три канала резервировани , каждый из которых содержит триггер, резервируемый блок, эле менты И и неравнозначности, первые входы которых соединены с выходами соответствующих резервируемых блоков три входа элемента ИЛИ соединены с выходами элемзнтов . Недостатком этого устройства  вл етс  низка  помехоустойчивость, так как любой импульс-помеха может выключить резервируемый блок из схемы резервировани . Наиболее близким к предлагаемому изобретению  вл етс  резервированное устройство, содержащее три канала, выходной элемент ИЛИ, мажоритарный элемент и блок эталонного напр жени  первый и второй элементы И 2. Недостатком известного устройства  вл етс  то, что при отказе одного из резервируемых блоков к выходу устройства подключаетс  любой из оставшихс  исправными резервируемый блок, а не тот, который из них более помехоустойчив. Это снижает помехоустойчивость целого резервированного устройства. Цель изобретени  - повышение помехоустойчивости резервированного устройства, Поставленна  цель достигаетс  тем, что в резервированном устройстве , содержащем выходной элемент ИЛИ, блок эталонного напр жени , мажоритарный элемент , первый и второй элементы -И и три канала резервировани  ,, каждый из которых срдержит резервируемый блок, выход которого подключен к одному из входов третьего элемента И, выход каждого из которых присоединен ко входу выходного элемента ИЛИ функциональную цепь, состо щую из
последовательно соединенных элемента неравнознамности, другим входом подключенного к выходу мажоритарного
;элемента, блока текущего среднего значени , элемента сравнени , другим входом подключенного к выходу блока эталонного напр жени , элемента И, другим входом подключенного к выходу первого элемента И, линии задержки и триггера, включенную между выходом резервируемого блока и входом первого элемента И, вы)«5д которого соединен с одним из входов второго элемента И, выход которого соединен со входом выходного элемента ИЛИ, а другой .. вход второго элемента И соединен с
выходом мажоритарного элемента,входы которого подключены к выходам резервируемых блоков, в каждом канале устройства введены элемент ИЛИ и компаратор , управл ющий вход которого соединен с единичным выходом триггера предыдущего канала, один из информационных входов подключен к выходу блока текущего среднего значени  собственного канала, а другой - к выходу упом нутого блока последующего канала, один из выходов компаратора соединен со входом элемента или собственного канала, другой - со входом элемента или последующего канала, причем выход элемента ИЛИ в каждом канале подключен ко второму входу третьего элемента И.
Это позвол ет подключить к выходу устройства более помехоустойчивый, из двух оставшихс  исправными, резервируемый блок.
На чертеже представлена блок-схема устройства.
Устройство содержит три резервируемых блока 1-3 выходы которых соединены со входами мажоритарного элемента Ц, блок 5 эталонного напр жени , третьи элементы И 6-8, и функциональНЫ8 цепи, кажда  из которых состоит из последовательно соединенных элементов неравнозначности, блоков 12-1 текущего среднего значени ,элементоз сравнени  , элементов И , линий 21-23 задержки и триггеров . В каждой функциональной цепи вторые входы элементов 9-11 неравнозначности подключены к выходу мажоритарного элемента 4, а вторые входы элементов сравнени  15-17 - к блоку 5 эталонного напр жени . Нулевые выходы триггеров соединены
со входами первого элемента И 27, выход которого подключен к одному из входов второго элемента И 28, а второй вход второго элемента И 28 соединен с выходом мажоритарного элемента k, а выход - ко входу выходного элемента ИЛИ 29, выходы элементов ИЛИ 30-32 в каждом канале подключены сооветственно ко входам третьих элементов И 6-8, Единичный выход триггеров каждого канала подключен к управл ющему входу компараторов 33-3 последующего канала, а два информационных входа компараторов 33-35 в каждом канале соединены с выходом блока текущего среднего значени  12-1 собственного канала и с выходом упом нутого блока последующего канала. Один из выходов каждого компаратора соединен со входом каждого элемента ИЛИ 30-32 собственного канала, а другой - со входом каждого элемента ИЛИ 30-32 последующего канала. Выходы второго элемента И 28 и третьих элементов И 6-8 подключены ко входам элемента ИЛИ 29.
Устройство работает следующим образом.

Claims (2)

  1. В начальный период работы, пока все резервируемые блоки 1-3 функционируют безотказно (или с редкими случайными сбо ми), триггера 2k-26 наход тс  в исходном нулевом состо нии и элементы И 18-20, 28 наход тс  в открытом состо нии. Выходные сигналы от резервируемых блоков 1-3 через мажоритарный элемент 4 беспреп тственно проход т элемент И 28, элемент ИЛИ 29 и поступают на выход устройства. При этом мажоритарный элемент эффективно исключает одиночные некоррелированные сбои резервируемых блоков 1-3. Элементы 9-1 неравнозначности в моменты по влени  сбоев выдают на выход импульсы, однако эти редкие импульсы недостаточны дл  того, чтобы блоки 12-1 текущего среднего значени  накопили потенциал, превышающий потенцил блока 5 эталонного напр жени . Поэтому элементы 15-17 сравнени  не срабатывают и устройство продолжает нормально функционировать. При внезапном или параметрическом отказе одного из резервируемых блоков, например блока 1, резко повышаетс  интенсивность ошибок на его выходе, а на выходе элемента неравнозначности 9 по вл ют5 с  выходные импульсы, причем постепенно повышаетс  потенциал на выходе блока 12 текущего среднего значени  который в некоторый момент времени превышает потенциал блока 5 эталонного напр жени , в результате чего срабатывает элемент 15 сравнени . Первый импульс с выхода элемента 15 ;сравнени  проходит элемент,И 18,заде живаетс  линией 21 задержки и пример но в середине интервала между информационными сигналами переводит триггер 2 в единичное состо ние и выходе первого элемента И 27 по вл етс  низкий потенциал, который закры вает элементы И 18-20, т.е. состо ние триггеров 24-26 в дальнейшем не может мен тьс . Закрываетс  также элемент И 28, прекраща  поступление информационных сигналов на выход устройства от мажоритарного элемента k. В тот же момент высокий потенциал с единичного выхода триггера 2 открывает компаратор 3, последний сра нивает выходные сигналы с блоков 13 и 1 текущего среднего значени , и выходной сигнал компаратора 3 по вл етс  на том же выходе, на котором из соответствующих входов потенциал выше. Если в момент сравнени  потен{циал на выходе блока 13 текущего сре него значени  выше, чем потенциал на выходе блока 14 текущего среднего значени , то соответственно на одном входе компаратора 3 потенциал выше, чем на другом, и выходной сигнал по вл етс  на соответствующем выходе и через элемент ИЛИ 32 поступает на второй вход элемента И 8 и информационные сигналы от заведомо исправного резервируемого блока 3 поступаю на выход устройства. К выходу устрой ства подключаетс  не только заведомо исправный резервируемый блок, но и более помехоустойчивый из оставшихс  исправными резервируемых блоков 2 и 3- Так как на выходе блока текущего среднего значени  13 потенциал ;выше, чем на выходе блока 14,значит на выходе резервируемого блока 2 больше ошибочных выходных сигналов, чем на выходе резервируемого блока 3 тем самым резервируемый блок 2 по сравнению с блоком 3 менее помехоустойчив . Поэтому к выходу устройства подключаетс  резервируемый блок 3. Аналогичным образом устройство перестраиваетс  и при отказе любого другого резервируемого блока. + Предложенное устройство по сравнению с известным позвол ет повысить помехоустойчивость, так как после отказа одного из резервируемых блоков к выходу устройства подключаетс  не любой из двух оставшихс  исправными резервируемый блок, а тот, который более помехоустойчив. Формула изобретени  Резервированное устройство, содержащее выходной элемент ИЛИ, блок эталонного напр жени , мажоритарный элемент , первый и второй элементы И и три канала резервировани , каждый из которых содержит резервируемый блок, выход которого подключен к одному из входов третьего элемента И, выход каждого из которых присоединен ко входу выходного элемента ИЛИ, функциональную цепь, состо щую из последовательно соединенных элементов неравнозначности , другим входом подключенного к выходу мажоритарного элемента, блока текущего среднего значени , элемента сравнени , -другим входом подключенного к выходу блока эталонного напр жени , элемента И, другим входом подключенного к выходу первого элемента И, линии задержки и триггера , включенную между выходом резервируемого блока и.входом первого элемента И, выход которого соединен с одним из входов второго элемента И, выход которого соединен со входом выходного элемента ИЛИ, а другой вход второго элемента И соединен с выходом мажоритарного элемента,входы которого подключены к выходам резервируемых блоков, отличающеес  тем, что, с целью повышени  помехоустойчивости , в каждом канале введены элемент ИЛИ и компаратор, управл ющий вход которого соединен с единичным выходом триггера предыдущего канала, один из информационных входов подключен к выходу блока текущего среднего значени  собственного канала, а другой - к выходу блока текущего среднего значени  последующего канала, один из выходов компаратора соединен со входом элемента ИЛИ собственного канала, другой выход - со входом элемента ИЛИ последующего канала , причем выход элемента ИЛИ в каждом канале подключен ко второму входу третьего элемента И, Источники информации, .J.-- f-..-,,,,,у прин тые во внимание при экспертизе 9863 1.Авторское свидетельство СССР № , кл. Н 05 К 10/00, 1972.
  2. 2.Авторское свидетельство СССР по за вке № , 03 К , гх IT it/ТП 5 1979 (прототип) .
SU802926653A 1980-05-21 1980-05-21 Резервированное устройство SU898634A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802926653A SU898634A1 (ru) 1980-05-21 1980-05-21 Резервированное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802926653A SU898634A1 (ru) 1980-05-21 1980-05-21 Резервированное устройство

Publications (1)

Publication Number Publication Date
SU898634A1 true SU898634A1 (ru) 1982-01-15

Family

ID=20896511

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802926653A SU898634A1 (ru) 1980-05-21 1980-05-21 Резервированное устройство

Country Status (1)

Country Link
SU (1) SU898634A1 (ru)

Similar Documents

Publication Publication Date Title
US3453551A (en) Pulse sequence detector employing a shift register controlling a reversible counter
SU898634A1 (ru) Резервированное устройство
GB1122472A (en) Systems for testing components of logic circuits
EP0101037A2 (en) Logic device
SU809674A1 (ru) Резервированное устройство
US3399395A (en) Chain switch
SU383047A1 (ru) Устройствю для переключения каналов вычислительной системы
SU1665539A1 (ru) Резервированный видеоусилитель
SU834877A1 (ru) Устройство дл обнаружени потерииМпульСОВ
SU1112564A2 (ru) Многопороговый логический элемент
SU1102039A1 (ru) Устройство дл контрол распределител
SU1370759A1 (ru) Пороговое устройство
RU2015543C1 (ru) Устройство для мажоритарного выбора сигналов
SU1309166A1 (ru) Устройство дл контрол чередовани фаз трехфазной сети
SU966913A1 (ru) Устройство контрол
SU387528A1 (ru) Резервированный триггер
SU1103373A1 (ru) Мажоритарно-резервированное устройство
SU943980A1 (ru) Устройство дл контрол @ -канальной системы управлени вентильным преобразователем
SU1032602A1 (ru) Трехканальное резервированное устройство
CA1079368A (en) Tone detection synchronizer
SU1764202A1 (ru) Трехканальное мажоритарно-резервированное устройство
SU1562898A1 (ru) Многоканальное устройство дл ввода-вывода информации
SU966611A1 (ru) Устройство дл допускового контрол переменных напр жений
SU1478318A1 (ru) Распределитель уровней
SU959302A1 (ru) Резервированный усилитель