[go: up one dir, main page]

SU898618A1 - Многофункциональный логический элемент - Google Patents

Многофункциональный логический элемент Download PDF

Info

Publication number
SU898618A1
SU898618A1 SU802891014A SU2891014A SU898618A1 SU 898618 A1 SU898618 A1 SU 898618A1 SU 802891014 A SU802891014 A SU 802891014A SU 2891014 A SU2891014 A SU 2891014A SU 898618 A1 SU898618 A1 SU 898618A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
inputs
input
logic element
outputs
Prior art date
Application number
SU802891014A
Other languages
English (en)
Inventor
Валерий Дмитриевич Козюминский
Валентин Александрович Мищенко
Александр Николаевич Семашко
Сергей Михайлович Терешко
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority to SU802891014A priority Critical patent/SU898618A1/ru
Application granted granted Critical
Publication of SU898618A1 publication Critical patent/SU898618A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

(З) МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСЮта ЭЛЕМЕНТ
1
Изобретение относитс  к автоматике , вычислительной технике и радиоэлектронике .
Известен многофункциональный логический элемент, реализующий все логические функции двух и более переменных tl
Недостаток этого элемента в том, что он имеет сложную конструкцию, обладает большим числом внешних выводов , что снижает его надежность и быстродействие и имеет сложную организацию настройки, что исключает его непосредственное применение в адаптивных вычислительных структурах и многофункциональных автоматах.
Известен многофункциональный логический элемент на МОП-транзисторах, который содержит элементы ИЛИ, формирователи с пр мыми и инверсными входами и входные шины, элемент ИЛИИсключительно и дополнительные транзисторы , затворы транзисторов элемента ИЛИ- сключительно и затворы
дополнительных транзисторов подключены ко входным шинам, а входы формирователей подключены к истокам нагрузочных транзисторов элемента ИЛИИсключительно 2Д.
Недостатком этого элемента  вл етс  сложна  настройка, так как при реализации заданных логических функций на его настроечные входы должны поступать входные переменные, что затрудн ет его использование без дополнительных схем коммутации в адаптивных (перестраиваемых) структурах и схемах многофункциональных автоматов, что сужает область его
15 применени .
Целью изобретени   вл етс  упрощение многофункционального логического элемента и расширение области его применени .
20
Дл  достижени  поставленной цели многофункциональный лог ический элемент на МОП-транзисторах, реализующий все логические функции двух переменных , выполнен на двух инверторах и четырех трехвходовых элементах И-НЕ, причем первый информационный вход подключен ко входу первого инвертора и к первым входам первого и второго элементов И-НЕ-, второй ин ,формационный вход подключен ко входу второго инвертора и ко вторым входам первого и третьего элемента И-НЕ, первый, второй и третий настроечные входы подключены соответственно к .третьим входам первого, второго и третьего элементов И-НЕ, выходы первого и второго инверторов подключены соответственно к первому входу третьего элемента И-НЕ и ко .второму входу второго элемента И-НЕ, выходы первого, второго и третьего элементов И-НЕ подключены соответственно к первому, второму и третьему входам четвертого элемента И-НЕ, имеющего два выхода - пр мой и инверсный, которые одновременно  вл ютс  выходами многофункционального логического элемента .
На чертеже представлена электрическа  принципиальна  схема многофункционального логического элемента на МОП-транзисторах.
В многофункциональном логическом элементе первый и второй инверторы выполнены на последовательно включенных переключательном и нагрузочном транзисторах 1,2 и 3, соответственно . Каждый из четырех элементов М-НЕ содержит последовательно включенные три переключательных транзистора и один нагрузочный и 8; и 12; 13-15 и 1б; 17-19 и 20 соответственно . В четвертом элементе И-НЕ исток первого переключательного транзистора 17 подключен к истоку дополнительного нагрузочного транзистора 21. Элементы И-НЕ и инверторы включены между шиной 22 питани  и общей шиной 23- Первый информационный вход 24 подключен к затворам транзисторов 1,5 и 9, второй информационный вход ;25 подключен к затворам транзисторов 3 б и 14. Первый 26, второй 27 и третий 28 настроечные входы подключены соответственно к затворам транзисторов 7,11 и 15. Выходы первого и второго .инверторов (стоки транзисторов 1 и 3) подключены соответственно к затворам транзисторов 13 и 10, выходы первого, второго и
третьего элементов И-НЕ (стоки транзисторов 7, 11 И 15 соответственно) подключены соответственно к. затворам транзисторов 17-19 четвертого элемента И-НЕ, имеющего два выхода пр мой 29, подключенный к истоку транзистора 17, и инверсный - 30, подключенный к стоку транзистора 19 которые одновременно  вл ютс  выходами многофункционального логического элемента.
Устройство работает следующим образом .
В соответствии с алгоритмом настройки (см.таблицу) на настроечные входы 2б-28 поступают сигналы О или 1, одновременно на информационные входы 24 и 25 элемента поступают входные переменные. При этом на пр мом и инверсном выходах элемента образуютс  сигналы, соответствующие конкретным логическим функци м двух переменных. Пр мой и инверсный выходы элемента описываютс  следующими логическими зависимост ми
,.,UjjVX x Uj, у,у, :
где у,,(У(,) - логическа  функци  на пр мом (инверсном) выходе элемента; - выходные логические пех ,х ременные на входах 24 и 25 соответственно; U ,U-,и, - сигналы настройки,
принимающие значени  в соответствии с привег денным алгоритмом в таблице на входах 26, 27 и 28 соответственно. Таким образом, многофункциональный логический элемент реализует все логические функции двух переменных и обладает при этом простейшей схемой настройки, так кок не требует коммутации настроечных входов с информационными; и более широкими област ми применени , так как на входы настройки поступают только контакты 0,1, что позвол ет реализовать на его основе адаптивные вычислительные и управл ющие структуры. Предлагаемый элемент более прост, так как реализован всего на 21 МОП-транзисторе (известный на 22); кроме того, элемент имеет меньшее количество внешних выводов - 9 (у известного - 11); за счет более простой конструкции элемент более надежен.
Значение сигналов настройки на входах

Claims (2)

1.Авторское свидетельство СССР № 405177, кл. Н 03 К 19/00, 1972.
2.Авторское свидетельство СССР № , кл. Н 03 К 19/00, 1973
SU802891014A 1980-03-06 1980-03-06 Многофункциональный логический элемент SU898618A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802891014A SU898618A1 (ru) 1980-03-06 1980-03-06 Многофункциональный логический элемент

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802891014A SU898618A1 (ru) 1980-03-06 1980-03-06 Многофункциональный логический элемент

Publications (1)

Publication Number Publication Date
SU898618A1 true SU898618A1 (ru) 1982-01-15

Family

ID=20881417

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802891014A SU898618A1 (ru) 1980-03-06 1980-03-06 Многофункциональный логический элемент

Country Status (1)

Country Link
SU (1) SU898618A1 (ru)

Similar Documents

Publication Publication Date Title
US4408135A (en) Multi-level signal generating circuit
JPS63136815A (ja) 周期信号発生回路
US4749886A (en) Reduced parallel EXCLUSIVE or and EXCLUSIVE NOR gate
SU898618A1 (ru) Многофункциональный логический элемент
US5019727A (en) Semiconductor integrated circuit having a decoding and level shifting function
KR100306325B1 (ko) 인에이블 입력을 가진 rs 플립-플롭
US4798980A (en) Booth's conversion circuit
SU890557A1 (ru) Многофункциональный модуль
SU1487176A1 (ru) Управляемый формирователь импульсов
SU1213537A1 (ru) Универсальный логический модуль
SU1732462A1 (ru) Многофункциональный логический модуль
SU1676093A1 (ru) Многофункциональный логический модуль
SU1476599A1 (ru) Формирователь импульсов
SU924697A1 (ru) Многофункциональный логический модуль
SU930678A2 (ru) Многофункциональный логический модуль
SU1160390A1 (ru) Многофункциональный модуль
SU1016841A1 (ru) Многофункциональный логический элемент
SU1598162A1 (ru) Многофункциональный логический модуль
JPH0355045B2 (ru)
SU686146A1 (ru) Многофункциональный логический элемент
SU1129737A1 (ru) Многофункциональный логический элемент
SU1287147A1 (ru) Узел формировани переноса в сумматоре
SU1538248A1 (ru) Мультиплексор
SU736377A1 (ru) Многофункциональный коньюктивно- инверсный логический элемент
SU1370731A1 (ru) Г-триггер