SU860088A1 - Квадратор - Google Patents
Квадратор Download PDFInfo
- Publication number
- SU860088A1 SU860088A1 SU792798804A SU2798804A SU860088A1 SU 860088 A1 SU860088 A1 SU 860088A1 SU 792798804 A SU792798804 A SU 792798804A SU 2798804 A SU2798804 A SU 2798804A SU 860088 A1 SU860088 A1 SU 860088A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- voltage
- integrator
- square
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) КВАДРАТОР
Изобретение относитс к аналоговой и аналого-цифровой вычислительной технике. Известен квадратор, содержащий интегратор и генератор линейно измен ющегос напр жени 1. Его недостаток - низка точность преобразовани , так как- в функцию преобразовани устройства входит посто нна времени генератора линейно измен к цегос напр жени . Наиболее близок к предлагаемому квадратор, содержащий два интегратора , четыре ключа, источник опорного напр жени , два нуль-органа, узел управлени , формирователь временного интервала, первый вход первого интег ратора соединен с выходом первого ключа, а первый вход второго интегратора соединен с выходом второго ключа, входы первого и второго ключей св заны с входной шиной устройства , вторые входы первого и второго интеграторов соединены соответственн с выходом третьего и четвертого ключей , входы которых св заны с выходом источника опорного напр жени , выход первого интегратора подключен к выходу- первого нуль-органа, а выход второго интеграт.ора подключен к выходу второго нуль-органа, выходы обоих нуль-органов соединены с соответствующими входами узла управлени , выходы узла управлени св заны с выходом формировател временного интервала и управл ющими входами ключей, выход фор даровател временного интервала соединен с рыходной шиной устройства 21. Недостатками такого квадратора вл ютс низка точность и низкое быстродействие. Низкое быстродействие обусловлено тем, что цикл преобразовани состоит из трех тактов. Низка точность преобразовани - т&л, что э указаннем устройстве осуществл етс перемножение интегральных значений входного сигнала, вз тых в разные моменты времени. В первом такте интегрируетс напр жение вторьо интегратором в течение времени Т , и только по окончании этого .такта происходит интегрирование входного напр жени первым интегратором в течение интервала времени Т. При преобразовании непосто нных напр жений это обсто тельство приводит к иашичию динамической погрешности, так как
а врем первого такта входное напр ение может изменитьс .
Цель изобретени - повышение точости и быстродействи квадратора.
Поставленна цель достигаетс тем,. то квадратор, содержащий интегратор, зел управлени , источник опорного апр жени , нуль-орган, вход котороо соединен с выходом интегратора, а ыход подключен к первому входу узла правлени , формирователь временного нтервала, вход которого соединен с первым выходом узла управлени ,а выод вл етс выходом квадратора,дополнительно содержит два усилител посто нного тока, два элемента с управл емой проводимостью, два переключател , два масштабных резистора, аналоговое запоминающее устройство и генератор тактовых импульсов, выход которого соединен со вторым вкодом дл управлени , первый информационный вход первого переключател соединен со входом аналогового запоминающего устройства и вл етс входом квадратора, второй информационный вход первого переключател соединен с выходом источника опорного напр жени , с первым информационным входом второго переключател и выходом первого элемента с управл емой проводимостью, второй информационный . вход второго переключател соединен с выходом аналогового запоминающего устройства, выход первого переключател через первый масштабный резистор, а выход второго переключател через второй элемент с управл емой проводимостью соединены с входом первого усилител посто нного тока, выход которого соединен с управл ющими входами первого и второго элементов с управл емой проводимостью, первого элемента с управл емой проводимостью соединен с входом второго усилител посто нного тока, между входом и выходом которого включен второй масштабный резистор, выход второго усилител посто нного тока соединен с входом интегратора, управл ющие входы переключателей и управл ющий вход аналогового запоминающего устройства подключены ко второму выходу узла управлени .
На Чертеже приведена блок-схема квадратора.
Квадратор содержит интегратор 1, нульЧорган 2, узел 3 управлени , аналЭговое запоминающее устройство 4, первый и второй переключатели 5 и 6, первый и второй элементы 7 и 8 управл емой проводимостью,первый и второй масштабные резисторы 9 и 10 первый и второй усилители 11 и 12 посто нного тока,источник 13 второго напр жени , формирователь 14 временного интервала, генератор 15 тактовых импульсов.
Квадратор работает следующим о-бразом .
В первом такте по команде с узла управлени переключатели 5 и 6 устанавливаютс в верхнее положение. Длительность первого такта Т/ задаетс узлом 3 управлени .
В течение первого такта интегратор 1 зар жаетс выходным напр жением и (t) усилител 12, которое пропорционально входному напр жению U)((t). Дл первого усилител , охваченного отрицательной обратной св зь через элемент 8, можно записать уравнение
u (fc)
Vo-°
U.
откуда
v-, G
- значение прюводимости эле-f мента 8; R - значение сопротивлени резистора ;
V - напр жение источника опорного напр жени 13. Выходное напр жение усилител 12 определ ют из уравнени
.
откуда
U jC-tl -NoQa a,
где Rg значение сопротивлени резистора 10;
G - значение проводимости второго элемента 7.
В общем случае неидентичность характеристик элементов 7 и 8 с управл емой проводимостью приводит к тсжу что проводимости Си G, не равны между собой, т.е.
Gii-aQ, дг)
где а - коэффициент, учитывающий
неидентичиость характеристик элементов 7 и 8. С учетом (1) и (3) уравнение (2)
можно записать.в виде
U,U.- Н% (4,
За врем первого такта Т., интегратор 1 зар жаетс до напр жени
,, (.,
Claims (2)
1. Абдулаев И.М., Ахмедов P.M. Функциональный аналого-цифровой преобразователь на интегральных микросхемах . - Приборл и техника эксперимента/ 1976, 2, с. 87-88.
2. Селибер А.Б. и др. Универсальный аналого-цифровой преобразователь. Приборы и системы управлени , 1977, 6, с. 38-39 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792798804A SU860088A1 (ru) | 1979-07-13 | 1979-07-13 | Квадратор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792798804A SU860088A1 (ru) | 1979-07-13 | 1979-07-13 | Квадратор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU860088A1 true SU860088A1 (ru) | 1981-08-30 |
Family
ID=20841712
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792798804A SU860088A1 (ru) | 1979-07-13 | 1979-07-13 | Квадратор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU860088A1 (ru) |
-
1979
- 1979-07-13 SU SU792798804A patent/SU860088A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU860088A1 (ru) | Квадратор | |
SU720513A1 (ru) | Аналоговое запоминающее устройство | |
JPS5679946A (en) | Optical densitometer | |
SU763915A1 (ru) | Множительно-делительное устройство | |
SU773733A1 (ru) | Аналоговое запоминающее устройство | |
SU830418A1 (ru) | Логарифмический преобразователь | |
SU790002A1 (ru) | Аналоговый логарифмический преобразователь | |
SU702512A1 (ru) | Функциональный преобразователь код-напр жение | |
SU587508A1 (ru) | Аналоговое запоминающее устройство | |
SU708362A1 (ru) | Множительно-делительное устройство | |
SU1547058A1 (ru) | Устройство дл измерени дифференциальной нелинейности цифроаналоговых преобразователей | |
SU1695506A1 (ru) | Устройство сглаживани сигнала цифроаналогового преобразовател | |
SU543947A1 (ru) | Аналоговое вычислительное устройство | |
SU651359A1 (ru) | Устройство дл умножени | |
SU564640A1 (ru) | Делительное устройство с частотным выходом | |
SU947874A1 (ru) | Логарифмический аналого-цифровой преобразователь | |
SU959265A1 (ru) | Имитатор комплексных проводимостей | |
SU972541A1 (ru) | Преобразователь угла поворота вала в код | |
SU692079A1 (ru) | Цифро-аналоговый преобразователь | |
SU729841A1 (ru) | Логарифмический аналогоцифровой преобразователь | |
JPS62135775A (ja) | 差電圧測定回路 | |
SU1005300A1 (ru) | Аналого-цифровой преобразователь | |
SU1126883A1 (ru) | Логарифмический преобразователь сопротивлени | |
SU758177A1 (ru) | Устройство для вычисления относительной разности двух напряжений постоянного тока 1 | |
SU534767A1 (ru) | Нелинейный элемент |