[go: up one dir, main page]

SU809566A1 - Combinatorial-decimal-to-binary-decimal code converter - Google Patents

Combinatorial-decimal-to-binary-decimal code converter Download PDF

Info

Publication number
SU809566A1
SU809566A1 SU792759220A SU2759220A SU809566A1 SU 809566 A1 SU809566 A1 SU 809566A1 SU 792759220 A SU792759220 A SU 792759220A SU 2759220 A SU2759220 A SU 2759220A SU 809566 A1 SU809566 A1 SU 809566A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
decimal
binary
output
combinatorial
Prior art date
Application number
SU792759220A
Other languages
Russian (ru)
Inventor
Таральф Иванович Рытников
Петр Борисович Гольдфарб
Юрий Рашидович Сафин
Original Assignee
Предприятие П/Я А-1348
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1348 filed Critical Предприятие П/Я А-1348
Priority to SU792759220A priority Critical patent/SU809566A1/en
Application granted granted Critical
Publication of SU809566A1 publication Critical patent/SU809566A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Analogue/Digital Conversion (AREA)
  • Complex Calculations (AREA)

Description

(54) ПРЕОБРАЗОВАТЕЛЬ КОМБИНАТОРНО-ДЕСЯТИЧНОГО КОДА В ДВОИЧНО-ДЕСЯТИЧНЫЙ(54) CONVERTER COMBINATORY-DECIMAL CODE IN BINARY-DECIMAL

Изобретение относитс  к цифровой технике и быть использовано в автоматике в преобразовател х уголкод с комбинаторно-дес тичным кодированием углового положени  вала в код. Известно устройство, содержащее генератор тактовых импульсов, к выходам которого подключены входы коль цевого регистра сдвига и кольцевого коммутатора, к выходам кольцевого регистра сдвига подключены входы дешифратора исходных комбинаций, к выходам которого подключены первьгми входами блок разветвлени , вторые входы которого подключены к выходам кольцевого коммутатора, Выход блока разветвлени  подключен к первому вхо ду генератора тактовых импульсов, а ко второму входу генератора подк.гаочена цепь запуска 1 . Недостатком устройства  вл етс  низка  надежность. Цель изобретени  - повышение надежности . Поставленна  цель достигаетс  тем что в преобразователь комбинаторнодес тичного кода в двоично-дес тичны содержащий генератор тактовых импульсов , кольцевой регистр, к ВЕЯХОдам которого подключены входы дешифратора исходных комбинаций и шину запуска , введены двоичный счетчик и элемент И, первый вход которого соединен с выходом генератора тактовых импульсов,второй вход соединен с выходом дешифратора исходных комбинаций , а выход соединен со входом сдвига кольцевого регистра и со счетным входом двоичного счетчика, вход установки в ноль которого объединен со входом записи кольцевого регистра и подключен к шине запуска. На чертеже приведена схема предлагаемого устройства. Устройство содержит генератор 1 тактовых импульсов, кольцевой регистр 2, дешифратор 3 исходных комбинаций, шину 4 запуска, двоичный счетчик 5, элемент 6 И. Устройство работает следуютим образом . Преобразуемый комбинаторно-дес тичный код поступает на параллельные инЛормационные входы регистра. В цепь запуска подаетс  сигнал, который за писывает в регистр преобразуемый код, а счетчик устанавливаетс  в нуль. Дешифратор выдел ет исходные комбина1ции 10000 и 10001 комбинаторно-дес тичного кода. Генератор тактовых им|пульсов осуществл ет сдвиг содержимого регистра и вьщает импульсы на счетный вход двоичного счетчика до по влени  на выходе деши(ратора исxojDiHx комбинаций сигнала, который запрещает дальнейшее прохождение импульсов от генератора тактовых им1тульсов через схему И.The invention relates to digital technology and to be used in automation in converters angle code with combinatorial decimal coding of the angular position of the shaft into a code. A device containing a clock pulse generator, to the outputs of which the inputs of the ring shift register and ring switch are connected, is connected to the outputs of the ring shift register inputs of the decoder of the original combinations, the outputs of which are connected to the outputs of the branch switch, the second inputs of which are connected to the outputs of the ring switch, The output of the branching unit is connected to the first input of the clock generator, and to the second input of the generator the starting circuit 1 is connected. The disadvantage of the device is low reliability. The purpose of the invention is to increase reliability. The goal is achieved by the fact that the ring register, to which the WAYER cell board is connected to the inputs of the decoder of the original combinations and the trigger bus, is entered into the combinator-to-computer converter of the combinator-digit code, the binary counter and the I element, whose first input is connected to the clock pulses, the second input is connected to the output of the decoder of the original combinations, and the output is connected to the shift input of the ring register and the counting input of the binary counter, the installation input in the zero of which is combined with the input of the ring register entry and connected to the startup bus. The drawing shows a diagram of the proposed device. The device contains a generator of 1 clock pulses, a ring register 2, a decoder 3 of the original combinations, a start bus 4, a binary counter 5, item 6 I. The device operates as follows. The combinatorial decimal code to be converted is fed to the parallel information inputs of the register. A signal is sent to the trigger circuit, which writes the converted code to the register, and the counter is set to zero. The decoder extracts the original combinations of 10,000 and 1,001 combinatorial-decimal codes. The pulse pulse generator shifts the register contents and pulses into the counting input of the binary counter until it appears at the output of the dashi (a ram of isojDiHx signal combinations, which prohibits further pulse propagation from the pulse generator through circuit I.

Значени  трех старьшх разр дов (число сдвигов в двоичном коде) двоично-дес тичного кода зафиксированы в трех младших разр дах счетчика (после по влени  сигнала запрета), а младший - в млгшшем разр де регистра .The values of the three most significant bits (the number of shifts in the binary code) of the binary-decimal code are fixed in the three lower digits of the counter (after the appearance of the prohibition signal), and the least significant bits - in the next decimal digit.

Claims (1)

Введение в предлагаемое устройство двоичного счетчика и элемента И повышает надежность его райоты. Формула изобретени Introduction to the proposed device binary counter and element And increases the reliability of its area. Invention Formula Преобразователь комбинаторно-дес тичного кода в двоично-дес тичныйCombinator-decimal code to binary-decimal converter содержащий генератор тактовых импульсов , кольцевой регистр, к выходам которого подключены входы дешифратора исходных комбинаций и шину.. запуска, отличающийс  . тем, что, с целью повышени  надежности , в него введены двоичный счетчик и элемент И, первый вход которого соединен с выходом генератора такточ вых импульсов, второй вход соединен с выходом дешифратора исходных комбинаций , а выход соединен со входом сдвига кольцевого регистра и со счетным входом двоичного счетчика, вход установки в ноль которого объединен со входом записи кольцевого регистраcomprising a clock pulse generator, a ring register, to the outputs of which are connected the inputs of the source code decoder and a trigger bus, different. In order to increase reliability, a binary counter and an element I are entered into it, the first input of which is connected to the generator output of clock pulses, the second input is connected to the output of the decoder of the original combinations, and the output is connected to the shift input of the ring register and the counting input a binary counter whose setup input to zero is combined with a ring register recording input S и подключен к шине запуска.S and connected to the startup bus. Источники информации, прин тые во внимание при экспертизе 1. Шарин ю. С. и др. Комбинаторные шксшы в системах автоматики, М.,Sources of information taken into account in the examination 1. Sharin y. C. and others. Combinatorial shkshy in automation systems, M., 0 Энерги , 1973, с. 58-60.0 Energy, 1973, p. 58-60.
SU792759220A 1979-04-03 1979-04-03 Combinatorial-decimal-to-binary-decimal code converter SU809566A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792759220A SU809566A1 (en) 1979-04-03 1979-04-03 Combinatorial-decimal-to-binary-decimal code converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792759220A SU809566A1 (en) 1979-04-03 1979-04-03 Combinatorial-decimal-to-binary-decimal code converter

Publications (1)

Publication Number Publication Date
SU809566A1 true SU809566A1 (en) 1981-02-28

Family

ID=20824748

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792759220A SU809566A1 (en) 1979-04-03 1979-04-03 Combinatorial-decimal-to-binary-decimal code converter

Country Status (1)

Country Link
SU (1) SU809566A1 (en)

Similar Documents

Publication Publication Date Title
SU809566A1 (en) Combinatorial-decimal-to-binary-decimal code converter
DK219089A (en) BRIEF DATA CODE AND PROCEDURE FOR RECOGNIZING THIS CODE
SU1206960A1 (en) Binary code-to-binary-coded decimal code converter
SU549802A1 (en) Parallel binary code to pulse-pulse code converter
SU364089A1 (en) UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi
SU943704A1 (en) Binary to digital pulse code converter
SU622076A1 (en) Arrangement for converting series binary code into decimal one
SU616627A1 (en) Converter of binary code into binary-decimal (binary-decimal-sexagecimal) code
SU902248A1 (en) Device for conversion of time interval to code
SU413477A1 (en)
SU1023342A1 (en) Pulse-frequency function generator
SU723554A1 (en) Information input-output arrangement
SU411449A1 (en)
SU437069A1 (en) Binary to binary converter
SU1012694A1 (en) BINARY CODE CONVERTER TO BINARY DECIMAL DEGREES CODE, MINUTES AND SECONDS
SU1070578A1 (en) Information readout device
SU572781A1 (en) Radix converter of binary-decimal numbers into binary numbers
SU1508203A1 (en) Binary encoder
SU785865A1 (en) Device for converting parallel code into series one
SU630627A1 (en) Binary ten-digit- to-binary-decimal number converter
SU807373A1 (en) Indication device
SU1200429A1 (en) Device for converting number from residual class system code to position code
SU364938A1 (en) FUNCTIONAL TRANSFORMER
RU2190928C2 (en) Code configuration converter
SU1522411A1 (en) Binary-to-binary-decimal code converter