SU809232A1 - Логарифмический преобразователь - Google Patents
Логарифмический преобразователь Download PDFInfo
- Publication number
- SU809232A1 SU809232A1 SU792781987A SU2781987A SU809232A1 SU 809232 A1 SU809232 A1 SU 809232A1 SU 792781987 A SU792781987 A SU 792781987A SU 2781987 A SU2781987 A SU 2781987A SU 809232 A1 SU809232 A1 SU 809232A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- output
- voltage
- pulses
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
(54) ЛОГАРИФМИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
1
Изобретение относитс к электрическим Преббразовател м напр жений с логар 1фмической функциональной характеристикой и может Сыть использовано в вычислительных машинах.
Известен логарифмический преобразователь , содержащий генераторы синхронизирующих и счетных импульсов,ключевые элементы, блок сравнени , счётчик TI.
Это устройство характеризуетс сравнительно низкой точностью работы .
Наиболее близким к предлагаемому вл етс логарифмк еский преобразователь , содержащий соединенные последовательно источник опорного напр жени , первый ключевой.элемент,интегратор , блок сравнени и блок управлени , второй ключевой элемент, счетчик, второй вход блока сравнени подключен ко входу преобразовател , выход блока управлени присоединен к управл ющим входам первого и второго клйчевых элементов, младших разр дов счетчика подключен ко входам старших разр дов 2 J.
Это устройство обладает невысокой точностью и сравнительно сложной функциональной схемой.
Даль изобретени - повышение точности работы и упрощение устройства. Цель достигаетс тем, что в логарифмический преобразователь введены
управл емый делитель частоты и генератор импульсов/ выход которого через втррой ключевой элемент соединен со счетным входом управл емого делител частоты, выход которого подключей ко входу счетчика, выход младших разр дов счетчика присоединен к регулирующему входу управл емого делител частоты.
На чертеже изображена функциональна схема логарифмического преобразовател .
Логарифмический преобразователь содержит блок 1 сравнени , блок 2 управлени , источник 3 .опорного напр жени , первый ключевой элемент 4, интегратор 5, генератор 6 импульсов, второй ключевой элемент 7, управл емый делитель 8 частоты, счетчик 9, вход 10 и выходы 11 преобразовател .
Логарифмический.преобразователь работает следующим образом.
В исходном состо нии первый и второй ключевые элементы 4 и 7 закрыты, а на вход блока 1 сравнени подают
Claims (2)
- напр жение со входа 10. Коэффициент делени управл емого делител 8 частоты устанавливают равным М, где М - выбранное основание логарифма.Ко эффициент пересчета младших разр дов счетчика 9 выбирают равшлм К. По команде Пуск, с блока 2 управ лени открываетс первый ключевой элемент 4 и опорное напр жение посту пает на вход интегратора 5, напр же ние на выходе которого измен етс по закону где и Q - напр жение источника опорно го напр жени , - посто нна времени интегратора 5. По команде с блока 2 управлени замыкаетс второй ключевой элемент 7 и на вход счетчика 9 поступают импульсы от генератора б импульсов с частотой н М°- г (2) где Т - период следовани импульсов. К-й импульс генератора б импульсов на выходе младших разр дов рчетчика 9 поступает одновременно на регулирующий вход.управл емого делител 8 частоты и вход счетчика 9. При этом в старших разр дах счетчика 9 фиксируетс цела часть логарифма,а коэффициент делени управл емого делител 8 частоты устанавливаетс рав ным М . Теперь импульсы от генератора б импульсов поступают на вход счетчика 9 с частотой fj jJr 3 С по влением К-го импульса с геHgpaTopa б импульсов на выходе младших разр дов cieтчикa 9 в старших разр дах вновь фиксируетс цела часть логарифма, а коэффициент делени управл емого делител 8 частоты устанавливаетс М. Импульсы генератора 6 импульсов начнут поступать на вход счетчика 9 с частотой 3 -1 4) т.е. число импульсов, поступающих с выхода управл емого делител 8 часто ты, одинаково и равно К. Величина К выбираетс в зависимое ти от требуемой погрешности,от дискретности при кусочно.-линейной аппрок симации логарифмической, зависимости в промежутках между импульсами, фиксирующими целую часть логарифма. В момент равенства выходного напр жени интегратора 5 и напр жени на входе 10 преобразовател блок 2 управлени вьщает сигнал, закрывающий второй ключевой элемент 7, При этом в младших разр дах счетчика 9 фиксируетс число N tog-Mt x-fog-M-1 к: (5) В старших разр дах счетчика 9 фиксируетс число к в результате, в счетчике 9 запишетс число .(j.,- , где U.(j - напр жение на входе 10 преобразовател , а - коэффициент пропорциональности . Предлагаемый логарифмический преобразователь обладает более высокой температурной стабильностью, что повышает его точность, и более простой .функциональной схемой. Формула изобретени Логарифмический преобразователь, содержащий соединенные последовательно источник опорного напр жени , первый ключевой элемент, интегратор, блок сравнени , блок управлени ,второй ключевой элемент, счетчик, второй вход блока сравнени подключен ко входу преобразовател , выход бло1-г Управлени присоединен к управл ющим входам первого и второго ключевых элементов, выход младших разр дов счетчика подключен ко входам старших разр дов, отличающийс тем, что, с целью повышени точности и упрощени , в него введены управл емый делитель частоты и генератор импульсов, выход которого через второй ключевой элемент соединен со счетным входом управл емого делител частЬты, выход которого подключен ко входу счетчика, выход младших разр дов счетчика присоединен к регулирующему входу управл емого делител частоты. Источники информации, прин тые во внимание при экспертизе 1.Смолов В.Б. и др. Полупроводниковые кодирующие и декодирующие преобразователи напр жений. Энерги , 1967, с. 283-286, рис. 3,5.
- 2.Авторское свидетельство СССР 512475, кл. G 06 G 7/24, 1974 (прототип ) .fO11ш
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792781987A SU809232A1 (ru) | 1979-06-18 | 1979-06-18 | Логарифмический преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792781987A SU809232A1 (ru) | 1979-06-18 | 1979-06-18 | Логарифмический преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU809232A1 true SU809232A1 (ru) | 1981-02-28 |
Family
ID=20834559
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792781987A SU809232A1 (ru) | 1979-06-18 | 1979-06-18 | Логарифмический преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU809232A1 (ru) |
-
1979
- 1979-06-18 SU SU792781987A patent/SU809232A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU809232A1 (ru) | Логарифмический преобразователь | |
SU553623A1 (ru) | Функциональный преобразователь частоты следовани импульсов | |
SU1019466A1 (ru) | Устройство дл функционального преобразовани частотных сигналов | |
SU838598A1 (ru) | Универсальный цифровой интегрирующийВОльТМЕТР | |
SU822211A1 (ru) | Антилогарифмический преобразователь | |
US3470387A (en) | Digitally expanding decoder for pulse code modulation systems | |
SU725210A1 (ru) | Генератор псевдослучайных сигналов | |
SU879765A1 (ru) | Способ аналого-цифрового преобразовани | |
SU938402A1 (ru) | Цифровой кодирующий преобразователь частоты | |
SU552624A1 (ru) | Аналого-цифровой функциональный преобразователь | |
SU754441A1 (ru) | Логарифмический аналого-цифровой преобразователь 1 | |
SU847331A1 (ru) | Функциональный преобразователь | |
SU577671A1 (ru) | Преобразователь напр жени в код | |
SU1309055A1 (ru) | Устройство дл моделировани сигнала короткого замыкани | |
SU1042035A2 (ru) | Логарифмический преобразователь | |
SU840949A1 (ru) | Логарифмический преобразователь | |
SU1023648A1 (ru) | Стохастический преобразователь напр жени | |
SU643908A1 (ru) | Антилогарифмический преобразователь | |
SU612261A1 (ru) | Аналого-цифровой логарифмический преобразователь | |
SU849092A1 (ru) | Цифровой частотомер | |
SU949662A1 (ru) | Множительно-делительное устройство | |
SU493912A1 (ru) | Устройство дл измерени интервала времени между двум сигналами | |
SU585502A1 (ru) | Множительно-делительное устройство врем -импульсного типа | |
SU911704A1 (ru) | Преобразователь временного масштаба сигналов | |
SU1034035A1 (ru) | Генератор случайного процесса |