SU809223A1 - Устройство дл делени аналоговыхСигНАлОВ - Google Patents
Устройство дл делени аналоговыхСигНАлОВ Download PDFInfo
- Publication number
- SU809223A1 SU809223A1 SU792764766A SU2764766A SU809223A1 SU 809223 A1 SU809223 A1 SU 809223A1 SU 792764766 A SU792764766 A SU 792764766A SU 2764766 A SU2764766 A SU 2764766A SU 809223 A1 SU809223 A1 SU 809223A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- voltage
- output
- input
- comparison
- adder
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Изобретение относитс к аналогово вычислительной технике, в частности, к устройствам врем импульсного определение отношени двух электрических сигналов. Известны врем импульсные устройства открытого типа, выполн ющие операцию делени путем форьшровани пилообразного напр жени из сигнала делител с последующим сравнением его с сигналом делимого, при. этом длительность интервала времени от на чала формировани пилообразрого напр жени до момента динамической компенсации уровн делимого пилообразным напр жением пропорциональна определ емому отношению сигналов Lll Однако подобным устройствам свойственны погрешности определени отно шени за счет нелинейности начального участка пилообразного напр жени и задержки срабатывани схемы сравнени . Известны устройства с двум схемами сравнени , перва из которых ге нерирует импульс в момент перехода пилообразного напр жени через задан ное значение напр жени Ug, называемое условным нулем, а втора .- в момент равенства пилообразного напр же ни сумме сигналов делимого и условного нул . Промежуток времени между срабатыванием первой и второй схем сравнени , фиксируек&лй триггером,пропорционален определ емому отношению 2. Наиболее близким техническим решением к предлагаемому вл етс устройство дл делени напр жений, которое предназначено дл определени отношени двух электрических сигнгшов в форме напр жени и включает в себ управл емый генератор линейного напр жени , выход которого псшключен к nepBotlQr вхсду управл емого генератора линейного напр жени , источник сигнала делител , выход которого п эдключей к первсму входу управл емого ген ; атора линейного напр жени , генёрат TaKTOttix импуЛьсов, выход которого подключен к второму входу управл емого генератора линейного напр жени , первый и второй блоки сравнени , первые входы которых объединены к. подключены к выходу управл емого ге-т иератсфа линейного напр жени , источник сигнала делимого, резистивный делитель напр жени , выход которого подклшчеи к вторс 1у входу первого ,блока сравнени , триггер, входы которого подключены к выходам первого и второго блоков сравнени , а выход в л етс выходом устройства sj. Недостатком известного устройства вл етс низка точность делени напр жений . Цель изобретени - увеличение точ ности делени напр жений. Поставленна цель достигаетс тем что в известное устройство введены сумматор и источник опорного напр же ни , выход которого подключен к первому входу сумматора и к входу резистивного делител напр жени , второй вход сумматора подключен к выходу источника сигнала делимого, третий вход сумматора подключен к выходу управл емого генератора линейного напр жени , выход сумматора подключен к второму входу второго блока сравнени . На фиг. 1 представлена блок-схема устройства дл делени аналоговых сигналов, на фиг. 2 - диаграммы, по сн югцие принцип работы устройства. Устройство дл делени ангшоговых сигналов содержит управл емый генератор 1 линейного напр жени , к первому входу которого подключен выход источника 2 сигнала делител , а второй вход соединен с генератором 3 тактовых импульсов. Выход генератора 1 соединен с первыми входами двух блоков сравнени 4 и 5. Второй вход второго блока 4 сравнени со динён с резистивным делителем 6 напр жени , а второй вход блока 5 срав нени подключен к выходу сумматора 7 Второй вход сумматора 7 соединен с выходом источника 8 сигнала делимого а первый.вход сумматора 7 подключен к выходу источника 9 опорного напр жени и к входу реэистивного делител б напр жени . Выходы блоков сравнени 4 и 5 соединены с установочными входами триггера 10, выход которого вл етс выходом устройства. Устройство дл делени аналоговых сигналов работает с л еду к дим образом. В момент по влени тактового импульса (фиг. 2а), формируемого генератором 3, на выходе управл емого ге нератора 1 линейного напр жени вырабатываетс пилообразное напр жение U(t) (фиг.26), наклон которого опре дел етс напр жением источника 2 делител . Kj-U, v t; « Uj- с (i где К - посто нный коэффициент t - текущее значение времени, начина с момента по влени тактового импульса Uj{ - напр жение источника делите ли. Напр жение U(t) подаетс на первые входы блоков сравнени 4 и 5. На второй вход блока 4 сравнени подаетс напр жение и (фиг. 2б), снимаемое с резистивного делител б напр жени , причем где Kj- коэффициент преобразовани уровн .опорного напр жени UQ, снимаемого с источника 9 опорного напр жени . На выходе сумматора 7 формируетс напр жение Uj (фиг. 26). 3 4 О где К, - посто нные коэффициенты сумматора 7, и - напр жение, снимаемое с источника 8 сигнала делимого. Блок 4 сравнени вырабатывает имульс (фиг. 2в) в момент времени t, который определ етс из уравнени (4) где Uj, - порог срабатывани .блока 4 сравнени . Блок 5 сравнени вырабатывает импульс (фиг. 2г) в момент времени t, , который определ етс из выражени K3U4-«- ,jp, (5) где и - напр жение смещени нул сумматора 7 (дрейф нул ); UQJ - порог срабатывани блока 5 сравнени , опред ел ющий задержку срабатывани . Выхэднвй импульс блока 4 сравнени устанавливает триггер 10 в состо ние логической 1, а импульс,снимаемый с выхода блока 5 сравнени , возвращает триггер 10 в исходное состо ние логического О. Длительность импульса Д1 (фиг. 2д) соответствует промежутку времени между моментами t. и t , и выражаетс следующим / образ ом KjU + K UptUca-Uci Ugp-XtUq Z KiUi При настройке коэффициента Kj. резистивного делител напр жени таким образом, что K lUo Uc2-Uci 9P (7) Оо длительность импульса формируемого триггером 10 будет строго пропорциональна отношению двух напр жений , в) Устройство функционирует в течение длительности тактового импульса. С приходом следующего тактового импульса вычислительный цикл повтор етс . При К - 1 выражение (6) соответствует выходному сигналу, формируемому известным устройством, позтому определение отношени напр жений в известном устройстве происходит с относительной погрешностью o(K,-1), RjUA
Таким образом, предлагаемое устройство позвол ет определ ть отношение двух электрических сигналов с большей точностью.
Это дает возможность использовать предлагаемое устройство в вычислительной технике, в промьшшенности, в измерительных схемах фотометрических систем при определении коэффициентов пропускани , отражени , рассеивани и других, а также в радиотехнических устройствах, использующих определение отнсниени двух электрических сигналов, и в других област х техники, где требуетс получение отношени двуханалоговых сигналов с высокой степенью точности.
Claims (3)
1.жйлинскас Р.-П.П. Измерители отношени . М., Советское радио, 1975, с. 79.
2.Справочник по ангшоговой вычис5 лительной технике. Под ред.Г.Е. Пухова , Киев, Техника, 1975.
3.Авторское свидетельство СССР по за вке № 2648425,
кл. G 06 G 7/16, 11.07.78 (прототип). 0
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792764766A SU809223A1 (ru) | 1979-05-11 | 1979-05-11 | Устройство дл делени аналоговыхСигНАлОВ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792764766A SU809223A1 (ru) | 1979-05-11 | 1979-05-11 | Устройство дл делени аналоговыхСигНАлОВ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU809223A1 true SU809223A1 (ru) | 1981-02-28 |
Family
ID=20827127
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792764766A SU809223A1 (ru) | 1979-05-11 | 1979-05-11 | Устройство дл делени аналоговыхСигНАлОВ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU809223A1 (ru) |
-
1979
- 1979-05-11 SU SU792764766A patent/SU809223A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU809223A1 (ru) | Устройство дл делени аналоговыхСигНАлОВ | |
SU782138A1 (ru) | Генератор импульсов | |
SU686035A1 (ru) | Устройство дл умножени | |
SU987622A1 (ru) | Умножитель частоты | |
SU1027830A1 (ru) | Умножитель частоты следовани импульсов | |
SU836756A1 (ru) | Устройство дл умножени частотыСлЕдОВАНи иМпульСОВ | |
SU877581A1 (ru) | Функциональный генератор ступенчатого напр жени | |
SU828407A1 (ru) | Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы | |
SU752366A1 (ru) | Устройство дл делени аналоговых сигналов | |
SU855934A1 (ru) | Широкополосный умножитель частоты следовани импульсов | |
SU890251A1 (ru) | Коррел ционный измеритель скорости | |
SU954881A2 (ru) | Преобразователь посто нного напр жени в посто нное | |
RU2057346C1 (ru) | Устройство для измерения скорости перемещения | |
SU744569A1 (ru) | Умножитель частоты | |
SU928237A1 (ru) | Устройство дл измерени мгновенных значений напр жени | |
SU966660A1 (ru) | Устройство дл измерени длительности коротких импульсов | |
SU1309049A1 (ru) | Устройство дл дифференцировани частотно-импульсных сигналов | |
SU926722A1 (ru) | Способ формировани длительности пр моугольных импульсов | |
SU875399A1 (ru) | Делительное устройство | |
SU622070A1 (ru) | Цифровой генератор функций | |
SU918933A1 (ru) | Устройство дл измерени временных интервалов | |
SU984058A1 (ru) | Делитель частоты импульсов | |
SU739553A1 (ru) | Множительно-делительное устройство | |
RU1795479C (ru) | Устройство дл делени аналоговых сигналов | |
SU720707A1 (ru) | Генератор пилообразного напр жени с переменной крутизной |