SU801258A1 - -Разр дный двоичный счетчик - Google Patents
-Разр дный двоичный счетчик Download PDFInfo
- Publication number
- SU801258A1 SU801258A1 SU792742666A SU2742666A SU801258A1 SU 801258 A1 SU801258 A1 SU 801258A1 SU 792742666 A SU792742666 A SU 792742666A SU 2742666 A SU2742666 A SU 2742666A SU 801258 A1 SU801258 A1 SU 801258A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- binary counter
- digit binary
- binary
- counting
- Prior art date
Links
Landscapes
- Electric Clocks (AREA)
Description
Изобретение относитс к импульсной технике и может быть использовано при реализации технических средст Известны N -разр дные суммирующие двоичные счетчики 1П с естественный пор дком счета по модулю п, где 2 п 2. Недостатком этих счетчиков вл етс большое врем коррекции запрещенных кодов. Известен 5-ти разр дный двоичный счетчик с естественным пор дком счет по модулю двгщцать, содержащий co6cT венно 5-ти разр дный двоичный счетчик с естественным пор дком счета по модулю п 20... и входную шину, соединенную со счетным входом счетчика . При поступлении входных сигналов счетчик последовательно измен ет сво состо ние в сЬответствии с двоичным кодом 00...О, 10...О, и т.д. до тех пор, пока в нем не установитс двоич ный код, соответствующий числу 19. После этого счетчик переходит в исходное состо ние 00...О 2. Недостатком этого счетчика вл етс большое врем коррекции запрещенных кодов. Цель изобретени - сокращение времени коррекдии запрещенных, кодов. 1 .« Поставленна цель достигаетс тем, что в Ы-разр дном двоичном счетчике с естественным пор дком счета/по моrt .b + 2%1, дулю п , где п + ... + + 1 + 2 а f + ... + 2 V 2, 2 V 1 + 2° +2 пр мой выход N-oro разр да соединен со входги ш установки в нулевое состо ние соответственно разр дов 1-{N-1), 2-(N-l) ,(N-2)-(N-l), N-1., На фи. 1 представлена схема N-pas р дного двоичного счетчика; на фиг. 2 - практическа схема суммирующего счетчика по модулю 5. Счетчик содержит N-разр дов 1, входную шину 2 и производит подсчет . импульсов по модулю п. Пр мой выход N-ro разр да счетчика соединен со входами установки в нулевое состо ние соответствующих разр дов. Однозначное соответствие между, модулем п счетчика и номерами разр дов , входы установки в нулевое состо ние которых соедин ютс с пр - лвлм выходомм-го разр да, приведено в таблице.
о л t ,
2 +1+2 +2..+2 (N-2)-lN-l)
Ы-1 0 «-4
2 +1+2 +2 +...+2 +
Устройство работает следующим образом .
При поступлении входных сигналов на входную шину счетчика он последовательно принимает следующие кодовые комбинации 000...О, 10...0,010...О, и т.д. до тех пор, пока в нем не устанавливаетс двоичный код, соответствукиций числу (и-1). После этого счетчик переходит в исходное состо ние 00...0. При возникновении в счетчике любого запрещенного кода на пр мбм выходе N-ro разр да возникает сигнал, устанавливающий в нули соответствующие разр ды. Таким образом происходит коррекци запрещенных кодов за минимальное врем .
Предлагаема структура счетчика применени при построении суммирующих двоичных счетчиков с естественным пор дком счета, работающих по модулю 3,5,6,9,10,12,17,18,20,24 и т.д.
Claims (2)
1.Будинский Я. Логические цепи
в цифровой технике. М. , Св зь, 1977, с. 243-244, табл. 6,3.
2.Будинский Я. Логические цепи в цифровой .технике. М., Св зь, 1977, с. 262, рис. 6.106.
К
ii
Вход
V
m
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792742666A SU801258A1 (ru) | 1979-03-27 | 1979-03-27 | -Разр дный двоичный счетчик |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792742666A SU801258A1 (ru) | 1979-03-27 | 1979-03-27 | -Разр дный двоичный счетчик |
Publications (1)
Publication Number | Publication Date |
---|---|
SU801258A1 true SU801258A1 (ru) | 1981-01-30 |
Family
ID=20817759
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792742666A SU801258A1 (ru) | 1979-03-27 | 1979-03-27 | -Разр дный двоичный счетчик |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU801258A1 (ru) |
-
1979
- 1979-03-27 SU SU792742666A patent/SU801258A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU801258A1 (ru) | -Разр дный двоичный счетчик | |
SU801259A1 (ru) | -Разр дный двоичный счетчик | |
SU494744A1 (ru) | Преобразователь двоично-дес тичного кода в двоичный | |
SU1198749A1 (ru) | Многовходовый счетчик | |
SU391560A1 (ru) | Устройство для возведения в квадрат | |
SU1088133A1 (ru) | Счетное устройство | |
SU799148A1 (ru) | Счетчик с последовательным переносом | |
SU1208607A1 (ru) | Преобразователь двоичного кода | |
SU951291A1 (ru) | Устройство дл нормализации кодов Фибоначчи | |
RU1034519C (ru) | Оптоэлектронный преобразователь перемещени в код | |
SU993243A1 (ru) | Преобразователь двоичного кода угла в двоично-дес тичный код градусов | |
SU733109A1 (ru) | Троичный реверсивный п-разр дный счетчик импульсов | |
SU418971A1 (ru) | ||
SU1084779A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU1173402A1 (ru) | Генератор чисел | |
SU700862A1 (ru) | Адаптивный пороговый модуль | |
SU1451681A1 (ru) | Суммирующее устройство | |
SU1120374A1 (ru) | Аналого-цифровой квадратор | |
SU678675A1 (ru) | Двоичный п-разр дный счетчик импульсов | |
SU387529A1 (ru) | Ше | |
SU943704A1 (ru) | Преобразователь двоичного кода в число-импульсный код | |
SU970706A1 (ru) | Счетное устройство | |
SU1140118A1 (ru) | Устройство дл вычислени квадратного корн | |
SU783995A1 (ru) | Устройство формировани контрольного разр да счетчика | |
SU809176A1 (ru) | Устройство дл делени |