SU798816A1 - Устройство дл сравнени двоичных чисел - Google Patents
Устройство дл сравнени двоичных чисел Download PDFInfo
- Publication number
- SU798816A1 SU798816A1 SU792741153A SU2741153A SU798816A1 SU 798816 A1 SU798816 A1 SU 798816A1 SU 792741153 A SU792741153 A SU 792741153A SU 2741153 A SU2741153 A SU 2741153A SU 798816 A1 SU798816 A1 SU 798816A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- output
- trigger
- triggers
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Description
154) УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ
1
MaoOpeTeHHe относитс к автоматике и вычислительной технике и может быть использовано при реализации технических средств в этих област х.
Известно устройство дл сравнени двоичных чисел, содержащее элементы И, ИЛИ, НЕ и триггеры 1.
Недостаток устройства - сложность.
Наиболее близким к предлагаемому по .технической сущности вл етс устройство дл сравнени последовательных двоичных чисел, содержащее триггеры, элементы ИЛИ, ИЛИ-НЕ, НЕ, причем пр мые выходы первого и второго 3-К триггеров соединены с первым л вторшл выходами устройства и с первым и вторым входами элемента ИЛИ-НЕ, выход которого подключен к третьей выходной шине устройства, вход синхронизации устройства соединен со входами Л-К триггеров f2 .
Недостаток устройства - низка достоверность функционировани , св занна с возможностью по влени устойчивого запрещенного состо ни , а также большим диапазоном возможных ошибок при сбое.
Цель изобретени - повышение надежности устройства.
Поставленна цель достигаетс тем, что в устройстве дл сравнени двоичных чисел, содержащем 3-К триггеры, элементы ИЛИ, ИЛИ-НЕ, НЕ, причем пр мые выходы первого и второго З-К триггеров соединены с первым и вторым выходами устройства и с первым и вторым входами элемента ИЛИ-НЕ, выход которого подключен к третьей выход0 ной шине устройства, вход сиихронизации устройства соединен со входами D-K триггеров, первый и второй информационные входы устройства соединены с первыми входги и 3 первого и
5 второго 3--К триггеров, соответственно , первый информационный вход устройства через первый элемент НЕ подключен ко второму входу Л второго Э- К триггера, второй информационный
0 вход устройства через второй элемент НЕ соединен со вторым входом J первого 5-К триггера, пр мой выход которого подключен к первому входу первого элемента ИЛИ, выход которого
5 соединен со входом установки в нулевое состо ние второго 3-К триггера, пр мой выход которого подключен к первому входу второго элемента ИЛИ,. выход которого соединен со входом
Claims (2)
- 0 установки в нулевое состо ние первого D-K триггера/ инверсный выход которого подключен к третьему входу 3 второго 3-К триггера, инверсный вы ход которого соединен с третьим входом tJ первого -К триггера, вход начальрой установки устройства подключен ко вторым входам элементов ИЛИ. На чертеже представлена блок-схем устройства. Устройство содержит 3-К триггеры 1 и 2, элементы ИЛИ 3 и 4, элемент ИЛИ-НЕ 5, элементы НЕ 6 и 7, информационные входы 8 и 9, выходы устройства 10,11 и 12, вход 13 синхронизации вход 14 начальной установки. Устройство работает следующим образом . Перед началом работы 3-К триггеры 1 и 2 устройства устанавливаютс в нулевое состо ние. Двоичные последовательные коды А и В поступают на ниформационные входы 8 и 9 старшими разр дами вперед и синхронизируютс импульсами, которые поступают на вход синхронизации 13. После прохождени кодов на одном из выходов устройства 10,11 и 12 по вл етс сигнал 1, соответствующий отношени м А В, А В и А Б. Сигнал на выходе 11 формируетс элементом ИЛИ-НЕ 5. Запрещенное состо ние 3-К триггеров схемы вл ет с неустойчивым. В процессе работы веро тность ложных изменений состо ний триггеров схемы таких как , , 10-Х)1, , уменьшена за счет введени цепей коррекции, содер жащих элементы ИЛИ 3 и 4, которые воздействуют на установочные входы D-К.триггеров 1 и 2. Положительный эффект заключаетс в повьвиении достоверности функционировани , сокращени времени выхода из запрещенных состо ний и уменьшени диапазона возможных ошибок. Формула изобретени Устройство дл сравнени двоичных чисел, содержащее 3-К триггеры, элементы ИЛИ, ИЛИ-НЕ, НЕ, причем пр мые выходы первого и второго 3-К триггеров соединены с первым и вторым выходами устройства и с первым и вторым входами элемента ИЛИ-НЕ, выход которого подключен к третьей выходной шине устройства, вход .синхронизации устройства соединен со входами 3-К триггеров, отличающеес тем, что, с целью повышени надежности устройства, в нем первый и второй информационные входы устройства соединены с первыми входами 3 первого и второго 3-К триггеров, соответственно , первый информационный вход устройства через первый элемент НЕ подключен ко второму входу 3 второго 3-К триггера, второй информационный вход устройства через второй элемент НЕ соединен со вторым входом D первого 3-К триггера, пр мой выход которого подключен к первому входу, первого элемента ИЛИ, выход соединен со входом установки в нулевое состо ние второго D-K триггера, пр мой выход которого подключен к ;первому входу второго элемента ИЛИ, выход которого соединен со входом установки в нулевое состо ние первого 3-К триггера, инверсный выход коTopofo подключен к третьему входу J второго 3-К триггера, инверсный выход которого соединен с третьим входом 3 первого 3-К триггера, вход начально .Я установки устройтсва подключен ко вторым входам элементов ИЛИ. Источники информации, прин тые во внимание при экспертизе 1.Гутников B.C. Интегральна электроника в измерительных приборах. Л., Энерги , 1974, с. 37, рис.16.
- 2.Вудинский Я. Логические цепи в цифровой технике. М., Св зь, 1977, с. 298, рис. 6:148 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792741153A SU798816A1 (ru) | 1979-03-27 | 1979-03-27 | Устройство дл сравнени двоичных чисел |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792741153A SU798816A1 (ru) | 1979-03-27 | 1979-03-27 | Устройство дл сравнени двоичных чисел |
Publications (1)
Publication Number | Publication Date |
---|---|
SU798816A1 true SU798816A1 (ru) | 1981-01-23 |
Family
ID=20817129
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792741153A SU798816A1 (ru) | 1979-03-27 | 1979-03-27 | Устройство дл сравнени двоичных чисел |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU798816A1 (ru) |
-
1979
- 1979-03-27 SU SU792741153A patent/SU798816A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920005171A (ko) | 테스트 모드 진입을 위한 연속적으로 클럭크된 호출 코드들을 가진 반도체 메모리 | |
US4023110A (en) | Pulse comparison system | |
KR890017866A (ko) | 필터회로 | |
US4160154A (en) | High speed multiple event timer | |
KR870010688A (ko) | 잡음펄스 억제회로 | |
SU798816A1 (ru) | Устройство дл сравнени двоичных чисел | |
US4493095A (en) | Counter having a plurality of cascaded flip-flops | |
US3056108A (en) | Error check circuit | |
SU781807A1 (ru) | Устройство дл сравнени двоичных чисел | |
KR100310948B1 (ko) | 데이타신호판독방법및그장치 | |
SU1509897A1 (ru) | Сигнатурный анализатор | |
SU1183954A1 (ru) | Устройство для сравнения двоичных чисел | |
SU1651374A1 (ru) | Синхронный делитель частоты | |
SU666647A1 (ru) | Счетчик импульсов с цифровой индикацией | |
SU1211876A1 (ru) | Управл емый делитель частоты | |
SU463994A1 (ru) | Устройство дл индикации | |
SU1249505A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU980089A1 (ru) | Устройство дл сравнени чисел | |
SU1277387A2 (ru) | Делитель частоты следовани импульсов | |
SU1177907A1 (ru) | Делитель частоты следовани импульсов | |
SU943693A1 (ru) | Устройство дл ввода информации | |
KR890004865Y1 (ko) | 카운터를 이용한 지연단축형 분주회로 | |
SU762195A1 (ru) | Устройство для деления частоты следования импульсов | |
SU896740A2 (ru) | Дискретный умножитель частоты | |
SU1156050A1 (ru) | Устройство дл ввода информации |