[go: up one dir, main page]

SU790262A1 - Pulse selector - Google Patents

Pulse selector Download PDF

Info

Publication number
SU790262A1
SU790262A1 SU772532940A SU2532940A SU790262A1 SU 790262 A1 SU790262 A1 SU 790262A1 SU 772532940 A SU772532940 A SU 772532940A SU 2532940 A SU2532940 A SU 2532940A SU 790262 A1 SU790262 A1 SU 790262A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
distributor
parcel
output
selection
Prior art date
Application number
SU772532940A
Other languages
Russian (ru)
Inventor
Александр Иванович Богданов
Степан Петрович Кулешов
Василий Капитонович Якимовский
Original Assignee
Предприятие П/Я Р-6721
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6721 filed Critical Предприятие П/Я Р-6721
Priority to SU772532940A priority Critical patent/SU790262A1/en
Application granted granted Critical
Publication of SU790262A1 publication Critical patent/SU790262A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Analogue/Digital Conversion (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Description

дами упом нутых формирователей импульсов , выход распределител  через третий формирователь импульсов соединен с информационным входом триггера пам ти, выходы которого соединены с первыми входами логических ,- ,элементов И, вторые входы которых соединены с выходом второго упом нутого формировател  импульсов, выход одного из логических элементов И соединен со входом счетчика посылок, вход сброса которого подключен к выходу второго логического элемента ИЛИ, один вход которого соединен с выходом второго логического элемента И, зведен дополнительный логический элемент ИЛИ, выход которого соединен со входом сброса триггера пам ти, и два дополнительных формировател  импульсов , входы которых соединены С выходами распределител , а выходы со входами каждого из упом нутых логических элементов ИЛИ, при этом третий вход дополнительного логического элемента ИЛИ соединен с выходом первого формировател  импульсов.The said pulse formers, the output of the distributor through the third pulse shaper are connected to the information input of the memory trigger, the outputs of which are connected to the first inputs of logic, -, And elements, the second inputs of which are connected to the output of the second mentioned pulse shaper, the output of one of the logic elements And connected to the input of the parcel counter, the reset input of which is connected to the output of the second logical element OR, one input of which is connected to the output of the second logical element AND, is inserted an additional logical element OR, the output of which is connected to the reset input of the memory trigger, and two additional pulse makers, whose inputs are connected to the outputs of the distributor, and the outputs to the inputs of each of the above logical elements OR, while the third input of the additional logical element OR is connected to the output of the first pulse shaper.

Структурна  электрическа  схема предлагаемого селектора приведена на чертеже.The structural electrical circuit of the proposed selector is shown in the drawing.

Селектор содержит управл емый генератор 1, распределитель импульсов 2,состо щий из двоичного счетчика и дешифратора (не показан), инвертор 3, формирователи импульсов 4-6, дополнительные Формирователи импульсор 7 и 8, j-огические элементы ИЛИ 9 и 10, триггер пам ти 11, логические элементы И 11 и 13, дополнительный логический элемент ИЛИ 14, счетчик посылок 15.The selector contains a controlled oscillator 1, a pulse distributor 2, consisting of a binary counter and a decoder (not shown), an inverter 3, pulse formers 4-6, additional Shapers pulse 7 and 8, j-coded elements OR 9 and 10, trigger Ti 11, logical elements And 11 and 13, additional logical element OR 14, the parcel counter 15.

Селектируегиый сигнал подаетс  на ВХОДНУЮ шину 16, выходной сигнал снимаетс  с выхода 17.The selective signal is fed to INPUT bus 16, the output signal is removed from output 17.

Принцип работы селектора заключаетс  в следующем.The principle of operation of the selector is as follows.

С приходом заднего фронта сигнала паузы формирователем 5 вырабатываетс  короткий импульс, который через элементы ИЛИ 10 и 14 устанавливает в нуль соответственно запоминающий триггер 11, распределитель 2, а такж выходным сигналом синхронизируетс  уравл емый генератор импульсов 1 таким образом, чтобы начиналось формирование нового периода оклебаний, к тому же подаетс  разрешающий потенциал на дешифратор распределител  2 дл  выделени  на его выходах отметок предельных значений длительности посылки . Начинаетс  цикл селектировани посылки.With the arrival of the falling edge of the pause signal, a short pulse is generated by the shaper 5, which, through the elements OR 10 and 14, sets the memory trigger 11, the distributor 2, respectively, and the output pulse generator 1 is synchronized by the output signal so that moreover, a permitting potential is applied to the decoder of the distributor 2 in order to isolate at its outputs the marks of the limiting values of the duration of the burst. The parcel selection cycle begins.

В случае посылки длительностью менее минимального предела при ее окончании формирователем б вырабатываетс . короткий импульс, который устанавливает , в нуль двоичный счетчик распределител  2 через логический элемент ИЛИ 10. и счетчик посылок 15 через логические элементы И 13 и ИЛИ 9. Одновременно синхронизируетс  генератор импульсов.1, и с инвертора 3 подаетс  разрешающий потенциал на дешифратор распределител  2 дл  выделени  на его выходе отметки предельного значени  паузы. Селектор готов к началу цикла селектировани  паузыIn the case of a parcel with a duration of less than the minimum limit, when it is completed, the shaper b is generated. a short pulse that sets the binary counter of the distributor 2 to zero through the logical element OR 10. and the parcel counter 15 through the logical elements AND 13 and OR 9. At the same time, the pulse generator is synchronized 1, and the inverter 3 is supplied with the enable potential of the distributor 2 for highlighting at its output a pause limit value mark. The selector is ready for the start of the pause selection cycle.

В случае посылки в пределах заданной длительности селектирование продолжаетс  до ее окончани . В момент достижени  минимума от переднего фронта импульса, вьщеленного дешифратором распределител  2, формирователем 4 вырабатываетс  короткий импульс , который поступает на запоминающий вход триггера 11 и устанавливает его в состо ние, при котором с пр мого выхода подаетс  потенциал на логический элемент И 12, разрешающий прохождение импульсов. Если посылка закончитс  в интервале времени между минимумом и максимумом предельных значений, то короткий импульс с формировател  б, образовавшийс  от конца посылки, проходит через логический элемент И 12 на счетный вход двоичного счетчика посылок и запоминаетс . Процесс установки селектора в исходное состо ние готовности к селектированию паузы происходит в соответствии с описанным.In the case of a parcel within a predetermined duration, the selection continues until it ends. At the moment of reaching the minimum from the leading edge of the pulse allocated by the decoder of the distributor 2, the shaper 4 produces a short pulse that arrives at the memory input of the trigger 11 and sets it to a state where the potential is transmitted from the forward output to the logical element 12 that permits passage pulses. If the parcel ends in the time interval between the minimum and maximum limit values, then a short pulse from the imager b, formed from the end of the parcel, passes through the AND 12 logic element to the counting input of the binary parcel counter and is remembered. The process of setting the selector to the initial state of readiness for selection of a pause occurs in accordance with the described.

В случае посылки длительностью более максимального лредела процесс селектировани  продолжаетс  в соответствии с описанным. В момент достижени  максимума от переднего фронта импульса, выделенного дешифратором распределител  2, формирователем 8 вырабатываетс  короткий импульс, который поступает через логические элементы ИЛИ на установочные входы соответственно запоминающего триггера 11, распределител  2 и счетчика посылок 15 дл  сброса их в исходное состо ние. Далее цикл селектировани  продолжающейс  посылки повтор етс .In the case of a parcel lasting longer than the maximum limit, the selection process continues as described. When the maximum from the leading edge of the pulse allocated by the decoder of the distributor 2 is reached, the shaper 8 generates a short pulse that is fed through the OR logic elements to the installation inputs of the corresponding memory trigger 11, the distributor 2 and the send counter 15 to reset them. Further, the cycle of the selection of the continuing parcel is repeated.

В случае паузы в пределах заданной длительности ее селектирование начинаетс  в соответствий с описанием . При окончании паузы процесс начала селектировани  посылки соответствует описанному.In the case of a pause within a predetermined duration, its selection begins in accordance with the description. At the end of the pause, the process of starting the selection of the parcel is as described.

в случае паузы длительностью более максимального-предела процесс селектировани  соответствует описанию до момента достижени  максимума. В момент максимума предела паузы от переднего фронта импульса, выделенного дешифратором распределител  2, формирователем 7 вырабатываетс  короткий импульс, который поступает через логические элементы ИЛИ на установочные входы соответственно запоминающего триггера, распределител  2 и счетчика посылок 15 дл  сброса Их в исходное (нулевое) состо ние. Далее цикл селекции продолжающейс  паузы повтор етс .in the case of a pause longer than the maximum-limit, the selection process corresponds to the description until it reaches the maximum. At the moment of maximum pause limit from the leading edge of the pulse allocated by the decoder of the distributor 2, the shaper 7 generates a short pulse that is fed through the OR logic elements to the installation inputs of the storage trigger, the distributor 2 and the send counter 15, respectively, to reset them to their original (zero) state . Further, the cycle of selection of the continued pause is repeated.

Claims (2)

1.За вка Японии № 42-18667, 1. For Japan No. 42-18667, 0 кл. 110 Д О, 27.03.67.0 cl. 110 D o, 27.03.67. 2.Патент США 3515992, кл. 325-322, 16.02.70.2. The patent of the USA 3515992, cl. 325-322, 16.02.70.
SU772532940A 1977-10-14 1977-10-14 Pulse selector SU790262A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772532940A SU790262A1 (en) 1977-10-14 1977-10-14 Pulse selector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772532940A SU790262A1 (en) 1977-10-14 1977-10-14 Pulse selector

Publications (1)

Publication Number Publication Date
SU790262A1 true SU790262A1 (en) 1980-12-23

Family

ID=20728527

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772532940A SU790262A1 (en) 1977-10-14 1977-10-14 Pulse selector

Country Status (1)

Country Link
SU (1) SU790262A1 (en)

Similar Documents

Publication Publication Date Title
SU790262A1 (en) Pulse selector
SU443468A1 (en) Single pulse shaping device
SU1621146A2 (en) Device for shaping pulse trains
GB1325456A (en) Circuit for indicating a delay time of a delayed pulse
SU1385283A1 (en) Pulse sequence selector
SU766042A1 (en) Device for interrogation of information sensors
SU479230A1 (en) Pulse train with adjustable time parameters
SU1167607A2 (en) Probabilistic k,m-terminal network
SU1580542A1 (en) Pulse shaper
SU497718A1 (en) Device for generating pseudo-random signals of complex structure
SU702493A1 (en) Pulse pack former
SU1487192A1 (en) Code-to-pulse-repetition rate converter
SU467333A1 (en) Device for controlling the duration of transients
SU630740A1 (en) Pulse duration selector
SU411658A1 (en)
SU677079A1 (en) Time interval shaping arrangement
SU552598A1 (en) Parametric Regenerator Control Device
SU1095371A1 (en) Sawtooth voltage former
SU797059A1 (en) Pulse shaping device
SU1653144A1 (en) Pulse driver
SU913576A1 (en) Pulse duration discriminator
SU1100605A2 (en) Repeating time interval meter
SU1757089A1 (en) Shaper of duration of pulses
SU1019598A1 (en) Pulse sequence shaper
SU951678A1 (en) Pulse shaper