SU780182A1 - След щий преобразователь напр жени в код - Google Patents
След щий преобразователь напр жени в код Download PDFInfo
- Publication number
- SU780182A1 SU780182A1 SU782639223A SU2639223A SU780182A1 SU 780182 A1 SU780182 A1 SU 780182A1 SU 782639223 A SU782639223 A SU 782639223A SU 2639223 A SU2639223 A SU 2639223A SU 780182 A1 SU780182 A1 SU 780182A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- output
- input
- control
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
780182
Устройс.тво содержит реверсивный счетчик 1, соединенный с цифроаналоговым преобразователем 2 и двоичным умножителем 3 частоты, управл ющие входы которых соединены с кодовыми выходами реверсивного счетчика 1, цифроаналоговый преобразователь 2 служит источником компенсирующего напр жени и его выход подсоединен к одному из входов сравнивающего блока. 4, основанного на принципе модул ции второй вход сравниваи цего блока 4 подсоединён к шине источника входного (преобразуемого) напр жени 5, к :вь1ходу сравнивающего блока 4 подСоединен дискриминатор 6, который управл ет работой элементов И 7. Один из элементов И 7, управл емый Минимально .йизким порогом дискриминатора 6, служит дл подключени выхода двоичного .умно;житед Зк входу младшего разр да реверсивного счетчика 1 (к входу Сложение или вычитание.в зависимости от знака разбаланса входного и компенсирующего напр жений), а остальные элементы И.7 служат дл подключени к входам более старших разр дой выхода генератора 8 импуль соз , вход управлени сравниваиадего блока 4 подсоединен к выходам всех элементов И 7 через элемент ИЙИ 9.
Работает Устройство сле унвдим образом .
При наличии разбаланса входного и компенсирующих напр жений. Достаточного ДЛ Срабатнванй грубых порогов сравнивающего блока 4, оДИН из элементов И 7 подключит генератор 8 к входу сравнивающего блока 4. Дискриминатор б оп зеделит уровень раз баланса и добавит 1 к сйответбтзуиадему коду реверривного счетчика 1 (в одном из старшй разр дов). Так буДет продолжатьс до тех пор, пока код реверсивного счетчика 1 не достигнет значени , при котором цифроаналоговый преобразователь 2 не выработает компенсирующее напр жение , равное входному с погрешностью млаДшего разр да, tc которому подсоединен вход точного урайновё1йивани . После этого выходной Сигнал с реверСй вн6го счётчика 1 будет поступать только по превышению лорога точного У1С)авнрвёшивани . На вход сравнивающего бпока 4 н ачнут поступать импульсы с генератора 8, отобранные двоичным умножителем 3, с частотой, пропорциональной коду реверсивного счетчика 1. В момент достижени равнбаёси й входного и компенсирующего на,пр жёний частота модул ции, подаваема на сравнивающий блок 4 будет пропорцион шьна входному напр жению. Вли ние неточности установлени равновеси , обусловленной проникновением модулирующих сигналов через паразитные проходные емкости, будет практически сведено к нулю. Оно сведетс к некоторому посто нному изменению коэффициента преобразовани напр жени в код.Этим обеспечиваетс строга линейность между преобразуемым напр жением и выходным кодом преобразовател , вплоть до напр жений , соответствующих уровню квантовани преобразовател .
Таким образом, достоинство устройства заключаетс в возможности преобразовани малых входных напр жений . При этом врем установлени ,несмСтр на введение модул ции на электронных элементах, не изменилось за счет использовани дл накачки реверсивного счетчика 1 полной частоты генератора 8,поскольку при грубом уравновешивании вс частота генератора 8 поступает на Модул цию.
Формула изобретени
(Илед щиЙ преобразователь напр жени в ко , содержащий реверсивный счетчик, выходы которого соединены с В5сбДами цифроаналогового преобразовател , выход которого через сравнивающий блок соединен с входом дискрйманато )ра, выходы которого соединены с входами элементов И, В б1йле входы которых, кроме элемен1 ов {{, управлйквдих младшим разр дом реверсивного счетчика, соединены с ВЫХОДОМ генератора импульсов, а вызЙ&ДЫсоединены с соответствующими входами реверсивного счетчика, отличающийс тем, что, с целью повышени точности преобразовани , введены элемент ИЛИ и двоичный умножитель частоты, причем входы управдёни двоичного умножител частоты соединены с выходами реверсивного счётчика, счетный вход соединен С выходом генератора импульсов, а выход соединен со вторыми входами элементов И, управл квдих младшим разр дом реверснрного счетчика, а выходы элементов И через элемент ИЛИ соединены с управл ющими входами сравнивающего блока и дискриминатора .Источники информации, прин тые во внимание при экспертизе
1.,Орнатский П.П. Автоматические измерени и приборы. Киев, Высша школа, 1973, с. 458.
2. Каган Б.М. и др. Системы св зи ЭВМ с объектами управлени в АСУ ТП. М.,Советское радио, 1978, с. 160 (прототип).
Claims (1)
- Формула' изобретенияЛЭСледящий преобразователь напряжения в код, содержащий реверсивный счетчик, выходы которого соединены с йхбдами цифроаналогового преобразователя, выход которого через срав3 нивающий блок соединен с входом дискриминатора, выходы которого соединены с первыми входами элементов И, вторые входы которых, кроме элементов И, управляющих младшим разрядом 35 реверсивного счетчика, соединены с выходом генератора импульсов, а выходы соединены с соответствующими входами реверсивного счетчика, отлича ю щ и й с я тем, что, с 40 целью повышения точности преобразования, введены элемент ИЛИ и двоичный умножитель частоты, причем входы управления двоичного умножителя частоты соединены с выходами реверсивного счетчика, счетный вход соединен 43 с выходом генератора импульсов, а выход соединен со вторыми входами элементов И, управляющих младшим разрядом реверсивного счетчика, а выходы элементов И через элемент ИЛИ соединены с управляющими входами сравнивающего блока и дискриминатора.'
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782639223A SU780182A1 (ru) | 1978-07-06 | 1978-07-06 | След щий преобразователь напр жени в код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782639223A SU780182A1 (ru) | 1978-07-06 | 1978-07-06 | След щий преобразователь напр жени в код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU780182A1 true SU780182A1 (ru) | 1980-11-15 |
Family
ID=20774682
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782639223A SU780182A1 (ru) | 1978-07-06 | 1978-07-06 | След щий преобразователь напр жени в код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU780182A1 (ru) |
-
1978
- 1978-07-06 SU SU782639223A patent/SU780182A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3411153A (en) | Plural-signal analog-to-digital conversion system | |
US3361978A (en) | Split-phase code modulation synchonizer and translator | |
US6169504B1 (en) | Device and method for converting analog signal to digital signal using interleaving sampling | |
SU780182A1 (ru) | След щий преобразователь напр жени в код | |
JPH0241933B2 (ru) | ||
JPS5769228A (en) | Deterioration detection system for optical transmitting circuit | |
SU1626177A1 (ru) | Устройство дл измерени частоты гармонического сигнала | |
KR860000753A (ko) | 신호 변환 장치 및 그 방법 | |
SU1379939A1 (ru) | Цифровой демодул тор сигналов с фазово-импульсной модул цией | |
SU1374398A2 (ru) | Цифровой синтезатор частоты | |
SU651476A1 (ru) | Преобразователь код-напр жение | |
SU1115224A2 (ru) | Аналого-цифровой преобразователь узкополосных сигналов | |
SU1659888A1 (ru) | Демодул тор | |
SU1184070A1 (ru) | Цифровой дискриминатор | |
SU1698895A1 (ru) | Устройство дл регистрации информации | |
SU943599A1 (ru) | Преобразователь сдвига фаз в код | |
SU767964A1 (ru) | Устройство дл аналого-цифрового преобразовани | |
SU1366961A1 (ru) | Цифровой измеритель отклонени частоты от номинальной | |
SU1092427A1 (ru) | Цифровой фазометр | |
SU1010722A1 (ru) | Устройство преобразовани напр жени в код | |
SU1356184A1 (ru) | Балансный модул тор | |
SU1008901A1 (ru) | Аналого-цифровой преобразователь | |
SU738154A1 (ru) | Преобразователь кода в напр жение | |
SU1410025A1 (ru) | Генератор равномерно распределенных случайных величин | |
SU1113812A1 (ru) | Нелинейный аналого-цифровой преобразователь |