[go: up one dir, main page]

SU780042A1 - Логическое запоминающее устройство - Google Patents

Логическое запоминающее устройство Download PDF

Info

Publication number
SU780042A1
SU780042A1 SU782685696A SU2685696A SU780042A1 SU 780042 A1 SU780042 A1 SU 780042A1 SU 782685696 A SU782685696 A SU 782685696A SU 2685696 A SU2685696 A SU 2685696A SU 780042 A1 SU780042 A1 SU 780042A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
elements
inputs
register
words
Prior art date
Application number
SU782685696A
Other languages
English (en)
Inventor
Темирхан Эльдерханович Темирханов
Григорий Ивиаторович Кукулиев
Original Assignee
Дагестанский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Дагестанский Политехнический Институт filed Critical Дагестанский Политехнический Институт
Priority to SU782685696A priority Critical patent/SU780042A1/ru
Application granted granted Critical
Publication of SU780042A1 publication Critical patent/SU780042A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

выходы, дешифраторы4 адреса, регис 5 адреса, первую 6,1-6,4 и вторую
7группы элементов И, первый регист
8слова, имеющий пр мые 9 и инверс .ные 10 выходы, третью группу элементов и 11, элементы ИЛИ 12,1 и 12,2, второй регистр 13 слова, управл ющие шины 14-18.
Адресные входы дешифраторов 4 адреса подключены к выходам регистр 5 адреса, а выходы - к входам накопителей 1. Первые входы элементов И первой группы 6,1-6,4 подключены соответственно к шинам 15-18 управлени , вторые входы - к выходам второго регистра 13 слова, а выходы - к входам элементов ЯЛИ 12,1 и 12,2.
Пр мые выходы 2 накопителей 1 соединены с первыми входами одних из элементов И 11 третьей группы,а инверсные выходы 3-е первыми входами других элементов И 11 третьей группы. Выходы элементов ИЛИ 12,1 и 12,2 подключены к вторым входам элементов И 11 третьей группы, выходы одних из которых соединены с входами установки в 1 первого регистра 8 слова, а выходы других с входами установки в О первого регистра 8 слова.
Первые входы элементов И второй группы 7 соединены с шиной 14 управлени , а выходы - с информационными входами накопителей 1. Вторые входы одних из элементов И второй
группы 7 подключены к пр мым выходам 9 первого регистра слова 8, а вторые выходы других элементов И второй группы 7 - к инверсным выходам 10 первого регистра 8 слова.
Анализ работы устройства можно пр вести, представл   его как элементарный автомат с двум  входами, функци  переходов которого с учетом управл ющих сигналов имеет вид:
tVi(,a)(rvrvr Vr)v.(t)(i-,v -2XVK-,
где (t+1) - состо ние элемента
пам ти в момент (t +1); q,. (t) - состо ние элемента пам ти в момент времени (t);
управл ющие сигналы на
. управл ющих шинах 15, 16,17,18.
X - двоична  переменна , записанна  в регистре 13 слова.
Реализуемые таким элементарным автоматом ло:;;ические операции между переменной , X , записанной в регистре 13 слова и переменной У, записанной в выбранной  чейке пам ти, при различных его исходных состо ни х и комбинаци х управл ющих сигналов, полученные из данного выражени , приведены в табл. , где Р - сигнал на выходе элемента ИЛИ 12,1 ., к - сигнал на выходе элемента ИЛИ 12,2.
Работу устройства по сним на примере реализации логической операции сумма по модулю 2 между Двум  двоичными переменными К , записанной в регистре 13 слова, и У, записанной в выбранной  чейке накопител  1 . Результат операции записываетс  на место переменной }(.
Дл  этого в течение тактового импульса на управл ющих шинах 16 и 13
и шине 14, по которой поступает сигнал разрешени  записи, необходимо установить нулевое значение сигналов а на управл ющих шинах 15 и 17 - еди ичнoe значение сигналов. При этом ч;ерез элементы И 6,1 и ИЛИ 12,1 проходит сигнал, повтор ющий переменную X , а через элементы И 6,3 и ИЛИ 12,2 проходит сигнал, повтор ющий инверсное значение переменной X. В зависимости от значени  переменной К, то есть от состо ни  выбранной  чейки пам ти и, следовательно , пр мых 9 и ин.версных 10 выходов накопител  1 регистр 8 слова через элементы И 11 третьей группы записываетс  функци  X, ®Y
По окончании тактового импульса, в паузе, на управл ющую шину 14 (разрешени  записи) подаетс  единичное значение сигнала, а на управл ющие шины 15,16,17,18 - нулевое. Это позвол ет переписать содержимое регистра 8 слова в выбранную  чейку накопител  1.
Результат операции получаетс  в выбранной  чейке накопител  1 к началу следующего тактового импульса. Таким образом, операци  выполн етс  за одно обращение к накопителю 1.
Технико-экономическое пруимуществ предложенного устройства заключаетс  в том, что оно обеспечивает выполнение каждой логической операции за врем  одного обращени  к накопителю, за счет чего повышено быстродействие этого логического запоминающего устройства .

Claims (2)

1.Авторское свидетельство СССР № 477464, кл. G 11 С 15/00, 1974.
2.Авторское свидетельство СССР 501421, кл. G 11 С 15/00, 1974
0 ( прототип) . ..
SU782685696A 1978-11-20 1978-11-20 Логическое запоминающее устройство SU780042A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782685696A SU780042A1 (ru) 1978-11-20 1978-11-20 Логическое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782685696A SU780042A1 (ru) 1978-11-20 1978-11-20 Логическое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU780042A1 true SU780042A1 (ru) 1980-11-15

Family

ID=20794051

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782685696A SU780042A1 (ru) 1978-11-20 1978-11-20 Логическое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU780042A1 (ru)

Similar Documents

Publication Publication Date Title
US4506348A (en) Variable digital delay circuit
US5269012A (en) Stack memory system including an address buffer for generating a changed address by inverting an address bit
SU780042A1 (ru) Логическое запоминающее устройство
SU1095233A1 (ru) Оперативное запоминающее устройство
SU501421A1 (ru) Логическое запоминающее устройство
SU951401A1 (ru) Запоминающее устройство
SU507897A1 (ru) Запоминающее устройство
SU1339574A1 (ru) Устройство дл ввода и вывода аналоговой информации
JPS5758280A (en) Method for making memory address
SU743031A1 (ru) Запоминающее устройство
SU663113A1 (ru) Двоичный счетчик
SU809182A1 (ru) Устройство управлени пам тью
SU960954A1 (ru) Логическое запоминающее устройство
SU640300A1 (ru) Устройство дл хранени и преобразовани информации
SU1160472A1 (ru) Буферное запоминающее. устройство
SU781974A1 (ru) Запоминающее устройство
SU881727A1 (ru) Устройство дл сбора дискретной информации
SU1564603A1 (ru) Устройство дл обработки нечеткой информации
SU533983A1 (ru) Запоминающее устройство
JP2572735B2 (ja) パターン発生器
SU1252817A1 (ru) Запоминающее устройство с автономным контролем
SU1020812A1 (ru) Устройство дл ввода информации
SU1587517A1 (ru) Устройство дл адресации буферной пам ти
RU2022353C1 (ru) Устройство для определения дополнения множества
SU587510A1 (ru) Оперативное запоминающее устройство с защитой информации