SU773945A1 - Устройство взаимной синхронизации тактовых генераторов сети св зи - Google Patents
Устройство взаимной синхронизации тактовых генераторов сети св зи Download PDFInfo
- Publication number
- SU773945A1 SU773945A1 SU792729034A SU2729034A SU773945A1 SU 773945 A1 SU773945 A1 SU 773945A1 SU 792729034 A SU792729034 A SU 792729034A SU 2729034 A SU2729034 A SU 2729034A SU 773945 A1 SU773945 A1 SU 773945A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- output
- key
- outputs
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
л частоты через формирователь импульсов опроса подключен к третьим входам блоков сравнени всех каналов , а выход управл емого генератора подключен к другим входам модул торов .
На чертеже приведена структурна электрическа схема предложенного устройства..
:Устройство взаимной синхронизации тактовых генераторов сети св зи содержит п каналов, каждый из которых состоит из входного ключа 1, управл ющего элемента 2, первого делител 3 частоты, фазового дискриминатора 4, модул тора 5, счетчика б, формировател 7 импульсов перезаписи , ключа 8, блока 9 пам ти и блока ID сравнени , второй делитель 11 частоты, формирователь 12 импульсов опроса, сумматор 13 и управл емы генератор 14.
.Устройство взаимной синхронизации тактовых генераторов сети св зи работает следующим образом.
На один вход входных ключей 1 подаетс сигнал тактовой частоты, .который выдел етс в узле из поступающих по лини м св зи импульсных потоков других узлов интегральной сети св зи Эти тактовые сигналы также подаютс на один из входов управл ющих элементов 2. На другой вход входных ключей 1 подаетс управл ющий сигнал с одного из выходов управл ющих элементов 2. Через входы X,Y,Z уп .равл ющих элементов 2 подаютс соответствующие сигналы начальной . установки первых делителей 3 и счетчиков б, чтобы избежать результата ложного измерени в начальный мс мент времени. После установки начальных услови первых делителей 3 и счетчиков 6 на входы первых делителей 3 поступают тактовые сигналы с выходов входных ключей 1, После первых делителей 3 эти сигналы подаютс на одни входы фазовых дискриминаторов 4, а на,другие входы фазовы дискриминаторов 4 поступает сигнал с выхода второго делител 11. Фазовые дискриминаторы 4 выдают сигналы о разности фаз между тактовыми коле бани ми местного генератора и колебани ми выделенных синхросигналов других узлов. Эти сигналы поступают на одни входы модул торов 5, на другие входы которых подаетс местна тактова частота с выхода управл емго . генератора 14. В модул торе 5 преобразованный фазоразностный сиггнал фазовых дискриминаторов 4 в импульсный сигнал поступает в счетчики 6, а затем на одни входы ключей 8. На другие входы ключей 8 подаетс управл ющий сигнал перезаписи результата первого измерени с выхода формировател 7, в результате чего состо ние счетчика 6 посл
первого измерени переноситс в блок 9 и там хранитс все врем работы устройства. Выходы блоков 9 и счетчиков 6 подключены к одним входам блоков 10, на другие входы которых подаетс сигнал опроса состо ни с выхода формировател 12, который вырабатывает импульсы опроса после каждого последующего цикла измерени разностей фаз фазовыми дискриминаторами 4. Если состо ние счетчиков 6 не соответствует состо нию блоков 9, то на выходах блоков 10 по вл етс соответствующий сигнал управлени . Например/ если содержимое счетчиков 6 окажетс меньше, чем содержимое блоков 9, то блок 10 выдает на первый выход сигнал о уменьшении частоты управл емого генератора 14, в противном случае, когда содержимое счетчиков 6 больше содержимого блоков 9, на втором выходе по вл етс команда об увеличении частоты управл емого генератора 14. Если после очередного измерени содержимые счетчиков 6 и блоков 9 равны, то команда по вл етс на третьих выходах блока 10 и означает, что подстройка управл емого генератора 14 не нужна С выходов блоков 10 команды управлени суммируютс в сумматоре 13, результат которого равен, например, алгебра ичес.кой сумме всех поступивших команд на его вход. Алгоритм работы сумматора 13 может быть выбран и логический. На первом выходе сумматора 13 По вл етс команда об .уменьшении частоты управл емого генератора 14, а на втором выходе об увеличении частоты. .
Та как изменение состо ни счетчиков б происходит только в результате изменени разности фаз на выходах фазовых дискриминаторов 4, то посто нное врем задержки не измен ет это состо ние и команды подстройки на выходе сумматора 13 отсутствуют. Изменение состо ни счетчиков б происходит только под вли нием разности собственных часто тактовых колебаний управл емого ге , нератора 14 и входных колебаний. Значит, установивша с частота не зависит от посто нного времени задержки линий св зи, вместе с тем будет высока точность синхронизации управл емого генератора 14.
При подключении новых линий св з предложенное устройство работает следующим образом.
Перед введением новой линии (нового направлени ) или подключением линии, котора находилась в ремонте через управл ющий элемент 2 подают сигнал начальной установки на первы делители 3 и счетчики б, после чего через входной ключ 1 сигнал входной
Claims (1)
- Формула изобретенияУстройство взаимной синхронизации тактовых генераторов сети связи, содержащее η каналов, каждый из которых Состоит из последовательно соединенных входного ключа, делителя частоты и фазового дискриминатора, управляющий элемент объединен по входу с входным ключом, а выходы его подключены соответственно к другим входам входного ключа и первого делителя частоты, а также последовательно соединенные сумматор, управляемый генератор и второй делитель частоты, выход которого подключен к другим входам управляющих элементов и фазовых дискриминаторов всех j каналов, отличающееся тем, что, с целью повышения точности синхронизации, введены в каждом канале формирователь импульсов перезаписи и последовательно соединенные модулятор, счетчик, ключ, блок памяти и блок сравнения, а также формирователь импульсов опроса, причем выходы фазового дискриминатора каждого канала подключены к входам модулятора и формирователя им15 пульсов перезаписи, выход которого подключен к другому входу ключа, вход которого соединен с вторым входом блока сравнения, выходы всех блоков сравнения подключены к вхо20 дам сумматора, выход второго дели- теля частоты через формирователь импульсов опроса подключен к третьим входам блоков сравнения всех каналов, а выход управляемого генерато25 ра подключен к другим входам модуляторов .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792729034A SU773945A1 (ru) | 1979-02-23 | 1979-02-23 | Устройство взаимной синхронизации тактовых генераторов сети св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792729034A SU773945A1 (ru) | 1979-02-23 | 1979-02-23 | Устройство взаимной синхронизации тактовых генераторов сети св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU773945A1 true SU773945A1 (ru) | 1980-10-23 |
Family
ID=20811968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792729034A SU773945A1 (ru) | 1979-02-23 | 1979-02-23 | Устройство взаимной синхронизации тактовых генераторов сети св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU773945A1 (ru) |
-
1979
- 1979-02-23 SU SU792729034A patent/SU773945A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1526711A (en) | Clock regenerator circuit arrangement | |
SU773945A1 (ru) | Устройство взаимной синхронизации тактовых генераторов сети св зи | |
SU1298912A1 (ru) | Устройство дл автоматической подстройки частоты | |
SU611286A1 (ru) | Устройство фазовой автоподстройки частоты | |
SU563736A1 (ru) | Устройство дл синхронизации равнодоступных многоканальных систем св зи | |
SU917313A1 (ru) | Генератор импульсов с программным управлением | |
SU926775A1 (ru) | Устройство дл дистанционного контрол необслуживаемых регенеративных трансл торов | |
SU1140250A1 (ru) | Синхрогенератор синхронной сети | |
SU803113A1 (ru) | Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи | |
SU758547A2 (ru) | Устройство синхронизации с дискретным управлением | |
SU777882A1 (ru) | Устройство коррекции фазы | |
SU1287138A1 (ru) | Устройство дл синхронизации вычислительной системы | |
SU621113A1 (ru) | Устройство фазовой синхронизации | |
SU1332553A1 (ru) | Устройство фазовой синхронизации | |
SU1034162A1 (ru) | Устройство дл формировани серий импульсов | |
SU987818A1 (ru) | Синтезатор частот | |
SU1149425A2 (ru) | Устройство дл фазовой синхронизации | |
SU1758846A1 (ru) | Генератор опорной частоты | |
SU1179334A1 (ru) | Умножитель частоты | |
SU741441A1 (ru) | Устройство дл синхронизации импульсов | |
SU734645A1 (ru) | Устройство синхронизации | |
SU1166052A1 (ru) | Устройство дл синхронизации шкалы времени | |
SU997255A1 (ru) | Управл емый делитель частоты | |
SU475740A1 (ru) | Устройство контрол канала св зи по переходным характеристикам | |
SU930626A1 (ru) | Устройство дл задержки импульсов |