SU771681A1 - Устройство дл делени - Google Patents
Устройство дл делени Download PDFInfo
- Publication number
- SU771681A1 SU771681A1 SU792706573A SU2706573A SU771681A1 SU 771681 A1 SU771681 A1 SU 771681A1 SU 792706573 A SU792706573 A SU 792706573A SU 2706573 A SU2706573 A SU 2706573A SU 771681 A1 SU771681 A1 SU 771681A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- voltage
- output
- source
- divider
- inputs
- Prior art date
Links
Landscapes
- Measuring Instrument Details And Bridges, And Automatic Balancing Devices (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ
Изобретение относитс к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Одно из известных устройств, пред назначенных дл выполнени делительной операции, содержит блоки сравнени , генераторы экспоненциальных напр жений , формирователь импульса l. Это устройство характеризуетс сравнительно низкой точностью работы Наиболее близким к предложенному вл етс устройство делени , содержащее коммутирующий блок, выходы которого подключены ко входам первого и второго формирователей экспоненциальных напр жений, первый и второй блоки сравнени , первый вход каждого из которых соединен с выходом соответствующего формировател экспоненциального напр жени , вторые входы первого и второго блоков сравнени присоединены к выходу источника опорного напр жени , выходы первого и второго блоков сравнени подключены к соответствующим входам формировател импульса, первый вход коммутирующего блока соединен с источником напр жени -делимого, а второй вход - с источником напр жени делител . Недостатком известного устройства вл етс получение одинаковой длительности выходного импульса при отношении напр жени - делимого к напр жению - делител как больше единицы, так и меньше единицы. Это приводит к неоднозначности получени результата делени . Целью изобретени вл етс повышение точности работы за счет исключени неоднозначности измерений. Это достигаетс тем, что в него введены соединенные последовательно компаратор и фазочувствительний выпр митель , причем входы компаратора соединены соответственно с источниками напр жени - делимого и напр жени -делител , выход компаратора подключен к управл ющему входу фазочувствительного вьшр мител , выход формировател импульса подключен к информационному входу фазочувствительного вьтр мител , выход которого вл етс выходом устройства делени . Функциональна схема предложенного устройства делени изображена на чертеже , где обозначены коммутирующий блок 1, первый и второй формирователи экспоненциальных напр жений 2 и 3, первый и второй блоки сравнени 4 и 5, источник опорного напр жени
6,формирователь импульса 7, компаратор 8 , фазочувствительный выпр митель 9, источник напр жени - делимэго 10, источник напр жени -делител 11, выход 12 устройства делени , шина нулевого потенциала 13.
Устройство делени работает следующим образом.
При отключении коммутирующим блоком 1 источника напр жени -делимого 10 и источника напр жени -делител 1 от входов первого и второго формирователей экспоненциальных напр жений 2 и 3, на выходах последних формируютс экспоненциально убывающие напр жени . При равенстве величин этих напр жений величине напр жени источника опорного напр жени 6 срабатывают первый и второй блоки сравнени 4 и 5, выходные импульсы которых поступают на формирователь импульса
7.На выходе формировател импульса
7 формируетс импуль.с с длительность
-TCn-rf,
(1)
Un
где Т - посто нна времени первого
и второго формировател экспоненциального напр жени 2 и 3J
и - величина напр жени источника Напр жени -делимого 10} Un - величина напр жени источника напр жени -делител 11. Напр жени с выходов источника напр жени -делимого 10 и источника иапр жени -долител 11 поступают на входы KONftiapaTopa 8, на выходе которого по вл етс импульс только при условии превышени напр жени источника напр жени -делител 11 над напр жением источника напр жени -делимого 10. Выходной импульс компаратора 8 управл ет работой фазочувствительного выпр мител 9 таким образом что на выходе. 12 устройства делени формируютс импульсы, длительность которых соответствует выражению (1), а пол рность соответствует соотношению величин напр жений источников
напр жени -делимого 10 и напр жени делител 11.
Этим достигаетс исключение неоднозначности при измерении логарифма отношени двух напр жений, что позвол ет однозначно определ ть знак (фазу) регулируемого параметра технологического процесса в замкнутых системах авторегулировани , исключа при этом возможные аварийные ситуации.
Claims (2)
1. Патент Японии 47-11674, кл. 97(7)Б 39, опубл. 1972. ,
2. ПатентСША I .3161766,
кл. 235-195, опубл. 1964 (прототип f3 1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792706573A SU771681A1 (ru) | 1979-01-04 | 1979-01-04 | Устройство дл делени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792706573A SU771681A1 (ru) | 1979-01-04 | 1979-01-04 | Устройство дл делени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU771681A1 true SU771681A1 (ru) | 1980-10-15 |
Family
ID=20802679
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792706573A SU771681A1 (ru) | 1979-01-04 | 1979-01-04 | Устройство дл делени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU771681A1 (ru) |
-
1979
- 1979-01-04 SU SU792706573A patent/SU771681A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU771681A1 (ru) | Устройство дл делени | |
US4074190A (en) | Signal measuring apparatus | |
GB1110070A (en) | Apparatus for calculating the integrals of time-dependent functions | |
GB1481786A (en) | Frequency control circuits | |
SU754666A1 (ru) | Двухканальный синусоидальный генератор 1 | |
SU1012277A1 (ru) | Делительное устройство | |
SU618855A2 (ru) | Делитель частоты | |
SU966660A1 (ru) | Устройство дл измерени длительности коротких импульсов | |
SU573771A1 (ru) | Способ измерени фазовых сдвигов | |
SU930140A1 (ru) | Устройство дл измерени мгновенной частоты следовани импульсов | |
US3436535A (en) | Multiplying circuit based on amplitude to time conversion | |
SU576542A1 (ru) | Цифровой ваттметр | |
SU426318A1 (ru) | Преобразователь частоты в код | |
SU149630A1 (ru) | Способ определени длины вектора по трем координатам | |
SU611217A1 (ru) | Устройство дл делени напр жений | |
SU991598A1 (ru) | Синхронный детектор | |
SU813478A1 (ru) | Устройство дл считывани графи-чЕСКОй иНфОРМАции | |
SU628481A2 (ru) | Цифровой функциональный преобразователь | |
SU532109A1 (ru) | Устройство дл настройки функциональных преобразователей | |
SU934495A1 (ru) | Дифференцирующее устройство | |
SU809539A1 (ru) | Преобразователь частоты в напр жение | |
SU608172A1 (ru) | Врем -импульсное делительное усьтройство | |
SU1002976A1 (ru) | Устройство дл измерени активной мощности | |
SU721913A2 (ru) | Преобразователь переменного напр жени в цифровой код | |
SU780189A1 (ru) | Преобразователь аналог-цифра |