SU758058A1 - Система цифрового отображения времени - Google Patents
Система цифрового отображения времени Download PDFInfo
- Publication number
- SU758058A1 SU758058A1 SU782576319A SU2576319A SU758058A1 SU 758058 A1 SU758058 A1 SU 758058A1 SU 782576319 A SU782576319 A SU 782576319A SU 2576319 A SU2576319 A SU 2576319A SU 758058 A1 SU758058 A1 SU 758058A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- shaper
- switch
- code converter
- Prior art date
Links
Landscapes
- Electric Clocks (AREA)
Description
1
Настоящее изобретение относится к области приборостроения и может быть использовано в системах единого времени.
Известны устройства, содержащие первичные часы, линию связи и вторичные 5 часы, причем, в первичных часах имеется задающий генератор и формирователь сигналов времени, а во вторичных часах — индикатор Щ,
Недостатком известных устройств яв- 10 ляются многепроводные линии связи, отсутствие защиты от помех и сложность.
Целью изобретения является повышение надежности системы. '
Для достижения указанной дели преобразователь кода выполнен в виде фор**» мировагеля огибающей последовательности импульсов, вход которого соединен с выходом первичных часов, а выход —со входом формирователя квазйпериодического сигнала, другой вход которого соеди-. йен с выходом триггера, счетный вход которого соединен с выходом первичных
2
часов, а выход формирователя квазипериодического сигнала соединен линией связи с селектором импульсов, соединенным первым и вторым выходами с блоком отображения через преобразователь последовательного кода в параллельный, а вторым выходом соединен с формирователем конца никла и коммутатором, причем коммутатор вторым своим входом соединен с выходом формирователя конца цикла, а своими выходами — с блоком отображения.
На фиг. 1 изображена схем· системы; на фиг. 2 - временные диаграммы, поясняющие ее работу.
Система цифрового отображения времени состоит из первичных часов 1, преобразователя кода 2, состоящего иа формирователя 3 огибающей последовательности импульсов, триггера 4 со счетным входом, формирователя квазипериодичесного сигнала 5, линии связи 6, ряда вторичных часов 7, содержащих селектор входных импульсов 8, преобразователь последо3
758058
4
вательного кода в параллельный 9, коммутатор 10, формирователь конца цикла 11 и блок отображения 12.
К выходу первичных часов 1 подклю, чены счетный вход триггера 4 и вход, $ формирователя огибающей последовательности импульсов 3, соединенные между собой.
Выход триггера 4 и выход формирователя огибающей последовательности им— ю пульсов 3 соединены со входами формирователя квазиперйодического сигнала 5. Выход этого формирователя через соединительную линию 6 соединен со входами ряда вторичных часов 7. 15
Входом вторичных часов 7 является вход селектора импульсов 8, к одному выходу которого подключен вход преобразователя последовательного кода в параллельный 9, а к другому - счетный 20 вход коммутатора 10, вход установки в ноль преобразователя последовательного кода в параллельный 9 и вход формирователя конца цикла 11. Выход последнего соединен со входом установки в ноль 25
коммутатора 10. Выходы коммутатора 10 и выходы преобразователя последовательного кода в параллельный соединены со входами блока отображения 1£.
Система работает следующим образом. 30
Первичные часы являются хранителями шкалы текущего времени и содержат задающий генератор, пересчетную схему и коммутатор с передающим регистром, осуществляющим преобразование парал- 35 лельного кода в последовательный. При этом информация на выходе первичных часов формируется в виде идущих друг за другом последовательностей импульсов (фиг. 2 а), число которых в одной пос- 40 ледовательности соответствует информации о цифре одного из разрядов'показателей времени.
Длительность паузы между последова- 45 тельностями больше, длительности паузы между импульсами одной последовательности, а длительность паузы между последовательностями импульсов, принадлежащих к разным циклам передачи информации 50 (между последним и первым разрядом), больше длительности паузы между последовательностями одного цикла передачи информации.
Эти импульсы поступают на триггер 55 4, который изменяет свое состояние с приходом каждого входного импульса (Фиг. 2 б). Формирователь огибающей
пачки импульсов 3 формирует импульсы (фиг. 2 в)длительность которых на длительность интервала между импульсами одной последовательности больше длительности самой последовательности.
В течение длительности импульса, поступающего с выхода формирователя 3, формирователь квазипериодического сигнала 5 преобразует однополюсные сигналы с выхода триггера 4 в выходной двухполюсный сигнал (фиг. 2 г). Например, при наличии потенциального сигнала на выходе триггера формируется сигнал положительной полярности, а при нулевом сигнале - отрицательной полярности. Для предотвращения излучения соединительной линией радиопомех преобразователь включает в себя интегрирующую цепь. Допустимо интегрирование до формирования синусоидальных импульсов (фиг. 2 г, пунктир). При этом безразлично с какого выхода триггера (прямого или инверсного) снимается сигнал.
Двухполюсный сигнал, несущий информацию о текущем времени, через соединительную линию 6 поступает во вторичные часы 7, в которых селектор выходных импульсов 8 выделяет огибающую последовательность импульсов (фиг. 2 е), определяющую передаваемый разряд текущего времени, и счетные импульсы (фиг. 2 ж), определяющие цифру данного разряда.
Для реализации входного селектора могут быть использованы, например, последовательно соединенные двухполупериодный детектор, выпрямляющий выходной сигнал (фиг. 2д), триггер Шмитта, формирующий прямоугольные импульсы и оцновибратор, формирующий сигнал огибающей последовательности импульсов.
Счетные импульсы поступают на преобразователь последовательного кода в параллельный 9, который преобразует последовательный код в параллельный и который устанавливается в исходное состояние положительным фронтом сигнала огибающей последовательности импульсов. Последний поступает на счетный дход коммутатора 10, у которого столько выходов, сколько разрядов в индипируемом сигнале. Сигналы на выходах коммутатора (фиг. 2 з) появляются поочередно и несут информацию о том, к какому разряду индицируемого времени относится число импульсов, отсчитанное преобразователем последовательного кода в
758058
параллельный 9, реализованным, например, счетчиком.
Для выделения цикла передачи информации формирователь сигнала конца цикла 11 формирует импульс, соответствующий концу передачи одного цикла и началу другого (фиг. 2 и), который подается на вход установки в ноль коммутатора 10.
В качестве этого формирователя может быть использован, например, одновибратор. Сигналы с выходов счетчика 9 и коммутатора 10 подаются на блок отражения 12, в котором осуществляется цифровая индикация текущего времени.
Claims (1)
- Формула изобретенияСистема цифрового отображения времени, содержащая первичные часы, соединенные линией связи через преобразователь кода со вторичными часами, выполненными в виде селектора импульсов, преобразователя последовательного кода в параллельный формирователя конца цикла, коммутатора и блока отображения, отличающаяся тем, что, сцелью повышения надежности системы, в нее введены триггер, преобразователь кода выполнен в виде формирователя огибающей последователь—5 ности импульсов, вход которого соединен с выходом первичных часов, а выход — со входом формирователя квази— периодического сигнала, другой вход которого соединен с выходом триггера,50 счетный вход которого соединен с выходом первичных часов, а выход формирователя квазипериодического сигнала соединен линией связи с селектором импульсов, соединенным первым и вторым вы—55 ходами с блоком отображения через преобразователь последовательного кода в параллельный, а вторым выходом с формирователем конца цикла и коммутатором, причем коммутатор вторым своим20 входом соединен с выходом формирователя конца цикла, а своими выходами — с блоком отображения.25
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782576319A SU758058A1 (ru) | 1978-01-31 | 1978-01-31 | Система цифрового отображения времени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782576319A SU758058A1 (ru) | 1978-01-31 | 1978-01-31 | Система цифрового отображения времени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU758058A1 true SU758058A1 (ru) | 1980-08-23 |
Family
ID=20747384
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782576319A SU758058A1 (ru) | 1978-01-31 | 1978-01-31 | Система цифрового отображения времени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU758058A1 (ru) |
-
1978
- 1978-01-31 SU SU782576319A patent/SU758058A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU758058A1 (ru) | Система цифрового отображения времени | |
SU617860A1 (ru) | Детектор сигнала двоичного частного телеграфировани | |
SU457966A1 (ru) | Устройство дл измерени временных интервалов | |
SU718908A1 (ru) | Устройство дл формировани пачки импульсов с внутриимпульсной модул цией | |
SU1287266A1 (ru) | Устройство формировани импульса в середине временного интервала | |
SU585625A1 (ru) | Устройство дл приема информации в частотном коде | |
SU748273A1 (ru) | Способ измерени сдвига фаз | |
SU1368961A1 (ru) | Преобразователь числа импульсов во временной интервал | |
SU1251707A1 (ru) | Устройство дл измерени интервалов времени | |
SU362466A1 (ru) | СОГЛАСУЮЩЕЕ УСТРОЙСТВО ТИПА ЧАСТОТА-КОДc5;...L-.uu.*Uc-fiAH I | |
SU991603A1 (ru) | Преобразователь частоты в код | |
SU677095A1 (ru) | Преобразователь кода числа в частоту следовани импульсов | |
SU664150A1 (ru) | Цифровые вторичные часы-будильник | |
SU446842A1 (ru) | Устройство дл формировани измерительного интервала дл цифровых частотомеров | |
SU822335A1 (ru) | Селектор импульсов по длительности | |
SU782151A1 (ru) | Преобразователь временных интервалов в цифровой код | |
SU930625A1 (ru) | Селектор импульсов по периоду следовани | |
SU1277351A1 (ru) | Умножитель частоты следовани импульсов | |
SU1095089A1 (ru) | Цифровой измеритель частоты | |
SU531121A1 (ru) | Электрочасова система | |
SU413481A1 (ru) | ||
SU811496A1 (ru) | Селектор импульсов по длительности | |
SU819968A1 (ru) | Делитель частоты следовани импульсовС дРОбНыМ КОэффициЕНТОМ дЕлЕНи | |
SU1283980A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU898604A1 (ru) | Селектор импульсов по частоте следовани |